JP7262334B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP7262334B2 JP7262334B2 JP2019135398A JP2019135398A JP7262334B2 JP 7262334 B2 JP7262334 B2 JP 7262334B2 JP 2019135398 A JP2019135398 A JP 2019135398A JP 2019135398 A JP2019135398 A JP 2019135398A JP 7262334 B2 JP7262334 B2 JP 7262334B2
- Authority
- JP
- Japan
- Prior art keywords
- base
- region
- semiconductor element
- protection circuit
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Die Bonding (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Description
図1は、レーダー用送受信モジュールに含まれる回路の構成の一例を示す概略図である。まず図1を用いて、本実施の形態の半導体装置が用いられるモジュールの構成等について説明する。
図5を再度参照して、保護回路リミッター103Aにおいて、上記の1対の樹脂基板9のそれぞれには、目印としての樹脂基板スリット9sが形成されている。樹脂基板スリット9sは樹脂基板9の最上面9tに形成されている。樹脂基板9を構成する部材が部分的に溝状に欠落した態様であってもよい。ただし目印としては樹脂基板スリット9sに限られない。目印としては、真上から視認可能な限り任意の態様とすることができる。
図9は、実施の形態2の保護回路リミッターの構成を示す概略平面図である。図10は、図9のX-X線に沿う部分の、実施の形態2の保護回路リミッターの構成を示す概略断面図である。図9および図10を参照して、実施の形態2の半導体装置としての保護回路リミッター103Bは、大筋で実施の形態1の保護回路リミッター103Aと同様の構成を有している。このため保護回路リミッター103Bについて保護回路リミッター103Aと同一の構成要素には同一の符号を付し、特徴等が同一である限りその説明を繰り返さない。ただし本実施の形態においては、ベース1の構成において実施の形態1と異なっている。
図11は、実施の形態3の保護回路リミッターの構成を示す概略平面図である。図12は、図11のXII-XII線に沿う部分の、実施の形態3の保護回路リミッターの構成を示す概略断面図である。図11および図12を参照して、実施の形態3の半導体装置としての保護回路リミッター103Cは、大筋で実施の形態1の保護回路リミッター103Aと同様の構成を有している。このため保護回路リミッター103Cについて保護回路リミッター103Aと同一の構成要素には同一の符号を付し、特徴等が同一である限りその説明を繰り返さない。ただし本実施の形態においては、最上面1tにおいてスリット6が形成されている点において実施の形態1と異なっている。
図14は、実施の形態4の保護回路リミッターの構成を示す概略平面図である。図15は、図14のXV-XV線に沿う部分の、実施の形態4の保護回路リミッターの構成を示す概略断面図である。図14および図15を参照して、実施の形態3の半導体装置としての保護回路リミッター103Dは、大筋で実施の形態2の保護回路リミッター103Bと同様の構成を有している。ただし本実施の形態においては、最上面1tにおいてスリット6が形成されている点において実施の形態2と異なっている。スリット6の形成態様については実施の形態3と同様である。したがって本実施の形態の保護回路リミッター103Dは、実施の形態2の保護回路リミッター103Bと実施の形態3の保護回路リミッター103Cとの特徴を組み合わせた構成を有している。保護回路リミッター103Dの構成上の特徴は保護回路リミッター103B,103Cと同様であるため、同一の構成要素には同一の符号を付し、ここではその説明を繰り返さない。また本実施の形態の作用効果は、実施の形態1,2,3の作用効果を組み合わせた効果となる。このためここではその説明を繰り返さない。
Claims (6)
- 金属材料からなるベースと、
前記ベースの上に、銀および銅の少なくともいずれかを含む第1のナノ粒子接合材により接合された半導体素子とを備え、
前記金属材料は、熱伝導率が200W/m・K以上の銅を含む材料で形成されており、
前記ベースは、前記半導体素子が接合される被接合面を含み、
前記被接合面は、第1方向の寸法が、前記第1方向に垂直な第2方向の寸法より長く、
前記被接合面の前記第1方向に沿って延びる端部と平面視にて重なる位置には、前記半導体素子を前記第1方向について位置決めする基準となる視認可能部が形成されている、半導体装置。 - 前記被接合面は、前記第1方向に延び互いに対向する前記端部を1対有し、
前記視認可能部は、前記1対の端部のそれぞれを含むように形成され、
前記被接合面において、前記1対の端部のそれぞれの互いに対向する前記視認可能部を繋ぐように、前記第2方向に沿って延びるスリットが形成されている、請求項1に記載の半導体装置。 - 前記ベースは、前記被接合面を含む第1領域と、前記第1領域以外の第2領域とを含み、
前記第1領域は、前記第1方向および前記第2方向に交差する前記半導体素子の厚み方向について、前記第2領域よりも突出している、請求項1または2に記載の半導体装置。 - 前記ベースは、前記被接合面を含む第1領域としての平板形状の台座部と、前記台座部の前記半導体素子と反対側に銀および銅の少なくともいずれかを含む第2のナノ粒子接合材により接合される第2領域としての平板形状の平板ベース部とを含み、
前記視認可能部は前記台座部に形成されている、請求項1または2に記載の半導体装置。 - 前記ベースの前記第1領域を、前記第2方向から挟むように配置される1対の樹脂基板をさらに備え、
前記1対の樹脂基板のそれぞれは、前記被接合面に接合された前記半導体素子と電気的に接続可能なパッドを含む、請求項3または4に記載の半導体装置。 - 前記1対の樹脂基板のそれぞれには、前記視認可能部と位置合わせされた目印が形成されている、請求項5に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019135398A JP7262334B2 (ja) | 2019-07-23 | 2019-07-23 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019135398A JP7262334B2 (ja) | 2019-07-23 | 2019-07-23 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021019149A JP2021019149A (ja) | 2021-02-15 |
JP7262334B2 true JP7262334B2 (ja) | 2023-04-21 |
Family
ID=74564363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019135398A Active JP7262334B2 (ja) | 2019-07-23 | 2019-07-23 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7262334B2 (ja) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001250881A (ja) | 2000-03-07 | 2001-09-14 | Oki Business Co Ltd | 電力増幅器の実装基板 |
JP2012134230A (ja) | 2010-12-20 | 2012-07-12 | Kyocera Corp | 回路基板およびそれを用いた電子装置 |
JP2013004880A (ja) | 2011-06-21 | 2013-01-07 | Mitsubishi Electric Corp | 半導体装置 |
JP2014049640A (ja) | 2012-08-31 | 2014-03-17 | Aoi Electronics Co Ltd | 半導体装置の製造方法 |
JP2014179547A (ja) | 2013-03-15 | 2014-09-25 | Toshiba Corp | 半導体モジュール及びその製造方法 |
JP2017069253A (ja) | 2015-09-28 | 2017-04-06 | ニチコン株式会社 | 半導体パワーモジュール |
US20170365556A1 (en) | 2016-06-17 | 2017-12-21 | Miyoshi Electronics Corporation | Electronic circuit apparatus |
WO2018123064A1 (ja) | 2016-12-29 | 2018-07-05 | 三菱電機株式会社 | 半導体装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06314749A (ja) * | 1993-04-28 | 1994-11-08 | Mitsubishi Electric Corp | 半導体装置 |
JP2503922B2 (ja) * | 1993-11-10 | 1996-06-05 | 日本電気株式会社 | 混成集積回路 |
JPH08125076A (ja) * | 1994-10-21 | 1996-05-17 | Toshiba Corp | 半導体パッケージ |
JP2833592B2 (ja) * | 1996-08-09 | 1998-12-09 | 日本電気株式会社 | 半導体容器 |
-
2019
- 2019-07-23 JP JP2019135398A patent/JP7262334B2/ja active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001250881A (ja) | 2000-03-07 | 2001-09-14 | Oki Business Co Ltd | 電力増幅器の実装基板 |
JP2012134230A (ja) | 2010-12-20 | 2012-07-12 | Kyocera Corp | 回路基板およびそれを用いた電子装置 |
JP2013004880A (ja) | 2011-06-21 | 2013-01-07 | Mitsubishi Electric Corp | 半導体装置 |
JP2014049640A (ja) | 2012-08-31 | 2014-03-17 | Aoi Electronics Co Ltd | 半導体装置の製造方法 |
JP2014179547A (ja) | 2013-03-15 | 2014-09-25 | Toshiba Corp | 半導体モジュール及びその製造方法 |
JP2017069253A (ja) | 2015-09-28 | 2017-04-06 | ニチコン株式会社 | 半導体パワーモジュール |
US20170365556A1 (en) | 2016-06-17 | 2017-12-21 | Miyoshi Electronics Corporation | Electronic circuit apparatus |
WO2018123064A1 (ja) | 2016-12-29 | 2018-07-05 | 三菱電機株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2021019149A (ja) | 2021-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10714838B2 (en) | Array antenna apparatus and method of manufacturing the same | |
US7138661B2 (en) | Optoelectronic component and optoelectronic arrangement with an optoelectronic component | |
US20070126524A1 (en) | Substrate and substrate module | |
US20200144151A1 (en) | Optical trnsceiver having heat dissipation | |
KR102242617B1 (ko) | 반도체 장치 | |
CN107993985B (zh) | 电子部件搭载用基板、电子装置以及电子模块 | |
US20180175113A1 (en) | Semiconductor device and manufacturing method of semiconductor device | |
US20230163078A1 (en) | Semiconductor device | |
CN113113391A (zh) | 用于双面功率模块的引线框间隔件 | |
JP6412274B2 (ja) | 電子部品搭載用パッケージおよびそれを用いた電子装置 | |
JP7262334B2 (ja) | 半導体装置 | |
JP2009278016A (ja) | 電子部品 | |
JPS6348901A (ja) | マイクロ波デバイス | |
JP4328723B2 (ja) | 電子パッケージ | |
JP7036646B2 (ja) | 半導体素子用パッケージおよび半導体装置 | |
JP4430062B2 (ja) | Icチップ実装パッケージの製造方法 | |
WO2012026516A1 (ja) | 素子収納用パッケージおよびこれを備えたモジュール | |
JP2022088061A (ja) | 光モジュール | |
US20080173998A1 (en) | Chip arrangement and method for producing a chip arrangement | |
JP2020074498A (ja) | 半導体装置 | |
JP2019192696A (ja) | 光通信モジュール装置及び光通信システム | |
US20220406980A1 (en) | Semiconductor device, method for manufacturing same, and substrate | |
US20230107764A1 (en) | Semiconductor device and semiconductor device manufacturing method | |
JP7145054B2 (ja) | 半導体素子収納用パッケージおよび半導体装置 | |
JP2005044966A (ja) | 光半導体モジュールと光半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210903 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220722 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220802 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20220930 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221114 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230314 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230411 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7262334 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |