JP7116438B2 - 電力変換装置、及び、これを備える空気調和機 - Google Patents

電力変換装置、及び、これを備える空気調和機 Download PDF

Info

Publication number
JP7116438B2
JP7116438B2 JP2020554697A JP2020554697A JP7116438B2 JP 7116438 B2 JP7116438 B2 JP 7116438B2 JP 2020554697 A JP2020554697 A JP 2020554697A JP 2020554697 A JP2020554697 A JP 2020554697A JP 7116438 B2 JP7116438 B2 JP 7116438B2
Authority
JP
Japan
Prior art keywords
circuit
switching element
converter
switching
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020554697A
Other languages
English (en)
Other versions
JPWO2020090071A1 (ja
Inventor
浩二 月井
洋寿 小倉
浩之 橋本
英司 菅原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Johnson Controls Air Conditioning Inc
Original Assignee
Hitachi Johnson Controls Air Conditioning Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Johnson Controls Air Conditioning Inc filed Critical Hitachi Johnson Controls Air Conditioning Inc
Publication of JPWO2020090071A1 publication Critical patent/JPWO2020090071A1/ja
Application granted granted Critical
Publication of JP7116438B2 publication Critical patent/JP7116438B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Rectifiers (AREA)
  • Inverter Devices (AREA)

Description

本発明は、電力変換装置等に関する。
電力変換装置の損失を低減する技術として、例えば、特許文献1に記載の技術が知られている。すなわち、特許文献1には、主回路スイッチング素子に逆並列に接続された還流ダイオードと、これら各還流ダイオードが遮断するにあたって、直流電圧源より小さな逆電圧を各還流ダイオードに印加する逆電圧印加回路と、を備えた電力変換装置について記載されている。
特許第4204534号公報
特許文献1に記載の電力変換装置は、前記した逆電圧印加回路を備えることで、回路のスイッチング損失を低減するようにしているが、さらなる高効率化を図る余地がある。
そこで、本発明は、低損失な電力変換装置等を提供することを課題とする。
前記した課題を解決するために、本発明に係る電力変換装置は、コンバータ回路の負荷の大きさに基づいて、逆電圧印加回路の駆動/停止を切り替えることとした。
本発明によれば、低損失な電力変換装置等を提供できる。
本発明の第1実施形態に係る電力変換装置であるコンバータの構成図である。 本発明の第1実施形態に係る電力変換装置であるコンバータにおいて、逆電圧印加回路、マルチバイブレータ、オンディレイ回路、及び通電時間設定回路の構成を示す回路図である。 本発明の第1実施形態に係る電力変換装置であるコンバータでの逆電圧の印加に関する動作を示すタイムチャートである。 本発明の第1実施形態に係る電力変換装置の同期整流制御における交流電源電圧、回路電流、及びスイッチング素子の駆動パルスの時間的変化を示す説明図である。 本発明の第1実施形態に係る電力変換装置の同期整流制御において、交流電源電圧が正の半サイクルに含まれるときの電流の流れを示す説明図である。 本発明の第1実施形態に係る電力変換装置の部分スイッチング制御における交流電源電圧、回路電流・短絡電流、及びスイッチング素子の駆動パルスの時間的変化を示す説明図である。 本発明の第1実施形態に係る電力変換装置の部分スイッチング制御において、交流電源電圧が正の半サイクルで力率改善動作を行ったときの電流の流れを示す説明図である。 本発明の第1実施形態に係る電力変換装置の高速スイッチング制御における交流電源電圧、回路電流・短絡電流、及びスイッチング素子の駆動パルスの時間的変化を示す説明図である。 本発明の第1実施形態に係る電力変換装置において、負荷の大きさ、逆電圧の印加の有無、コンバータの動作モード、及びモータの運転領域の関係を示す説明図である。 本発明の第1実施形態に係る電力変換装置であるコンバータの制御回路が実行する処理のフローチャートである。 本発明の第2実施形態に係る空気調和機の構成図である。 本発明の変形例に係る電力変換装置であるコンバータの構成図である。
≪第1実施形態≫
<電力変換装置の構成>
図1は、第1実施形態に係る電力変換装置であるコンバータ100の構成図である。
図1に示すコンバータ100は、交流電源Gから印加される交流電圧を直流電圧に変換する電力変換装置である。図1に示すように、コンバータ100は、主回路としてのコンバータ回路10の他に、リアクトルL1と、平滑コンデンサC1と、スイッチング素子駆動回路20と、を備えている。また、コンバータ100は、前記した構成の他に、逆電圧印加回路30a,30bと、マルチバイブレータ40a,40bと、制御回路50と、電流検出部Hと、を備えている。
コンバータ回路10は、交流電源Gから印加される交流電圧を直流電圧に変換する回路である。コンバータ回路10は、その入力側が交流電源Gに接続され、出力側がインバータ200(インバータ回路)に接続されている。なお、インバータ200は、コンバータ100から印加される直流電圧を交流電圧に変換し、変換後の交流電圧をモータMに印加する回路である。
図1に示すように、コンバータ回路10は、第1レグ11と、第2レグ12と、を備えている。第1レグ11は、上アームのスイッチング素子Qaと、下アームのスイッチング素子Qbと、が接続されてなるスイッチングレグである。また、第2レグ12も同様である。第1レグ11と、第2レグ12と、は並列接続されている。
図1に示すスイッチング素子Qaは、例えば、MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)であり、その内部に寄生ダイオードDaを有している。寄生ダイオードDaは、スイッチング素子Qaのソースとドレインとの間に存在するpn接合の部分であり、スイッチング素子Qa(例えば、MOSFET)の製造過程において形成される。なお、他のスイッチング素子Qb,Qc,Qdについても同様である。
第1レグ11において、スイッチング素子Qaのソースと、スイッチング素子Qbのドレインと、が接続され、その接続点N1は、配線p1を介して交流電源Gに接続されている。第2レグ12において、スイッチング素子Qcのソースと、スイッチング素子Qdのドレインと、が接続され、その接続点N2は、配線p2を介して交流電源Gに接続されている。
スイッチング素子Qaのドレインと、スイッチング素子Qcのドレインと、は互いに接続され、その接続点N3は、配線p3を介してインバータ200に接続されている。また、スイッチング素子Qbのソースと、スイッチング素子Qdのソースと、は互いに接続され、その接続点N4は、配線p4を介してインバータ200に接続されるとともに、接地されている。このように、4つのスイッチング素子Qa,Qb,Qc,Qdは、ブリッジ形に接続されている。
リアクトルL1は、交流電源Gから供給される電力をエネルギとして蓄え、このエネルギを放出することで昇圧や力率の改善を行うものである。リアクトルL1は、交流電源Gとコンバータ回路10とを接続する配線p1に設けられている。
平滑コンデンサC1は、コンバータ回路10から印加される直流電圧(脈動する電圧)を平滑化するものであり、コンバータ回路10の出力側に接続されている。平滑コンデンサC1は、正側が配線p3に接続され、負側が配線p4に接続されている。
スイッチング素子駆動回路20は、上下一対のスイッチング素子Qa,Qbに所定の駆動信号を出力する回路である。スイッチング素子駆動回路20は、配線haを介してスイッチング素子Qaのゲートに接続されるとともに、配線hbを介してスイッチング素子Qbのゲートに接続されている。
抵抗Raは、スイッチング素子駆動回路20から出力される駆動信号の電圧等を調整するゲート回路であり、配線haに設けられている。なお、図1の構成は一例であり、スイッチング素子Qaのゲート回路が抵抗Raのみで構成されるとは限らない。
逆電圧印加回路30aは、スイッチング素子Qaの寄生ダイオードDaに逆電圧を印加する回路であり、スイッチング素子Qaに一対一で設けられている。なお、「逆電圧」とは、寄生ダイオードDaの逆方向電圧という意味である。逆電圧印加回路30aは、スイッチング素子Qaのソースに配線iaを介して接続されるとともに、スイッチング素子Qaのドレインに配線jaを介して接続されている。
マルチバイブレータ40aは、逆電圧印加回路30aに所定の逆電圧印加信号を出力する回路であり、逆電圧印加回路30aに一対一で接続されている。図1に示す例では、マルチバイブレータ40aが、配線kaを介して逆電圧印加回路30aに接続されるとともに、配線ma及び配線ha(一部)を順次に介して、スイッチング素子駆動回路20に接続されている。そして、スイッチング素子駆動回路20で生成される駆動信号を用いて、マルチバイブレータ40aが逆電圧印加信号を生成するようになっている。
同様に、下アームのスイッチング素子Qbにも、逆電圧印加回路30bやマルチバイブレータ40b等が接続されている。
また、図1では図示を省略しているが、第2レグ12のスイッチング素子Qc,Qdにも、第1レグ11と同様に、スイッチング素子駆動回路、逆電圧印加回路、及びマルチバイブレータが接続されている。
電流検出部Hは、コンバータ回路10に流れる電流(負荷)を検出するものであり、配線p2に設けられている。このような電流検出部Hとして、例えば、カレントトランスを用いることができる。
その他、図1では図示を省略しているが、交流電源Gから印加される交流電圧を検出する素子や、コンバータ回路10の両端の直流電圧を検出する素子等が設けられている。電流検出部H等の各検出値は、次に説明する制御回路50に出力される。
制御回路50は、例えば、マイコン(Microcomputer)であり、図示はしないが、CPU(Central Processing Unit)、ROM(Read Only Memory)、RAM(Random Access Memory)、各種インタフェース等の電子回路を含んで構成されている。そして、ROMに記憶されたプログラムを読み出してRAMに展開し、CPUが各種処理を実行するようになっている。制御回路50は、PWM制御に基づく所定の制御信号をスイッチング素子駆動回路20に出力する。
図2は、逆電圧印加回路30a、マルチバイブレータ40a、オンディレイ回路60a、及び通電時間設定回路70aの構成を示す回路図である。
なお、図2では、上アームのスイッチング素子Qaに関する回路を図示し、他のスイッチング素子Qb,Qc,Qd(図1参照)に関する回路の図示を省略している。また、既に説明した図1では、オンディレイ回路60aや通電時間設定回路70aの図示を省略している。
図2に示すように、逆電圧印加回路30aは、ダイオード31と、スイッチング手段32と、コンデンサ33と、を備えている。
ダイオード31は、電流の逆流防止用の素子であり、配線jaに設けられている。ダイオード31は、アノードがスイッチング手段32に接続され、カソードが配線jaを介してスイッチング素子Qaのドレインに接続されている。
スイッチング手段32は、コンデンサ33とスイッチング素子Qaとの接続/遮断を切り替える素子であり、配線jaに設けられている。そして、マルチバイブレータ40aの「OUT」端子からの信号によって、スイッチング手段32のオン/オフが切り替わるようになっている。このようなスイッチング手段32として、例えば、MOSFETが用いられる。
コンデンサ33は、スイッチング手段32がオンに切り替えられたとき、所定の電圧を寄生ダイオードDaに逆電圧として印加する素子である。コンデンサ33は、正側が配線jaを介してスイッチング素子Qaのドレインに接続され、負側が配線iaを介してスイッチング素子Qaのソースに接続されている。なお、コンデンサ33を適宜に充電するためのブースストラップ回路(図示せず)が設けられていてもよい。
マルチバイブレータ40aは、「In」端子・「GND」端子間に印加される電圧の変化に応じて、「OUT」端子から所定の電気信号をスイッチング手段32に出力する電子回路である。本実施形態では、スイッチング素子駆動回路20から印加される矩形波状の電圧の立下りをマルチバイブレータ40aが検出した場合、「OUT」端子からスイッチング手段32にオン信号が所定時間出力されるようになっている。
図2に示すように、マルチバイブレータ40aの「In」端子は、配線ma及び配線ha(一部)を順次に介して、スイッチング素子駆動回路20に接続され、「GND」端子は接地されている。また、マルチバイブレータ40aの「Vcc」端子には、通電時間設定回路70aを介して、所定の電圧Vccが印加される。マルチバイブレータ40aの「OUT」端子は、スイッチング手段32であるMOSFETのゲートに配線kaを介して接続されている。
オンディレイ回路60aは、スイッチング素子駆動回路20から出力される駆動信号の立下り時から、マルチバイブレータ40aにおいて逆電圧印加信号の出力が開始されるまでの所定の遅れ時間を設ける回路である。図2に示す例では、オンディレイ回路60aは、いわゆるRC回路であり、スイッチング素子駆動回路20とマルチバイブレータ40aとを接続する配線maに設けられている。
具体的に説明すると、オンディレイ回路60aの抵抗61は、「In」端子と配線haとを接続する配線maに設けられている。また、コンデンサ62の正側は、配線maにおいて抵抗61よりも「In」端子側に設けられ、コンデンサ62の負側は接地されている。
そして、オンディレイ回路60aの時定数が予め適宜に設定されることで、スイッチング素子駆動回路20から出力される矩形波状の駆動信号を、所定の遅れ時間(オンディレイ)をもって、マルチバイブレータ40aに出力するようになっている。これによって、スイッチング素子Qaや寄生ダイオードDaの特性等を考慮して、最適な遅れ時間を設計段階で予め設定できる。なお、図2に示すオンディレイ回路60aの構成は一例であり、これに限定されるものではない。
通電時間設定回路70aは、マルチバイブレータ40aから出力されるオン信号の通電時間を設定する回路である。図2に示す例では、通電時間設定回路70aは、抵抗71と、ダイオード72と、コンデンサ73と、を備えている。抵抗71とダイオード72とは並列接続され、この並列接続体にコンデンサ73が直列接続されている。コンデンサ73の正側はダイオード72のアノードに接続され、コンデンサ73の負側はマルチバイブレータ40aの「Vcc」端子に接続されている。
<コンバータの動作>
図1に示すスイッチング素子駆動回路20は、制御回路50から入力される所定の制御信号に基づいて、スイッチング素子Qa,Qbを駆動するための駆動信号を生成する。なお、上アームのスイッチング素子Qaの駆動信号と、下アームのスイッチング素子Qbの駆動信号と、は互いに相補的な(オン/オフが略反転した)かたちになっている。
ただし、仮に、上・下アームのスイッチング素子Qa,Qbが一時的に両方ともオン状態になった場合には大きな短絡電流が流れるため、このような短絡電流が流れないように所定のデッドタイムが設けられている。前記したデッドタイムとは、上アームのスイッチング素子Qaと、下アームのスイッチング素子Qbと、の両方をオフ状態にする時間である。なお、第2レグ12についても同様である。
次に、一例として、寄生ダイオードDaで発生する逆回復電流について説明する。例えば、交流電源Gの電圧が正の半サイクルにおいて、スイッチング素子Qa,Qdがオン状態のときには、交流電源GからリアクトルL1、スイッチング素子Qa、平滑コンデンサC1、及びスイッチング素子Qdを順次に介して、電流が流れる。
ここで、仮に、逆電圧印加回路30aが設けられていない構成であったとすると、下アームのスイッチング素子Qbがオフからオンに切り替わった瞬間に平滑コンデンサC1の電圧(大きな逆電圧)が上アームの寄生ダイオードDaに印加される。その結果、寄生ダイオードDaにおいて逆回復電流が生じる。この逆回復電流は、下アームのスイッチング素子Qbを介して流れるため、このスイッチング素子Qbで大きな損失(スイッチング損失)が生じる。このような損失を抑制するために、逆電圧印加回路30aが設けられている。
なお、「逆回復電流」とは、寄生ダイオードDa(又は還流ダイオード)に印加される電圧が順方向電圧から逆方向電圧に切り替わった瞬間に流れる電流である。
逆電圧印加回路30aは、スイッチング素子Qaの駆動信号が立ち下がって、所定のデッドタイムに入った直後に、比較的小さい逆電圧を上アームの寄生ダイオードDaに印加する。これによって、下アームのスイッチング素子Qbがオフからオンに切り替わる前に、上アームの寄生ダイオードDaにおいて比較的小さな逆回復電流を意図的に流すようにしている。
これによって、逆回復電流の原因となるキャリア(電子又は正孔)が、寄生ダイオードDaにおいてほとんど使い果たされる。したがって、その後に下アームのスイッチング素子Qbがオンに切り替わっても、寄生ダイオードDaには逆回復電流がほとんど流れないため、スイッチング素子Qbにおける損失を抑制できる。
図3は、コンバータ100での逆電圧の印加に関する動作を示すタイムチャートである(適宜、図1、図2を参照)。図3の上から順に、上アームのスイッチング素子Qaの駆動信号、下アームのスイッチング素子Qbの駆動信号、マルチバイブレータ40aの「OUT」端子(図2参照)から出力される信号、及び、マルチバイブレータ40bの「OUT」端子(図2参照)から出力される信号を示している。なお、図3の各横軸は、時間である。
図3に示す「デッドタイム」は、スイッチング素子Qa,Qbの両方がオフ状態の期間である。実際には「デッドタイム」は非常に短い時間であるが、分かりやすくするために図3では「デッドタイム」を長めの時間で記載している。
マルチバイブレータ40aは、スイッチング素子Qaの駆動信号の立下りを検出した場合、逆電圧印加回路30aにオン信号を所定時間出力する。つまり、スイッチング素子駆動回路20から上アームのスイッチング素子Qaに出力される駆動信号がオンからオフに切り替わると(時刻t1)、この駆動信号の立下りを、オンディレイ回路60aでの所定の遅れ時間Δtaをもってマルチバイブレータ40aが検出する。そして、マルチバイブレータ40aからのオン信号の出力が開始される(時刻t2)。
マルチバイブレータ40aの「OUT」端子(図2参照)から逆電圧印加回路30aのスイッチング手段32(図2参照)にオン信号が出力されると、このスイッチング手段32がオンに切り替わり、寄生ダイオードDaに比較的小さい逆電圧が印加される。これによって、寄生ダイオードDaに流れる逆回復電流のピーク値を抑えることができる。
寄生ダイオードDaに逆電圧が印加されると、上下一対のスイッチング素子Qa,Qbのデッドタイム中に、寄生ダイオードDa及びスイッチング素子Qbを介して、比較的小さい逆回復電流が流れる。これによって、寄生ダイオードDaに存在するキャリア(電子又は正孔)が、一時的にほとんど使い果たされる。したがって、その後に下アームのスイッチング素子Qbがオンに切り替わっても、寄生ダイオードDaに大きな逆回復電流が流れることはほとんどない。これによって、スイッチング素子Qbにおける損失を低減できる。
マルチバイブレータ40aの「OUT」端子(図2参照)から出力されるオン信号は、通電時間設定回路70aに基づく所定時間、継続される(時刻t2~t4)。その結果、逆電圧印加回路30aのスイッチング手段32(図2参照)のオン状態も、時刻t2~t4の期間で継続される。なお、スイッチング手段32がオンからオフに切り替わるタイミングは、デッドタイム(時刻t1~t3)が終わってから所定時間Δtbの経過後であってもよいし、また、デッドタイムが終わるのと略同時であってもよい。
このようにスイッチング素子Qa,Qbのデッドタイム中に逆電圧印加信号が出力されるため、寄生ダイオードDaでの逆回復電流を適切に抑制できる。なお、他方のマルチバイブレータ40bの動作も、一方のマルチバイブレータ40aと同様である。また、第2レグ12に逆電圧を印加する動作についても同様である。
<コンバータの制御モード>
次に、コンバータ100の複数の制御モードについて説明する。前記した複数の制御モードには、「同期整流制御」、「部分スイッチング制御」、及び「高速スイッチング制御」が含まれる。
(1.同期整流制御)
図4は、同期整流制御における交流電源電圧vs、回路電流is、及びスイッチング素子Qa~Qdの駆動パルスの時間的変化を示す説明図である(適宜、図1を参照)。なお、図4の各横軸は時間である。
同期整流制御は、交流電源電圧vsの極性に応じて、平滑コンデンサC1を介した電流経路(例えば、図5の破線矢印の経路)に含まれる所定のスイッチング素子をオン状態にする制御である。同期整流制御は、コンバータ回路10の負荷が比較的小さいときに行われる。
同期整流制御において制御回路50は、例えば、電流検出部Hによって検出される回路電流isに同期させて、上アームのスイッチング素子Qa,Qcのオン/オフを切り替える。交流電源電圧vsが正の半サイクルの期間について説明すると、制御回路50は、回路電流isが流れているときにはスイッチング素子Qaをオン状態とし、回路電流isが流れていないときにはスイッチング素子Qaをオフ状態にする。また、交流電源電圧vsが正の半サイクルの期間では、制御回路50は、上アームのスイッチング素子Qcをオフ状態で維持する。
また、制御回路50は、交流電源電圧vsの極性の変化に同期させて、下アームのスイッチング素子Qb,Qdのオン/オフを切り替える。例えば、交流電源電圧vsが正の半サイクルの期間において制御回路50は、スイッチング素子Qbをオフ状態にし、スイッチング素子Qdをオン状態にする。
このように、同期整流制御において制御回路50は、複数のスイッチング素子Qa~Qdのうち、平滑コンデンサC1を介した電流経路(例えば、図5の破線矢印を参照)に含まれるスイッチング素子Qa,Qdを、コンバータ回路10に電流が流れている期間の少なくとも一部でオン状態とし、この電流経路に含まれないスイッチング素子Qb,Qcをオフ状態にする。
同期整流制御では、図4に示すように、スイッチング素子Qa~Qdのスイッチング回数が少なくてすむため、適度な力率を保ちながらもスイッチング損失を低減し、高効率化を図ることができる。なお、逆電圧の印加と各制御モードとの関連性については後記する。
図5は、同期整流制御において、交流電源電圧vsが正の半サイクルに含まれるときの電流の流れを示す説明図である。
交流電源電圧vsが正の半サイクルの期間では、図5の破線矢印で示すように、平滑コンデンサC1を介した電流経路を介して、回路電流isが流れる。すなわち、交流電源G→リアクトルL1→スイッチング素子Qa→平滑コンデンサC1→スイッチング素子Qd→交流電源Gの順に回路電流isが流れる。
また、交流電源電圧vsが負の半サイクルの期間では、図示はしないが、交流電源G→スイッチング素子Qc→平滑コンデンサC1→スイッチング素子Qb→リアクトルL1→交流電源Gの順に回路電流isが流れる。
(2.部分スイッチング制御)
部分スイッチング制御は、スイッチング素子Qa~Qdのうち、リアクトルL1に接続されている2つのスイッチング素子Qa,Qbを交互にオン・オフする動作を、交流電源Gの電圧の半サイクルごとに所定回数行う制御モードである。部分スイッチング制御は、コンバータ回路10の負荷が中程度のときに行われる。
図6は、部分スイッチング制御における交流電源電圧vs、回路電流is・短絡電流isp、及びスイッチング素子Qa~Qdの駆動パルスの時間的変化を示す説明図である(適宜、図1を参照)。
交流電源電圧vsが正の半サイクルの期間について説明すると、制御回路50は、スイッチング素子Qa,Qbを所定回数・所定パルス幅で交互にオン・オフする。より詳しく説明すると、制御回路50は、交流電源電圧vsの正・負が切り替わった直後に、スイッチング素子Qa,Qbを交互にオン・オフする動作を所定回数行う。また、制御回路50は、交流電源電圧vsの極性に同期して、スイッチング素子Qc,Qdのオン/オフを制御する。
以下では、部分スイッチング制御についてわかりやすく説明するために、部分スイッチング制御を「力率改善動作」と「同期整流動作」とに分けて説明する。
「力率改善動作」とは、リアクトルL1を介して、所定の短絡電流isp(図7の破線矢印を参照)を流す動作である。なお、短絡電流ispとは、コンバータ回路10において平滑コンデンサC1を介さずに流れる電流である。
また、「同期整流動作」とは、交流電源電圧vsの極性に基づいてスイッチング素子Qa~Qdを制御し、平滑コンデンサC1を介して回路電流isを流す動作である。ちなみに、前記した同期整流モード(図4、図5参照)は、この「同期整流動作」を継続的に行う制御モードである。
まず、「力率改善動作」について説明する。
例えば、交流電源電圧vsが正の半サイクルの期間において、制御回路50は、図6に示すように、スイッチング素子Qcをオフ状態で維持するとともに、スイッチング素子Qdをオン状態で維持する。また、制御回路50は、コンバータ回路10に電流が流れ始める所定の区間tfにおいて、スイッチング素子Qbをオン、スイッチング素子Qaをオフにする。このときに流れる短絡電流ispの経路について、図7を参照して説明する。
図7は、交流電源電圧vsが正の半サイクルにおいて、力率改善動作を行ったときの電流の流れを示す説明図である。
交流電源電圧vsが正の半サイクルのときに力率改善動作が行われると、図7の破線矢印で示すように、交流電源G→リアクトルL1→スイッチング素子Qb→スイッチング素子Qd→交流電源Gの順に短絡電流isp(力率改善電流)が流れる。このときリアクトルL1には、所定のエネルギが蓄えられる。
このように短絡電流ispを流すことで、電流波形の歪みを小さくし、電流波形を正弦波に近づけることができる(図6参照)。したがって、コンバータ100の力率を改善できるとともに、高調波電流を抑制できる。
なお、交流電源電圧vsが負の極性である期間では、図示はしないが、交流電源G→スイッチング素子Qc→スイッチング素子Qa→リアクトルL1→交流電源Gの短絡経路において、短絡電流ispが流れる。
次に、「同期整流動作」について説明する。
前記した「力率改善動作」を行った後、制御回路50は、図6に示す所定の区間tgにおいて「同期整流動作」を行う。すなわち、制御回路50は、スイッチング素子Qaをオフからオンに切り替えるとともに、スイッチング素子Qbをオンからオフに切り替える。なお、区間tgにおいてもスイッチング素子Qcはオフ状態で維持され、スイッチング素子Qdはオン状態で維持される。
このようにスイッチング素子Qa~Qdが制御されることで、リアクトルL1に蓄えられたエネルギが平滑コンデンサC1に放出され、平滑コンデンサC1の直流電圧が昇圧される。これによって、例えば、モータMの回転速度の許容限度を高めることができる。なお、同期整流動作における電流経路は、前記した同期整流モードにおける電流経路(図5の破線矢印を参照)と同様である。
そして、制御回路50は、部分スイッチング制御において、前記した「同期整流動作」と「力率改善動作」とを交互に所定回数行う。
(3.高速スイッチング制御)
高速スイッチング制御は、スイッチング素子Qa~Qdのうち、リアクトルL1に接続されている2つのスイッチング素子Qa,Qbを交互にオン・オフする動作を所定周期で繰り返す制御モードである。高速スイッチング制御は、コンバータ回路10の負荷が比較的大きいときに行われる。
図8は、高速スイッチング制御における交流電源電圧vs、回路電流is・短絡電流isp、及びスイッチング素子Qa~Qdの駆動パルスの時間的変化を示す説明図である。
交流電源電圧vsの正の半サイクルを例に説明すると、制御回路50は、スイッチング素子Qcをオフ状態、スイッチング素子Qdをオン状態で維持する。また、制御回路50は、リアクトルL1に接続されているスイッチング素子Qa,Qbのオン/オフを、所定周期で交互に切り替える。また、制御回路50は、回路電流isや短絡電流ispの電流波形が正弦波状になるように、スイッチング素子Qa,Qbのオンデューティを所定に変化させる。
つまり、高速スイッチング制御では、前記した「力率改善動作」と「同期整流動作」とが所定周期で交互に繰り返される。このような高速スイッチング制御を高負荷時に行うことで、回路電流is等が正弦波状になるため、高調波を抑制できるとともに、力率を改善できる。
<制御モードの切替えについて>
図9は、負荷の大きさ、逆電圧の印加の有無、コンバータ100の動作モード、モータMの運転領域の関係を示す説明図である。
図9に示す「中間運転領域」は、負荷(例えば、電流検出部Hの検出値:図1参照)が比較的小さい領域である。本実施形態では、負荷の大きさが閾値I1未満である場合に「同期整流制御」を行うことで、コンバータ100の高効率化を図るようにしている。
図9に示す「定格運転領域」は、前記した「中間運転領域」よりも負荷が大きく、モータM(図1参照)を定格運転できる領域である。本実施形態では、負荷の大きさが閾値I1以上かつ閾値I2未満である場合に「部分スイッチング制御」を行うことで、昇圧や力率の改善の他、高調波の抑制を行うようにしている。
図9に示す「高負荷領域」は、負荷の大きさが比較的大きい領域である。本実施形態では、負荷の大きさが閾値I2以上である場合に「高速スイッチング制御」を行うことで、昇圧、力率の改善、及び高調波の抑制を行うようにしている。なお、閾値I1,I2の大きさは、事前の実験やシミュレーションに基づいて、予め設定されている。
<制御回路の処理>
図10は、コンバータ100の制御回路50が実行する処理のフローチャートである(適宜、図1を参照)。なお、図10の「START」時には、モータMが駆動しているものとする。
ステップS101において制御回路50は、電流検出部Hの検出値I(負荷の大きさ)を読み込む。
ステップS102において制御回路50は、ステップS101で読み込んだ検出値Iが閾値I1(第1閾値)未満であるか否かを判定する。つまり、制御回路50は、モータMの運転領域が「中間運転領域」(図9参照)に含まれるか否かを判定する。
電流の検出値Iが閾値I1未満である場合(S102:Yes)、制御回路50の処理はステップS103に進む。
ステップS103において制御回路50は、前記した同期整流制御を実行する。これによって、電力変換を高効率で行うことができる。
ステップS103の同期整流制御の実行中、制御回路50は、逆電圧印加回路30a,30bを停止させ、逆電圧の印加を行わないようにする。ここで、逆電圧印加回路30a,30bを「停止」させるとは、周期的に繰り返される交流電源電圧vsの各サイクルにおいて、逆電圧印加回路30a,30bによる逆電圧の印加を行わないことを意味している。
前記したように、同期整流制御では、交流電源電圧vsのゼロクロス点付近で、スイッチング素子Qa~Qdのオン/オフが切り替えられる(図4参照)。このゼロクロス点付近では交流電源電圧vsが略ゼロであるため、逆電圧印加回路30a,30bから逆電圧を印加せずとも、寄生ダイオードDa~Ddには逆回復電流がほとんど流れない。したがって、同期整流制御の実行中、寄生ダイオードDa~Ddに逆電圧を印加する必要は特にない。このように逆電圧印加回路30a,30bを不必要に駆動させないようにすることで、無駄な消費電力を削減できる。
また、図10のステップS102において電流の検出値Iが閾値I1以上である場合(S102:No)、制御回路50の処理はステップS104に進む。
ステップS104において制御回路50は、電流検出部Hの検出値Iが閾値I2(第2閾値)未満であるか否かを判定する。つまり、制御回路50は、電流の検出値Iが「定格運転領域」(図9参照)に含まれるか否かを判定する。なお、前記した閾値I2は、閾値I1よりも大きな値であり、予め設定されている。
電流の検出値Iが閾値I2未満である場合(S104:Yes)、制御回路50の処理はステップS105に進む。
ステップS105において制御回路50は、部分スイッチング制御を実行する。これによって、昇圧や力率の改善の他、高調波の抑制を行うことができる。
ステップS105の部分スイッチング制御の実行中、制御回路50は、逆電圧印加回路30a,30bを駆動させ、所定の逆電圧を印加する。ここで、逆電圧印加回路30a,30bを「駆動」させるとは、周期的に繰り返される交流電源電圧vsの各サイクルにおいて、逆電圧印加回路30a,30bによる逆電圧の印加を少なくとも1回行うことを意味している。
例えば、上アームのスイッチング素子Qaがオンからオフに変わった直後のデッドタイムにおいて制御回路50は、逆電圧印加回路30aによって寄生ダイオードDaに逆電圧を印加する。これによって、その後に下アームのスイッチング素子Qbがオンになった瞬間、大きな逆回復電流が寄生ダイオードDaに生じることを抑制できる。したがって、コンバータ回路10の低損失化を図ることができる。
また、ステップS104において電流検出部Hの検出値Iが閾値I2以上である場合(S104:No)、制御回路50の処理はステップS106に進む。
ステップS106において制御回路50は、高速スイッチング制御を実行する。これによって、「高負荷運転領域」(図9参照)においても、昇圧や力率を改善の他、高調波の抑制を行うことができる。
ステップS106の高速スイッチング制御の実行中、制御回路50は、逆電圧印加回路30a,30bを駆動させ、所定の逆電圧を印加する。これによって、寄生ダイオードDa等で大きな逆回復電流が生じることを抑制し、コンバータ回路10の低損失化を図ることができる。
このように制御回路50は、コンバータ回路10の負荷の大きさに基づいて、逆電圧印加回路30a,30bの駆動/停止を切り替える。ステップS103,S105,S106のいずれかの処理を行った後、制御回路50の処理は「START」に戻る(RETURN)。
<効果>
第1実施形態によれば、低負荷時に同期整流制御を行っているとき、制御回路50は、逆電圧印加回路30a,30bを停止させる(S103:図10参照)。前記したように、交流電源電圧vsのゼロクロス点付近でスイッチング素子Qa~Qdのオン/オフを切り替える同期整流制御では、寄生ダイオードDa~Ddには逆回復電流がほとんど流れないからである。このように、不必要に逆電圧印加回路30a,30bを駆動しないようにすることで、コンバータ100における損失を抑制し、高効率化を図ることができる。
また、第1実施形態によれば、中負荷時の部分スイッチング制御や、高負荷時の高速スイッチング制御が行われているときには、逆電圧印加回路30a,30bから寄生ダイオードDa等に逆電圧が印加される(S105,S106:図10参照)。したがって、部分スイッチング制御や高速スイッチング制御によって高出力化を図りつつ、コンバータ回路10における損失を低減できる。
このように第1実施形態によれば、制御回路50が、負荷の大きさに応じて、逆電圧印加回路30a,30bの駆動/停止を切り替えることで、高効率化と高出力化とを両立できる。
≪第2実施形態≫
第2実施形態では、第1実施形態で説明したコンバータ100(図1参照)を備える空気調和機W(図11参照)について説明する。なお、コンバータ100の構成や動作については、第1実施形態と同様であるため、その説明を省略する。
図11は、第2実施形態に係る空気調和機Wの構成図である。
空気調和機Wは、所定の空調を行う機器である。以下では、空気調和機Wが主に冷房運転を行うものとして説明するが、これに限定されるものではない。
図11に示すように、空気調和機Wは、圧縮機1と、室外熱交換器2と、室外ファン3と、膨張弁4と、室内熱交換器5と、室内ファン6と、コンバータ100と、インバータ200と、を備えている。また、図11に示す冷媒回路Fは、圧縮機1、室外熱交換器2、膨張弁4、及び室内熱交換器5が、配管qを介して環状に順次接続された構成になっている。
圧縮機1は、ガス状の冷媒を圧縮する機器であり、駆動源であるモータMを備えている。なお、図11では省略しているが、圧縮機1の吸入側には、冷媒を気液分離するためのアキュムレータが設けられている。
コンバータ100は、交流電源Gから印加される交流電圧を直流電圧に変換する電力変換装置であり、第1実施形態と同様の構成を備えている。インバータ200は、コンバータ100から印加される直流電圧を交流電圧に変換し、変換後の交流電圧を圧縮機1のモータMに印加する。
室外熱交換器2は、その伝熱管(図示せず)を通流する冷媒と、室外ファン3から送り込まれる外気と、の間で熱交換が行われる熱交換器である。
室外ファン3は、室外熱交換器2に外気を送り込むファンであり、室外熱交換器2の付近に設置されている。
膨張弁4は、室外熱交換器2(凝縮器)で凝縮した冷媒を減圧する弁である。そして、膨張弁4で減圧された冷媒が、室内熱交換器5(蒸発器)に導かれるようになっている。
室内熱交換器5は、その伝熱管(図示せず)を通流する冷媒と、室内ファン6から送り込まれる室内空気(空調対象空間の空気)と、の間で熱交換が行われる熱交換器である。
室内ファン6は、室内熱交換器5に室内空気を送り込むファンであり、室内熱交換器5の付近に設置されている。
図11に示す例では、圧縮機1、室外熱交換器2、室外ファン3、コンバータ100、及びインバータ200が、室外機Uoに設けられている。一方、室内熱交換器5や室内ファン6は、室内機Uiに設けられている。そして、例えば、冷房運転中には冷媒回路Fにおいて、圧縮機1、室外熱交換器2(凝縮器)、膨張弁4、及び室内熱交換器5(蒸発器)を順次に介して、冷凍サイクルで冷媒が循環するようになっている。
なお、空気調和機Wの構成は、図11の例に限定されるものではない。例えば、冷媒の流路を切り替える四方弁(図示せず)が、冷媒回路Fに設けられていてもよい。このような構成において、暖房運転時には、圧縮機1、室内熱交換器5(凝縮器)、膨張弁4、及び室外熱交換器2(蒸発器)を順次に介して、冷凍サイクルで冷媒が循環する。すなわち、圧縮機1、「凝縮器」、膨張弁4、及び「蒸発器」を順次に介して冷媒が通流する冷媒回路Fにおいて、「凝縮器」及び「蒸発器」の一方は室外熱交換器2であり、他方は室内熱交換器5である。
<効果>
第2実施形態によれば、空気調和機Wが、第1実施形態と同様の構成のコンバータ100を備えている。これによって、空気調和機Wの高効率化を図り、従来よりもAPF(Annual Performance Factor)を高めることができる。
図ることができる。
また、コンバータ100の制御回路50(図1参照)は、中負荷時の部分スイッチング制御中や、高負荷時の高速スイッチング制御中、逆電圧印加回路30a,30bを用いて所定の逆電圧を印加する。これによって、圧縮機1のモータMを高速回転させることが可能になり、空気調和機Wの高出力化を図ることができる。このように第2実施形態によれば、高効率化と高出力化との両立を図った空気調和機Wを提供できる。
≪変形例≫
以上、本発明に係るコンバータ100(図1参照)や空気調和機W(図11参照)について各実施形態で説明したが、本発明はこれらの記載に限定されるものではなく、種々の変更を行うことができる。例えば、次に説明するように、第1実施形態で説明した構成に還流ダイオードDa1~Dd1(図12参照)を追加してもよい。
図12は、変形例に係る電力変換装置であるコンバータ100Aの構成図である。
図12に示すように、スイッチング素子Qaに対して逆並列に還流ダイオードDa1が接続されていてもよい。このような構成において、逆電圧印加回路30aによる逆電圧は、寄生ダイオードDaに印加されるとともに、還流ダイオードDa1にも印加される。なお、他のスイッチング素子Qb~Qdに接続された還流ダイオードDb1~Dd1についても同様である。
図12に示す構成によれば、寄生ダイオードDa~Ddにおける逆回復電流を抑制できるとともに、還流ダイオードDa1~Dd1における逆回復電流を抑制できるため、コンバータ100Aの低損失化を図ることができる。
また、第1実施形態では、スイッチング素子Qa~Qd(図1参照)が全てMOSFETである場合について説明したが、これに限らない。例えば、スイッチング素子Qa~Qdが、IGBT(Insulated Gate Bipolor Transisto)といった他の種類の素子であってもよい。また、スイッチング素子Qa~Qdとして、異なる種類の素子が混在していてもよい。また、寄生ダイオードが存在しない種類のスイッチング素子に、それぞれ、還流ダイオードが逆並列に接続された構成であってもよい。
また、第1実施形態で説明したコンバータ100(図1参照)の構成は一例であり、これに限定されるものではない。
また、第1実施形態では、コンバータ回路10の負荷の大きさの指標として、コンバータ回路10に流れる電流の検出値を用いる場合について説明したが、これに限らない。例えば、コンバータ回路10の負荷の大きさの指標として、コンバータ回路10の直流側の電圧(平滑コンデンサC1の電圧)、インバータ200(インバータ回路)の変調率、インバータ200の出力側に接続されるモータMの回転速度、又は、モータMに流れる電流を制御回路50が用いるようにしてもよい。
なお、インバータ200の「変調率」とは、インバータ200の直流電圧に対するモータMの印加電圧(線間電圧)の実効値の比である。なお、負荷が大きくなるにつれて、インバータ200の変調率の他、モータMの電流や回転速度も大きくなる。したがって、所定の閾値によって分けられる複数の負荷領域と、インバータ200に流れる電流等との関係は、図9と同様になる。
また、前記した複数の指標を適宜に組み合わせてもよい。例えば、コンバータ回路10の直流側の電圧が所定値以上であり、かつ、コンバータ回路10に流れる電流が所定値以上である場合には、制御回路50が逆電圧印加回路30a,30bを駆動させ、それ以外の場合には、逆電圧印加回路30a,30bを停止させるようにしてもよい。
すなわち、「負荷」の大きさの指標として、コンバータ回路10の直流側の電圧、コンバータ回路10に流れる電流、インバータ200(インバータ回路)の変調率、インバータ200の出力側に接続されるモータMの回転速度、及び、モータMに流れる電流のうちいずれか一つ以上が用いられるようにしてもよい。
その他、負荷の大きさの指標として、空気調和機W(図11参照)の室外熱交換器2の温度、室内熱交換器5の温度、外気温度、室内温度(空調対象空間の温度)等が用いられてもよい。
また、第1実施形態では、マルチバイブレータ40a,40b(図1参照)がスイッチング素子駆動回路20に接続される構成について説明したが、これに限らない。例えば、マルチバイブレータ40a,40bを使用せず、制御回路50で逆電圧印加回路30a,30bの駆動用信号を逆電圧印加回路30a,30b用の所定の駆動回路へ出力し、これを用いて逆電圧印加回路30a,30bを駆動させてもよい。
また、第1実施形態では、コンバータ回路10に流れる電流の検出値I(負荷の大きさ)に関して、2つの閾値I1,I2が設けられる場合について説明したが、これに限らない。例えば、負荷の大きさが所定値未満である場合には、制御回路50が逆電圧印加回路30a,30bを停止させ、負荷の大きさが所定値以上である場合には、制御回路50が逆電圧印加回路30a,30bを駆動させるようにしてもよい。このような構成でも、コンバータ回路10の低損失化を図ることができる。
また、第2実施形態では、室内機Ui(図11参照)及び室外機Uo(図11参照)が一台ずつ設けられた構成の空気調和機Wについて説明したが、これに限らない。例えば、複数台の室外機を備えるマルチ型の空気調和機にも各実施形態を適用できる。
また、第2実施形態では、コンバータ100等を備える空気調和機W(図11参照)について説明したが、冷蔵庫、給湯機、洗濯機等の他の機器にも適用可能である。
また、実施形態は本発明を分かりやすく説明するために詳細に記載したものであり、必ずしも説明した全ての構成を備えるものに限定されない。また、実施形態の構成の一部について、他の構成の追加・削除・置換をすることが可能である。
また、前記した機構や構成は説明上必要と考えられるものを示しており、製品上必ずしも全ての機構や構成を示しているとは限らない。
1 圧縮機
2 室外熱交換器(凝縮器/蒸発器)
3 室外ファン
4 膨張弁
5 室内熱交換器(蒸発器/凝縮器)
6 室内ファン
10 コンバータ回路
11 第1レグ(スイッチングレグ)
12 第2レグ(スイッチングレグ)
20 スイッチング素子駆動回路
30a,30b 逆電圧印加回路
40a,40b マルチバイブレータ
50 制御回路
100,100A コンバータ(電力変換装置)
200 インバータ(インバータ回路)
C1 平滑コンデンサ
Da,Db,Dc,Dd 寄生ダイオード
Da1,Db1,Dc1,Dd1 還流ダイオード
F 冷媒回路
G 交流電源
H 電流検出部
L1 リアクトル
M モータ
Qa,Qc スイッチング素子(上アームのスイッチング素子)
Qb,Qd スイッチング素子(下アームのスイッチング素子)
W 空気調和機
p1 配線

Claims (7)

  1. 上アームのスイッチング素子と、下アームのスイッチング素子と、が接続されてなるスイッチングレグを有し、交流電源から印加される交流電圧を直流電圧に変換するコンバータ回路を備えるとともに、
    前記交流電源と前記コンバータ回路とを接続する配線に設けられるリアクトルと、
    前記コンバータ回路の出力側に接続され、前記コンバータ回路から印加される直流電圧を平滑化する平滑コンデンサと、を備え、
    それぞれの前記スイッチング素子が寄生ダイオードを有しているか、又は、それぞれの前記スイッチング素子に還流ダイオードが逆並列に接続されており、
    前記スイッチング素子の前記寄生ダイオード又は前記還流ダイオードに逆電圧を印加する逆電圧印加回路と、
    前記コンバータ回路の負荷の大きさに基づいて、前記逆電圧印加回路の駆動/停止を切り替える制御回路と、をさらに備える電力変換装置。
  2. 前記制御回路は、
    前記負荷の大きさが所定値未満である場合には、前記逆電圧印加回路を停止させ、
    前記負荷の大きさが前記所定値以上である場合には、前記逆電圧印加回路を駆動させること
    を特徴とする請求項1に記載の電力変換装置。
  3. 前記負荷の大きさの指標として、前記コンバータ回路の直流側の電圧、前記コンバータ回路に流れる電流、前記コンバータ回路から印加される直流電圧を交流電圧に変換するインバータ回路の変調率、前記インバータ回路の出力側に接続されるモータの回転速度、及び、前記モータに流れる電流のうちいずれか一つ以上が用いられること
    を特徴とする請求項1に記載の電力変換装置。
  4. 前記負荷の大きさが第1閾値未満の場合、前記制御回路は、複数の前記スイッチング素子のうち、前記平滑コンデンサを介した電流経路に含まれるスイッチング素子を、前記コンバータ回路に電流が流れている期間の少なくとも一部でオン状態とし、前記電流経路に含まれないスイッチング素子をオフ状態にする同期整流制御を実行し、前記同期整流制御の実行中、前記逆電圧印加回路を停止させること
    を特徴とする請求項1に記載の電力変換装置。
  5. 前記負荷の大きさが前記第1閾値以上かつ第2閾値以下である場合、前記制御回路は、複数の前記スイッチング素子のうち、前記リアクトルに接続されている2つのスイッチング素子を交互にオン・オフする動作を、前記交流電源の電圧の半サイクルごとに所定回数行う部分スイッチング制御を実行し、前記部分スイッチング制御の実行中、前記逆電圧印加回路を駆動させること
    を特徴とする請求項4に記載の電力変換装置。
  6. 前記負荷の大きさが前記第2閾値以上である場合、前記制御回路は、複数の前記スイッチング素子のうち、前記リアクトルに接続されている2つのスイッチング素子を交互にオン・オフする動作を所定周期で繰り返す高速スイッチング制御を実行し、前記高速スイッチング制御の実行中、前記逆電圧印加回路を駆動させること
    を特徴とする請求項5に記載の電力変換装置。
  7. 圧縮機、凝縮器、膨張弁、及び蒸発器を順次に介して冷媒が循環する冷媒回路と、
    交流電源から印加される交流電圧を直流電圧に変換する電力変換装置と、
    前記電力変換装置から印加される直流電圧を交流電圧に変換し、変換後の交流電圧を前記圧縮機のモータに印加するインバータ回路と、を含み、
    前記電力変換装置は、
    上アームのスイッチング素子と、下アームのスイッチング素子と、が接続されてなるスイッチングレグを有するコンバータ回路を備えるとともに、
    前記交流電源と前記コンバータ回路とを接続する配線に設けられるリアクトルと、
    前記コンバータ回路の出力側に接続され、前記コンバータ回路から印加される直流電圧を平滑化する平滑コンデンサと、を備え、
    それぞれの前記スイッチング素子が寄生ダイオードを有しているか、又は、それぞれの前記スイッチング素子に還流ダイオードが逆並列に接続されており、
    前記スイッチング素子の前記寄生ダイオード又は前記還流ダイオードに逆電圧を印加する逆電圧印加回路と、
    前記コンバータ回路の負荷の大きさに基づいて、前記逆電圧印加回路の駆動/停止を切り替える制御回路と、をさらに備える空気調和機。
JP2020554697A 2018-10-31 2018-10-31 電力変換装置、及び、これを備える空気調和機 Active JP7116438B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2018/040622 WO2020090071A1 (ja) 2018-10-31 2018-10-31 電力変換装置、及び、これを備える空気調和機

Publications (2)

Publication Number Publication Date
JPWO2020090071A1 JPWO2020090071A1 (ja) 2021-10-07
JP7116438B2 true JP7116438B2 (ja) 2022-08-10

Family

ID=70463050

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020554697A Active JP7116438B2 (ja) 2018-10-31 2018-10-31 電力変換装置、及び、これを備える空気調和機

Country Status (3)

Country Link
JP (1) JP7116438B2 (ja)
TW (1) TWI810255B (ja)
WO (1) WO2020090071A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007129848A (ja) 2005-11-04 2007-05-24 Toshiba Kyaria Kk インバータ装置
JP2009273230A (ja) 2008-05-07 2009-11-19 Cosel Co Ltd スイッチング電源装置
JP2011109749A (ja) 2009-11-13 2011-06-02 Mitsubishi Electric Corp 電動機駆動装置および冷凍空気調和装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI338996B (en) * 2007-10-16 2011-03-11 Delta Electronics Inc Resonant converter system having synchronous rectifier control circuit and controlling method thereof
JP4460650B1 (ja) * 2008-10-27 2010-05-12 株式会社MERSTech 電力逆変換装置
CN103887980B (zh) * 2014-03-13 2016-10-05 昂宝电子(上海)有限公司 用于调节电源变换系统的系统和方法
TWI495245B (zh) * 2013-09-06 2015-08-01 Chicony Power Tech Co Ltd 相移全橋轉換器輕載控制方法
JP2017028878A (ja) * 2015-07-23 2017-02-02 東芝テック株式会社 電力変換装置
JP6478881B2 (ja) * 2015-09-07 2019-03-06 日立ジョンソンコントロールズ空調株式会社 直流電源装置および空気調和機
CN106817031B (zh) * 2017-02-24 2019-05-28 昂宝电子(上海)有限公司 具有对于同步整流控制器的定时控制的系统和方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007129848A (ja) 2005-11-04 2007-05-24 Toshiba Kyaria Kk インバータ装置
JP2009273230A (ja) 2008-05-07 2009-11-19 Cosel Co Ltd スイッチング電源装置
JP2011109749A (ja) 2009-11-13 2011-06-02 Mitsubishi Electric Corp 電動機駆動装置および冷凍空気調和装置

Also Published As

Publication number Publication date
TWI810255B (zh) 2023-08-01
TW202019073A (zh) 2020-05-16
WO2020090071A1 (ja) 2020-05-07
JPWO2020090071A1 (ja) 2021-10-07

Similar Documents

Publication Publication Date Title
JP7044462B2 (ja) 電力変換装置、及びこれを備える空気調和機
JP6731829B2 (ja) 電力変換装置および空気調和機
JP7104209B2 (ja) 電力変換装置、及びこれを備える空気調和機
CN103782498B (zh) 开关电源电路的控制装置及热泵单元
CN107086770B (zh) Pfc电路及变频空调器
JP4935251B2 (ja) 電力変換装置
JP2008061412A (ja) 空調機のコンバータ装置
JP6431413B2 (ja) 電力変換装置、及びこれを備える空気調和機、並びに電力変換方法
JP2011109749A (ja) 電動機駆動装置および冷凍空気調和装置
JP7116438B2 (ja) 電力変換装置、及び、これを備える空気調和機
JP7142609B2 (ja) 電力変換装置
KR20140096627A (ko) 전력변환장치 및 이를 포함하는 공기조화기
JP6982254B2 (ja) 電力変換装置及び空気調和機
JP2008061411A (ja) 電力変換装置
JP2023531089A (ja) トーテムポールpfc回路及びその制御方法、配線基板、空調機、記憶媒体
JP7238186B2 (ja) 電力変換装置、及びこれを備える空気調和機
TWI806989B (zh) 電力轉換裝置及具備此之空調機
JP6884254B2 (ja) 電力変換装置および空気調和機
JP7333450B2 (ja) 電力変換装置及び空気調和機
JP6116100B2 (ja) 直流電源装置及びこれを用いた空気調和機
JP7145965B2 (ja) 電力変換回路および空気調和機
Endo et al. Power Electronics Technology Applied in Inverter Air Conditioners
JP6231400B2 (ja) 交流直流変換装置及びそれを備えた電気機器
JPH11168885A (ja) 電力変換装置及びこれを利用した空気調和装置
US20220181989A1 (en) Power converter and air conditioner

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211026

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220621

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220720

R150 Certificate of patent or registration of utility model

Ref document number: 7116438

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150