JP7103301B2 - モジュール - Google Patents
モジュール Download PDFInfo
- Publication number
- JP7103301B2 JP7103301B2 JP2019090887A JP2019090887A JP7103301B2 JP 7103301 B2 JP7103301 B2 JP 7103301B2 JP 2019090887 A JP2019090887 A JP 2019090887A JP 2019090887 A JP2019090887 A JP 2019090887A JP 7103301 B2 JP7103301 B2 JP 7103301B2
- Authority
- JP
- Japan
- Prior art keywords
- component
- wires
- module
- wire group
- module according
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Description
(構成)
図1~図5を参照して、本発明に基づく実施の形態1におけるモジュールについて説明する。ここでいうモジュールは、部品内蔵モジュールまたは部品実装モジュールであってよい。
本実施の形態では、第1部品41をまたぐように主面1uにボンディングされた互いに平行な3以上のワイヤ5からなる第1ワイヤ群を備えるので、これらのワイヤ5によって、第1部品41をシールドすることができる。第1ワイヤ群は第1区間81と第2区間82とを含み、第1区間81ではワイヤ5同士の間の距離が短くなっているので、特に重点的にシールドすることができる。したがって、シールド性能を向上させたモジュールを実現することができる。
(構成)
図6を参照して、本発明に基づく実施の形態2におけるモジュールについて説明する。本実施の形態におけるモジュール102を平面的に透視して見たところを図6に示す。本実施の形態におけるモジュール102は、実施の形態1で説明したモジュール101に比べて、基本的な構成は同じであるが、以下の点で異なる。
本実施の形態では、第1ワイヤ群の他に第2ワイヤ群を備えるので、第1部品41をより確実にシールドすることができる。
(構成)
図7を参照して、本発明に基づく実施の形態3におけるモジュールについて説明する。本実施の形態におけるモジュール103を平面的に透視して見たところを図7に示す。本実施の形態におけるモジュール103は、実施の形態2で説明したモジュール102に比べて、基本的な構成は同じであるが、以下の点で異なる。
本実施の形態においても、実施の形態3で説明した効果を得ることができる。さらに第2ワイヤ群に属するワイヤ5は第3区間83においては密に配置されているので、第1部品41の所望の部位を重点的にシールドすることができる。
(構成)
図8を参照して、本発明に基づく実施の形態4におけるモジュールについて説明する。本実施の形態におけるモジュール104を平面的に透視して見たところを図8に示す。
本実施の形態では、ワイヤ5が第1部品41の長手方向に対して斜めに配置されているので、設計の自由度が高くなり、限られたスペースに効率良くワイヤ5を配置することができる。
(構成)
図10を参照して、本発明に基づく実施の形態5におけるモジュールについて説明する。本実施の形態におけるモジュール106を平面的に透視して見たところを図10に示す。本実施の形態におけるモジュール106は、実施の形態3で説明したモジュール103に比べて、基本的な構成は同じであるが、以下の点で異なる。
本実施の形態では、第1ワイヤ群と第2ワイヤ群とが配置されており、なおかつ、それらの延在する方向は第1部品41の長手方向90とは異なるので、設計の自由度が高くなり、限られたスペースに効率良くワイヤ5を配置することができる。
なお、今回開示した上記実施の形態はすべての点で例示であって制限的なものではない。本発明の範囲は特許請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更を含むものである。
Claims (12)
- 主面を有する基板と、
前記主面に実装された第1部品と、
前記主面に実装された第2部品と、
第1の方向に延在しつつ前記第1部品をまたぐように前記主面にボンディングされた互いに平行な3以上のワイヤからなる第1ワイヤ群とを備え、
前記第1の方向に垂直な第2の方向に沿って区間を分類したとき、前記第1ワイヤ群は、互いに隣接するワイヤ同士の間の距離が第1長さである第1区間と、互いに隣接するワイヤ同士の間の距離が前記第1長さより長い第2長さである第2区間とを含み、
前記第1区間における前記ワイヤのボンディングの始点である一端が並ぶ列は、前記第1部品と前記第2部品との間に位置する、モジュール。 - 前記第1ワイヤ群とは異なる方向に配置され、前記第1部品をまたぐように前記主面にボンディングされた互いに平行な3以上のワイヤからなる第2ワイヤ群を備える、請求項1に記載のモジュール。
- 前記第1の方向に沿って区間を分類したとき、前記第2ワイヤ群は、互いに隣接するワイヤ同士の間の距離が第3長さである第3区間と、互いに隣接するワイヤ同士の間の距離が前記第3長さより長い第4長さである第4区間とを含む、請求項2に記載のモジュール。
- 前記第1ワイヤ群と前記第2ワイヤ群とは直交する、請求項2または3に記載のモジュール。
- 前記第1の方向は、前記第1部品の長手方向に対して斜めに交差する、請求項1から4のいずれかに記載のモジュール。
- 前記第1部品および前記3以上のワイヤを覆うように配置された封止樹脂を備える、請求項1から5のいずれかに記載のモジュール。
- 前記主面から離隔して、前記第1部品および前記第1ワイヤ群を覆い隠すように配置されたシールド膜を備える、請求項1に記載のモジュール。
- 前記第1ワイヤ群のうち少なくともいずれかのワイヤが、前記シールド膜に接触している、請求項7に記載のモジュール。
- 前記主面から離隔して、前記第1部品、前記第1ワイヤ群および前記第2ワイヤ群を覆い隠すように配置されたシールド膜を備える、請求項2から4のいずれかに記載のモジュール。
- 前記第1ワイヤ群および前記第2ワイヤ群のうち少なくともいずれかのワイヤが、前記シールド膜に接触している、請求項9に記載のモジュール。
- 前記第1部品、前記第2部品および前記3以上のワイヤを覆うように配置された封止樹脂を備える、請求項1に記載のモジュール。
- 前記第1部品は、LNAである、請求項1から11のいずれか1項に記載のモジュール。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/524,496 US11227840B2 (en) | 2018-08-03 | 2019-07-29 | Electronic module having improved shield performance |
KR1020190091473A KR102279979B1 (ko) | 2018-08-03 | 2019-07-29 | 모듈 |
CN201910694405.2A CN110797324A (zh) | 2018-08-03 | 2019-07-30 | 模块 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018146859 | 2018-08-03 | ||
JP2018146859 | 2018-08-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020025076A JP2020025076A (ja) | 2020-02-13 |
JP7103301B2 true JP7103301B2 (ja) | 2022-07-20 |
Family
ID=69619519
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019090887A Active JP7103301B2 (ja) | 2018-08-03 | 2019-05-13 | モジュール |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7103301B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN219108105U (zh) * | 2020-06-16 | 2023-05-30 | 株式会社村田制作所 | 模块 |
KR20230056048A (ko) | 2020-12-21 | 2023-04-26 | 가부시키가이샤 신가와 | 와이어 구조 및 와이어 구조 형성 방법 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050040501A1 (en) | 2003-08-20 | 2005-02-24 | Hagen Deborah A. | Wirebonded assemblage method and apparatus |
JP2007214316A (ja) | 2006-02-09 | 2007-08-23 | Seiko Epson Corp | 半導体装置および半導体装置の製造方法 |
US20070241440A1 (en) | 2004-03-04 | 2007-10-18 | Skyworks Solutions, Inc. | Overmolded semiconductor package with a wirebond cage for EMI shielding |
JP2008010636A (ja) | 2006-06-29 | 2008-01-17 | Rohm Co Ltd | 受光モジュール |
US20100171211A1 (en) | 2009-01-07 | 2010-07-08 | Che-Yuan Jao | Semiconductor device |
JP2017084898A (ja) | 2015-10-26 | 2017-05-18 | 株式会社村田製作所 | 高周波モジュール |
US20180166363A1 (en) | 2016-04-01 | 2018-06-14 | Intel Corporation | Semiconductor package with electromagnetic interference shielding structures |
-
2019
- 2019-05-13 JP JP2019090887A patent/JP7103301B2/ja active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050040501A1 (en) | 2003-08-20 | 2005-02-24 | Hagen Deborah A. | Wirebonded assemblage method and apparatus |
US20070241440A1 (en) | 2004-03-04 | 2007-10-18 | Skyworks Solutions, Inc. | Overmolded semiconductor package with a wirebond cage for EMI shielding |
JP2007214316A (ja) | 2006-02-09 | 2007-08-23 | Seiko Epson Corp | 半導体装置および半導体装置の製造方法 |
US20070278646A1 (en) | 2006-02-09 | 2007-12-06 | Seiko Epson Corporation | Semiconductor device and method for manufacturing semiconductor device |
JP2008010636A (ja) | 2006-06-29 | 2008-01-17 | Rohm Co Ltd | 受光モジュール |
US20100171211A1 (en) | 2009-01-07 | 2010-07-08 | Che-Yuan Jao | Semiconductor device |
JP2017084898A (ja) | 2015-10-26 | 2017-05-18 | 株式会社村田製作所 | 高周波モジュール |
US20180166363A1 (en) | 2016-04-01 | 2018-06-14 | Intel Corporation | Semiconductor package with electromagnetic interference shielding structures |
Also Published As
Publication number | Publication date |
---|---|
JP2020025076A (ja) | 2020-02-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6837432B2 (ja) | 高周波モジュール | |
US8012868B1 (en) | Semiconductor device having EMI shielding and method therefor | |
US6534879B2 (en) | Semiconductor chip and semiconductor device having the chip | |
JP4746770B2 (ja) | 半導体装置 | |
KR101564070B1 (ko) | 인쇄 회로 기판 및 이를 이용한 반도체 패키지 | |
JP5400094B2 (ja) | 半導体パッケージ及びその実装方法 | |
US8288848B2 (en) | Semiconductor chip package including a lead frame | |
US7834436B2 (en) | Semiconductor chip package | |
KR20170106548A (ko) | 반도체 디바이스 | |
JP7103301B2 (ja) | モジュール | |
JP3785083B2 (ja) | 半導体装置、電子カード及びパッド再配置基板 | |
KR102279978B1 (ko) | 모듈 | |
KR101756500B1 (ko) | 적층형 반도체 디바이스 및 인쇄 회로 기판 | |
US20220173085A1 (en) | Module | |
JPWO2020071493A1 (ja) | モジュール | |
KR100850286B1 (ko) | 전자소자가 장착된 반도체 칩 패키지 및 이를 구비하는집적회로 모듈 | |
KR102279979B1 (ko) | 모듈 | |
JP7036087B2 (ja) | モジュール | |
TWI493668B (zh) | 接墊結構、線路載板及積體電路晶片 | |
KR101971281B1 (ko) | 패키지 기판 및 이를 포함하는 반도체 패키지 | |
US7009296B1 (en) | Semiconductor package with substrate coupled to a peripheral side surface of a semiconductor die | |
KR100671808B1 (ko) | 반도체 장치 | |
JP2007149809A (ja) | 半導体装置およびその製造方法 | |
TWI739246B (zh) | 電連接器之基板結構 | |
JP2008311379A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190620 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210126 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211111 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211130 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220607 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220620 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7103301 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |