JP6695955B1 - 信号処理装置、制御方法、及びプログラム - Google Patents
信号処理装置、制御方法、及びプログラム Download PDFInfo
- Publication number
- JP6695955B1 JP6695955B1 JP2018221471A JP2018221471A JP6695955B1 JP 6695955 B1 JP6695955 B1 JP 6695955B1 JP 2018221471 A JP2018221471 A JP 2018221471A JP 2018221471 A JP2018221471 A JP 2018221471A JP 6695955 B1 JP6695955 B1 JP 6695955B1
- Authority
- JP
- Japan
- Prior art keywords
- audio signal
- processing
- processor
- input
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 title claims abstract description 356
- 238000000034 method Methods 0.000 title claims abstract description 78
- 230000005236 sound signal Effects 0.000 claims abstract description 268
- 230000008569 process Effects 0.000 claims abstract description 66
- 238000010586 diagram Methods 0.000 abstract description 7
- 238000001514 detection method Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 4
- 238000005401 electroluminescence Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 230000010354 integration Effects 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000007958 sleep Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006266 hibernation Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/16—Sound input; Sound output
- G06F3/167—Audio in a user interface, e.g. using voice commands for navigating, audio feedback
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/16—Sound input; Sound output
- G06F3/165—Management of the audio stream, e.g. setting of volume, audio stream path
-
- G—PHYSICS
- G10—MUSICAL INSTRUMENTS; ACOUSTICS
- G10L—SPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
- G10L19/00—Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Audiology, Speech & Language Pathology (AREA)
- Human Computer Interaction (AREA)
- Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- General Health & Medical Sciences (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computational Linguistics (AREA)
- Power Sources (AREA)
Abstract
Description
(信号処理装置10のブロック構成)
まず、本発明の第1の実施形態に係る信号処理装置のブロック構成を説明する。
図1は、本実施形態に係る信号処理装置10の構成例を示すブロック図である。信号処理装置10は、2種類のOS(Operating System)のそれぞれによる処理をそれぞれ実行する2種類のプロセッサを内部に備えたパーソナルコンピュータである。例えば、信号処理装置10は、デスクトップ型、ラップトップ型、タブレット型等いずれのパーソナルコンピュータであってもよい。
次に、オーディオコーデック部120による処理を第1処理モードまたは第2処理モードに設定するオーディモード設定処理の動作について説明する。
図4は、本実施形態に係るオーディモード設定処理の一例を示すフローチャートである。
次に、信号処理装置10の外観構成の一例について説明する。
図5は、本実施形態に係る信号処理装置10の斜視図である。図示ずる信号処理装置10は、本体部20とカバー部30とを備えたラップトップ型(ノート型)のパーソナルコンピュータである。カバー部30は、本体部20に対してヒンジ25により開状態と閉状態とに相対的に回転移動可能である。ここで、閉状態とは、カバー部30の表示部30aの側が本体部20に覆いかぶさり、本体部20とカバー部30とが重ね合わされた状態である。開状態とは、閉状態からカバー部30が所定角以上回転し、カバー部30の表示部30aが露出して視認可能な状態である。
以上説明したように、本実施形態に係る信号処理装置10は、OS1(第1のOSの一例)に基づく処理を実行するCPU110(第1プロセッサの一例)と、OS2(第2のOSの一例)に基づく処理を実行するSOC210(第2プロセッサの一例)とを備えている。また、信号処理装置10は、オーディオコーデック部120(第1オーディオ信号処理部の一例)と、EC140(設定部の一例)とを備えている。オーディオコーデック部120は、OS1に基づく処理によりCPU110からHDAバス(第1入力手段の一例)を介して入力されるオーディオ信号(第1オーディオ信号)と、OS2に基づく処理によりライン入力(第2入力手段の一例)を介して入力されるオーディオ信号(第2オーディオ信号)とのそれぞれの入力に対応している。また、オーディオコーデック部120は、OS1に基づく処理によるオーディオ信号とOS2に基づく処理によるオーディオ信号とが混合されたオーディオ信号を出力する第1処理モードと、OS2に基づく処理によるオーディオ信号のみに基づくオーディオ信号を出力する第2処理モードとを有する。そして、EC140は、CPU110によりOS1に基づく処理が実行されている状態(例えば、OS1が通常動作状態)では第1処理モードに設定する。また、EC140は、CPU110によりOS1に基づく処理の少なくとも一部が制限されている状態(例えば、OS1が待機状態または停止状態)では第2処理モードに設定する。
次に、本発明の第2の実施形態について説明する。
第1の実施形態では、信号処理装置10の内部にOS1及びOS2が共存し、OS1側のオーディオコーデック部120のライン入力に、OS2側のオーディオ信号が入力される構成例を説明した。本実施形態では、オーディオコーデック部120のライン入力に、外部機器からライン出力されるオーディオ信号が入力される構成例を説明する。
以上説明したように、本実施形態に係る信号処理装置10Aは、OS1(OSの一例)に基づく処理を実行するCPU100(プロセッサの一例)と、オーディオコーデック部120(オーディオ信号処理部の一例)と、EC140(設定部の一例)とを備えている。オーディオコーデック部120は、OS1に基づく処理によりCPU110からHDAバス(第1入力手段の一例)を介して入力されるオーディオ信号(第1オーディオ信号)と、ライン入力(第2入力手段の一例)を介して入力されるオーディオ信号(第2オーディオ信号)とのそれぞれの入力に対応している。また、オーディオコーデック部120は、OS1に基づく処理によるオーディオ信号とライン入力されるオーディオ信号とが混合されたオーディオ信号を出力する第1処理モードと、ライン入力されるオーディオ信号のみに基づくオーディオ信号を出力する第2処理モードとを有する。そして、EC140は、CPU110によりOS1に基づく処理が実行されている状態では第1処理モードに設定する。また、EC140は、CPU110によりOS1に基づく処理の少なくとも一部が制限されている状態(例えば、OS1が待機状態または停止状態)では第2処理モードに設定する。
以上、図面を参照してこの発明の第1及び第2の実施形態について詳しく説明してきたが、具体的な構成は上述のものに限られることはなく、この発明の要旨を逸脱しない範囲内において様々な設計変更等をすることが可能である。
Claims (11)
- 第1のOSに基づく処理を実行する第1プロセッサと、
第2のOSに基づく処理を実行する第2プロセッサと、
前記第1のOSに基づく処理により前記第1プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第2のOSに基づく処理により前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とのそれぞれの入力に対応し、前記第1オーディオ信号と前記第2オーディオ信号とが混合されたオーディオ信号を出力する第1処理モードと、前記第2オーディオ信号のみに基づくオーディオ信号を出力する第2処理モードとを有する第1オーディオ信号処理部と、
前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態であるか或いは前記第1のOSに基づく処理の少なくとも一部が制限されている状態であるかを検出し、前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記第1のOSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定する設定部と、
を備える信号処理装置。 - 前記第2のOSに基づく処理により前記第2プロセッサから入力されるオーディオ信号に基づいて前記第2オーディオ信号を出力する第2オーディオ信号処理部、
を備える請求項1に記載の信号処理装置。 - 前記第1プロセッサ、前記第2プロセッサ、前記第1オーディオ信号処理部、前記第2オーディオ信号処理部、及び前記設定部に電力を供給する電源部、
を備え、
前記電源部は、
前記第1プロセッサへの給電を停止する際に、前記第1オーディオ信号処理部への給電を継続する、
請求項2に記載の信号処理装置。 - 前記第1オーディオ信号処理部から出力されるオーディオ信号または該オーディオ信号に基づく音を出力する出力部、
を備える請求項1から請求項3のいずれか一項に記載の信号処理装置。 - 前記第1処理モードにおいて、
前記第1プロセッサは、
前記第1オーディオ信号処理部に前記第2入力手段により入力される第2オーディオ信号と前記第1オーディオ信号とを混合したオーディオ信号を前記第1オーディオ信号処理部へ出力し、
前記第1オーディオ信号処理部は、
前記第1プロセッサにより混合されたオーディオ信号に基づくオーディオ信号を出力する、
請求項1から請求項4のいずれか一項に記載の信号処理装置。 - OSに基づく処理を実行するプロセッサと、
前記OSに基づく処理により前記プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とのそれぞれの入力に対応し、前記第1オーディオ信号と前記第2オーディオ信号とが混合されたオーディオ信号を出力する第1処理モードと、前記第2オーディオ信号のみに基づくオーディオ信号を出力する第2処理モードとを有するオーディオ信号処理部と、
前記プロセッサにより前記OSに基づく処理が実行されている状態であるか或いは前記OSに基づく処理の少なくとも一部が制限されている状態であるかを検出し、前記プロセッサにより前記OSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記OSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定する設定部と、
を備える信号処理装置。 - 信号処理装置における制御方法であって、
第1プロセッサが、第1のOSに基づく処理を実行するステップと、
第2プロセッサが、第2のOSに基づく処理を実行するステップと、
第1オーディオ信号処理部が、第1処理モードにおいて、前記第1のOSに基づく処理により前記第1プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第2のOSに基づく処理により前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とのそれぞれの入力に対応し、前記第1オーディオ信号と前記第2オーディオ信号とが混合されたオーディオ信号を出力するステップと、
前記第1オーディオ信号処理部が、第2処理モードにおいて、前記第2オーディオ信号のみに基づくオーディオ信号を出力するステップと、
設定部が、前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態であるか或いは前記第1のOSに基づく処理の少なくとも一部が制限されている状態であるかを検出し、前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記第1のOSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定するステップと、
を有する制御方法。 - 信号処理装置における制御方法であって、
プロセッサが、OSに基づく処理を実行するステップと、
オーディオ信号処理部が、第1処理モードにおいて、前記OSに基づく処理により前記プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とが混合されたオーディオ信号を出力するステップと、
前記オーディオ信号処理部が、第2処理モードにおいて、前記第2オーディオ信号のみに基づくオーディオ信号を出力するステップと、
設定部が、前記プロセッサにより前記OSに基づく処理が実行されている状態であるか或いは前記OSに基づく処理の少なくとも一部が制限されている状態であるかを検出し、前記プロセッサにより前記OSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記OSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定するステップと、
を有する制御方法。 - コンピュータに、
第1のOSに基づく処理を第1プロセッサに実行させるステップと、
第2のOSに基づく処理を第2プロセッサに実行させるステップと、
第1処理モードにおいて、前記第1のOSに基づく処理により前記第1プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第2のOSに基づく処理により前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とのそれぞれの入力に対応し、前記第1オーディオ信号と前記第2オーディオ信号とが混合されたオーディオ信号を出力させるステップと、
第2処理モードにおいて、前記第2オーディオ信号のみに基づくオーディオ信号を出力させるステップと、
前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態であるか或いは前記第1のOSに基づく処理の少なくとも一部が制限されている状態であるかを検出するステップと、
前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記第1のOSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定するステップと、
を実行させるためのプログラム。 - コンピュータに、
OSに基づく処理をプロセッサに実行させるステップと、
第1処理モードにおいて、前記OSに基づく処理により前記プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とが混合されたオーディオ信号を出力させるステップと、
第2処理モードにおいて、前記第2オーディオ信号のみに基づくオーディオ信号を出力させるステップと、
前記プロセッサにより前記OSに基づく処理が実行されている状態であるか或いは前記OSに基づく処理の少なくとも一部が制限されている状態であるかを検出するステップと、
前記プロセッサにより前記OSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記OSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定するステップと、
を実行させるためのプログラム。 - 第1のOSに基づく処理を実行する第1プロセッサと、第1オーディオ信号処理部と、設定部とを備えた第1処理部と、
第2のOSに基づく処理を実行する第2プロセッサを備えた第2処理部と、
を備え、
前記第1オーディオ信号処理部は、
前記第1のOSに基づく処理により前記第1プロセッサから第1入力手段を介して入力される第1オーディオ信号と、前記第2のOSに基づく処理により前記第1入力手段とは異なる第2入力手段を介して入力される第2オーディオ信号とのそれぞれの入力に対応し、前記第1オーディオ信号と前記第2オーディオ信号とが混合されたオーディオ信号を出力する第1処理モードと、前記第2オーディオ信号のみに基づくオーディオ信号を出力する第2処理モードとを有し、
前記設定部は、
前記第1プロセッサにより前記第1のOSに基づく処理が実行されている状態では前記第1処理モードに設定し、前記第1のOSに基づく処理の少なくとも一部が制限されている状態では前記第2処理モードに設定する、
信号処理装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018221471A JP6695955B1 (ja) | 2018-11-27 | 2018-11-27 | 信号処理装置、制御方法、及びプログラム |
US16/697,835 US10939200B2 (en) | 2018-11-27 | 2019-11-27 | Audio processing in multi-OS devices having multiple audio inputs |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018221471A JP6695955B1 (ja) | 2018-11-27 | 2018-11-27 | 信号処理装置、制御方法、及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6695955B1 true JP6695955B1 (ja) | 2020-05-20 |
JP2020087024A JP2020087024A (ja) | 2020-06-04 |
Family
ID=70682463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018221471A Active JP6695955B1 (ja) | 2018-11-27 | 2018-11-27 | 信号処理装置、制御方法、及びプログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US10939200B2 (ja) |
JP (1) | JP6695955B1 (ja) |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3768647B2 (ja) | 1997-07-29 | 2006-04-19 | キヤノン株式会社 | 音声信号処理装置 |
US7522965B2 (en) | 2000-12-01 | 2009-04-21 | O2Micro International Limited | Low power digital audio decoding/playing system for computing devices |
JP3973867B2 (ja) | 2001-09-26 | 2007-09-12 | 株式会社東芝 | 携帯型電子機器及び情報表示方法 |
JP5017785B2 (ja) | 2005-03-18 | 2012-09-05 | 富士通株式会社 | 情報処理装置、高速起動方法、及びプログラム |
TW200913471A (en) | 2007-09-01 | 2009-03-16 | D2Audio Corp | Systems and methods for controlling HDA system capabilities |
US8437602B2 (en) * | 2008-09-01 | 2013-05-07 | Sony Corporation | Information processing apparatus and program |
TW201042466A (en) | 2009-05-28 | 2010-12-01 | Inst Information Industry | Hybrid computer systems |
US8892230B2 (en) | 2009-11-18 | 2014-11-18 | Nec Corporation | Multicore system, control method of multicore system, and non-transitory readable medium storing program |
WO2012140673A2 (en) * | 2011-04-11 | 2012-10-18 | Ineda Systems Pvt. Ltd | Audio controller |
-
2018
- 2018-11-27 JP JP2018221471A patent/JP6695955B1/ja active Active
-
2019
- 2019-11-27 US US16/697,835 patent/US10939200B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20200169806A1 (en) | 2020-05-28 |
JP2020087024A (ja) | 2020-06-04 |
US10939200B2 (en) | 2021-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7057606B2 (en) | Information processing apparatus | |
US20100056272A1 (en) | Music player for video game consoles and electronic devices operable in sleep or power-saving modes | |
JP4635092B2 (ja) | 情報処理装置および記憶装置制御方法 | |
JP2009151242A (ja) | 情報処理装置および表示制御方法 | |
CN107346227B (zh) | 可转换电子设备中的音频设备阵列 | |
US8650425B2 (en) | Computer system for processing data in non-operational state and processing method thereof | |
JP2007206871A (ja) | 情報処理装置、および描画制御方法 | |
JP4607545B2 (ja) | 情報処理装置および電力制御方法 | |
JP5112542B1 (ja) | 情報処理装置、および情報処理装置の制御方法 | |
JP2005341111A (ja) | 情報処理装置 | |
JP6695955B1 (ja) | 信号処理装置、制御方法、及びプログラム | |
JP2011118462A (ja) | 情報処理装置 | |
JP2007206896A (ja) | 情報処理装置及び情報処理装置にて適用される描画制御方法 | |
US20210181826A1 (en) | Information processing apparatus, and control method | |
US11402944B2 (en) | Electronic apparatus and controlling method | |
JP6982649B2 (ja) | 情報処理装置、及び制御方法 | |
JP5611650B2 (ja) | 電子機器 | |
JP2020140427A (ja) | 情報処理装置 | |
JP6627139B1 (ja) | 電子機器、制御方法、及びプログラム | |
JP2010152698A (ja) | 情報処理装置、座標入力装置およびプログラム | |
JP5197799B2 (ja) | 情報処理装置 | |
JP4703757B2 (ja) | 情報処理装置 | |
KR20120040354A (ko) | 컴퓨터 시스템 및 그 제어방법 | |
JP4751016B2 (ja) | 電子機器および電源制御方法 | |
JP2008140054A (ja) | 情報処理装置およびその制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181127 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191029 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200116 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200414 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200422 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6695955 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |