JP6689472B1 - 電力変換装置 - Google Patents

電力変換装置 Download PDF

Info

Publication number
JP6689472B1
JP6689472B1 JP2019564561A JP2019564561A JP6689472B1 JP 6689472 B1 JP6689472 B1 JP 6689472B1 JP 2019564561 A JP2019564561 A JP 2019564561A JP 2019564561 A JP2019564561 A JP 2019564561A JP 6689472 B1 JP6689472 B1 JP 6689472B1
Authority
JP
Japan
Prior art keywords
sub
arm
module
modules
control unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019564561A
Other languages
English (en)
Other versions
JPWO2020250358A1 (ja
Inventor
和順 田畠
和順 田畠
修平 藤原
修平 藤原
拓也 梶山
拓也 梶山
藤井 俊行
俊行 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of JP6689472B1 publication Critical patent/JP6689472B1/ja
Publication of JPWO2020250358A1 publication Critical patent/JPWO2020250358A1/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/483Converters with outputs that each can have more than two voltages levels
    • H02M7/4835Converters with outputs that each can have more than two voltages levels comprising two or more cells, each including a switchable capacitor, the capacitors having a nominal charge voltage which corresponds to a given fraction of the input voltage, and the capacitors being selectively connected in series to determine the instantaneous output voltage
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/325Means for protecting converters other than automatic disconnection with means for allowing continuous operation despite a fault, i.e. fault tolerant converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0043Converters switched with a phase shift, i.e. interleaved
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • H02M7/539Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters with automatic control of output wave form or frequency
    • H02M7/5395Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters with automatic control of output wave form or frequency by pulse-width modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Inverter Devices (AREA)

Abstract

電力変換装置(1)は、複数のアーム(5,6)を含む電力変換器(2)と、サブモジュール(7)ごとのキャリア信号を用いて、PWM制御によって複数のサブモジュールの電圧を制御する制御装置(3)とを備える。サブモジュールは、複数のスイッチング素子(31p,31n)と、蓄電要素(32)と、一対の出力端子(P1,P2)と、バイパススイッチ(34)とを含む。制御装置は、アーム内のサブモジュールの故障を検出した場合、アーム内の複数のサブモジュールのうちの1以上のサブモジュールに含まれる複数のスイッチング素子のスイッチング動作を停止させる停止処理を実行するとともに、故障が検出されたサブモジュールをバイパスさせ、停止処理が実行された後に、サブモジュールの故障によって生じるアーム内の複数の健全サブモジュールのキャリア信号の位相の間隔を均等にする。

Description

本発明は、電力変換装置に関する。
複数の単位変換器がカスケードに接続されるモジュラーマルチレベル変換器(以下、MMC変換器とも称する。)は、単位変換器の数を増加させることによって、高電圧化に容易に対応することができる。「単位変換器」は、「サブモジュール(sub module)」あるいは「変換器セル」とも称される。
MMC変換器は、大容量の静止型無効電力補償装置、または高圧直流送電用の交直電力変換装置として、送配電系統へ広く適用されている。サブモジュールは、複数のスイッチング素子と蓄電要素とを含む。MMC変換器では、サブモジュールが故障しても、故障したサブモジュールをバイパスすることによって運転を継続することができる。
国際公開第2015/133365号(特許文献1)に係る電力変換装置は、変換器セル(すなわち、サブモジュール)の異常が検知された場合に、バイパス要素を閉じるとともに、バイパス要素を閉じると同時、あるいはそれ以前に、複数の半導体素子のうち、バイパス要素と並列に、このバイパス要素を含まない電流経路を形成するように選択した半導体素子をオン状態にする。
国際公開第2015/133365号
PWM(Pulse Width Modulation)方式を採用しているMMC変換器においては、各サブモジュールが均等に動作するようキャリア信号を均等化している。特許文献1に係る電力変換装置は、サブモジュールの異常発生時に出力端子を閉路するバイパス要素をその閉路動作に伴う損傷から防止し、運転の継続を行なう。しかし、特許文献1のように故障したサブモジュールを短絡して運転継続する場合、分配されたキャリア信号に対して故障したサブモジュールが応答せず、健全な各サブモジュールのキャリア信号が均等化されていない状態であるため、制御が不安定になる可能性がある。
本開示のある局面における目的は、電力変換装置において、サブモジュールの故障時に制御を不安定にすることなく通常の運転へ復帰することである。
ある実施の形態に従う電力変換装置は、複数のアームを含む電力変換器を備える。各アームは、互いに直列に接続された複数のサブモジュールを含む。電力変換装置は、サブモジュールごとのキャリア信号を用いて、PWM制御によって複数のサブモジュールの電圧を制御する制御装置をさらに備える。サブモジュールは、複数のスイッチング素子と、蓄電要素と、一対の出力端子と、サブモジュールをバイパスするためのバイパススイッチとを含む。制御装置は、アーム内のサブモジュールの故障を検出した場合、アーム内の複数のサブモジュールのうちの1以上のサブモジュールに含まれる複数のスイッチング素子のスイッチング動作を停止させる停止処理を実行するとともに、故障が検出されたサブモジュールをバイパスさせ、停止処理が実行された後に、サブモジュールの故障によって生じるアーム内の複数の健全サブモジュールのキャリア信号の位相の間隔を均等にする。
本開示によると、電力変換装置において、サブモジュールの故障時に制御を不安定にすることなく通常の運転へ復帰することである。
電力変換装置1の概略構成図である。 図1の各レグ回路を構成するサブモジュールの一例を示す回路図である。 実施の形態1に従う制御装置の内部構成を表わす図である。 実施の形態1に従う基本制御部の構成を表わす図である。 アーム制御部の構成を表わす図である。 キャリア信号の変化を表わす図である。 個別制御部の構成の一例を表わす図である。 制御装置のハードウェア構成の一例を表わす図である。 実施の形態1に従う制御装置の処理手順を示すフローチャートである。 実施の形態2に従う基本制御部の構成を示す図である。 実施の形態3に従う基本制御部の構成を示す図である。 実施の形態4に従う基本制御部の構成を示す図である。 実施の形態5に従う基本制御部およびアーム制御部の構成を示す図である。 実施の形態5に従う制御装置の処理手順を示すフローチャートである。 実施の形態5の変形例に従う基本制御部およびアーム制御部の構成を示す図である。
以下、図面を参照しつつ、本発明の実施の形態について説明する。以下の説明では、同一の部品には同一の符号を付してある。それらの名称および機能も同じである。したがって、それらについての詳細な説明は繰り返さない。
実施の形態1.
<電力変換装置の全体構成>
図1は、電力変換装置1の概略構成図である。図1を参照して、電力変換装置1は、互いに直列接続された複数のサブモジュール(図1中の「SM」に対応)7を含むモジュラーマルチレベル変換器によって構成されている。電力変換装置1は、直流回路14と交流回路12との間で電力変換を行なう。電力変換装置1は、電力変換器2と、制御装置3とを含む。
電力変換器2は、正極直流端子(すなわち、高電位側直流端子)Npと、負極直流端子(すなわち、低電位側直流端子)Nnとの間に互いに並列に接続された複数のレグ回路4u,4v,4w(以下、総称する場合または任意のものを示す場合、「レグ回路4」と記載する)を含む。
レグ回路4は、交流を構成する複数相の各々に設けられる。レグ回路4は、交流回路12と直流回路14との間に接続され、両回路間で電力変換を行なう。図1には、交流回路12が3相交流系統の場合が示され、U相、V相、W相にそれぞれ対応して3個のレグ回路4u,4v,4wが設けられている。
レグ回路4u,4v,4wにそれぞれ設けられた交流入力端子Nu,Nv,Nwは、変圧器13を介して交流回路12に接続される。交流回路12は、例えば、交流電源などを含む交流電力系統である。図1では、図解を容易にするために、交流入力端子Nv,Nwと変圧器13との接続は図示していない。
各レグ回路4に共通に接続された高電位側直流端子Npおよび低電位側直流端子Nnは、直流回路14に接続される。直流回路14は、例えば、直流送電網などを含む直流電力系統または他の電力変換装置の直流端子である。
図1の変圧器13を用いる代わりに、連系リアクトルを介して交流回路12に接続する構成としてもよい。さらに、交流入力端子Nu,Nv,Nwに代えてレグ回路4u,4v,4wにそれぞれ一次巻線を設け、この一次巻線と磁気結合する二次巻線を介してレグ回路4u,4v,4wが変圧器13または連系リアクトルに交流的に接続するようにしてもよい。この場合、一次巻線を下記のリアクトル8A,8Bとしてもよい。すなわち、レグ回路4は、交流入力端子Nu,Nv,Nwまたは上記の一次巻線など、各レグ回路4u,4v,4wに設けられた接続部を介して電気的に(すなわち直流的または交流的に)交流回路12と接続される。
レグ回路4uは、高電位側直流端子Npから交流入力端子Nuまでの上アーム5と、低電位側直流端子Nnから交流入力端子Nuまでの下アーム6とを含む。上アーム5と下アーム6との接続点である交流入力端子Nuが変圧器13と接続される。高電位側直流端子Npおよび低電位側直流端子Nnが直流回路14に接続される。レグ回路4v,4wについても同様の構成を有するので、以下、レグ回路4uを代表として説明する。
上アーム5は、カスケード接続された複数のサブモジュール7_1〜7_Nと、リアクトル8Aとを含む。上アーム5において、複数のサブモジュール7_1〜7_Nおよびリアクトル8Aは直列に接続されている。同様に、下アーム6は、カスケード接続された複数のサブモジュール7_1〜7_Nと、リアクトル8Bとを含む。下アーム6において、複数のサブモジュール7_1〜7_Nおよびリアクトル8Bは直列に接続されている。以下の説明では、上アーム5および下アーム6のそれぞれに含まれるサブモジュールの数をNとする。ただし、N≧2とする。また、サブモジュール7_1〜7_Nを総称して、サブモジュール7と記載する場合もある。サブモジュールのインデックスiは、サブモジュールの物理的な配置とは関係しない。
リアクトル8Aが挿入される位置は、レグ回路4uの上アーム5のいずれの位置であってもよく、リアクトル8Bが挿入される位置は、レグ回路4uの下アーム6のいずれの位置であってもよい。リアクトル8A,8Bはそれぞれ複数個あってもよい。各リアクトルのインダクタンス値は互いに異なっていてもよい。上アーム5のリアクトル8Aのみ、もしくは、下アーム6のリアクトル8Bのみを設けてもよい。
リアクトル8A,8Bは、循環電流を抑制するため、および交流回路12または直流回路14などの事故時に事故電流が急激に増大しないようにするために設けられている。
電力変換装置1は、制御に使用される電気量(例えば、電流、電圧など)を計測する各検出器として、交流電圧検出器10と、交流電流検出器16と、直流電圧検出器11A,11Bと、各レグ回路4に設けられたアーム電流検出器9A,9Bとを含む。これらの検出器によって検出された信号は、制御装置3に入力される。
図1では図解を容易にするために、各検出器から制御装置3に入力される信号の信号線と、制御装置3および各サブモジュール7間で入出力される信号の信号線とは、一部まとめて記載されているが、実際には検出器ごとおよびサブモジュール7ごとに設けられている。各サブモジュール7と制御装置3との間の信号線は、送信用と受信用とが別個に設けられていてもよい。信号線は、たとえば光ファイバによって構成される。
以下、各検出器について具体的に説明する。
交流電圧検出器10は、交流回路12のU相の交流電圧Vacu、V相の交流電圧Vacv、およびW相の交流電圧Vacwを検出する。以下の説明では、Vacu、Vacv、およびVacwを総称してVacと記載する。
交流電流検出器16は、交流回路12のU相の交流電流Iacu、V相の交流電流Iacv、およびW相の交流電流Iacwを検出する。以下の説明では、Iacu、Iacv、およびIacwを総称してIacと記載する。
直流電圧検出器11Aは、直流回路14に接続された高電位側直流端子Npの直流電圧Vdcpを検出する。直流電圧検出器11Bは、直流回路14に接続された低電位側直流端子Nnの直流電圧Vdcnを検出する。直流電圧Vdcpと直流電圧Vdcnとの差を直流電圧Vdcとする。
U相用のレグ回路4uに設けられたアーム電流検出器9Aおよび9Bは、上アーム5に流れる上アーム電流Ipu、および下アーム6に流れる下アーム電流Inuをそれぞれ検出する。V相用のレグ回路4vに設けられたアーム電流検出器9Aおよび9Bは、上アーム電流Ipvおよび下アーム電流Invをそれぞれ検出する。W相用のレグ回路4wに設けられたアーム電流検出器9Aおよび9Bは、上アーム電流Ipwおよび下アーム電流Inwをそれぞれ検出する。以下の説明では、上アーム電流Ipu、Ipv、Ipwを総称して上アーム電流Iarmpと記載し、下アーム電流Inu、Inv、Inwを総称して下アーム電流Iarmnと記載し、上アーム電流Iarmpと下アーム電流Iarmnとを総称してアーム電流Iarmと記載する。
<サブモジュールの構成>
図2は、図1の各レグ回路を構成するサブモジュールの一例を示す回路図である。具体的には、図2(a)に示すサブモジュール7は、ハーフブリッジ構成と呼ばれる回路構成を有する。このサブモジュール7は、2つのスイッチング素子31p、31nを直列接続して形成した直列体と、蓄電要素32と、バイパススイッチ34と、電圧検出器33とを含む。直列体と蓄電要素32とは並列接続される。
スイッチング素子31nの両端子を入出力端子P1,P2とする。スイッチング素子31p、31nのスイッチング動作により蓄電要素32の両端電圧、および零電圧を出力する。例えば、スイッチング素子31pがオン、かつスイッチング素子31nがオフとなったときに、蓄電要素32の両端電圧が出力される。スイッチング素子31pがオフ、かつスイッチング素子31nがオンとなったときに、零電圧が出力される。図2(a)では、スイッチング素子31nの両端子を入出力端子P1,P2としたが、スイッチング素子31pの両端子を入出力端子P1,P2としてもよく、その場合には、動作が反転する。
バイパススイッチ34は、入出力端子P1,P2間に接続される。図2(a)では、バイパススイッチ34は、スイッチング素子31nと並列に接続される。ただし、スイッチング素子31pの両端子を入出力端子P1,P2とする場合には、バイパススイッチ34は、スイッチング素子31pと並列に接続される。バイパススイッチ34をオンにすることによって、サブモジュール7が短絡される。サブモジュール7が短絡することによって、当該サブモジュール7がバイパスされ、残りの健全サブモジュールで電力変換器2を運転継続することができる。また、当該サブモジュール7に含まれるスイッチング素子31p、31nが事故時に発生する過電流から保護される。
電圧検出器33は、蓄電要素32の両端の電圧Vcを検出する。
図2(b)に示すサブモジュール7は、フルブリッジ構成と呼ばれる回路構成を有する。このサブモジュール7は、2つのスイッチング素子31p1,31n1を直列接続して形成された第1の直列体と、2つスイッチング素子31p2,31n2を直列接続して形成された第2の直列体と、蓄電要素32と、バイパススイッチ34と、電圧検出器33とを含む。第1の直列体と、第2の直列体と、蓄電要素32とが並列接続される。
スイッチング素子31p1とスイッチング素子31n1との中点と、スイッチング素子31p2とスイッチング素子31n2との中点とをサブモジュール7の入出力端子P1,P2とする。スイッチング素子31p1、31n1、31p2、31n2のスイッチング動作により蓄電要素32の両端電圧、または零電圧を出力する。
バイパススイッチ34は、入出力端子P1,P2間に接続される。なお、バイパススイッチ34は、スイッチング素子31n1,31n2の直列体と並列に接続される。バイパススイッチ34をオンにすることによって、サブモジュール7が短絡される。サブモジュール7が短絡することによって、残りの健全サブモジュールで運転を継続することができる。
電圧検出器33は、蓄電要素32の両端の電圧Vcを検出する。
図2(a)および図2(b)において、スイッチング素子31p、31n、31p1、31n1、31p2、31n2は、例えば、IGBT(Insulated Gate Bipolar Transistor)、GCT(Gate Commutated Turn-off)サイリスタ、MOSFET(Metal Oxide Semiconductor Field-Effect Transistor)などの自己消弧型の半導体スイッチング素子に還流ダイオード(FWD:Freewheeling Diode)が逆並列に接続されて構成される。
図2(a)および図2(b)において、蓄電要素32には、フィルムコンデンサなどのキャパシタが主に用いられる。以下の説明では、蓄電要素32はキャパシタ32と呼称することもある。また、電圧Vcはキャパシタ電圧Vcとも称される。
以下の説明では、サブモジュール7を図2(a)に示すハーフブリッジセルの構成とし、スイッチング素子として半導体スイッチング素子、蓄電要素としてキャパシタを用いた場合を例に説明する。しかし、電力変換器2を構成するサブモジュール7を図2(b)に示すフルブリッジ構成としてもよい。また、上記で示した構成以外のサブモジュール、例えば、クランプトダブルセルと呼ばれる回路構成などを適用したサブモジュールを用いてもよく、スイッチング素子および蓄電要素も上記のものに限定するものではない。
<制御装置>
図3は、実施の形態1に従う制御装置3の内部構成を表わす図である。図3を参照して、制御装置3は、スイッチング制御部501を含む。スイッチング制御部501は、サブモジュール7のスイッチング素子31p,31nのオン、オフを制御する。
スイッチング制御部501は、U相基本制御部502Uと、U相上アーム制御部503UPと、U相下アーム制御部503UNと、V相基本制御部502Vと、V相上アーム制御部503VPと、V相下アーム制御部503VNと、W相基本制御部502Wと、W相上アーム制御部503WPと、W相下アーム制御部503WNとを含む。
以下の説明では、U相基本制御部502U、V相基本制御部502V、およびW相基本制御部502Wを総称して基本制御部502と記載する。U相上アーム制御部503UP、U相下アーム制御部503UN、V相上アーム制御部503VP、V相下アーム制御部503VN、W相上アーム制御部503WP、およびW相下アーム制御部503WNを総称してアーム制御部503と記載する。
図4は、実施の形態1に従う基本制御部502の構成を表わす図である。図4を参照して、基本制御部502は、アーム電圧指令生成部601と、キャパシタ電圧指令生成部602と、停止制御部608とを含む。
アーム電圧指令生成部601は、上アームのアーム電圧指令値krefpと、下アームのアーム電圧指令値krefnとを算出する。以下の説明では、krefpとkrefnとを総称してkrefと記載する。
キャパシタ電圧指令生成部602は、上アームに対応するアーム制御部503から、上アーム内のN個のサブモジュール7のキャパシタ32の電圧Vcを受信し、下アームに対応するアーム制御部503から、下アーム内のN個のサブモジュール7のキャパシタ32の電圧Vcを受信する。
キャパシタ電圧指令生成部602は、上アームに含まれるN個のサブモジュール7のキャパシタ32のキャパシタ指令電圧値Vcrefpを算出する。キャパシタ電圧指令生成部602は、下アームに含まれるN個のサブモジュール7のキャパシタ32のキャパシタ指令電圧値Vcrefnを算出する。例えば、キャパシタ指令電圧値Vcrefpは、上アーム内のN個のサブモジュール7のキャパシタ32の平均電圧であり、キャパシタ指令電圧値Vcrefnは、下アーム内のN個のサブモジュール7のキャパシタ32の平均電圧である。以下の説明では、VcrefpとVcrefnとを総称してVcrefと記載する。
アーム電圧指令生成部601は、交流電流制御部603と、循環電流算出部604と、循環電流制御部605と、指令分配部606とを含む。
交流電流制御部603は、検出された交流電流Iacと、設定された交流電流指令値Iacrefとの偏差が0になるように交流制御指令値Vcpを算出する。
循環電流算出部604は、上アームのアーム電流Iarmpと、下アームのアーム電流Iarmnとに基づいて、1つのレグ回路4に流れる循環電流Izを計算する。循環電流は、複数のレグ回路4の間を循環する電流である。例えば、1つのレグ回路4に流れる循環電流Izは、以下の式(1)および式(2)を用いて計算できる。
Idc=(Ipu+Ipv+Ipw+Inu+Inv+Inw)/2 ・・・(1)
Iz=(Iarmp+Iarmn)/2−Idc/3 ・・・(2)
循環電流制御部605は、循環電流Izを、設定された循環電流指令値Izref、例えば0に追従制御するための循環制御指令値Vzpを算出する。
指令分配部606は、交流制御指令値Vcpと、循環制御指令値Vzpと、直流電圧指令値Vdcrefと、中性点電圧Vsnと、交流電圧Vacとを受ける。電力変換器2の交流側が変圧器13を介して交流回路12に接続されているため、中性点電圧Vsnは、直流回路14の直流電源の電圧により求めることができる。直流電圧指令値Vdcrefは、直流出力制御により与えられても、一定値でもよい。
指令分配部606は、これらの入力に基づいて、上アーム、および下アームがそれぞれ出力分担する電圧を算出する。指令分配部606は、算出した電圧から上アーム、下アーム内のインダクタンス成分による電圧降下分をそれぞれ差し引くことによって、上アームのアーム電圧指令値krefp、および下アームのアーム電圧指令値krefnを決定する。
決定された上アームのアーム電圧指令値krefp、および下アームのアーム電圧指令値krefnは、交流電流Iacを交流電流指令値Iacrefに追従させ、循環電流Izを循環電流指令値Izrefに追従させ、直流電圧Vdcを直流電圧指令値Vdcrefに追従させるとともに、交流電圧Vacをフィードフォワード制御する出力電圧指令となる。
停止制御部608は、サブモジュール7の故障を検出した場合、ゲートブロック指令(以下、「GB指令」とも称する。)を出力する。停止制御部608は、アーム制御部503から受ける各サブモジュール7の健全判定信号cnに基づいて、各サブモジュール7の故障を検出する。なお、健全判定信号cnについての詳細は後述する。なお、サブモジュール7の故障とは、素子故障に限られずサブモジュール7が制御装置3の指令通りに動作しなくなることである。例えば、サブモジュール7の故障には、スイッチング素子の故障、ゲートドライバの故障、キャパシタの破損、ブスバーの破損、通信異常等が含まれる。
ある局面では、停止制御部608は、上アームあるいは下アーム内のサブモジュール7_1〜7_Nのうちの1つ以上のサブモジュール7_jの故障を検出した場合、上アームおよび下アームに含まれるすべてのサブモジュール7を停止させるGB指令を出力する。例えば、U相基本制御部502Uの停止制御部608は、U相の上アーム内のサブモジュール7_jにおいて故障を検出した場合、U相の上アーム内の各サブモジュール7と、U相の下アーム内の各サブモジュール7とを停止させるGB指令を出力する。
なお、他の相における各サブモジュール7もゲートブロックする構成であってもよい。例えば、U相上アーム内のサブモジュール7_jにおいて故障が検出された場合、U相基本制御部502Uの停止制御部608がU相上下アーム内の各サブモジュール7を停止させるGB指令を出力し、V相基本制御部502Vの停止制御部608がV相上下アーム内の各サブモジュール7を停止させるGB指令を出力し、W相基本制御部502Wの停止制御部608がW相上下アーム内の各サブモジュール7を停止させるGB指令を出力してもよい。これにより、電力変換器2に含まれるすべてのサブモジュール7がゲートブロック状態となる。
また、ある相の上アーム内のサブモジュール7に故障が検出された場合には、各相の上アーム内の各サブモジュール7をゲートブロックし、ある相の下アーム内のサブモジュール7に故障が検出された場合には、各相の下アーム内の各サブモジュール7をゲートブロックする構成であってもよい。例えば、U相上アーム内のサブモジュール7_jにおいて故障が検出された場合、U相基本制御部502Uの停止制御部608がU相上アーム内の各サブモジュール7を停止させるGB指令を出力し、V相基本制御部502Vの停止制御部608がV相上アーム内の各サブモジュール7を停止させるGB指令を出力し、W相基本制御部502Wの停止制御部608がW相上アーム内の各サブモジュール7を停止させるGB指令を出力してもよい。これにより、各相(すなわち、U相、V相、W相)の上アームに含まれるすべてのサブモジュール7がゲートブロック状態となる。下アームの場合についても同様である。
本願明細書において、ゲートブロックとは、各スイッチング素子のオン、オフのスイッチング動作を停止させることである。
他の局面では、停止制御部608は、アーム内(例えば、上アーム内)のサブモジュール7_jにおいて故障を検出した場合、当該アーム内の各サブモジュール7を停止させるGB指令を出力する。この場合、故障が検出されたサブモジュール7を含むアーム内(例えば、上アーム内)の各サブモジュール7はゲートブロックされるが、故障が検出されたサブモジュール7を含まないアーム内(例えば、下アーム内)の各サブモジュール7はゲートブロックされない。
停止制御部608は、規定条件に基づいて、サブモジュール7をゲートブロック状態からデブロック状態へ復帰させるデブロック指令(以下、「DEB指令」とも称する。)を出力する。これにより、サブモジュール7の各スイッチング素子は、オンオフのスイッチング動作が可能となる。DEB指令の出力タイミングについては後述する。
基本制御部502は、上アームのアーム電流Iarmpと、下アームのアーム電流Iarmnと、上アームのアーム電圧指令値krefpと、下アームのアーム電圧指令値krefnと、上アームのキャパシタ指令電圧値Vcrefpと、下アームのキャパシタ指令電圧値Vcrefnと、GB指令と、DEB指令とを出力する。
図5は、アーム制御部503の構成を表わす図である。図5を参照して、アーム制御部503は、サブモジュール7_1〜7_Nのうちサブモジュール7_jの故障を検出すると、故障サブモジュール7_jの故障によって生じるアーム内の健全サブモジュール7_i(この場合、i=1〜j−1、j+1〜N)のキャリア信号の位相の間隔の不均等を改善する。
アーム制御部503は、N個の個別制御部202_1〜202_Nと、キャリア信号生成部203とを含む。以下の説明では、個別制御部202_1〜202_Nを総称して、個別制御部202と記載する場合もある。
個別制御部202_iは、対応するサブモジュール7_iを個別に制御する。個別制御部202_iは、基本制御部502からアーム電圧指令値kref、アーム電流Iarm、キャパシタ指令電圧値Vcref、GB指令、およびDEB指令を受ける。
個別制御部202_iは、対応するサブモジュール7_iから健全判定信号cnを受ける。サブモジュール7が健全な状態の場合には健全判定信号は「1」となり、サブモジュール7が故障状態の場合には健全判定信号は「0」となる。個別制御部202_iは、健全判定信号cnを基本制御部502に送信する。これにより、基本制御部502の停止制御部608は、各アーム内のN個のサブモジュール7の各々に故障が発生したか否かを判定できる。
個別制御部202_iは、サブモジュール7_iから受けた健全判定信号が「0」である場合、当該サブモジュール7_iの故障を検出する。個別制御部202_iは、アーム内の故障が生じたサブモジュール7_iのバイパススイッチ34をオンにすることによって、故障が生じたサブモジュール7_iをバイパスする。
個別制御部202_iは、対応するサブモジュール7_iからキャパシタ電圧Vcを受ける。個別制御部202_iは、キャパシタ電圧Vcを基本制御部502へ送信する。
キャリア信号生成部203は、アーム内のN個のサブモジュール7の健全判定信号cnを受ける。キャリア信号生成部203は、各個別制御部202から健全判定信号cnを受信してもよいし、各サブモジュール7から健全判定信号cnを受信してもよい。これにより、キャリア信号生成部203は、アーム内のどのサブモジュール7が健全であり、どのサブモジュール7が故障しているのかを判定できる。
キャリア信号生成部203は、サブモジュール7ごとのキャリア信号の基準位相を設定して、設定した基準位相を有するキャリア信号を生成する。具体的には、キャリア信号生成部203は、アーム内のいずれかのサブモジュール7が故障する前には、複数のキャリア信号CR(i)の基準位相(以下、「キャリア基準位相」とも称する。)の間隔が、360度を複数のサブモジュール7_iの個数Nで分割した間隔となるように設定する。キャリア信号CR(i)の基準位相とは、キャリア信号CR(i)の位相と基準となる位相との差を表わす。基準となる位相として、キャリア信号CR(0)の位相を用いることができる。
キャリア信号生成部203は、設定されたキャリア基準位相を有するキャリア信号CR(1)〜CR(N)を生成する。これにより、アーム内の各サブモジュール7の出力電圧の高調波成分を相殺し、1つのアームの出力電圧の等価スイッチング周波数を高周波化することができる。
ここで、アーム内のいずれかのサブモジュール7に故障が発生し、故障したサブモジュールを故障サブモジュール7_jとする。この場合、基本制御部502の停止制御部608は、故障サブモジュール7_jの健全判定信号「0」に基づいて故障サブモジュール7_jの故障を検出した場合、故障サブモジュール7_jを含むアーム内のサブモジュール7をゲートブロックするためのGB指令を出力する。各個別制御部202_1〜202_Nは、GB指令を受けて、対応するサブモジュール7の各スイッチング素子31p,31nをオフ状態にする。
また、故障サブモジュール7_jに対応する個別制御部202は、故障サブモジュール7_jのバイパススイッチ34をオンにして故障サブモジュール7_jをバイパスする。ここで、アーム内の健全サブモジュールのキャリア基準位相の間隔は不均等となっているため、この状態で、電圧指令に基づいて各サブモジュール7を動作させる通常運転を行なうと、アーム内の各サブモジュール7の出力電圧の高調波成分が相殺できず、アームの出力電圧に各サブモジュール7の出力電圧の高調波成分が残留する。
したがって、キャリア信号生成部203は、アーム内の各サブモジュール7がゲートブロックされ、故障サブモジュール7_jがバイパスされた後、アーム内の複数の健全サブモジュールのキャリア基準位相の間隔の不均等を改善する。サブモジュール7_jの故障前の複数のキャリア基準位相の間隔は、360°/N(=φ)であるが、サブモジュール7_jの故障によって、故障サブモジュール7_jのキャリア基準位相の直前のキャリア基準位相と、故障サブモジュール7_jのキャリア基準位相の直後のキャリア基準位相との差が、2φとなる。アーム内の複数の健全サブモジュールのキャリア基準位相の間隔の不均等を改善するとは、アーム内のすべてのキャリア基準位相の間隔を2φよりも小さくすることを意味する。
具体的には、キャリア信号生成部203は、360度を複数の健全サブモジュール7_iの個数(N−1)で分割した間隔に基づいて、複数のキャリア信号の基準位相を設定する。キャリア信号生成部203は、アーム内の故障サブモジュール7_jがゲートブロック状態のときに、複数の健全サブモジュールのキャリア基準位相を再設定する。キャリア信号生成部203は、再設定されたキャリア基準位相を有するキャリア信号CR(1)〜CR(j−1)、CR(j+1)〜CR(N)を生成する。
図6は、キャリア信号の変化を表わす図である。ここでは、説明の容易化のため、N=4とし、アーム内のサブモジュール7_3が故障した場合のキャリア信号の変化について説明する。
図6(a)を参照して、サブモジュール7_3の故障前のサブモジュール7_1、7_2、7_3、7_4のキャリア信号がCR(1)、CR(2)、CR(3)、CR(4)で示されている。キャリア信号は、例えば、三角波信号である。曲線710は、アーム電圧指令値krefを示す曲線である。
図6(b)を参照して、サブモジュール7_3に故障が発生した直後のキャリア信号がCR(1)、CR(2)、CR(3)、CR(4)で示されている。なお、故障したサブモジュール7_3に対応するキャリア信号CR(3)は点線で示されている。この場合、アーム内の複数の健全サブモジュール7_1、7_2、7_4のキャリア基準位相の間隔は不均等になっている。
図6(c)を参照して、キャリア信号生成部203は、複数の健全サブモジュール7_1、7_2、7_4のキャリア基準位相を再設定する。具体的には、キャリア信号生成部203は、複数の健全サブモジュール7_1、7_2、7_4のキャリア信号の基準位相の間隔を均等にする。サブモジュール7_3の故障後にキャリア信号生成部203により再設定されたキャリア信号がCR(1)’、CR(2)’、CR(4)’で示されている。このように、キャリア信号生成部203は、アーム内の複数の健全サブモジュールのキャリア基準位相の間隔の不均等を改善する。
再び、図5を参照して、個別制御部202_iは、キャリア信号生成部203からキャリア信号CRiを受ける。個別制御部202_iは、キャリア信号CRiを用いて、サブモジュール7_iをPWM制御する。具体的には、個別制御部202_iは、サブモジュール7_iの電圧指令と、キャリア信号CRiとに基づいて、対応するサブモジュール7_iのゲート信号gaを生成して、対応するサブモジュール7_iへ出力する。
図7は、個別制御部202の構成の一例を表わす図である。具体的には、図7の構成例には、個別制御部202の構成のうち、ゲート信号gaを生成するための構成が示されている。図7を参照して、個別制御部202は、バランス制御部2021と、加算器2051と、PWM変調部2022と、信号切替器2023とを含む。
バランス制御部2021は、キャパシタ指令電圧値Vcrefと、対応するサブモジュール7のキャパシタ電圧Vcと、アーム電流Iarmとに基づいて、キャパシタ電圧Vcがキャパシタ指令電圧値Vcrefと一致するようにバランス制御出力dkrefcを出力する。例えば、バランス制御部2021は、VcrefとVcとの差分にゲインKを乗算した結果に基づいて、バランス制御出力dkrefcを生成する。
加算器2051は、アーム電圧指令値krefと、バランス制御部2021から出力されるバランス制御出力dkrefcとを加算する。加算結果が、サブモジュール電圧指令値krefcとして出力される。
PWM変調部2022は、サブモジュール電圧指令値krefcおよびキャリア信号CR(i)を位相シフトPWM方式で変調することによって、PWM変調信号を出力する。PWM変調部2022は、サブモジュール7の構成に応じた変調をする。サブモジュール7の構成において、出力されるPWM変調信号の数nも増減する。例えば、ハーフブリッジセルの場合はn=2、フルブリッジセルの場合はn=4となる。
信号切替器2023は、PWM変調信号と、零電圧を表わす零信号とを受ける。信号切替器2023は、健全判定信号cnによって選択される信号を出力する。サブモジュール7_iが健全な状態のときには、健全判定信号cnが「1」となり、PWM変調信号が出力される。サブモジュール7_iが故障状態のときには、健全判定信号cnが「0」となり、零信号が出力される。信号切替器2023から出力された信号は、ゲート信号gaとして、対応するサブモジュール7_iのスイッチング素子31p、31nのゲートドライバに送られることによって、対応するサブモジュール7_iのスイッチング素子31p、31nがスイッチング制御される。
なお、個別制御部202は、基本制御部502からGB指令を受信している場合には、ゲート信号gaを無効化(例えば、零信号を出力)する。一方、個別制御部202は、基本制御部502からDEB指令を受信している場合には、ゲート信号gaを有効化(例えば、PWM変調信号を出力)する。
(制御装置3のハードウェア構成)
図8は、制御装置3のハードウェア構成の一例を表わす図である。図8を参照して、制御装置3は、いわゆるデジタルリレー装置と同様の構成を有する。制御装置3は、AD(アナログ−デジタル)変換部530と、演算処理部535と、IO(Input and Output)部543と、表示部547とを含む。
AD変換部530の前段に、アーム電流検出器9A,9B、交流電圧検出器10、交流電流検出器16、直流電圧検出器11A,11B、および電圧検出器33からの入力信号を、制御装置3の内部での信号処理に適した電圧レベルに変換するための複数の変成器(不図示)が設けられていてもよい。
AD変換部530は、アナログフィルタ531と、AD変換器532とを含む。アナログフィルタ531は、AD変換の際の折返し誤差を除去するために設けられたローパスフィルタである。AD変換器532は、アナログフィルタ531を通過した信号をデジタル値に変換する。
図8では、AD変換部530の入力は1チャンネルのみ代表的に示されているが、実際には、各検出器からの信号を受けるために多入力の構成となっている。したがって、より詳細には、AD変換部530は、複数のアナログフィルタ531と、複数のアナログフィルタ531を通過した信号を選択するためのマルチプレクサ(不図示)とを含む。
演算処理部535は、CPU(Central Processing Unit)536と、メモリ537と、バスインターフェース538,539と、これらを接続するバス540とを含む。CPU536は、制御装置3の全体の動作を制御する。メモリ537は、CPU536の主記憶装置として用いられる。さらに、メモリ537は、フラッシュメモリなどの不揮発性メモリを含むことにより、プログラムおよび信号処理用の設定値などを格納する。
なお、演算処理部535は、演算処理機能を有する回路によって構成されていればよく、図8の例には限定されない。たとえば、演算処理部535は、複数のCPUを含んでいてもよい。また、演算処理部535は、CPUなどのプロセッサに代えて、少なくとも1つのASIC(Application Specific Integrated Circuit)によって構成されていてもよいし、少なくとも1つのFPGA(Field Programmable Gate Array)によって構成されていてもよい。もしくは、演算処理部535は、プロセッサ、ASIC、およびFPGAのうちのいずれかの組み合わせによって構成されていてもよい。
IO部543は、通信回路544と、デジタル入力回路545と、デジタル出力回路546とを含む。通信回路544は、各サブモジュール7に出力するための光信号を生成する。通信回路544から出力された信号は、光中継装置555を介してサブモジュール7に伝送される。デジタル入力回路545およびデジタル出力回路546は、CPU536と外部装置との間で通信を行う際のインターフェース回路である。たとえば、デジタル出力回路546は、交流回路12にトリップ信号を出力する。
表示部547は、整定値の入力および表示のためのタッチパネル548を含む。タッチパネル548は、液晶パネルのような表示装置とタッチパッドのような入力装置とを組わせた入出力インターフェースである。タッチパネル548は、バスインターフェース539を介してバス540と接続される。
<処理手順>
図9は、実施の形態1に従う制御装置3の処理手順を示すフローチャートである。典型的には、以下の各ステップは、制御装置3の演算処理部535によって実行される。
図9を参照して、制御装置3は、アーム内の各サブモジュール7からの健全判定信号cnに基づいて、アーム内のサブモジュール7_jの故障を検出する(ステップS10)。制御装置3は、アーム内の各サブモジュール7をゲートブロックして、各サブモジュール7に含まれる各スイッチング素子のスイッチング動作を停止させるとともに、故障が検出されたサブモジュール7_jのバイパススイッチ34を投入する(ステップS12)。具体的には、制御装置3は、各サブモジュール7に含まれるスイッチング素子31p,31nをオフ状態にするとともに、サブモジュール7_jのバイパススイッチ34に投入指令を出力する。これにより、サブモジュール7_jがバイパスされる。
このように、制御装置3は、ステップS10においてサブモジュール7_jの故障を検出すると、各サブモジュール7をゲートブロックする処理と、バイパススイッチ34の投入指令の出力処理とを同時並行で実行する。ただし、ゲートブロック指令が出力されてから、各スイッチング素子がオフするまでの時間は、バイパススイッチ34の投入指令が出力されてから、当該バイパススイッチ34が投入されるまでの時間よりも十分短い。
制御装置3は、サブモジュール7_jの故障によって生じるアーム内の複数の健全サブモジュールのキャリア信号の基準位相の間隔を均等にする(ステップS16)。具体的には、制御装置3は、複数の健全サブモジュール7の複数のキャリア信号の基準位相の間隔を、360度を複数の健全サブモジュール7の個数で分割した間隔に設定する。
制御装置3は、サブモジュール7_jの故障を検出してから規定時間が経過したか否かを判断する(ステップS18)。この規定時間は、故障検出後に実行されるステップS12の処理によりサブモジュール7_jがバイパスされた(すなわち、バイパススイッチ34が投入された)とみなすことができる時間に設定される。
規定時間が経過していない場合には(ステップS18においてNO)、制御装置3はステップS18の処理を繰り返す。規定時間が経過している場合には(ステップS18においてYES)、バイパススイッチ34が投入されたとみなして、制御装置3はアーム内の各サブモジュール7をデブロックし、各サブモジュール7の動作の停止を解除する(ステップS20)。これにより、各サブモジュール7に含まれるスイッチング素子31p,31nは、オンオフのスイッチング動作が可能となり電力変換器2の運転が再開される。
なお、電力変換器2においては、サブモジュール7に故障が発生していない場合の電力変換動作(すなわち、通常動作)と同等の動作が得られるように、サブモジュール7の数が冗長設計(例えば、1つ以上多くサブモジュール7を直列接続する設計)されている。ただし、サブモジュール7の故障数が設計した冗長数以上に多くなった場合には、通常動作が不可能となる。
そのため、制御装置3は、ステップS10においてサブモジュール7の故障を検出した場合に、健全なサブモジュール7の数が規定数以上であるか否かを判定してもよい。健全なサブモジュール7の数が規定数以上である場合には、制御装置3はステップS12からの処理を実行する。一方、健全なサブモジュール7の数が規定数未満である場合には、制御装置3は電力変換器2を完全に停止させ、遮断器(不図示)を開放する。
図9のフローチャートでは、ステップS12において、制御装置3が、各サブモジュール7のゲートブロックと、バイパススイッチ34の投入指令の出力とを同時並行で実行し、ステップS16においてキャリア信号の基準位相の再設定を実行する構成について説明した。この場合、サブモジュール7がゲートブロックされた後、バイパススイッチ34が投入されるのを待たずにステップS16におけるキャリア信号の基準位相の再設定を実行してもよい。
また、図9のフローチャートでは、制御装置3は、ステップS18において規定時間が経過したか否かを判断し、規定時間が経過している場合にバイパススイッチ34が投入されたとみなす構成について説明したが、当該構成に限られない。例えば、ステップS18の処理の代わりに、制御装置3は、バイパススイッチ34が投入されたことを示す信号をサブモジュール7から受信したか否かを判断する処理を実行してもよい。制御装置3は、当該信号をサブモジュール7から受信した場合にバイパススイッチ34が投入されたと判断して、アーム内の各サブモジュール7をデブロックし、各サブモジュール7の動作の停止を解除(すなわち、ステップS20の処理を実行)してもよい。
<利点>
実施の形態1によると、サブモジュールの故障時に一旦、電力変換器に含まれる各サブモジュールをゲートブロックして、その間にキャリア基準位相の間隔を均等に設定する。そのため、キャリア信号の再設定中に出力電圧がひずんで電力系統に悪影響を与えることがない。また、ゲートブロック中の再設定であれば、各サブモジュールの電圧バランス制御にも悪影響を与えないため、各サブモジュールの過電圧および不足電圧が発生することもない。したがって、電力変換器の制御が不安定になることなく通常運転へ復帰できる。
また、故障したサブモジュールを含むアームのみについて、その動作を停止させることで、当該アームのキャリア信号の再設定中においても、他のアームを利用して電力変換器の運転を継続できる。そのため、故障したサブモジュールを含むアームのキャリア信号の再設定中において一定の電力融通を期待でき、柔軟な運用が可能となる。
実施の形態2.
実施の形態1では、サブモジュール7が故障した後、即時にGB指令を出力する構成について説明した。しかし、ゲートブロック期間中においては、電力変換装置1からの電力融通は制限される。そのため、電力変換装置1が緊急で電力融通しているときにサブモジュール7が故障し、即時に電力変換器2をゲートブロックすると、緊急時にも関わらず電力融通ができなくなる。そこで、実施の形態2では、電力変換装置1の適用条件に応じてゲートブロックのタイミングを決定する構成について説明する。
図10は、実施の形態2に従う基本制御部502Aの構成を示す図である。基本制御部502Aは、図4の基本制御部502における停止制御部608を停止制御部608Aに置き換えた構成に相当する。
停止制御部608Aは、アーム内のサブモジュール7の故障を検出した際に、電力変換器2の出力電力が小さい場合には、アーム内の各サブモジュール7を停止させるGB指令を出力する。一方、停止制御部608Aは、アーム内のサブモジュール7の故障を検出した際に、緊急の電力融通時のように電力変換器2の出力電力が大きい場合には、一定の条件を満たした場合にGB指令を出力する。
具体的には、停止制御部608Aは、交流電圧検出器10により検出された交流電圧Vacと、交流電流検出器16により検出された交流電流Iacとに基づいて、電力変換器2の出力電力を算出する。停止制御部608Aは、アーム内のサブモジュール7の故障を検出した際に電力変換器2の出力電力が閾値Th1以上であるか否かを判断する。
停止制御部608Aは、電力変換器2の出力電力が閾値Th1以上である場合には、予め定められた条件を満たしたときに、故障したサブモジュール7を含むアーム内の各サブモジュール7を停止させるGB指令を出力する。なお、停止制御部608Aは、上アームおよび下アームに含まれるすべてのサブモジュール7を停止させるGB指令を出力してもよい。予め定められた条件は、系統運用者によって任意に定められる。例えば、緊急の電力融通時においても系統運用者が一時的に電力変換器2の出力電力を制限してもよいと判断した場合には、系統運用者は制御装置3に対してGB指令の出力指示の操作入力を与える。停止制御部608Aは、当該操作入力を受け付けたときに(すなわち、予め定められた条件を満たしたときに)、GB指令を出力する。
一方、停止制御部608Aは、電力変換器2の出力電力が閾値Th1未満である場合には、予め定められた条件に関わらずGB指令を出力する。ここで、電力変換器2の出力電力が大きく、電力変換器2に流れるアーム電流が大きい場合には、電力変換器2のキャパシタをバランスさせる機能が十分な効果を奏する。しかし、アーム電流が小さい場合には、当該機能が十分に働かず、一部のサブモジュール7にエネルギーが集中する可能性がある。そのため、その一部の変換器セルのキャパシタ電圧が保護レベルを逸脱して、電力変換器が保護停止する恐れがある。したがって、制御装置3は、電力変換器2の出力電力が閾値Th1未満である場合には、予め定められた条件に関わらず即時にGB指令を出力して、キャリア信号の基準位相の再設定を実行する。
実施の形態2によると、制御装置3は、アーム内のサブモジュール7の故障を検出した際に電力変換器2の出力電力が閾値Th1以上である場合、予め定められた条件を満たしたときに各サブモジュール7をゲートブロックし、アーム内のサブモジュール7の故障を検出した際に電力変換器2の出力電力が閾値Th1未満である場合、予め定められた条件に関わらず各サブモジュール7をゲートブロックする。したがって、緊急の電力融通等のようにゲートブロックが望ましくない場合は、緊急状態が解除されることを期待してできる限り運転を続けてからゲートブロックするといった柔軟性のある運用が可能になる。
実施の形態3.
電力変換器2が電力系統に電力融通をしている状態で、電力変換器2がゲートブロックされると、出力電力の急激な変動により電力系統の電圧および電流が大きく変動するおそれがある。実施の形態3では、電力系統の電圧および電流の変動を低減するために、電力変換器2の出力電力を制限してから電力変換器2をゲートブロックする構成について説明する。
図11は、実施の形態3に従う基本制御部502Bの構成を示す図である。基本制御部502Bは、図4の基本制御部502における停止制御部608を停止制御部608Bに置き換えた構成に相当する。
図11を参照して、アーム電圧指令生成部601(例えば、指令分配部606)は、アーム制御部503から受ける各サブモジュール7の健全判定信号cnに基づいて、各サブモジュール7の故障を検出する。指令分配部606は、アーム内のサブモジュールの故障を検出した場合、電力変換器2の出力電力を徐々に低下させるように、アーム電圧指令値krefp,krefnを決定する。
停止制御部608Bは、交流電圧Vacと交流電流Iacとに基づいて算出した電力変換器2の出力電力が閾値Th2未満まで低下したか否かを判断する。停止制御部608Bは、電力変換器2の出力電力が閾値Th2未満になった場合にGB指令を出力する。なお、停止制御部608Bは、電力変換器2の出力電流(例えば、交流電流Iac)が閾値Th3未満まで低下したか否かを判断し、交流電流Iacが閾値Th3未満になった場合にGB指令を出力してもよい。または、停止制御部608Bは、各アームのアーム電流が閾値Th4未満まで低下したか否かを判断し、当該アーム電流が閾値Th4未満になった場合にGB指令を出力してもよい。
実施の形態3によると、制御装置3は、アーム内のサブモジュール7の故障を検出した場合、電力変換器2の出力電力を徐々に低下させ、当該出力電力が閾値Th2未満になった場合に、アーム内の各サブモジュール7をゲートブロックする。そのため、ゲートブロック時における電力系統の電圧および電流への悪影響を抑制することができる。
実施の形態4.
実施の形態4では、電力変換器2におけるゲートブロック時での電力系統への影響を軽減するための他の構成について説明する。
図12は、実施の形態4に従う基本制御部502Cの構成を示す図である。基本制御部502Cは、図4の基本制御部502における停止制御部608を停止制御部608Cに置き換えた構成に相当する。
図12を参照して、停止制御部608Cは、アーム内のサブモジュール7の故障を検出した場合、当該アームの電圧指令値が最大変調または最小変調となる付近で、当該アームに含まれるすべてのサブモジュール7の動作を停止させるGB指令を出力する。実施の形態4では、故障したサブモジュール7を含むアームのみがゲートブロックされる。
より具体的には、停止制御部608Cは、指令分配部606から出力されるアーム電圧指令値krefを監視する。ここで、上アーム内のサブモジュール7が故障したとする。停止制御部608Cは、上アーム内のサブモジュール7の故障を検出した場合、上アームのアーム電圧指令値krefpが指令値R1以上になったタイミングで、上アームの各サブモジュール7の動作を停止するためのGB指令を出力する。指令値R1は、アーム電圧指令値の最大変調付近に設定される。
アーム電圧指令値krefpが指令値R1以上になったタイミングでGB指令が出力された場合、アーム電圧指令生成部601は、上アームに流れるアーム電流Iarmpが正方向に流れるように制御する。具体的には、循環電流制御部605は、アーム電流Iarmpが正方向に流れるように循環電流Izを流すための循環制御指令値Vzpを算出し、指令分配部606に出力する。この場合、指令分配部606から出力される下アーム用のアーム電圧指令値krefnは、上アームに流れるアーム電流Iarmpが正方向に流れるように、下アームの各サブモジュール7の動作を制御するための出力電圧指令となる。
「正方向」は、図2の入出力端子P1側から入出力端子P2側にアーム電流が流れる方向である。具体的には、図2(a)のサブモジュール7において、入出力端子P1、スイッチング素子31pの還流ダイオード、キャパシタ32、入出力端子P2の順にアーム電流が流れる方向である。これにより、上アーム内の各サブモジュール7の出力電圧はキャパシタ32の両端電圧となるため、指令値R1以上のアーム電圧指令値krefpを模擬することができる。したがって、ゲートブロック中における上アームの出力電圧と、アーム電圧指令値krefpとの差異を小さくすることができる。
あるいは、停止制御部608Cは、上アーム内のサブモジュール7の故障を検出した場合、上アームのアーム電圧指令値krefpが指令値R2(ただし、R2<R1)未満になったタイミングでGB指令を出力してもよい。指令値R2は、アーム電圧指令値の最小変調付近に設定される。
アーム電圧指令値krefpが指令値R2未満になったタイミングでGB指令が出力された場合、アーム電圧指令生成部601は、上アームに流れるアーム電流Iarmpが負方向に流れるように制御する。具体的には、循環電流制御部605は、アーム電流Iarmpが負方向に流れるように循環電流Izを流すための循環制御指令値Vzpを算出し、指令分配部606に出力する。この場合、指令分配部606から出力される下アーム用のアーム電圧指令値krefnは、上アームに流れるアーム電流Iarmpが負方向に流れるように、下アームの各サブモジュール7の動作を制御するための出力電圧指令となる。
「負方向」は、図2の入出力端子P2側から入出力端子P1側にアーム電流が流れる方向である。具体的には、図2(a)のサブモジュール7において、入出力端子P2、スイッチング素子31nの還流ダイオード、入出力端子P1の順にアーム電流が流れる方向である。これにより、上アーム内の各サブモジュール7の出力電圧は零電圧となるため、指令値R2未満のアーム電圧指令値krefpを模擬することができる。そのため、ゲートブロック中における上アームの出力電圧と、アーム電圧指令値krefpとの差異を小さくすることができる。
実施の形態4によると、制御装置3は、アーム内のサブモジュール7の故障を検出した場合、当該アームの電圧指令値が指令値R1以上になったタイミングで、当該アーム内の複数のサブモジュール7をゲートブロックするとともに、当該アームに流れるアーム電流が正方向に流れるように制御する。あるいは、制御装置3は、アーム内のサブモジュール7の故障を検出した場合、当該アームの電圧指令値が指令値R2未満になったタイミングで、当該アーム内の複数のサブモジュール7をゲートブロックするとともに、当該アームに流れるアーム電流が負方向に流れるように制御する。したがって、ゲートブロック時における電力系統への影響を低減することができる。
実施の形態5.
上述した実施の形態では、電力変換器2全体をゲートブロックする構成、あるいは、故障したサブモジュール7を含むアームに含まれる各サブモジュール7をゲートブロックする構成等について説明した。実施の形態5では、アームに含まれる各サブモジュール7を複数のグループに分類し、グループに属するサブモジュール7を順番にゲートブロックする構成について説明する。
図13は、実施の形態5に従う基本制御部502Dおよびアーム制御部503の構成を示す図である。図13を参照して、基本制御部502Dは、図4の基本制御部502における停止制御部608を停止制御部608Dに置き換えた構成に相当する。アーム制御部503は図5のアーム制御部503と同様であるが、個別制御部202_1〜202_Nを含む構成として、個別制御部群200が示されている。
アーム内の複数のサブモジュール7は、複数のグループに分類されている。以下では、説明の容易化のため、アームに含まれるサブモジュール7の数が6つである(すなわち、N=6)とし、サブモジュール7_1,7_2がグループG1、サブモジュール7_3,7_4がグループG2、サブモジュール7_5,7_6がグループG3に分類されているものとする。また、サブモジュール7_3に故障が発生したとする。そのため、アーム内の健全サブモジュールは、サブモジュール7_1,7_2,7_4,7_5,7_6の5つである。
停止制御部608Dは、サブモジュール7_3の故障を検出すると、グループG1に属するサブモジュール7_1,7_2をゲートブロックするために、個別制御部202_1,202_2に対してGB指令を出力する。なお、個別制御部202_3は、サブモジュール7_3のバイパススイッチ34を投入する。これにより、サブモジュール7_3はバイパスされる。
キャリア信号生成部203は、アーム内の複数の健全サブモジュール7のキャリア信号の基準位相の間隔が均等になるように、グループG1に属する健全なサブモジュール7_1,7_2のキャリア信号の基準位相を再設定する。この例では、360度をアーム内の複数の健全サブモジュール7の個数(この場合、5)で分割した間隔になるように、サブモジュール7_1,7_2のキャリア信号の基準位相の間隔が設定される。このとき、グループG2,G3に属する各サブモジュール7のキャリア信号の基準位相は、故障前の基準位相のままである。
停止制御部608Dは、グループG1に属する健全なサブモジュール7_1,7_2のキャリア信号の再設定が終了した場合(例えば、キャリア信号生成部203から再設定の終了通知を受信した場合)、個別制御部202_1,202_2に対してDEB指令を出力して、サブモジュール7_1,7_2の動作停止を解除(すなわち、デブロック)する。個別制御部202_1,202_2は、それぞれ、再設定されたキャリア信号を用いてサブモジュール7_1,7_2の各スイッチング素子をPWM制御する。
続いて、停止制御部608Dは、グループG1に属するサブモジュール7_1,7_2をデブロックした後、グループG2に属する健全なサブモジュール7_4をゲートブロックするために、個別制御部202_4に対してGB指令を出力する。キャリア信号生成部203は、アーム内の複数の健全サブモジュール7のキャリア信号の位相の間隔が均等になるように、グループG2に属する健全なサブモジュール7_4のキャリア信号の基準位相を再設定する。
停止制御部608Dは、グループG2に属する健全なサブモジュール7_4のキャリア信号の再設定が終了すると、個別制御部202_4に対してDEB指令を出力して、サブモジュール7_4をデブロックする。個別制御部202_4は、再設定されたキャリア信号を用いて、サブモジュール7_4の各スイッチング素子をPWM制御する。なお、停止制御部608Dは、故障したサブモジュール7_3に対応する個別制御部202_3に対してGB指令、DEB指令を出力してもよい。
次に、停止制御部608Dは、グループG2に属するサブモジュール7_4をデブロックした後、グループG3に属する健全なサブモジュール7_5,7_6をゲートブロックするために、個別制御部202_5,202_6に対してGB指令を出力する。キャリア信号生成部203は、アーム内の複数の健全サブモジュール7のキャリア信号の位相の間隔が均等になるように、グループG3に属する健全なサブモジュール7_5,7_6のキャリア信号の基準位相を再設定する。
停止制御部608Dは、キャリア信号の再設定が終了すると、個別制御部202_5,202_6に対してDEB指令を出力して、サブモジュール7_5,7_6をデブロックする。個別制御部202_5,202_6は、それぞれ、再設定されたキャリア信号を用いて、サブモジュール7_5,7_6の各スイッチング素子をPWM制御する。
このように、制御装置3は、ゲートブロック、キャリア信号の再設定およびデブロックの一連の処理をグループごとに実行することで、すべての健全なサブモジュール7のキャリア信号の再設定を行なう。これにより、故障したサブモジュール7を含むアームの一部のサブモジュール7がゲートブロックしている間でも、ゲートブロックしていないサブモジュール7が動作できる。その結果、電力変換器2は、出力電力の低下を最小限に抑えた運転継続を実現することができる。
上記において、複数のグループに属するサブモジュール7の数は1つ以上であればよい。また、どのグループにどのサブモジュール7を分類するのかは、予め定められていてもよいし、制御装置3がランダムに決定してもよい。
図14は、実施の形態5に従う制御装置3の処理手順を示すフローチャートである。典型的には、以下の各ステップは、制御装置3の演算処理部535によって実行される。
図14を参照して、制御装置3は、アーム内の各サブモジュール7からの健全判定信号cnに基づいて、アーム内のサブモジュール7_jの故障を検出する(ステップS50)。制御装置3は、複数のグループのうちの任意の1つのグループを選択し、選択グループに属する健全サブモジュールをゲートブロックするとともに、故障が検出されたサブモジュール7_jのバイパススイッチ34を投入する(ステップS52)。
制御装置3は、アーム内の複数の健全サブモジュールのキャリア信号の基準位相の間隔が均等になるように、選択グループに属する健全サブモジュールのキャリア信号の基準位相を設定する(ステップS56)。制御装置3は、選択グループに属する健全サブモジュールをデブロックする(ステップS58)。
制御装置3は、複数のグループの中から未選択の新たなグループを選択し(ステップS60)、選択グループに属する健全サブモジュールをゲートブロックする(ステップS62)。制御装置3は、アーム内の複数の健全サブモジュールのキャリア信号の基準位相の間隔が均等になるように、選択グループに属する健全サブモジュールのキャリア信号の基準位相を設定し(ステップS64)、選択グループに属する健全サブモジュールをデブロックする(ステップS66)。
制御装置3は、複数のグループの中に未選択のグループが存在するか否かを判断する(ステップS68)。未選択のグループが存在する場合(ステップS68においてYES)、制御装置3はステップS60の処理へ進む。未選択のグループが存在しない場合(ステップS68においてNO)、制御装置3は処理を終了する。
<変形例>
実施の形態5のようにグループごとにキャリア信号の再設定が実行される場合には、グループに属するサブモジュール7をゲートブロックする構成でなくてもよい。具体的には、グループに属するサブモジュール7をバイパスするように、当該サブモジュール7の各スイッチング素子のオンオフ状態を固定して、スイッチング動作を停止させる構成であってもよい。
図15は、実施の形態5の変形例に従う基本制御部502Eおよびアーム制御部503の構成を示す図である。図15を参照して、基本制御部502Eは、図4の基本制御部502における停止制御部608を停止制御部608Eに置き換えた構成に相当する。
停止制御部608Eは、サブモジュール7_3の故障を検出すると、グループG1に属するサブモジュール7_1,7_2をバイパスするための指令を出力する。具体的には、停止制御部608Eは、個別制御部202_1,202_2に対して、図2のサブモジュール7のスイッチング素子31pをオフに固定し、スイッチング素子31nをオンに固定することで、各スイッチング素子31p,31nのスイッチング動作を停止させる停止指令を出力する。なお、個別制御部202_3は、故障したサブモジュール7_3のバイパススイッチ34を投入することで、サブモジュール7_3はバイパスされる。
キャリア信号生成部203は、アーム内の複数の健全サブモジュール7のキャリア信号の位相の間隔が均等になるように、グループG1に属する健全なサブモジュール7_1,7_2のキャリア信号の基準位相を設定する。
停止制御部608Eは、当該キャリア信号の再設定が終了した場合、個別制御部202_1,202_2に対して、上記スイッチング動作の停止を解除する停止解除指令を出力する。これにより、サブモジュール7_1,7_2におけるスイッチング素子31pのオフ状態の固定、およびスイッチング素子31nのオン状態の固定は解除される。個別制御部202_1,202_2は、それぞれ、再設定されたキャリア信号を用いて、サブモジュール7_1,7_2をPWM制御する。
グループG2においても、健全なサブモジュール7_4のスイッチング素子31pがオフ、スイッチング素子31nがオンに固定されて、サブモジュール7_4がバイパスされているときにサブモジュール7_4のキャリア信号の基準位相が設定される。そして、当該キャリア信号の再設定の終了後、スイッチング素子31pのオフ状態、およびスイッチング素子31nのオン状態の固定が解除される。
グループG3においても、健全なサブモジュール7_5,7_6のスイッチング素子31pがオフ、スイッチング素子31nがオンに固定されて、サブモジュール7_5,7_6がバイパスされているときにサブモジュール7_5,7_6のキャリア信号の基準位相が設定される。そして、当該キャリア信号の再設定の終了後、スイッチング素子31pのオフ状態、およびスイッチング素子31nのオン状態の固定が解除される。
実施の形態5の変形例に従う制御装置3は、複数のグループの各々について、当該グループに属する健全なサブモジュール7に含まれる複数のスイッチング素子のうち、バイパススイッチ34に並列に接続されたスイッチング素子(例えば、スイッチング素子31n)をオン状態に固定し、バイパススイッチ34に並列に接続されていないスイッチング素子(例えば、スイッチング素子31p)をオフ状態に固定することで、当該グループに属する健全なサブモジュール7に含まれる複数のスイッチング素子のスイッチング動作を停止させる。これにより、当該グループに属する健全なサブモジュール7はバイパスされる。変形例によると、故障したサブモジュール7を含むアームの一部のサブモジュール7の各スイッチング素子のオンオフ状態が固定されてスイッチング動作が停止している間でも、各スイッチング素子のオンオフ状態が固定されていないサブモジュール7が動作できる。その結果、電力変換器2は、出力電力の低下を最小限に抑えた運転継続を実現することができる。
その他の実施の形態.
(1)上述した実施の形態では、個別制御部202はサブモジュール7の故障を検出した場合に、当該サブモジュール7のバイパススイッチ34をオンする構成について説明したが、当該構成に限られない。例えば、個別制御部202は、基本制御部502から、故障したサブモジュール7のバイパススイッチ34の投入指令を受けて、当該バイパススイッチ34をオンする構成であってもよい。
(2)上述した電力変換装置は、HVDC(High Voltage Direct Current)、あるいはSTATCOM(Static Synchronous Compensator)等の電力系統用の電力変換装置として利用することができる。
(3)上述の実施の形態として例示した構成は、本発明の構成の一例であり、別の公知の技術と組み合わせることも可能であるし、本発明の要旨を逸脱しない範囲で、一部を省略する等、変更して構成することも可能である。また、上述した実施の形態において、他の実施の形態で説明した処理および構成を適宜採用して実施する場合であってもよい。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、上記した説明ではなく、請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
1 電力変換装置、2 電力変換器、3 制御装置、4u,4v,4w レグ回路、5 上アーム、6 下アーム、7 サブモジュール、8A,8B リアクトル、9A,9B アーム電流検出器、10 交流電圧検出器、11A,11B 直流電圧検出器、12 交流回路、13 変圧器、14 直流回路、16 交流電流検出器、31n,31p スイッチング素子、32 蓄電要素、33 電圧検出器、34 バイパススイッチ、200 個別制御部群、202 個別制御部、203 キャリア信号生成部、501 スイッチング制御部、502 基本制御部、503 アーム制御部、530 AD変換部、531 アナログフィルタ、532 AD変換器、535 演算処理部、536 CPU、537 メモリ、538,539 バスインターフェース、540 バス、543 IO部、544 通信回路、545 デジタル入力回路、546 デジタル出力回路、547 表示部、548 タッチパネル、555 光中継装置、601 アーム電圧指令生成部、602 キャパシタ電圧指令生成部、603 交流電流制御部、604 循環電流算出部、605 循環電流制御部、606 指令分配部、608 停止制御部、2021 バランス制御部、2022 PWM変調部、2023 信号切替器、2051 加算器。

Claims (9)

  1. 複数のアームを含む電力変換器を備え、
    各前記アームは、互いに直列に接続された複数のサブモジュールを含み、
    前記サブモジュールごとのキャリア信号を用いて、PWM制御によって前記複数のサブモジュールの電圧を制御する制御装置をさらに備え、
    前記サブモジュールは、複数のスイッチング素子と、蓄電要素と、一対の出力端子と、前記サブモジュールをバイパスするためのバイパススイッチとを含み、
    前記制御装置は、
    前記アームに含まれる各前記サブモジュールのうちの1以上のサブモジュールの故障を検出した場合、前記アームに含まれる各記サブモジュールを停止させる停止処理を実行するとともに、前記故障が検出されたサブモジュールをバイパスさせ、
    前記停止処理が実行された後に、前記1以上のサブモジュールの故障によって生じる前記アーム内の複数の健全サブモジュールのキャリア信号の位相の間隔を均等にする、電力変換装置。
  2. 前記制御装置は、
    前記サブモジュールごとのキャリア信号の基準位相を設定して、前記設定した基準位相を有するキャリア信号を生成し、
    前記1以上のサブモジュールの故障を検出すると、前記アーム内の複数の健全サブモジュールのキャリア信号の基準位相の間隔を均等にする、請求項1に記載の電力変換装置。
  3. 前記制御装置は、
    前記アーム内の前記1以上のサブモジュールの故障を検出した際に前記電力変換器の出力電力が第1閾値以上である場合、予め定められた条件を満たしたときに前記停止処理を実行し、
    前記アーム内の前記1以上のサブモジュールの故障を検出した際に前記電力変換器の出力電力が前記第1閾値未満である場合、前記予め定められた条件に関わらず前記停止処理を実行する、請求項1または請求項2に記載の電力変換装置。
  4. 前記制御装置は、前記アーム内の前記1以上のサブモジュールの故障を検出した場合、前記電力変換器の出力電力を徐々に低下させ、当該出力電力が第2閾値未満になった場合に前記停止処理を実行する、請求項1または請求項2に記載の電力変換装置。
  5. 各前記サブモジュールを停止させる前記停止処理は、記サブモジュールに含まれる前記複数のスイッチング素子をオフ状態にすることを含む、請求項1〜請求項4のいずれか1項に記載の電力変換装置。
  6. 各前記サブモジュールを停止させる前記停止処理は、記サブモジュールに含まれる前記複数のスイッチング素子をオフ状態にすることを含み、
    前記制御装置は、
    前記アーム内の前記サブモジュールの故障を検出した場合、前記アームの電圧指令値が第1指令値以上になったタイミングで前記停止処理を実行するとともに、前記アームに流れるアーム電流が正方向に流れるように制御する、または、前記アームの電圧指令値が前記第1指令値よりも小さい第2指令値未満になったタイミングで前記停止処理を実行するとともに、前記アームに流れるアーム電流が負方向に流れるように制御する、請求項1〜請求項4のいずれか1項に記載の電力変換装置。
  7. 複数のアームを含む電力変換器を備え、
    各前記アームは、互いに直列に接続された複数のサブモジュールを含み、
    前記サブモジュールごとのキャリア信号を用いて、PWM制御によって前記複数のサブモジュールの電圧を制御する制御装置をさらに備え、
    前記サブモジュールは、複数のスイッチング素子と、蓄電要素と、一対の出力端子と、前記サブモジュールをバイパスするためのバイパススイッチとを含み、
    前記アーム内の各前記サブモジュールは複数のグループに分類され、
    前記制御装置は、
    前記アーム内の前記サブモジュールの故障を検出した場合、第1グループに属するサブモジュールに含まれる前記複数のスイッチング素子のスイッチング動作を停止させ、前記アーム内の複数の健全サブモジュールのキャリア信号の位相の間隔が均等になるように、前記第1グループに属する健全なサブモジュールのキャリア信号の位相を設定し、当該設定後に当該スイッチング動作の停止を解除し、
    前記停止が解除された後、第2グループに属するサブモジュールに含まれる前記複数のスイッチング素子のスイッチング動作を停止させ、前記アーム内の複数の健全サブモジュールのキャリア信号の位相の間隔が均等になるように、前記第2グループに属する健全なサブモジュールのキャリア信号の位相を設定し、当該設定後に当該スイッチング動作の停止を解除する、電力変換装置。
  8. 前記複数のグループの各々について、当該グループに属するサブモジュールに含まれる前記複数のスイッチング素子のスイッチング動作の停止は、当該複数のスイッチング素子をオフ状態にすることを含む、請求項7に記載の電力変換装置。
  9. 前記制御装置は、
    前記複数のグループの各々について、当該グループに属する健全なサブモジュールに含まれる前記複数のスイッチング素子のうち、前記バイパススイッチに並列に接続されたスイッチング素子をオン状態に固定し、前記バイパススイッチに並列に接続されていないスイッチング素子をオフ状態に固定することで、当該グループに属する健全なサブモジュールに含まれる前記複数のスイッチング素子のスイッチング動作を停止させる、請求項7に記載の電力変換装置。
JP2019564561A 2019-06-12 2019-06-12 電力変換装置 Active JP6689472B1 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/023363 WO2020250358A1 (ja) 2019-06-12 2019-06-12 電力変換装置

Publications (2)

Publication Number Publication Date
JP6689472B1 true JP6689472B1 (ja) 2020-04-28
JPWO2020250358A1 JPWO2020250358A1 (ja) 2021-09-13

Family

ID=70413858

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019564561A Active JP6689472B1 (ja) 2019-06-12 2019-06-12 電力変換装置

Country Status (4)

Country Link
US (1) US11909307B2 (ja)
EP (1) EP3985859A4 (ja)
JP (1) JP6689472B1 (ja)
WO (1) WO2020250358A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7442749B1 (ja) 2023-05-19 2024-03-04 三菱電機株式会社 電力変換装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220014114A1 (en) * 2018-12-25 2022-01-13 Mitsubishi Electric Corporation Power conversion device
US20230087350A1 (en) * 2020-02-14 2023-03-23 Ecole De Technologie Superieure Three-phase multilevel electric power converter
US20230035598A1 (en) * 2020-03-11 2023-02-02 Mitsubishi Electric Corporation Power conversion device
JP2023023350A (ja) * 2021-08-05 2023-02-16 日立三菱水力株式会社 電力変換装置とその制御装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005094874A (ja) * 2003-09-16 2005-04-07 Hitachi Ltd 多重変換器で構成される直流送電設備及びその運転方法
JP2009136098A (ja) * 2007-11-30 2009-06-18 Meidensha Corp 高圧ダイレクトインバータ装置
JP2015012726A (ja) * 2013-06-28 2015-01-19 株式会社東芝 電力変換装置
WO2015056570A1 (ja) * 2013-10-17 2015-04-23 日産自動車株式会社 電力変換装置
WO2015133365A1 (ja) * 2014-03-05 2015-09-11 三菱電機株式会社 電力変換装置
WO2018087891A1 (ja) * 2016-11-11 2018-05-17 東芝三菱電機産業システム株式会社 電力変換装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4096502B2 (ja) 2000-08-08 2008-06-04 富士電機ホールディングス株式会社 多重電力変換器の制御装置
CN102170110B (zh) * 2011-03-16 2014-01-29 中国电力科学研究院 一种模块化多电平换流器阀保护方法
WO2015121983A1 (ja) * 2014-02-14 2015-08-20 三菱電機株式会社 直流送電系統の保護システムおよび交流/直流変換器ならびに直流送電系統の遮断方法
US9871437B2 (en) * 2014-07-10 2018-01-16 University-Industry Foundation(UIF) Fault current reduction structure of multi-level converter and apparatus using the fault current reduction structure

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005094874A (ja) * 2003-09-16 2005-04-07 Hitachi Ltd 多重変換器で構成される直流送電設備及びその運転方法
JP2009136098A (ja) * 2007-11-30 2009-06-18 Meidensha Corp 高圧ダイレクトインバータ装置
JP2015012726A (ja) * 2013-06-28 2015-01-19 株式会社東芝 電力変換装置
WO2015056570A1 (ja) * 2013-10-17 2015-04-23 日産自動車株式会社 電力変換装置
WO2015133365A1 (ja) * 2014-03-05 2015-09-11 三菱電機株式会社 電力変換装置
WO2018087891A1 (ja) * 2016-11-11 2018-05-17 東芝三菱電機産業システム株式会社 電力変換装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7442749B1 (ja) 2023-05-19 2024-03-04 三菱電機株式会社 電力変換装置

Also Published As

Publication number Publication date
EP3985859A4 (en) 2022-06-15
US11909307B2 (en) 2024-02-20
EP3985859A1 (en) 2022-04-20
US20220311328A1 (en) 2022-09-29
WO2020250358A1 (ja) 2020-12-17
JPWO2020250358A1 (ja) 2021-09-13

Similar Documents

Publication Publication Date Title
JP6689472B1 (ja) 電力変換装置
JP6545425B1 (ja) 電力変換装置
JP6559387B1 (ja) 電力変換装置
JP6797333B1 (ja) 電力変換装置
JP6818191B1 (ja) 電力変換装置
EP3890134B1 (en) Power control system
JP6768993B1 (ja) 電力変換装置
US20230056080A1 (en) Power Conversion Device
JP6545426B1 (ja) 電力変換装置
US20230163694A1 (en) Power conversion device
JP6771707B1 (ja) 電力変換装置
JP7251339B2 (ja) 電力変換装置
JP7224468B2 (ja) 電力変換装置
JP6910579B1 (ja) 電力変換システムおよびその制御装置
JP6719692B1 (ja) 電力変換装置
JP7134306B2 (ja) 電力変換システムおよびその制御装置
US20240128888A1 (en) Power conversion device
EP4311094A1 (en) Direct multi-to-single-phase, modular multi-level converter, its use in a railway intertie and method for its operation
US20230208185A1 (en) Uninterruptible power supply apparatus

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191121

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191121

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20191121

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20191203

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200310

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200407

R150 Certificate of patent or registration of utility model

Ref document number: 6689472

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250