JP6462029B2 - 基板を半導体発光素子に接合する方法 - Google Patents

基板を半導体発光素子に接合する方法 Download PDF

Info

Publication number
JP6462029B2
JP6462029B2 JP2017064523A JP2017064523A JP6462029B2 JP 6462029 B2 JP6462029 B2 JP 6462029B2 JP 2017064523 A JP2017064523 A JP 2017064523A JP 2017064523 A JP2017064523 A JP 2017064523A JP 6462029 B2 JP6462029 B2 JP 6462029B2
Authority
JP
Japan
Prior art keywords
light emitting
bonding
substrate
bonding film
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017064523A
Other languages
English (en)
Other versions
JP2017139481A (ja
Inventor
ベイスン,グリゴリィ
エドワード エプラー,ジョン
エドワード エプラー,ジョン
スコット マーティン,ポール
スコット マーティン,ポール
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips NV filed Critical Koninklijke Philips NV
Publication of JP2017139481A publication Critical patent/JP2017139481A/ja
Application granted granted Critical
Publication of JP6462029B2 publication Critical patent/JP6462029B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/03444Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
    • H01L2224/0345Physical vapour deposition [PVD], e.g. evaporation, or sputtering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/034Manufacturing methods by blanket deposition of the material of the bonding area
    • H01L2224/0346Plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05166Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • H01L2224/29191The principal constituent being an elastomer, e.g. silicones, isoprene, neoprene
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/83005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/8309Vacuum
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83053Bonding environment
    • H01L2224/83095Temperature settings
    • H01L2224/83096Transient conditions
    • H01L2224/83097Heating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83209Compression bonding applying isostatic pressure, e.g. degassing using vacuum or a pressurised liquid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0091Scattering means in or on the semiconductor body or semiconductor body package
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/505Wavelength conversion elements characterised by the shape, e.g. plate or foil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/507Wavelength conversion elements the elements being in intimate contact with parts other than the semiconductor body or integrated with parts other than the semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Description

本発明は、半導体発光素子のウエハを基板に接合する方法に関する。
発光ダイオード(LED)、共振型発光ダイオード(RCLED)、面発光レーザのような垂直共振器レーザ(VCSELs)、及び端面発光レーザを含む半導体発光素子は、現在利用可能な最も効率的な光源として挙げられる。可視スペクトルの全域で動作可能な高輝度発光デバイスの製造において現在関心を集めている材料系は、III−V族半導体、特に、III族窒化物材料とも呼ばれるガリウム、アルミニウム、インジウム及び窒素を含む二元、三元及び四元合金を含む。一般的に、III族窒化物発光素子は、サファイア、炭化シリコン、III族窒化物、又は他の適切な基板上に、異なる組成及びドーパント濃度の半導体層の積層物を、有機金属化学気相成長法(MOCVD)、分子線エピタキシー法(MBE)、又は他のエピタキシャル技術によりエピタキシャル成長させることにより製造される。積層体は、基板上に形成された、例えば、Siが注入された1つ以上のn型層、1つ又はそれ以上のn型層上に形成された活性領域内の1つ以上の発光層、及び、活性層上に形成され、例えば、Mgが注入された1つ以上のp型層をしばしば含む。電気的接点が、n型及びp型領域上に形成される。
図6は、米国特許第7,053,419号に詳細に記載された、透明レンズ2に接合されたLEDダイ4を例示する。LEDダイ4は、n型導電性を有する第1の半導体層80と、p型導電性を有する第2の半導体層100を含む。半導体層80、100は、活性領域120と電気的に接続されている。n接点140及びp接点160は、フリップチップ構造におけるLEDダイ4の同じ側に配置される。透明上層340は、例えば、サファイア、SiC、GaN、又はGaPのような材料から形成される。レンズ2は、接合層6を介して透明上層340に接合される。接合層6は、シリコーンであってもよい。接合層6は、活性領域120により発射された波長光を他の波長に変換する発光材料を含んでもよい。発光材料は、従来の蛍光体粒子を含んでもよい。
フレキシブルフィルムを介して基板に半導体発光素子を有するウエハを接合する方法を提供することを発明の目的とする。
発明の実施形態に係る方法は、n型領域とp型領域との間に挟まれた発光層を含む半導体構造体を含む半導体発光素子を複数含むウエハ上にフレキシブルフィルムを配置する工程を含む。前記複数の半導体発光素子を含む前記ウエハは、前記フレキシブルフィルムを介して基板に接合される。接合後、前記フレキシブルフィルムは、前記半導体構造体に直接接触させられる。当該方法は、前記ウエハを前記基板に接合した後、前記ウエハを分割する工程を更に有する。
成長基板上に成長した半導体構造、n及びp接点、及び接合パッドを含む半導体発光素子を例示した図である。 ハンドルに接合された半導体発光素子を有するウエハを例示した図である。 成長基板を除去し、半導体構造の上面をテクスチャー処理した後の図2の構造体を例示した図である。 第2の基板に接合した後の図3の構造体を例示した図である。 ハンドルを除去し、ウエハを分割した後に図4の構造体を例示した図である。 透明レンズに接合したLEDダイの従来技術を例示した図である。
図6に例示された素子において、複数のLEDチップを含むウエハからLEDチップ4が個片化された後、レンズ2がLEDチップ4に取り付けられる。
発明の実施形態において、n型領域とp型領域との間に配置された発光領域を含む半導体発光素子を複数有するウエハは、予め形成されたシリコーン積層膜(ラミネーションフィルム)により基板上に接合される。ここで用いられるように、「ウエハ」は、多くの発光素子用に成長基板上に成長させられた半導体材料のような、小さな構造体に分割される前の構造体のことを言う。以下の例では、半導体発光素子は青色又は紫外光を発するIII窒化物LEDであるが、レーザダイオードのようなLED、及び他のIII−V族材料、III族リン化物、III族ヒ化物、II−VI族材料、ZnO、又はSi系材料のような他の材料系からなる半導体発光素子もまた、半導体発光素子として用いられてもよい。
図1は、半導体発光素子を例示する。図1に例示された素子を形成するために、半導体構造体13が成長基板11上に成長させられる。基板11は、例えば、サファイア、SiC、Si、GaN、又は複合材料のような、いかなる適切な基板であってもよい。半導体構造体13は、n型及びp型領域12、16に挟まれた発光又は活性化領域14を含む。n型領域12は最初に成長してよく、例えば、バッファー層又は核生成層のような準備層、及び/又は、成長基板の除去を容易にするように設計された層を含む異なる組成及びドーパント濃度の複数層を含んでもよく、これらの層は、n型の、又は意図的にドープされない、効率的に発光する発光領域に好ましい特定の光学的、物質的、電気的特性に設計されたn型、又は更にはp型の素子層であってもよい。発光又は活性領域14は、n型領域12上に成長させられる。適切な発光領域の例には、単一の厚い又は薄い発光層、又はバリア層により分離された複数の薄い又は厚い多重量子井戸発光領域が含まれる。そして、p型領域16が発光領域14上に成長させられてもよい。n型領域12と同様に、p型領域16は、意図的にドープされない層、又はn型層も含めて、異なる組成、厚さ、及びドーパント濃度を有する複数層を含んでもよい。素子中の総ての半導体材料の総厚は、幾つかの実施形態では10μmより小さく、また幾つかの実施形態では6μmよりも小さい。幾つかの実施形態では、半導体材料は、成長後、200℃〜800℃の間で任意に(選択的に)アニールされてもよい。
p接点(pコンタクト、pコンタクト層)33は、p型領域16上に形成される。p接点33は、多層金属接点であってもよい。p型領域16と直接的に接触する第1の金属層は、例えば、蒸着又はスパッタリングにより堆積されてもよく、その次に、例えば、エッチング又はリフトオフを含む標準的なフォトリソグラフィー工程によりパターン形成が行われてもよい。第1の金属層は、例えば銀のような、p型III族窒化物材料とオーミック接触を作る反射性金属であってもよい。第1の金属層はまた、遷移金属と銀の多層積層体であってもよい。遷移金属は、例えば、ニッケルであってもよい。第1の金属層は、幾つかの実施形態において100Å〜2000Åの間の厚さであり、また幾つかの実施形態において500Å〜1700Åの間の厚さ、更に幾つかの実施形態において1000Å〜1600Åの厚さである。構造体は、第1の金属層の堆積の後、任意にアニールされてもよい。選択的に形成される第2の金属層は、例えば、蒸着又はスパッタリングにより第1の金属層上に堆積されてもよく、その次に、例えば、エッチング又はリフトオフを含む標準的なフォトリソグラフィー工程によりパターン形成が行われてもよい。第2の金属層は、例えば、チタンやタングステンの合金のような、銀と最小限しか反応しない任意の導電性の材料であってもよい。この合金は、部分的に窒化されるか、又は全体的に窒化されるか、又は全く窒化されないかのいずれかであってもよい。第2の金属層は、択一的にクロム、白金、シリコンであってもよく、又は、周囲の層との密着性のために及び第1の金属層の拡散を阻止するために最適化された上記材料のいずれかの多層積層体であってもよい。第2の金属層は、幾つかの実施形態において1000Å〜10000Åの間、また幾つかの実施形態において2000Å〜8000Åの間、更に幾つかの実施形態において2000Å〜7000Åの間の厚さである。
次いで、構造体は、標準的なフォトリソグラフィー工程によりパターン形成され、例えば、化学反応性プラズマが半導体材料を除去するために用いられる反応性イオンエッチング(RIE)、又は高周波電源(RF電源)により駆動する磁場により生成されたプラズマでRIE処理を行う誘導結合型プラズマ(ICP)エッチングによりエッチングされる。幾つかの実施形態においては、パターンは、p接点金属層の1つ以上をパターン形成するために用いられるフォトリソグラフィー用マスクにより決定される。これらの実施形態においては、エッチングは、p接点金属のエッチングに続いて、1つの工程で行われてもよい。1つ以上の領域において、p型領域16の全体厚さ及び発光領域14の全体厚さが除去され、n型領域12の表面が暴露される(図1では、3つのそのような領域が例示されている)。
金属n接点(nコンタクト、nコンタクト層)36は、n型領域及び発光領域をエッチング除去することにより露出されたn型領域の部分上に形成される。n接点36は、アルミニウム、又は、アルミニウム、チタン−タングステン合金、銅及び金を含む金属の多層積層体であってもよい。n接点36が多層積層体である実施形態において、第1の金属(すなわち、n型領域12に隣接する金属)は、GaNとオーミック接触を形成するとともに、青色及び白色光を反射するために選択されてもよい。そのような第1の層は、例えば、アルミニウムであってもよい。n接点36は、例えば、スパッタリング、蒸着、めっき、又はこれらの処理の組み合わせを含むいずれかの適切な処理により堆積されてよい。
誘電体38は、例えば、プラズマ化学気相成長法(PECVD)、化学気相成長法(CVD)、又は蒸着により構造体上に堆積されてよい。誘電体38は、n接点36とp接点33とを電気的に絶縁する。誘電体38は、シリコン窒化物、酸化シリコン及びシリコン酸窒化物を含むいずれかの適切な誘電体であってもよい。幾つかの実施形態においては、誘電体38は反射性積層体である。誘電体38は、n接点36の前又は後に形成されてもよい。
接合パッド40a、40bは、例えば、プリント基板のような他の構造体との接合に適切な広い導電パッドにn及びp接点を再分配(再供給)するために、n及びp接点、及び誘電体38上に形成される。接合パッドは、一般的には金属であるが、いかなる適切な導電性材料であってもよい。接合パッド40aは、p接点33を介してp型領域16に電気的に接続される。接合パッド40bは、n接点36を介してn型領域12に電気的に接続される。接合パッド40は、例えば、銅、又は、例えばスパッタリング、又はスパッタリングとめっきの組み合わせにより堆積されたTi、TiW、Cu、Ni、及びAuを含む多層金属積層体であってもよい。接合パッド40a、40bは、図1に例示したように、ギャップにより電気的に絶縁されてもよいし、又は、上述の誘電体38に関連した材料のような固体の誘電体により電気的に絶縁されてもよい。
図1に例示した素子の多くは、同一のウエハ上に同時に形成される。図1に例示された発光素子の特定の構造は、発明の実施形態とは関係無く、いかなる適切な発光素子構造を用いてもよい。
図2において、例えば、図1に例示された素子のような素子を有するウエハは、ハンドル44に接着される。半導体構造体13は、金属層31と接合層42を介して、ハンドル44に接着される。図2、3、4及び5における金属層31は、上で説明され、図1に詳細に例示されたn及びp接点36、33と、誘電体38と、接合パッド40とを有する。ハンドル44は、例えば、ガラス、サファイア、シリコン、又は他のいかなる適切な材料であってよい。接合層は、ハンドル44上にのみ、半導体構造体13上にのみ、又はハンドル44及び半導体構造体13の両方の上に形成されてもよい。接合層は、いかなる適切な材料であってもよく、例えば、スピンオン法のようないずれかの適切な技術により形成された、例えばシリコーンのような有機材料であってもよい。接合層を形成後、ハンドル44及び半導体構造体13は、昇温下で一緒に押圧される。ハンドル44は後に除去され、それ故、ウエハ上の個々の発光素子と位置合わせされなければならない特徴も有しないため、ハンドル44と半導体構造体13との間の接合は、いかなる位置合わせも必要としない。
図3において、成長基板11は、例えば、レーザリフトオフ法、エッチング、又は機械的技術を含む成長基板材料に適したあらゆる技術により、半導体素子を有するウエハから除去される。成長基板11を除去することにより露出する半導体構造体13の表面46(図1における成長基板11との境界面におけるn型領域12の表面)は、半導体構造体からの光抽出を向上させるため、任意で薄化されてよく、次いで、例えば、粗化法又はパターン形成により表面をテクスチャー処理されてよい。表面46には、標準的なフォトリソグラフィー及びエッチングによりパターンが形成されてよく、また例えば、KOH溶液中での光電気化学エッチングのようなエッチング、機械的グラインディング、又はアブレーションを含む適切な任意の技術によい粗化されてもよい。
図4において、接合層48が、半導体構造体13のテクスチャー処理された表面46上に形成される。幾つかの実施形態においては、接合層48は柔軟な膜(フレキシブルフィルム)であり、それは、シリコーンのような完全に又は部分的に硬化された透明物質であってもよい。接合膜48は、半導体構造体13及び基板50とは別個に形成されてよく、それは、半導体構造体13に接着する前の膜特性の試験及び確認、並びに膜の厚さの厳格な制御を可能にする。幾つかの実施形態においては、ダイヤモンドのような散熱材料が接合膜48に添加されてもよい。また幾つかの実施形態においては、以下に説明されるように、ダイヤモンド、シリカ、TiO、及び/又は他の無機添加物が、膜の屈折率を調整し、光の透過を向上させ、光の分散を発生させ、及び/又は、膜内に配置された波長変換材料により変換を向上させるため、接合膜48に添加されてもよい。
幾つかの実施形態においては、接合膜48は、例えば、エチレンテトラフルオロエチレン共重合体膜のような支持膜上にシリコーンの混合物を散布し、そして完全に又は部分的にシリコーンを硬化させることにより形成される。完成した膜は固体である。幾つかの実施形態では、接合膜48が支持膜と保護膜との間に挟まれるように、接合膜48を形成した後、保護膜が接合膜48上に形成される。接合膜48と第1の接合(例えば、半導体構造体13との)を作る前に、支持膜と保護膜のうち1つが除去され、次いで、接合膜48と第2の接合(例えば、基板50との)を作る前に、支持膜と保護膜のうち他方が除去される。
接合膜48は、半導体構造体13又は基板50に以下のように接着される。支持膜と保護膜のうち1つが、接合膜48の予備硬化に続いて除去される。接合膜48は、シリコーンが接合中に溶融するのを防止する膜硬度を達成するため、100〜150℃の間で1〜10分間予備硬化され、これにより半導体構造体13又は基板50上の目標接合膜厚さを維持してもよい。接合膜48が予備硬化された後、第1接合工程において半導体構造体13に接着される。接合膜48及び半導体構造体13を含む構造体は、真空、昇温、及び昇圧の1つ以上を用いて接合膜48を半導体構造体13の表面46に接着するため、真空ラミネータに導入される。温度及び圧力は、接合膜48が、以下に述べる第2の接合工程に適した接着強度を維持するようにバランスがとられる。例えば、接合膜48は、幾つかの実施形態では60〜100℃の間の温度で半導体構造体13に接合されてよく、また幾つかの実施形態では0.1〜0.3MPaの間の圧力で接合されてよく、更に幾つかの実施形態では約10−3Torrの真空下で接合されてよい。
半導体構造体13は、次いで、接合層48を介して基板50に接合される。基板50は、半導体構造体13に接合する前に基板ウエハ状に前もって形作られたガラスのような透明で高屈折率材料であってもよい。上のガラスの屈折率は、幾つかの実施形態において1.5〜2.2の範囲か又はそれ以上であってもよく、GaN(2.4)の屈折率と近接し適合する。基板50に適した材料は、塩化鉛、臭化鉛、フッ化カリウム、フッ化亜鉛、アルミニウム酸化物、アンチモン、ビスマス、ホウ素、鉛、リチウム、リン、カリウム、シリコン、ナトリウム、テルル、タリウム、タングステン、亜鉛、又はこれらの任意の混合物のような適切な高屈折率ガラスを含む。高屈折率ガラスはまた、ショット製ガラスのLaSFN35、LaF10、NZK7、NLAF21、LaSFN18、SF59、又はLasF3、又はオハラ製ガラスのSLAH51又はSLAM60、又はこれらの混合物、例えば(Ge,As,Sb,Ga)(S,Se,Te,F,Cl,I,Br)カルコゲニド及びカルコゲンハロゲン化物ガラスのようなガラスを含む。幾つかの実施形態では、基板50は、ガラス、フッ化マグネシウム及び重合体のような、より低い屈折率の材料を含んでもよく、又はそのような材料から形成されてもよい。
接合膜48を半導体構造体13に接合した後、支持膜と保護膜のうち他方が接合膜48から除去され、基板50が接合膜48の上面に配置される。次いで、その構造体は、幾つかの実施形態では、第1の接合工程において用いられた温度及び圧力よりも高い条件下で基板50を接合膜48に接合する第2の真空ラミネータに配置される。例えば、基板50は、幾つかの実施形態では、110〜120℃の間の温度で接合膜48に接合されてよい。上の例では、接合膜48は、第1の接合工程で半導体構造体13に接着され、第2の接合工程で基板50に接着されたが、幾つかの実施形態では、接合膜48は、第1の接合工程で基板50に接合され、第2の接合工程で半導体構造体13に接合される。
幾つかの実施形態では、発光領域によって発された波長光を変換する1又はそれ以上の蛍光材料は、接合膜48、基板50、又は双方に含まれる。発光領域によって発され、波長変換材料に入射した光の全部又は一部分のみが波長変換材料により変換されてもよい。発光領域によって発された波長変換されていない光は、そうである必要は無いが、光の最終スペクトルの部分であっても(最終スペクトルの一部を構成しても)よい。一般的な組み合わせの例としては、黄色を発する波長変換材料と組み合わせられた青色LED、緑色及び赤色を発する波長変換材料と組み合わせられた青色LED、青色及び黄色を発する波長変換材料と組み合わせられたUV光LED、及び青色、緑色及び黄色を発する波長変換材料と組み合わせられたUV光LEDが含まれる。他の色の光を発する波長変換材料が、素子から発される光のスペクトルを調整するために加えられてもよい。波長変換材料は、従来の蛍光体粒子、有機半導体、II−VI又はIII−V族半導体、II−VI又はIII−V族半導体量子ドット又はナノ結晶、ダイ、共重合体、又は冷光を発するGaNのような材料であってもよい。基板50及び接合層48の一方又は双方が従来の蛍光体材料を含むときには、幾つかの実施形態において、蛍光体を含む構造体は、約5ミクロンから約50ミクロンの大きさを有する一般的な粒子を収容するのに十分な厚さである。YAl12:Ce(YAG)、LuAl12:Ce(LuAG)、YAl5−xGa12:Ce(YAlGaG)、(Ba1−xSr)SiO:Eu(BOSE)のようなガーネット系蛍光体、及び(Ca,Sr)AlSiN:Eu及び(Ca,Sr,Ba)Si:Euのような窒化物系蛍光体を含むあらゆる適切な蛍光体が用いられてもよい。異なる波長変換材料は、これらの構造体の製造中に、接合膜48及び/又は基板50に取り込まれてもよい。例えば、波長変換材料は、シリコーン混合物が接合膜48を形成するために支持膜上に散布される前にシリコーンと混合されてもよい。
図5に例示したように、基板50に接合した後、ハンドル44は、例えばエッチング、機械的分離、レーザリフトオフ法、又は他の適切な技術により除去される。ハンドル44の除去後に残っているあらゆる接合材料42が、例えばエッチング又は他の適切な技術により除去される。次いで、ウエハは個々の素子又は素子のグループに分割されてもよい。ウエハから分離される3個の構造体の間の境界線52が図5に例示されている。図5に例示するように、半導体構造体13及び基板50は一緒にダイスカットされるので、基板は発光素子より幅広ではない。ウエハの個々又はグループ毎の素子の分離は、例えば、従来のソーイング、193nm、248nm、又は355nmの光を用いたレーザアブレーション、又は水ジェット切断により行われてもよい。分離はまた、スクライビングと機械的切断の組み合わせにより行われてもよく、スクライビングは例えば、従来のソーイング、193nm、248nm、又は355nmの光を用いたレーザアブレーション、又は水ジェット切断により行われてもよい。
発明が詳述されたが、当業者は、本開示を前提として、ここに詳述された発明の概念の趣旨から逸脱することなく変形がなされてよい。従って、発明の範囲は、例示され詳述された特定の実施形態に限定されることを意図しない。

Claims (8)

  1. 複数の発光半導体構造の上に、予め形成されたフレキシブルな接合フィルムを配置して、第1の中間構造を形成する工程であり、前記接合フィルムは、第1の波長変換材料を含む、工程と、
    前記第1の中間構造に第1の温度及び第1の圧力を印加することによって、前記接合フィルムを前記発光半導体構造に接合する工程と、
    前記接合フィルムの上に基板を配置して第2の中間構造を形成する工程であり、前記基板は、前記接合フィルムが前記発光半導体構造に接合された後に、前記接合フィルムの上に配置される、工程と、
    前記第2の中間構造に第2の温度及び第2の圧力を印加することによって、前記基板を前記接合フィルムに接合する工程であり、前記第2の温度は前記第1の温度よりも高く、前記第2の圧力は前記第1の圧力よりも高く、前記第1の温度及び前記第1の圧力は、前記接合フィルムへの前記基板の接合中に前記接合フィルムが溶融するのを防止するのに十分な硬度を達成しながら、前記接合フィルムへの前記基板の接合に十分な接着強度を前記接合フィルムが維持することを可能にするようにバランスがとられる、工程と、
    前記第2の中間構造を分割して、複数の発光デバイスを作り出す工程と、
    を有する方法。
  2. 前記複数の発光半導体構造の各々が、n型領域とp型領域との間に挟まれた発光層を含み、
    前記複数の発光デバイスの各々が、別の発光半導体構造と、前記接合フィルムの一部と、前記基板の一部とを含む、
    請求項1に記載の方法。
  3. 前記第1の波長変換材料は蛍光体である請求項1に記載の方法。
  4. 前記接合フィルムは透明である請求項1に記載の方法。
  5. 前記発光半導体構造への前記接合フィルムの接合は、第1の真空ラミネータを用いて実行され、前記接合フィルムへの前記基板の接合は、第2の真空ラミネータを用いて実行される、請求項1に記載の方法。
  6. 前記基板がガラスである請求項1に記載の方法。
  7. 前記複数の発光半導体構造は成長基板の上に形成されており、当該方法は、前記複数の発光半導体構造の表面をテクスチャー処理して、テクスチャー処理された表面を形成する工程を更に有する、請求項1に記載の方法。
  8. 前記接合フィルムは前記テクスチャー処理された表面上に配置される、請求項7に記載の方法。
JP2017064523A 2011-08-30 2017-03-29 基板を半導体発光素子に接合する方法 Active JP6462029B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201161528886P 2011-08-30 2011-08-30
US61/528,886 2011-08-30

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2014527757A Division JP2014525683A (ja) 2011-08-30 2012-07-30 基板の半導体発光素子への接合方法

Publications (2)

Publication Number Publication Date
JP2017139481A JP2017139481A (ja) 2017-08-10
JP6462029B2 true JP6462029B2 (ja) 2019-01-30

Family

ID=46934626

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2014527757A Pending JP2014525683A (ja) 2011-08-30 2012-07-30 基板の半導体発光素子への接合方法
JP2017064523A Active JP6462029B2 (ja) 2011-08-30 2017-03-29 基板を半導体発光素子に接合する方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2014527757A Pending JP2014525683A (ja) 2011-08-30 2012-07-30 基板の半導体発光素子への接合方法

Country Status (7)

Country Link
US (1) US10158049B2 (ja)
EP (1) EP2751852A1 (ja)
JP (2) JP2014525683A (ja)
KR (1) KR101934138B1 (ja)
CN (3) CN108269756A (ja)
TW (1) TWI553745B (ja)
WO (1) WO2013030690A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI552382B (zh) * 2014-01-24 2016-10-01 隆達電子股份有限公司 發光二極體裝置及其製造方法
WO2017201363A1 (en) * 2016-05-20 2017-11-23 Lumileds Llc Methods for using remote plasma chemical vapor deposition (rp-cvd) and sputtering deposition to grow layers in light emitting devices
US10168475B2 (en) 2017-01-18 2019-01-01 Juniper Networks, Inc. Atomic layer deposition bonding for heterogeneous integration of photonics and electronics
KR102510356B1 (ko) * 2018-05-03 2023-03-17 오픈라이트 포토닉스, 인크. 포토닉스와 일렉트로닉스의 이종 통합을 위한 원자 층 퇴적 본딩
US11177250B2 (en) * 2019-09-17 2021-11-16 Tokyo Electron Limited Method for fabrication of high density logic and memory for advanced circuit architecture

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5261157A (en) * 1991-01-22 1993-11-16 Olin Corporation Assembly of electronic packages by vacuum lamination
FR2764111A1 (fr) * 1997-06-03 1998-12-04 Sgs Thomson Microelectronics Procede de fabrication de boitiers semi-conducteurs comprenant un circuit integre
US6432497B2 (en) * 1997-07-28 2002-08-13 Parker-Hannifin Corporation Double-side thermally conductive adhesive tape for plastic-packaged electronic components
US7053419B1 (en) 2000-09-12 2006-05-30 Lumileds Lighting U.S., Llc Light emitting diodes with improved light extraction efficiency
JP2003077651A (ja) * 2001-08-30 2003-03-14 Sharp Corp 有機エレクトロルミネッセンス素子の製造方法
EP1484377B9 (en) * 2002-03-13 2013-04-10 Bridgestone Corporation Photo-curable adhesive sheet, photo-curable transfer sheet, optical information recording medium and method for preparing optical information recording medium
US7622363B2 (en) 2003-05-06 2009-11-24 Canon Kabushiki Kaisha Semiconductor substrate, semiconductor device, light emitting diode and producing method therefor
TWI330413B (en) * 2005-01-25 2010-09-11 Epistar Corp A light-emitting device
JP2005075959A (ja) * 2003-09-01 2005-03-24 Dow Corning Toray Silicone Co Ltd 粘着性シリコーンエラストマーシート
JP2005191476A (ja) * 2003-12-26 2005-07-14 Shin Etsu Handotai Co Ltd 発光素子の製造方法
US7560294B2 (en) 2004-06-07 2009-07-14 Toyoda Gosei Co., Ltd. Light emitting element and method of making same
JP4857596B2 (ja) * 2004-06-24 2012-01-18 豊田合成株式会社 発光素子の製造方法
US7294861B2 (en) * 2005-06-30 2007-11-13 3M Innovative Properties Company Phosphor tape article
JP4715370B2 (ja) * 2005-07-29 2011-07-06 信越半導体株式会社 発光素子及びその製造方法
US7344952B2 (en) * 2005-10-28 2008-03-18 Philips Lumileds Lighting Company, Llc Laminating encapsulant film containing phosphor over LEDs
DE102005054781A1 (de) * 2005-11-15 2007-05-16 Tesa Ag Verwendung eines doppelseitigen Haftklebebandes zur Verklebung bei der Herstellung von Elektronikartikel
US7514721B2 (en) * 2005-11-29 2009-04-07 Koninklijke Philips Electronics N.V. Luminescent ceramic element for a light emitting device
JP5063008B2 (ja) * 2006-02-16 2012-10-31 日東電工株式会社 両面粘着テープ又はシート
KR100773993B1 (ko) * 2006-03-10 2007-11-08 (주)케이디티 광여기 시트
JP2008042143A (ja) 2006-08-10 2008-02-21 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体発光素子及びその製造方法
TWI420691B (zh) 2006-11-20 2013-12-21 尼康股份有限公司 Led裝置及其製造方法
US20080197378A1 (en) 2007-02-20 2008-08-21 Hua-Shuang Kong Group III Nitride Diodes on Low Index Carrier Substrates
US9348167B2 (en) * 2007-03-19 2016-05-24 Via Optronics Gmbh Enhanced liquid crystal display system and methods
KR101380062B1 (ko) 2007-04-10 2014-04-01 신에쓰 가가꾸 고교 가부시끼가이샤 형광체 함유 접착성 실리콘 조성물, 상기 조성물로 이루어지는 조성물 시트, 및 상기 시트를 사용하는 발광장치의 제조 방법
JP2008262993A (ja) 2007-04-10 2008-10-30 Nikon Corp 表示装置
TWI369009B (en) 2007-09-21 2012-07-21 Nat Univ Chung Hsing Light-emitting chip device with high thermal conductivity
TWI419355B (zh) * 2007-09-21 2013-12-11 Nat Univ Chung Hsing 高光取出率的發光二極體晶片及其製造方法
US9287469B2 (en) 2008-05-02 2016-03-15 Cree, Inc. Encapsulation for phosphor-converted white light emitting diode
DE102008039790B4 (de) * 2008-08-26 2022-05-12 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Optoelektronisches Bauelement und Verfahren zu dessen Herstellung
JP4799606B2 (ja) * 2008-12-08 2011-10-26 株式会社東芝 光半導体装置及び光半導体装置の製造方法
JP2010256877A (ja) * 2009-03-31 2010-11-11 Panasonic Electric Works Co Ltd 光導波路コアの製造方法、光導波路の製造方法、光導波路、及び光電気複合配線板
US8597963B2 (en) 2009-05-19 2013-12-03 Intematix Corporation Manufacture of light emitting devices with phosphor wavelength conversion
US20100327733A1 (en) * 2009-06-25 2010-12-30 Bridgelux, Inc. Multiple layer phosphor bearing film
US20100328923A1 (en) * 2009-06-25 2010-12-30 Bridgelux, Inc. Multiple layer phosphor bearing film
JP2011042760A (ja) 2009-08-24 2011-03-03 Nitto Denko Corp 熱硬化性シリコーン樹脂用組成物
DE102009048401A1 (de) * 2009-10-06 2011-04-07 Osram Opto Semiconductors Gmbh Verfahren zum Herstellen eines optoelektronischen Halbleiterbauteils und optoelektronisches Halbleiterbauteil
US8329482B2 (en) * 2010-04-30 2012-12-11 Cree, Inc. White-emitting LED chips and method for making same
US20130334956A1 (en) * 2010-05-05 2013-12-19 Next Lighting Coro. Remote phosphor tape lighting units
JP5390472B2 (ja) * 2010-06-03 2014-01-15 株式会社東芝 半導体発光装置及びその製造方法
JP5766411B2 (ja) * 2010-06-29 2015-08-19 日東電工株式会社 蛍光体層および発光装置
JP5427709B2 (ja) * 2010-06-29 2014-02-26 日東電工株式会社 蛍光体層転写シートおよび発光装置
KR101253586B1 (ko) * 2010-08-25 2013-04-11 삼성전자주식회사 형광체 필름, 이의 제조방법, 형광층 도포 방법, 발광소자 패키지의 제조방법 및 발광소자 패키지
JP5864367B2 (ja) * 2011-06-16 2016-02-17 日東電工株式会社 蛍光接着シート、蛍光体層付発光ダイオード素子、発光ダイオード装置およびそれらの製造方法

Also Published As

Publication number Publication date
TW201318079A (zh) 2013-05-01
KR20140058658A (ko) 2014-05-14
CN103858243A (zh) 2014-06-11
TWI553745B (zh) 2016-10-11
WO2013030690A1 (en) 2013-03-07
EP2751852A1 (en) 2014-07-09
US20140193931A1 (en) 2014-07-10
US10158049B2 (en) 2018-12-18
CN107086198A (zh) 2017-08-22
KR101934138B1 (ko) 2018-12-31
CN108269756A (zh) 2018-07-10
JP2017139481A (ja) 2017-08-10
JP2014525683A (ja) 2014-09-29
CN107086198B (zh) 2020-09-11

Similar Documents

Publication Publication Date Title
JP7316947B2 (ja) 波長変換式半導体発光デバイス
JP6294402B2 (ja) 半導体構造の処理方法
JP6462029B2 (ja) 基板を半導体発光素子に接合する方法
JP6419077B2 (ja) 波長変換発光デバイス
JP2020145472A (ja) 小型光源を有する波長変換発光デバイス
JP2019114804A (ja) 支持基板に接合された発光デバイス
JP2017055131A (ja) 厚い金属層を有する半導体発光デバイス
US20140327029A1 (en) Semiconductor light emitting device with thick metal layers
TW201332149A (zh) 於半導體發光裝置上形成厚金屬層
WO2013084103A1 (en) Semiconductor light emitting device with thick metal layers

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180226

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180320

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180522

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180807

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181004

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181204

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181226

R150 Certificate of patent or registration of utility model

Ref document number: 6462029

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250