JP6166810B1 - 半導体記憶装置 - Google Patents

半導体記憶装置 Download PDF

Info

Publication number
JP6166810B1
JP6166810B1 JP2016044135A JP2016044135A JP6166810B1 JP 6166810 B1 JP6166810 B1 JP 6166810B1 JP 2016044135 A JP2016044135 A JP 2016044135A JP 2016044135 A JP2016044135 A JP 2016044135A JP 6166810 B1 JP6166810 B1 JP 6166810B1
Authority
JP
Japan
Prior art keywords
sense amplifier
data
amplifier circuit
divided
dram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016044135A
Other languages
English (en)
Other versions
JP2017162527A (ja
Inventor
吉岡 重実
重実 吉岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Powerchip Technology Corp
Original Assignee
Powerchip Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Powerchip Technology Corp filed Critical Powerchip Technology Corp
Priority to JP2016044135A priority Critical patent/JP6166810B1/ja
Priority to TW105116663A priority patent/TWI592941B/zh
Priority to CN201610421756.2A priority patent/CN107170479B/zh
Application granted granted Critical
Publication of JP6166810B1 publication Critical patent/JP6166810B1/ja
Publication of JP2017162527A publication Critical patent/JP2017162527A/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C14/00Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
    • G11C14/0009Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)

Abstract

【課題】半導体記憶装置のリフレッシュ時の大きなピーク電流IDDPを低減するとともに、ビット線のセンスアンプマージンを所定値以上確保する。【解決手段】複数のワード線と複数のビット線の各交差点にそれぞれメモリセルを有し、複数のメモリセルからの複数のデータ線からデータを読み出すセンスアンプと、複数のデータ線からデータをラッチする第1のトランジスタを有するセンスアンプラッチ回路とを備えた半導体記憶装置であって、複数のワード線に平行な同じコラムラインの複数のセンスアンプは複数のセンスアンプ回路グループに分割され、上記分割されたセンスアンプ回路グループは、データの読み出し時のワード線の活性化から遅延されたラッチ信号に基づき読み出しデータをラッチする第2のトランジスタをさらに備える。【選択図】図5C

Description

本発明は、例えばダイナミックアクセスメモリ(以下、DRAMという)などの半導体記憶装置に関する。
DRAMは揮発性記憶素子を有し、当該揮発性記憶素子に格納されたデータを保持するためにリフレッシュする必要がある。ここで、DRAMのリフレッシュはオートリフレッシュとセルフリフレッシュを含む。リフレッシュは、通常の読み取りと書き込みの操作よりも多数のセンスアンプを活性化させる。
米国特許第5999471号明細書 米国特許第7535785号明細書 米国特許第6084811号明細書 米国特許第5251176号明細書 米国特許第4912678号明細書
上述のリフレッシュの大きなピーク電流は、DRAMの電源バス上の不要なノイズを生成し、これによりDRAMのリフレッシュ動作又はシステム側の動作に影響を与えることになる。リフレッシュのピーク電流を低減するために以下の2つの方法が知られている。
(従来例1)DRAMを複数のバンクに分割すること、
(従来例2)DRAMの1つのバンクのセンスアンプ回路を複数のグループに分割すること。
図1Aは従来例1にかかる4個のバンクB0〜B3に分割したDRAMの構成例を示すブロック図である。図1Bは図1AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときの動作例を示すタイミングチャートである。図1Cは図1AのDRAMにおいて各バンクB0〜B3毎に活性化したときの動作例を示すタイミングチャートである。
図1Aにおいて、DRAMが例えば4個のバンクB0〜B4に分割され、各バンクB0〜B3にはセンスアンプ回路SAが接続されている。ここで、WL0〜WL3はワード線であり、NS0/PS0〜NS3/PS3はセンスアンプ活性化信号である。図1Bに示すように、図1AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときは電源端子VDDに流れる電源電流IDDにおいて、リフレッシュ時に大きなピーク電流IDDPが流れる。そして、図1AのDRAMにおいて各バンクB0〜B3毎に活性化したときは、図1Cに示すように、電源電流IDDは1/4に低減される。
しかしながら、この場合において、各バンクB0〜B3のリフレッシュピーク電流IDDPを低減することはできず、詳細後述するようにセンスアンプのセンシングマージンを十分に保持することはできないという問題点があった。
図2Aは従来例2にかかる4個のバンクをB0〜B3に分割したDRAMの構成例を示すブロック図である。図2Bは図2AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときの動作例を示すタイミングチャートである。図2Cは図2AのDRAMにおいてセンスアンプ回路を2つのグループに分割し、各バンクB0〜B3毎に活性化したときの動作例を示すタイミングチャートである。
図2Aの従来例2においては、DRAMを例えば4個のバンクB0〜B3に分割しかつ各バンクB0〜B3に接続されるセンスアンプ回路を2つのセンスアンプ回路グループSA,SAaに分割することを特徴としている。図2Aにおいて、WL0〜WL3はワード線であり、NS0/PS0〜NS3/PS3は第1のセンスアンプ回路グループSAへのセンスアンプ活性化信号であり、NS0a/PS0a〜NS3a/PS3aは第2のセンスアンプ回路グループSAへのセンスアンプ活性化信号である。
図2Bから明らかなように、図2AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときは、大きなピーク電流IDDPが発生する。次いで、センスアンプ回路を2つのグループに分割し、各バンクB0〜B3毎に活性化したときを図2Cに示す。図2Cにおいて、101はバンクB0〜B3の第1のセンスアンプ回路グループSAに対する活性化を示し、102はバンクB0〜B3の第2のセンスアンプ回路グループSAaに対する活性化を示す。図2Cから明らかなように、ピーク電流IDDPを1/8に低減することができるが、第2のセンスアンプ回路グループSAaに対して十分なセンス電圧マージンを保持することができないという問題点があった。
図3Aは図2AのDRAMの詳細構成例を示す回路図である。図3Aにおいて、DRAMは、Xデコーダ11と、ワード線ドライバ回路12と、2つのセンスアンプ回路グループBG0〜BG1からなるメモリ領域と、センスアンプ活性化信号PS0,NS0,PS0a,NS0aを発生する制御回路10とを備えて構成される。各ワード線WL0〜WLnと各ビット線BL_0(0)〜BL_m(0),BL_0(1)〜BL_m(1)の交差点において揮発性記憶素子であるメモリセルMCが接続される。
センスアンプ回路グループBG0において、各BL_0(0)〜BL_m(0)及び/BL_0(0)〜/BL_m(0)毎にセンスアンプSAが接続され、複数のセンスアンプSAはデータ線DL00,DL01を介してセンスアンプラッチ回路SLA0に接続される。センスアンプラッチ回路SLA0はPチャンネルMOSトランジスタPtr0とNチャンネルMOSトランジスタNtr0とを備えて構成され、データ線DL00はMOSトランジスタPtr0を介して電源電圧VDDに接続され、データ線DL01はMOSトランジスタNtr0を介して接地電圧VSSに接続される。制御回路10からのセンスアンプ活性化信号PS0,NS0はそれぞれMOSトランジスタPtr0,Ntr0の各ゲートに印加される。
センスアンプ回路グループBG1において、各BL_0(1)〜BL_m(1)及び/BL_0(1)〜/BL_m(1)毎にセンスアンプSAが接続され、複数のセンスアンプSAはデータ線DL10,DL11を介してセンスアンプラッチ回路SLA1に接続される。センスアンプラッチ回路SLA1はPチャンネルMOSトランジスタPtr0aとNチャンネルMOSトランジスタNtr0aとを備えて構成され、データ線DL10はMOSトランジスタPtr0aを介して電源電圧VDDに接続され、データ線DL11はMOSトランジスタNtr0aを介して接地電圧VSSに接続される。制御回路10からのセンスアンプ活性化信号PS0a,NS0aはそれぞれMOSトランジスタPtr0a,Ntr0aの各ゲートに印加される。
図3Bは図2A及び図3AのDRAMの第1の問題点を説明するためのバンクB0の動作例を示すタイミングチャートである。図3Bにおいて、1つのバンクを2つのセンスアンプ回路グループBG0,BG1に分割し、図2Cのごとく各バンクB0〜B3で順次活性化した場合においては、次のセンスアンプ回路グループの活性化までのビット線電圧の異なるデータ間の電圧差ΔVを比較的小さい電圧で保持する必要があるが、ビット線BL,/BLにおいて漏れ電流があれば、上記電圧差ΔVはさらに減少してΔVdとなり、DRAMのメモリセルMCのリフレッシュを失敗する可能性がある。
図4は図2A及び図3AのDRAMの第2の問題点を説明するためのセンスアンプ回路グループBG0〜BG1の動作例を示すタイミングチャートである。もしビット線BLm(0),/BLm(0)のデータがビット線BL0(1),/BL0(1)のデータと反転している場合は、例えばビット線BL0(1),/BL0(1)間の電圧差ΔVは、図4に示すように、ビット線BLm(0),/BLm(0)のセンシング時においてビット線BLm(0),/BLm(0)からのカップリングによりビット線BL0(1),/BL0(1)のΔVが減少し、これにより、ビット線BL0(1),/BL0(1)のセンスアンプマージンが小さくなるという問題点があった。なお、特許文献1〜5においても同様の問題点があった。
本発明の目的は以上の問題点を解決し、DRAMなどの半導体記憶装置のリフレッシュ時の大きなピーク電流IDDPを低減するとともに、ビット線のセンスアンプマージンを所定値以上確保することができる半導体記憶装置を提供することにある。
本発明の半導体記憶装置は、複数のワード線と複数のビット線の各交差点にそれぞれメモリセルを有し、複数のメモリセルからの複数のデータ線からデータを読み出すセンスアンプと、複数のデータ線からデータをラッチする第1のトランジスタを有するセンスアンプラッチ回路とを備えた半導体記憶装置であって、
複数のワード線に平行な同じコラムラインの複数のセンスアンプは複数のセンスアンプ回路グループに分割され、
上記分割されたセンスアンプ回路グループは、データの読み出し時のワード線の活性化から遅延されたラッチ信号に基づき読み出しデータをラッチする第2のトランジスタをさらに備えたことを特徴とする。
上記半導体記憶装置において、上記分割されたすべてのセンスアンプ回路グループのセンスアンプは共通の上記ラッチ信号により同時に活性化されることを特徴とする。
また、上記半導体記憶装置において、上記第2のトランジスタの駆動能力は上記第1のトランジスタの駆動能力よりも弱くなるように構成されたことを特徴とする。
さらに、上記半導体記憶装置において、上記半導体記憶装置のメモリ領域は複数のバンクグループに分割され、
複数のワード線に平行な同じコラムラインの複数のセンスアンプは上記分割されたバンクグループ毎に複数のセンスアンプ回路グループに分割されたことを特徴とする。
またさらに、上記半導体記憶装置において、上記データの読み出し時は、上記メモリセルのリフレッシュ時であることを特徴とする。
またさらに、上記半導体記憶装置において。上記分割され互いに隣接するセンスアンプ回路グループの間に、接地されたダミービット線を形成したことを特徴とする。
従って、本発明に係る半導体記憶装置によれば、リフレッシュ時の大きなピーク電流IDDPを低減するとともに、ビット線のセンスアンプマージンを所定値以上確保することができる。
従来例1にかかる4個のバンクB0〜B3に分割したDRAMの構成例を示すブロック図である。 図1AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときの動作例を示すタイミングチャートである。 図1AのDRAMにおいて各バンクB0〜B3毎に活性化したときの動作例を示すタイミングチャートである。 従来例2にかかる4個のバンクB0〜B3に分割したDRAMの構成例を示すブロック図である。 図2AのDRAMにおいて4個のバンクB0〜B3を同時に活性化したときの動作例を示すタイミングチャートである。 図2AのDRAMにおいてセンスアンプ回路を2つのセンスアンプ回路グループに分割し、各バンクB0〜B3毎に活性化したときの動作例を示すタイミングチャートである。 図2AのDRAMの詳細構成例を示す回路図である。 図2A及び図3AのDRAMの第1の問題点を説明するためのバンクB0の動作例を示すタイミングチャートである。 図2A及び図3AのDRAMの第2の問題点を説明するためのセンスアンプ回路グループBG0〜BG1の動作例を示すタイミングチャートである。 本発明の実施形態1に係るDRAMの構成例を示すブロック図である。 図5AのDRAMの詳細構成例を示す回路図である。 図5BのDRAMの動作例を示すタイミングチャートである。 本発明の実施形態2に係るDRAMの詳細構成例を示す回路図である。 図6AのDRAMの動作例を示すタイミングチャートである。
以下、本発明に係る実施形態について図面を参照して説明する。なお、以下の各実施形態において、同様の構成要素については同一の符号を付している。
実施形態1.
図5Aは本発明の実施形態1に係るDRAMの構成例を示すブロック図である。また、図5Bは図5AのDRAMの詳細構成例を示す回路図である。図5A及び図5Bにおいて、実施形態1に係るDRAMは、従来例に係る図2A及び図3AのDRAMに比較して、以下の点が異なることを特徴としている。
(1)制御回路10に代えて、データのセンシングの最初の所定の短時間においてデータ線DL00,DL01,DL10,DL11のデータをラッチするためのラッチ信号PSA,NSAをさらに発生する制御回路10Aを備えること。ここで、ラッチ信号PSA,NSAはデータのセンシング時のワード線の活性化に所定時間だけ遅延して、異なるセンスアンプ回路グループBG0,BG1内にあるセンスアンプを同時に活性化される。
(2)センスアンプラッチ回路SLA0に代えて、ラッチ信号PSAに基づきデータ線DL00のデータをラッチするPチャンネルMOSトランジスタPtrAと、ラッチ信号NSAに基づきデータ線DL01のデータをラッチするNチャンネルMOSトランジスタNtrAとを備えるセンスアンプラッチ回路SLA0Aを備えたこと。
(3)センスアンプラッチ回路SLA1に代えて、ラッチ信号PSAに基づきデータ線DL10のデータをラッチするPチャンネルMOSトランジスタPtrAと、ラッチ信号NSAに基づきデータ線DL11のデータをラッチするNチャンネルMOSトランジスタNtrAとを備えるセンスアンプラッチ回路SLA1Aを備えたこと。
なお、複数のワード線WL0〜WLnに平行な同じコラムラインの複数のセンスアンプは例えばバックグループB0〜B3毎に、複数のセンスアンプ回路グループに分割されている。また、図5Aにおいて、バンクB0のみ図示しているが、バンクB1〜B3も同様に構成される。
図5Bにおいて、本実施形態にかかるDRAMは、Xデコーダ11と、ワード線ドライバ回路12と、2つのセンスアンプ回路グループBG1〜BG2からなるメモリ領域と、センスアンプ活性化信号PS0,NS0,PS0a,NS0a,PSA,NSAを発生する制御回路10Aとを備えて構成される。各ワード線WL0〜WLnと各ビット線BL_0(0)〜BL_m(0),/BL_0(0)〜/BL_m(0),BL_0(1)〜BL_m(1),/BL_0(1),/BL_m(1)の交差点において揮発性記憶素子であるメモリセルMCが接続される。
センスアンプ回路グループBG0において、各BL_0(0)〜BL_m(0)及び/BL_0(0)〜/BL_m(0)毎にセンスアンプSAが接続され、複数のセンスアンプSAはデータ線DL00,DL01を介してセンスアンプラッチ回路SLA0に接続される。センスアンプラッチ回路SLA0は、PチャンネルMOSトランジスタPtr0,PtrAと、NチャンネルMOSトランジスタNtr0,NtrAとを備えて構成され、データ線DL00はMOSトランジスタPtr0,PtrAを介して電源電圧VDDに接続され、データ線DL01はMOSトランジスタNtr0,NtrAを介して接地電圧VSSに接続される。制御回路10Aからのセンスアンプ活性化信号PS0,NS0はそれぞれMOSトランジスタPtr0,Ntr0の各ゲートに印加される。また、制御回路10Aからのラッチ信号PSA,NSAはそれぞれMOSトランジスタPtrA,NtrAの各ゲートに印加される。
センスアンプ回路グループBG1において、各BL_0(1)〜BL_m(1)及び/BL_0(1)〜/BL_m(1)毎にセンスアンプSAが接続され、複数のセンスアンプSAはデータ線DL10,DL11を介してセンスアンプラッチ回路SLA1に接続される。センスアンプラッチ回路SLA1は、PチャンネルMOSトランジスタPtr0a,PtrAと、NチャンネルMOSトランジスタNtr0a,NtrAとを備えて構成され、データ線DL10はMOSトランジスタPtr0a,PtrAを介して電源電圧VDDに接続され、データ線DL11はMOSトランジスタNtr0a,NtrAを介して接地電圧VSSに接続される。制御回路10Aからのセンスアンプ活性化信号PS0a,NS0aはそれぞれMOSトランジスタPtr0a,Ntr0aの各ゲートに印加される。また、制御回路10Aからのラッチ信号PSA,NSAはそれぞれMOSトランジスタPtrA,NtrAの各ゲートに印加される。
なお、センスアンプラッチ回路SLA0A及びSAL1AのMOSトランジスタのうち、ラッチ信号PSA,NSAに基づきラッチするMOSトランジスタPtrA,NtrAの駆動能力は、好ましくは、従来例に設けられたMOSトランジスタPtr0,Ptr0a,Ntr0,Ntr0aの駆動能力よりも弱くなるように構成される。具体的には各トランジスタのサイズを異ならせることで駆動能力に差を付けるが、これは、PSA及びNSAのラッチ信号により動作するトランジスタPtrA,NtrAは補助的なトランジスタであり、全体の消費電力を低減するためである。
図5Cは図5BのDRAMの動作例を示すタイミングチャートである。本実施形態では、例えば4つ又は以上のバンクグループに分割し、各バンクグループでは2つのセンスアンプ回路グループに分割している。図5Cから明らかなように、ラッチ信号PSA,NSAに基づきそれぞれデータ線DL00〜DL11のデータをMOSトランジスタPtrA,NtrAによりラッチしたので、データのセンシングの最初において従来例に比較して大きな各ビット線のデータ間の電圧差ΔVを得ることができ(図5Cの111,112)、また、センシングのために所定の電圧差ΔVを保持することができる(図5Cの113)。
以上説明したように本実施形態によれば、複数のセンスアンプ回路グループに分割しても、リフレッシュ動作に影響を与えることなく、リフレッシュ動作のためのピーク電流IDDPを低減するとともに、ビット線のセンスアンプマージンを所定値以上確保することができる。
実施形態2.
図6Aは本発明の実施形態2に係るDRAMの詳細構成例を示す回路図である。図6Aにおいて、従来例の図3Aの回路に、隣接するセンスアンプ回路グループBG0,BG1間の領域において、接地電圧VSSに接続されたダミービット線13を追加して形成したことを特徴とする。その他の構成は図3Aと同様である。
図6Bは図6AのDRAMの動作例を示すタイミングチャートである。図6Bから明らかなように、ビット線BL_m−1(0),/BL_m−1(0)とビット線BL_1(1),/BL_1(1)との間でのカップリングが無くなり、データのセンシングの最初において従来例に比較して大きな各ビット線のデータ間の電圧差ΔVを得ることができ、また、センシングのために所定の電圧差ΔVを保持することができる。
以上の実施形態においては、従来例の図3Aの回路にダミービット線13を追加しているが、本発明はこれに限らず、実施形態1の図5Bの回路にダミービット線13を追加してもよい。これにより、実施形態1及び2の両方の作用効果を有する。
本発明と特許文献1〜5との相違点.
(1)特許文献1
特許文献1では、センスアンプを複数のセンスアンプ回路グループに分割することが開示され、各分割されたセンスアンプ回路グループのみがセンスアンプ活性化信号によって活性化されます。しかし、分割されたセンスアンプ回路グループが同時に活性化されることはなく、また分割されたセンスアンプ回路グループ間のダミービット線は開示されていない。
(2)特許文献2
特許文献2では、センスアンプを複数のセンスアンプ回路グループに分割される。各分割されたセンスアンプ回路グループのみがセンスアンプ活性化信号によって活性化される。しかし、分割されたセンスアンプ回路グループが同時に活性化されない。
(3)特許文献3
特許文献3では、センスアンプを複数のセンスアンプ回路グループに分割される。ここで、読み出すセンスアンプ回路グループのみ活性化しデータ読み出し電流を低減させることで読み出しマージンを向上させることができるが、セルフリフレッシュのピーク電流は変化しない。ここで、まず、読み出しデータの1つのセンスアンプ回路グループが活性化された後、残りのセンスアンプグループが同時に活性化される。
(4)特許文献4
特許文献4では、同じコラムラインのセンスアンプは同じセンスアンプ回路グループに分割されないという特徴を有する。
(5)特許文献5
特許文献5では、同じコラムラインのセンスアンプは複数のセンスアンプ回路グループに分割されないという特徴を有する。
以上詳述したように、本発明に係る半導体記憶装置によれば、リフレッシュ時の大きなピーク電流IDDPを低減するとともに、ビット線のセンスアンプマージンを所定値以上確保することができる。
10,10A…制御回路、
11…Xデコーダ、
12…ワード線ドライバ回路、
13…ダミービット線、
B0〜B3…バンク、
BG0〜BG1…センスアンプ回路グループ、
DL00〜DL11…データ線、
MC…メモリセル、
NS0/PS0〜NS3/PS3…センスアンプ活性化信号、
Ptr0,Ptr0a,Ntr0,Ntr0a,PtrA,NtrA…MOSトランジスタ、
SA,SAa…センスアンプ、
SLA0,SLA1,SLA0A,SLA1A…センスアンプラッチ回路、
WL0〜WL3…ワード線。

Claims (4)

  1. 複数のワード線と複数のビット線の各交差点にそれぞれメモリセルを有し、前記メモリセルからデータを読み出すセンスアンプと、前記センスアンプを活性化してラッチさせる第1のトランジスタと第2のトランジスタとを備えた半導体記憶装置であって、
    複数の前記センスアンプは複数のセンスアンプ回路グループに分割され、
    データの読み出し時に、すべての前記センスアンプ回路グループを前記第2のトランジスタに入力される共通の信号により同時に活性化した後、前記各センスアンプ回路グループを前記第1のトランジスタに入力される信号により順次活性化し、
    前記第2のトランジスタの駆動能力は前記第1のトランジスタの駆動能力よりも弱くなるように構成されることを特徴とする半導体記憶装置。
  2. 上記半導体記憶装置のメモリ領域は複数のバンクグループに分割されことを特徴とする請求項1記載の半導体記憶装置。
  3. 上記データの読み出し時は、上記メモリセルのリフレッシュ時であることを特徴とする請求項1又は2に記載の半導体記憶装置。
  4. 上記分割され互いに隣接するセンスアンプ回路グループの間に、接地されたダミービット線を形成したことを特徴とする請求項1〜のうちのいずれか1つに記載の半導体記憶装置。
JP2016044135A 2016-03-08 2016-03-08 半導体記憶装置 Active JP6166810B1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2016044135A JP6166810B1 (ja) 2016-03-08 2016-03-08 半導体記憶装置
TW105116663A TWI592941B (zh) 2016-03-08 2016-05-27 半導體記憶裝置
CN201610421756.2A CN107170479B (zh) 2016-03-08 2016-06-14 半导体存储器装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016044135A JP6166810B1 (ja) 2016-03-08 2016-03-08 半導体記憶装置

Publications (2)

Publication Number Publication Date
JP6166810B1 true JP6166810B1 (ja) 2017-07-19
JP2017162527A JP2017162527A (ja) 2017-09-14

Family

ID=59351290

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016044135A Active JP6166810B1 (ja) 2016-03-08 2016-03-08 半導体記憶装置

Country Status (3)

Country Link
JP (1) JP6166810B1 (ja)
CN (1) CN107170479B (ja)
TW (1) TWI592941B (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114155896B (zh) * 2020-09-04 2024-03-29 长鑫存储技术有限公司 半导体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6120297A (ja) * 1984-07-06 1986-01-29 Toshiba Corp 半導体メモリのセンスアンプ駆動信号供給回路
JP2666943B2 (ja) * 1988-01-27 1997-10-22 株式会社東芝 半導体記憶装置
JPH0289283A (ja) * 1988-09-26 1990-03-29 Nec Ic Microcomput Syst Ltd センスアンプ回路
JPH04109488A (ja) * 1990-08-29 1992-04-10 Mitsubishi Electric Corp ダイナミック型半導体記憶装置
US5434815A (en) * 1994-01-19 1995-07-18 Atmel Corporation Stress reduction for non-volatile memory cell
GB2338808B (en) * 1998-06-23 2002-02-27 Mitel Semiconductor Ltd Semiconductor memories
JP3751594B2 (ja) * 2002-01-11 2006-03-01 株式会社東芝 半導体記憶装置
JP5215769B2 (ja) * 2008-08-07 2013-06-19 ルネサスエレクトロニクス株式会社 半導体集積回路

Also Published As

Publication number Publication date
TWI592941B (zh) 2017-07-21
CN107170479B (zh) 2020-06-09
CN107170479A (zh) 2017-09-15
JP2017162527A (ja) 2017-09-14
TW201732793A (zh) 2017-09-16

Similar Documents

Publication Publication Date Title
US8223568B2 (en) Semiconductor memory device adopting improved local input/output line precharging scheme
US7158430B2 (en) Bit line sense amplifier control circuit
US20070268764A1 (en) Low voltage sense amplifier and sensing method
KR100780613B1 (ko) 반도체 메모리 소자 및 그 구동방법
JP4629249B2 (ja) 半導体記憶装置及びその情報読み出し方法
JP2004039204A (ja) ワードライン駆動回路
JP2006324007A (ja) Dramアレイ用ビット線プリチャージ手法
US9076504B2 (en) Semiconductor memory device and refresh method thereof
JP2009076144A (ja) 半導体装置
JP2003109398A (ja) 半導体記憶装置
US8027193B2 (en) Semiconductor memory device having bit line disturbance preventing unit
JP6166810B1 (ja) 半導体記憶装置
KR100438237B1 (ko) 테스트 회로를 갖는 반도체 집적 회로
US7701798B2 (en) Power supply circuit for sense amplifier of semiconductor memory device
JPH0713861B2 (ja) 半導体記憶装置
JP2004071119A (ja) 半導体記憶装置
US20060087896A1 (en) Semiconductor memory
KR101171254B1 (ko) 비트라인 센스앰프 제어 회로 및 이를 구비하는 반도체 메모리 장치
JP4406527B2 (ja) 半導体集積回路装置
JP2000348484A (ja) 少なくとも一つのメモリーセルにカップリングされたシングルビットラインを有する強誘電体メモリ素子
CN107346667A (zh) Sram读辅助电路及sram
CN116072169A (zh) 存储器读写电路、存储器控制方法及电子设备
CN116072170A (zh) 存储器读写电路、存储器控制方法及电子设备
JPH0785659A (ja) 半導体記憶装置
JPH0737995A (ja) ダイナミック型半導体記憶装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170524

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170606

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170623

R150 Certificate of patent or registration of utility model

Ref document number: 6166810

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250