JP5900727B2 - 発振回路、発振器、電子機器及び発振器の起動方法 - Google Patents

発振回路、発振器、電子機器及び発振器の起動方法 Download PDF

Info

Publication number
JP5900727B2
JP5900727B2 JP2011212838A JP2011212838A JP5900727B2 JP 5900727 B2 JP5900727 B2 JP 5900727B2 JP 2011212838 A JP2011212838 A JP 2011212838A JP 2011212838 A JP2011212838 A JP 2011212838A JP 5900727 B2 JP5900727 B2 JP 5900727B2
Authority
JP
Japan
Prior art keywords
circuit
oscillation
resonator
oscillator
inductance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011212838A
Other languages
English (en)
Other versions
JP2013074510A5 (ja
JP2013074510A (ja
Inventor
昌生 野村
昌生 野村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2011212838A priority Critical patent/JP5900727B2/ja
Priority to US13/605,557 priority patent/US8674776B2/en
Priority to CN201210365136.3A priority patent/CN103036506B/zh
Publication of JP2013074510A publication Critical patent/JP2013074510A/ja
Publication of JP2013074510A5 publication Critical patent/JP2013074510A5/ja
Application granted granted Critical
Publication of JP5900727B2 publication Critical patent/JP5900727B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/02Details
    • H03B5/06Modifications of generator to ensure starting of oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • H03B5/326Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator the resonator being an acoustic wave device, e.g. SAW or BAW device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B2200/00Indexing scheme relating to details of oscillators covered by H03B
    • H03B2200/0002Types of oscillators
    • H03B2200/0008Colpitts oscillator

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Description

本発明は、発振回路、発振器、電子機器及び発振回路の起動方法に関する。
制御電圧に応じて発振周波数を変化させることができる電圧制御型発振器(VCO:Voltage Controlled Oscillator)が広く知られており、様々な用途に使用されている。周波数安定度の高い水晶振動子を用いた電圧制御型水晶発振器(VCXO:Voltage Controlled X’tal Oscillator)や弾性表面波(SAW:Surface Acoustic Wave)共振子を用いた電圧制御型SAW発振器(VCSO:Voltage Controlled SAW Oscillator)等が様々な用途に使用されている。VCXOは周波数安定度が高く、VCSOは高い発振周波数が得られるため、用途に応じてこれらの発振器が使い分けられている。これらの発振器では、水晶振動子やSAW共振子等の共振子の一端に可変容量素子を接続することで、共振子の共振周波数と反共振周波数の間で可変容量素子の容量値に応じた周波数で発振させることができる。共振周波数と反共振周波数の差が小さい場合、即ち、VCOとしての周波数可変範囲が狭い場合、VCOとしての周波数可変範囲を広げる目的で、共振子に直列にインダクタンス素子(伸長コイル)を挿入する場合がある。ところが、伸長コイルを挿入することで、本来の発振モード以外に、伸長コイルのインダクタンスLと回路の容量(可変容量素子の容量等)CによるLC発振モードも存在することになり、発振起動時の様々な条件によってはLC発振が選択されてしまい、本来の周波数で発振しない場合がある。
この問題を解決するために、特許文献1では、発振起動時のみ、可変容量回路によって、水晶振動子の負荷容量を異常発振が起こりにくい負荷容量に設定することで異常発振を防止する手法が提案されている。
特開2010−4322号公報
しかしながら、特許文献1の手法では、可変容量回路の設定が必要となるだけでなく、伸長コイルのインダクタンス値によっては大きな容量値が必要となり、実装面積やコストが大幅に増加する場合もある。
本発明は、以上のような問題点に鑑みてなされたものであり、本発明のいくつかの態様によれば、インダクタンス素子に起因して発生する起動時の異常発振を効率的に抑えることが可能な発振回路、発振器、電子機器及び発振回路の起動方法を提供することができる。
(1)本発明は、共振子と、前記共振子の一端から他端への帰還経路、前記帰還経路に設けられている第1のインダクタンス素子、前記帰還経路に設けられ、前記第1のインダクタンス素子と直列に設けられている可変容量素子、を有している増幅回路と、前記第1のインダクタンス素子と前記可変容量素子とを含む回路部に対して並列に設けられているスイッチング素子と、を含んでいることを特徴とする発振回路である。
本発明によれば、電源電圧が立ち上がってから共振子による本来の発振が成長して安定するまでは、スイッチング素子をオンにして第1のインダクタンス素子を帰還経路から外すことにより、第1のインダクタンス素子に起因して発生する起動時の異常発振を効率的に抑えることができる。また、共振子による本来の発振が安定した後は、スイッチング素子をオフにして第1のインダクタンス素子を帰還経路に入れることで発振周波数の可変範囲を広くすることができる。
また、本発明によれば、スイッチング素子をオフにすると第1のインダクタンス素子と一緒に可変容量素子も帰還経路に入るので、スイッチング素子がオンからオフに切り換わる瞬間の帰還経路のリアクタンスの変化量を可変容量素子の分だけ小さくすることができる。従って、スイッチング素子がオンからオフに切り換わる瞬間の発振周波数の変動量をより小さく抑えることができる。
(2)この発振回路は、前記スイッチング素子のオンオフを制御する信号を遅延させる遅延回路をさらに含むようにしてもよい。
このようにすれば、遅延回路に応じた所定時間が経過した時に、スイッチング素子のオン/オフを自動的に切り替えることができる。例えば、電源電圧を遅延回路に入力することで、電源電圧が立ち上がってから所定時間後にスイッチング素子がオンからオフに切り換わるようにすることができる。
(3)この発振回路において、前記増幅回路は、前記第1のインダクタンス素子に対して並列又は直列に設けられている第1の抵抗をさらに含むようにしてもよい。
このようにすれば、第1のインダクタンス素子の実効Q値が下がり、スイッチング素子がオンからオフに切り換わった後の第1のインダクタンス素子に起因する異常発振を効果的に抑えることができる。
(4)この発振回路において、前記増幅回路は、前記共振子の出力信号を増幅する増幅素子を含み、前記増幅素子と前記スイッチング素子とは、1つの集積回路チップに内蔵されているようにしてもよい。
このようにすれば、スイッチング素子の代わりとなるスイッチ部品が不要になり、部品点数を減らすことができる。
(5)この発振回路において、前記増幅回路は、前記帰還経路上に、前記回路部と直列に設けられている第2のインダクタンス素子を含むようにしてもよい。
このようにすれば、電源電圧が立ち上がってから共振子による本来の発振が成長して安定するまでは、共振子の実効抵抗値が下がり共振子が発振しやすくなるとともに、共振子による本来の発振が安定した後は、スイッチング素子をオフにして第1のインダクタンス素子と第2のインダクタンス素子を帰還経路に入れることで発振周波数の可変範囲を効率的に広くすることができる。
(6)この発振回路において、前記第2のインダクタンス素子は、前記第1のインダクタンス素子よりもインダクタンス値が小さいようにしてもよい。
このようにすれば、電源電圧が立ち上がってから共振子による本来の発振が成長して安定するまでは、第2のインダクタンス素子に起因して発生する起動時の異常発振を抑えることができる。
(7)この発振回路において、前記増幅回路は、前記第2のインダクタンス素子と並列又は直列に設けられている第2の抵抗をさらに含むようにしてもよい。
このようにすれば、第2のインダクタンス素子の実効Q値が下がり、第2のインダクタンス素子に起因する異常発振を効果的に抑えることができる。
(8)本発明は、上記のいずれかの発振回路を含むことを特徴とする発振器である。
(9)本発明は、上記のいずれかの発振回路を含むことを特徴とする電子機器である。
(10)本発明は、共振子と、前記共振子の一端から他端への帰還経路を有し、前記帰還経路においてインダクタンス素子と可変容量素子が直列に設けられている増幅回路と、を含む発振回路の起動方法であって、電源を投入後、所定期間は、前記インダクタンス素子と前記可変容量素子とを含む回路部の両端を短絡させ、前記所定期間経過後、前記回路部の短絡を解除することを特徴とする発振回路の起動方法である。
「インダクタンス素子と可変容量素子とを含む回路部の両端を短絡させる」とは、当該回路部の両端の間の抵抗値が厳密に0Ωである必要はなく、インダクタンス素子や可変容量素子が実質機能しなくなる程度に低抵抗または低インピーダンスであれば良い。例えば、当該回路部の両端の間にスイッチング素子(MOSトランジスター等)を設け、当該スイッチング素子をオンすることにより、当該回路部の両端を短絡させ、当該スイッチング素子をオフすることにより、当該回路部の両端の短絡を解除させてもよい。
本発明によれば、電源電圧が立ち上がってから共振子による本来の発振が成長して安定するまでは、第1のインダクタンス素子を帰還経路から外すことにより、第1のインダクタンス素子に起因して発生する起動時の異常発振を効率的に抑えることができる。また、共振子による本来の発振が安定した後は、第1のインダクタンス素子を帰還経路に入れることで発振周波数の可変範囲を広くすることができる。
また、本発明によれば、第1のインダクタンス素子と一緒に可変容量素子も帰還経路に入るので、その前後における帰還経路のリアクタンスの変化量を可変容量素子の分だけ小さくすることができる。従って、発振周波数の変動量をより小さく抑えることができる。
第1実施形態の発振回路の構成例を示す図。 遅延回路の構成例を示す図。 発振回路の起動時の波形の一例を示す図。 第2実施形態の発振回路の構成例を示す図。 SAW共振子の等価回路を示す図。 第3実施形態の発振回路の構成例を示す図。
以下、本発明の好適な実施形態について図面を用いて詳細に説明する。なお、以下に説明する実施の形態は、特許請求の範囲に記載された本発明の内容を不当に限定するものではない。また以下で説明される構成の全てが本発明の必須構成要件であるとは限らない。
1.第1実施形態
図1は、第1実施形態の発振回路の構成例を示す図である。本実施形態の発振回路1は、SAW共振子10、増幅回路20、NMOSスイッチ30、インバーター回路40、遅延回路50を含んで構成されている。ただし、本実施形態の発振回路1は、これらの要素の一部を省略したり、他の要素を追加した構成としてもよい。特に、遅延回路50は、発振回路1の外部に設けてもよい。
増幅回路20は、SAW共振子10(共振子の一例)の出力端子から入力端子に至る発振ループ(帰還経路)を有し、SAW共振子10の出力信号を増幅して当該発振ループを介してSAW共振子10の入力にフィードバックすることで、SAW共振子10の発振を継続させる。
本実施形態では、増幅回路20は、伸長コイル200、可変容量ダイオード202、抵抗204,212、コンデンサー206,208、NPNトランジスター210を含んで構成されている。ただし、増幅回路20は、これらの要素の一部を省略したり、他の要素を追加した構成としてもよい。
NPNトランジスター210(増幅素子の一例)は、ベース端子がSAW共振子10の出力端子に接続されており、コレクター端子には電源電圧Vccが供給され、エミッター端子は抵抗212を介してグランドに接続されている。
コンデンサー206とコンデンサー208は、NPNトランジスター210のベース端子とグランドの間に直列に接続されており、コンデンサー206とコンデンサー208の接続点は、NPNトランジスター210のエミッター端子と接続されている。
このような構成により、SAW共振子10の出力信号は、NPNトランジスター210によって増幅され、NPNトランジスター210のエミッター端子、抵抗212、グランドを介した発振ループを伝播してSAW共振子10の入力端子に入力される。そして、SAW共振子10がインダクタンス素子として振舞うことで、いわゆるコルピッツ発振回路が形成されている。
さらに、本実施形態の発振回路1では、この発振ループに、伸長コイル200(第1のインダクタンス素子の一例)と可変容量ダイオード202(可変容量素子の一例)が設けられている。具体的には、伸長コイル200と可変容量ダイオード202は、SAW共振子10の入力端子とグランドとの間に直列に接続されている。
そして、可変容量ダイオード202のカソードには抵抗204を介して制御電圧Vcが供給され、この制御電圧Vcの値に応じて可変容量ダイオード202の容量値が変化することで発振周波数が変化する。すなわち、この発振回路1は、電圧制御型SAW発振回路として機能する。
伸長コイル200は、この発振周波数の可変範囲を広げる役割を果たす。伸長コイル200のインダクタンス値が大きいほど、周波数の可変範囲が広くなるため望ましいが、伸長コイル200のインダクタンス値が大きいほど、この伸長コイル200と回路容量によるLC発振周波数が低くなる。すると、増幅回路20の負性抵抗は周波数の2乗に反比例し、LC発振周波数が低いほど負性抵抗が大きくなるので、起動時(電源投入時)にLC発振しやすくなる。つまり、SAW共振子10と回路容量による本来の発振周波数の可変範囲を広げるほど、起動時に異常発振しやすくなるという問題がある。
この問題を解決するために、本実施形態では、可変容量ダイオード202と伸長コイル200の直列接続回路(第1のインダクタンス素子と可変容量素子とを含む回路部の一例)と並列に、すなわち、可変容量ダイオード202のカソードとグランドの間にNMOSスイッチ30(スイッチング素子の一例)のドレイン端子とソース端子がそれぞれ接続されている。そして、発振回路1の起動時には、所定時間だけNMOSスイッチ30をオンにすることで、SAW共振子10と回路容量による発振が成長して安定するまで可変容量ダイオード202と伸長コイル200を発振ループから外すことができる。所定時間経過後は、NMOSスイッチ30をオフにすることで、可変容量ダイオード202と伸長コイル200を発振ループに入れることができる。これにより、起動時に異常発振しにくくなるとともに、発振周波数の可変範囲を広くすることができる。
本実施形態では、起動時に所定時間だけNMOSスイッチ30をオンにし、所定時間経過後にNMOSスイッチ30をオフにするために、電源端子とNMOSスイッチ30のゲート端子との間に遅延回路50とインバーター回路40が直列に接続されている。遅延回路50は、電源投入から所定時間経過前はローレベルを出力し、所定時間経過はハイレベルを出力し続ける。そして、インバーター回路40で論理レベルが反転するので、NMOSスイッチ30は、電源投入から所定時間はオンであり、所定時間経過後は常にオフである。
図2に遅延回路50の構成例を示す。図2に示す遅延回路50は、電源端子とコンパレーター56の非反転入力端子(+入力端子)の間に、抵抗52とコンデンサー54によるRC積分回路が接続され、定電圧発生回路58が発生する一定電圧Vthがコンパレーター56の反転入力端子(−入力端子)に供給されている。このような構成により、電源が立ち上がった瞬間からRC積分回路の時定数に応じて決まる所定時間が経過するまでは、コンパレーター56の非反転入力端子(+入力端子)の電圧がVthよりも低く、コンパレーター56の出力レベル(遅延回路50の出力レベル)はローレベルである。一方、電源投入から所定時間経過後は、コンパレーター56の非反転入力端子(+入力端子)の電圧がVthよりも高くなり、コンパレーター56の出力レベル(遅延回路50の出力レベル)はハイレベルになる。
図3は、本実施形態の発振回路1の起動時の波形の一例を示す図である。図3に示すように、時刻0で電源端子に電源電圧Vccが供給されると、遅延回路50に含まれるコンパレーター56の非反転入力端子(+入力端子)の電圧が、抵抗52とコンデンサー54によるRC積分回路の時定数に応じて徐々に上昇する。そして、所定時間tが経過すると、コンパレーター56の非反転入力端子(+入力端子)の電圧がVthと一致する。従って、遅延回路50の出力レベルは、電源投入後、所定時間tが経過するまではローレベル、所定時間tが経過した後はハイレベルになる。
その結果、NMOSスイッチ30のゲート電圧は、電源投入後、所定時間tが経過するまではハイレベル、所定時間tが経過した後はローレベルになる。従って、NMOSスイッチ30は、電源投入後、所定時間tが経過するまではオンであり、所定時間tが経過した後はオフになる。これにより、電源投入後、所定時間tが経過するまでは可変容量ダイオード202と伸長コイル200を発振ループから外し、所定時間tが経過した後は可変容量ダイオード202と伸長コイル200を発振ループに入れることができる。
なお、所定時間tが、発振回路1の発振(NPNトランジスター210のエミッター端子から出力される発振信号)が安定するのに十分な時間(例えば、50μs〜200μs以上)になるように、一定電圧Vthが設定される。
このように、第1実施形態の発振回路1によれば、電源投入後、SAW共振子10と回路容量による発振が成長して安定するまでは、可変容量ダイオード202と伸長コイル200を発振ループから外すことで起動時に異常発振しにくくなり、所定時間経過後は、可変容量ダイオード202と伸長コイル200を発振ループに入れることで発振周波数の可変範囲を広くすることができる。
なお、仮に、電源投入から所定時間経過後に、伸長コイル200のみが発振ループに入ると発振ループのリアクタンスの変化量は、ωL(ωは角周波数、Lは伸長コイル200のインダクタンス値)となる。従って、伸長コイル200のインダクタンス値が大きいと、NMOSスイッチ30がオンからオフに切り替わる瞬間に発振周波数が大きく変化する。これに対して、本実施形態では、電源投入から所定時間経過後に、伸長コイル200と一緒に可変容量ダイオード202も発振ループに入るので、発振ループのリアクタンスの変化量は、ωL−1/(ωC)(ωは角周波数、Lは伸長コイル200のインダクタンス値、Cは可変容量ダイオード202の容量値)となり、リアクタンスの変化量を小さくすることができる。従って、NMOSスイッチ30がオンからオフに切り替わる時の発振周波数の変動量をより小さく抑えることができる。
なお、増幅回路20、NMOSスイッチ30、インバーター回路40を1つのIC(Integrated Circuit)チップ(集積回路チップ)に内蔵して発振回路1を実現してもよい。このようにすれば、NMOSスイッチ30の代わりとなるスイッチ部品が不要になり、部品点数を減らすことができる。さらに、遅延回路50も当該ICチップに内蔵することで、遅延回路50をボード上に実装する必要もなくなり、低コスト化することができる。
2.第2実施形態
図4は、第2実施形態の発振回路の構成例を示す図である。第2実施形態の発振回路1は、可変容量ダイオード202とSAW共振子10の間に伸長コイル220が設けられている点のみが図1に示した第1実施形態の発振回路1と異なる。図4において、図1と同じ構成には同じ符号を付しており、その説明を省略する。
伸長コイル220(第2のインダクタンス素子の一例)は、発振ループに設けられており、伸長コイル200とともに発振周波数の可変範囲を広げる役割を果たす。
本実施形態では、発振回路1の起動時には、所定時間だけNMOSスイッチ30をオンにすることで、SAW共振子10と回路容量による発振が成長して安定するまで可変容量ダイオード202と伸長コイル200を発振ループから外すが、伸長コイル220は発振ループに入っている。
SAW共振子10は図5に示すような等価回路で表され(Rは等価直列共振抵抗、Lは等価直列インダクタンス、Cは等価並列共振容量)、SAW共振子10の実効抵抗Re=R×(1+C/C(Cは負荷容量)で計算される。伸長コイル220を発振ループに入れることで、SAW共振子10から見た負荷が誘導性になるので負荷容量Cが負の値となる。そのため、SAW共振子10の実効抵抗Reが小さくなり、SAW共振子10が発振しやすくなる。
また、この伸長コイル220のインダクタンス値をある程度まで小さくしておけば、発振回路1の起動時に、伸長コイル220と回路容量によるLC発振(異常発振)は起こりにくく、SAW共振子10と回路容量による発振が成長して安定する。
そして、所定時間経過後は、NMOSスイッチ30をオフにすることで、伸長コイル220とともに可変容量ダイオード202と伸長コイル200も発振ループに入れることができる。伸長コイル200のインダクタンス値を大きくすることで、SAW共振子10と回路容量による発振が安定した後は、発振周波数の可変範囲を十分に広くすることができる。この発振周波数の可変範囲は、伸長コイル200のインダクタンス値と伸長コイル220のインダクタンス値の和で決定される。
このように、第2実施形態の発振回路1によれば、電源投入後、SAW共振子10と回路容量による発振が成長して安定するまでは、可変容量ダイオード202と伸長コイル200を発振ループから外すことで起動時に異常発振しにくくなるとともに伸長コイル220を発振ループに入れることでSAW共振子10が発振しやすくなり、所定時間経過後は、伸長コイル220とともに可変容量ダイオード202と伸長コイル200を発振ループに入れることで発振周波数の可変範囲を広くすることができる。
なお、伸長コイル220のインダクタンス値(第2のインダクタンス値)は、伸長コイル200のインダクタンス値(第1のインダクタンス値)よりも小さくするのが望ましい。このようにすれば、発振回路1の起動時に、伸長コイル220と回路容量によるLC発振(異常発振)が起こりにくくなるとともに、SAW共振子10と回路容量による発振が成長して安定した後は、発振周波数の可変範囲を広くすることができる。
3.第3実施形態
図6は、第3実施形態の発振回路の構成例を示す図である。第3実施形態の発振回路1は、伸長コイル200と並列に抵抗230が接続されるとともに、伸長コイル220と並列に抵抗240が接続されている点のみが図4に示した第2実施形態の発振回路1と異なる。図6において、図4と同じ構成には同じ符号を付しており、その説明を省略する。
抵抗230(第1の抵抗の一例)は、ダンピング抵抗あるいはQダンプ抵抗と呼ばれ、伸長コイル200の実効Q値を下げる役割を果たす。同様に、抵抗240(第2の抵抗の一例)は、ダンピング抵抗あるいはQダンプ抵抗と呼ばれ、伸長コイル220の実効Q値を下げる役割を果たす。
伸長コイル200のインダクタンス値を大きくすることで発振周波数の可変範囲を広くすることができるが、インダクタンス値が大きくなると、この伸長コイル200と回路容量によるLC発振周波数が低くなるため、NMOSスイッチ30がオフした瞬間に、このLC発振が起こる可能性がある。そこで、本実施形態では、抵抗230を伸長コイル200に並列に接続することで、伸長コイル200の実効Q値が下がり、これにより伸長コイル200と回路容量によるLC発振が起こりにくくなっている。
また、伸長コイル220のインダクタンス値は小さくできるため、発振回路1の起動時に、伸長コイル220と回路容量によるLC発振は起こりにくいが、本実施形態では、抵抗240を伸長コイル220に並列に接続することで、伸長コイル220の実効Q値が下がり、このLC発振がさらに起こりにくくなっている。
なお、本発明は本実施形態に限定されず、本発明の要旨の範囲内で種々の変形実施が可能である。
共振子としては、例えば、SAW共振子、ATカット水晶振動子、SCカット水晶振動子、音叉型水晶振動子などを用いることができる。
共振子の基板材料としては、水晶、タンタル酸リチウム、ニオブ酸リチウム等の圧電単結晶や、ジルコン酸チタン酸鉛等の圧電セラミックス等の圧電材料、又はシリコン半導体材料等を用いることができる。
共振子の励振手段としては、圧電効果によるものを用いてもよいし、クーロン力による静電駆動を用いてもよい。
また、スイッチング素子としては、バイポーラトランジスター、電界効果トランジスター(FET:Field Effect Transistor)、金属酸化膜型電界効果トランジスター(MOSFET:Metal Oxide Semiconductor Field Effect Transistor)、サイリスター等を用いることができる。
また、本実施形態では、電圧制御型SAW発振回路を例に挙げて説明したが、本発明は、発振ループにインダクタンス素子と可変容量素子が設けられた任意の発振回路に適用することができる。
また、本発明は、発振回路を含む発振器に適用することができる。本発明の発振器としては、特に限定されないが、圧電発振器(水晶発振器等)、SAW発振器、電圧制御型発振器(VCXOやVCSO等)、温度補償型発振器(TCXO等)、恒温型発振器(OCXO等)、シリコン発振器、原子発振器等が挙げられる。
また、本発明は、発振回路を含む電子機器に適用することができる。本発明の電子機器としては、特に限定されないが、パーソナルコンピューター(例えば、モバイル型パーソナルコンピューター)、携帯電話機などの移動体端末、ディジタルスチールカメラ、インクジェット式吐出装置(例えば、インクジェットプリンター)、ラップトップ型パーソナルコンピューター、タブレット型パーソナルコンピューター、ルーターやスイッチなどのストレージエリアネットワーク機器、ローカルエリアネットワーク機器、テレビ、ビデオカメラ、ビデオテープレコーダー、カーナビゲーション装置、ページャー、電子手帳(通信機能付も含む)、電子辞書、電卓、電子ゲーム機器、ゲーム用コントローラー、ワードプロセッサー、ワークステーション、テレビ電話、防犯用テレビモニター、電子双眼鏡、POS端末、医療機器(例えば電子体温計、血圧計、血糖計、心電図計測装置、超音波診断装置、電子内視鏡)、魚群探知機、各種測定機器、計器類(例えば、車両、航空機、船舶の計器類)、フライトシュミレーター、ヘッドマウントディスプレイ、モーショントレース、モーショントラッキング、モーションコントローラー、PDR(歩行者位置方位計測)等が挙げられる。
本発明は、実施の形態で説明した構成と実質的に同一の構成(例えば、機能、方法及び結果が同一の構成、あるいは目的及び効果が同一の構成)を含む。また、本発明は、実施の形態で説明した構成の本質的でない部分を置き換えた構成を含む。また、本発明は、実施の形態で説明した構成と同一の作用効果を奏する構成又は同一の目的を達成することができる構成を含む。また、本発明は、実施の形態で説明した構成に公知技術を付加した構成を含む。
1 発振回路、10 SAW共振子、20 増幅回路、30 NMOSスイッチ、40 インバーター回路、50 遅延回路、52 抵抗、54 コンデンサー、56 コンパレーター、58 定電圧発生回路、200 伸長コイル、202 可変容量ダイオード、204 抵抗、206 コンデンサー、208 コンデンサー、210 NPNトランジスター、212 抵抗、220 伸長コイル、230 抵抗、240 抵抗

Claims (10)

  1. 共振子の一端から他端へ向かう帰還経路、前記帰還経路中に設けられている第1のインダクタンス素子、および前記第1のインダクタンス素子と直列に接続されている可変容量素子、を有している増幅回路と、
    前記第1のインダクタンス素子と前記可変容量素子との直列接続回路に対して並列に接続されているスイッチング素子と、
    を含んでいることを特徴とする発振回路。
  2. 請求項1において、
    前記スイッチング素子の動作を制御する信号が入力され、該入力された信号を遅延させて前記スイッチング素子に出力する遅延回路をさらに含むことを特徴とする発振回路。
  3. 請求項1または2において、
    前記増幅回路は、前記第1のインダクタンス素子に対して並列又は直列に接続されている第1の抵抗をさらに含むことを特徴とする発振回路。
  4. 請求項1乃至3のいずれか一項において、
    前記増幅回路は、前記共振子の出力信号を増幅する増幅素子を含み、
    前記増幅素子と前記スイッチング素子とは、1つの集積回路チップに内蔵されていることを特徴とする発振回路。
  5. 請求項1乃至4のいずれか一項において、
    前記増幅回路は、前記帰還経路上に、前記直列接続回路と直列に接続されている第2のインダクタンス素子を含むことを特徴とする発振回路。
  6. 請求項5において、
    前記第2のインダクタンス素子は、前記第1のインダクタンス素子よりもインダクタンス値が小さいことを特徴とする発振回路。
  7. 請求項5または6において、
    前記増幅回路は、前記第2のインダクタンス素子と並列又は直列に設けられている第2の抵抗をさらに含むことを特徴とする発振回路。
  8. 請求項1乃至7のいずれか一項に記載の発振回路と、共振子と、を含むことを特徴とする発振器。
  9. 請求項1乃至7のいずれか一項に記載の発振回路を含むことを特徴とする電子機器。
  10. 共振子と、前記共振子の一端から他端への帰還経路を有し、前記帰還経路においてインダクタンス素子と可変容量素子とが直列に接続されている増幅回路と、を含む発振器の起動方法であって、
    電源を投入後、所定期間は、前記インダクタンス素子と前記可変容量素子との直列接続回路の両端を短絡させ、
    前記所定期間経過後、前記直列接続回路の短絡を解除することを特徴とする発振器の起動方法。
JP2011212838A 2011-09-28 2011-09-28 発振回路、発振器、電子機器及び発振器の起動方法 Expired - Fee Related JP5900727B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2011212838A JP5900727B2 (ja) 2011-09-28 2011-09-28 発振回路、発振器、電子機器及び発振器の起動方法
US13/605,557 US8674776B2 (en) 2011-09-28 2012-09-06 Oscillator circuit, oscillator, electronic apparatus, and activation method oscillator circuit
CN201210365136.3A CN103036506B (zh) 2011-09-28 2012-09-26 振荡电路、振荡器、电子设备及振荡器的起动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011212838A JP5900727B2 (ja) 2011-09-28 2011-09-28 発振回路、発振器、電子機器及び発振器の起動方法

Publications (3)

Publication Number Publication Date
JP2013074510A JP2013074510A (ja) 2013-04-22
JP2013074510A5 JP2013074510A5 (ja) 2014-11-13
JP5900727B2 true JP5900727B2 (ja) 2016-04-06

Family

ID=47910646

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011212838A Expired - Fee Related JP5900727B2 (ja) 2011-09-28 2011-09-28 発振回路、発振器、電子機器及び発振器の起動方法

Country Status (3)

Country Link
US (1) US8674776B2 (ja)
JP (1) JP5900727B2 (ja)
CN (1) CN103036506B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9300249B2 (en) * 2014-07-22 2016-03-29 Qualcomm Incorporated Differential crystal oscillator circuit
JP6798778B2 (ja) * 2015-10-26 2020-12-09 セイコーエプソン株式会社 発振モジュール、電子機器及び移動体
US10971935B2 (en) * 2017-07-24 2021-04-06 Clark Equipment Company Can bus terminating resistor arrangement

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60124123A (ja) 1983-12-09 1985-07-03 Nippon Telegr & Teleph Corp <Ntt> ジヨセフソンドライバ回路
JP2593862B2 (ja) 1987-01-07 1997-03-26 株式会社日立製作所 弾性表面波電圧制御発振器
JPS63248204A (ja) 1987-04-03 1988-10-14 Fujitsu Ltd 電圧制御発振器
US4987388A (en) * 1990-05-03 1991-01-22 Motorola, Inc. Crystal oscillator operated in parallel/series mode
JPH0440004A (ja) 1990-06-05 1992-02-10 Matsushita Electric Ind Co Ltd 電圧制御発振回路
JPH04129303A (ja) 1990-09-20 1992-04-30 Fujitsu Ten Ltd 水晶発振回路の発振動作制御方法
JPH09307356A (ja) * 1996-05-13 1997-11-28 Nec Corp 水晶発振回路
US6239664B1 (en) * 1999-03-05 2001-05-29 Rf Monolithics, Inc. Low phase noise, wide tuning range oscillator utilizing a one port saw resonator and method of operation
JP2004048652A (ja) * 2002-11-29 2004-02-12 Toyo Commun Equip Co Ltd 高周波圧電発振器
JP2005039640A (ja) 2003-07-17 2005-02-10 Sumitomo Metal Mining Co Ltd 電圧制御発振器
JP4071681B2 (ja) 2003-07-24 2008-04-02 株式会社東芝 電圧制御発振器、周波数シンセサイザ及び通信システム
JP2005217773A (ja) * 2004-01-29 2005-08-11 Toyo Commun Equip Co Ltd 電圧制御型圧電発振器
JP2007318398A (ja) * 2006-05-25 2007-12-06 Seiko Npc Corp 水晶発振回路
JP5071265B2 (ja) 2008-06-20 2012-11-14 セイコーエプソン株式会社 圧電発振回路、および圧電発振回路の起動方法
JP2010087571A (ja) * 2008-09-29 2010-04-15 Nec Electronics Corp 発振回路およびその制御方法
JP4977220B2 (ja) * 2010-02-23 2012-07-18 日本電波工業株式会社 基本波/オーバートーン水晶発振器

Also Published As

Publication number Publication date
US20130076452A1 (en) 2013-03-28
JP2013074510A (ja) 2013-04-22
CN103036506B (zh) 2018-07-10
US8674776B2 (en) 2014-03-18
CN103036506A (zh) 2013-04-10

Similar Documents

Publication Publication Date Title
JP6536780B2 (ja) 半導体回路装置、発振器、電子機器および移動体
US9252789B2 (en) Oscillator circuit, vibratory device, electronic apparatus, moving object, method of adjusting vibratory device, and sensitivity adjustment circuit
US9444467B2 (en) Oscillator, electronic device and moving object
JP6540943B2 (ja) 半導体回路装置、発振器、電子機器および移動体
JP6123983B2 (ja) 発振回路、半導体集積回路装置、振動デバイス、電子機器、および移動体
US9306580B2 (en) Oscillation circuit, oscillator, electronic device, mobile object, and oscillator manufacturing method
JP6241587B2 (ja) 集積回路、振動デバイス、電子機器、移動体及び集積回路のモード切り替え方法
CN105897165B (zh) 振荡电路、振荡器、电子设备以及移动体
US20160277031A1 (en) Oscillator, Electronic Apparatus, and Moving Object
JP5900727B2 (ja) 発振回路、発振器、電子機器及び発振器の起動方法
JP6004153B2 (ja) 発振回路、発振器、電子機器及び発振回路の起動方法
US9660581B2 (en) Oscillation circuit, electronic apparatus, moving object, and method of adjusting oscillation circuit
JP2013197837A (ja) 発振器及び電子機器
CN105846815B (zh) 振荡器、电子设备以及移动体
JP2013017074A (ja) 温度補償発振器および電子機器
JP2005217773A (ja) 電圧制御型圧電発振器
JP2010206432A (ja) 水晶発振器
JP2013197836A (ja) 発振器及び電子機器
JP5962895B2 (ja) 発振器及び電子機器
JP6540942B2 (ja) 発振回路、発振器、電子機器及び移動体
JP5336953B2 (ja) 圧電発振回路
JP2015099967A (ja) 発振回路、発振器、電子機器、移動体及び発振器の製造方法

Legal Events

Date Code Title Description
RD07 Notification of extinguishment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7427

Effective date: 20140619

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140926

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140926

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151007

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151127

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160210

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160223

R150 Certificate of patent or registration of utility model

Ref document number: 5900727

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees