JP5801624B2 - 表示装置、及び、表示装置制御回路 - Google Patents
表示装置、及び、表示装置制御回路 Download PDFInfo
- Publication number
- JP5801624B2 JP5801624B2 JP2011144837A JP2011144837A JP5801624B2 JP 5801624 B2 JP5801624 B2 JP 5801624B2 JP 2011144837 A JP2011144837 A JP 2011144837A JP 2011144837 A JP2011144837 A JP 2011144837A JP 5801624 B2 JP5801624 B2 JP 5801624B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- compression
- overdrive
- compressed
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/363—Graphics controllers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3406—Control of illumination source
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/02—Handling of images in compressed format, e.g. JPEG, MPEG
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Computer Graphics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Description
図3は、本発明の第1の実施形態の液晶表示装置1の構成を示すブロック図である。液晶表示装置1は、外部から転送された画像データ6に応じて液晶表示パネル2に画像を表示するように構成されている。液晶表示パネル2には、画素と、データ線(信号線)と、ゲート線(走査線)とが配置されている。画素のそれぞれは、Rサブピクセル(赤色を表示するためのサブピクセル)、Gサブピクセル(緑色を表示するためのサブピクセル)、Bサブピクセル(青色を表示するためのサブピクセル)から構成されており、各サブピクセルは、対応するデータ線とゲート線とが交差する位置に設けられている。以下では、同一のゲート線に対応する画素を画素ラインと呼ぶ。
(a) 現フレーム圧縮展開データ24aの階調値が前フレーム圧縮展開データ23aの階調値と所定値αの和より大きい場合、補正なしオーバードライブ処理後データ25aの階調値は、現フレーム圧縮展開データ24aの階調値よりも大きい。ここで、所定値αは、0以上の整数である。
(b) 現フレーム圧縮展開データ24aの階調値が前フレーム圧縮展開データ23aの階調値から所定値αを減じた差より小さい場合、補正なしオーバードライブ処理後データ25aの階調値は、現フレーム圧縮展開データ24aの階調値よりも小さい。ここで、所定値αは、0以上の整数である。
(c) 上記(a)(b)が成立しない場合、補正なしオーバードライブ処理後データ25aの階調値は、現フレーム圧縮展開データ24aの階調値と等しい(即ち、オーバードライブ駆動を行わない)。ここで、所定値αが0である場合に(c)が成立するのは、現フレーム圧縮展開データ24aの階調値が前フレーム圧縮展開データ23aの階調値に等しい場合のみであることに留意されたい。
に基づいて行われる。比較回路30による圧縮データ7の選択については、後に詳細に説明する。選択回路31は、比較回路30によって選択された圧縮データ(22a、26a、又は27a)を、圧縮データ7として出力する。
(A)ドライブ方向データ25cに示されたオーバードライブ方向が「正」である場合
(A1)補正なしオーバードライブ処理後データ25aの階調値が、現フレーム圧縮展開データ24aの階調値に最大の圧縮誤差の絶対値を加算した値以上である場合には、補正ありオーバードライブ処理後データ25bの階調値を補正なしオーバードライブ処理後データ25aの階調値と同一に決定する(補正しない)。
(A2)補正なしオーバードライブ処理後データ25aの階調値が、現フレーム圧縮展開データ24aの階調値に最大の圧縮誤差の絶対値を加算した値よりも小さい場合には、補正ありオーバードライブ処理後データ25bの階調値を現フレーム圧縮展開データ24aの階調値に最大の圧縮誤差の絶対値を加算した値に設定する。
(B1)補正なしオーバードライブ処理後データ25aの階調値が、現フレーム圧縮展開データ24aの階調値から最大の圧縮誤差の絶対値を減じた値以下である場合には、補正ありオーバードライブ処理後データ25bの階調値を補正なしオーバードライブ処理後データ25aの階調値と同一に決定する(補正しない)。
(B2)補正なしオーバードライブ処理後データ25aの階調値が、現フレーム圧縮展開データ24aの階調値から最大の圧縮誤差の絶対値を減じた値よりも大きい場合には、補正ありオーバードライブ処理後データ25bの階調値を現フレーム圧縮展開データ24aの階調値から最大の圧縮誤差の絶対値を減算した値に設定する。
図9は、本発明の第2の実施形態の液晶表示装置1Aの構成を示すブロック図であり、図10は、オーバードライブ生成演算回路13Aの構成を示すブロック図である。本実施形態の液晶表示装置1Aの構成及び動作は、概ね、第1の実施形態の液晶表示装置1と同じであるが、下記の点で異なる。第2の実施形態では、画像データ6の代わりに、画像データ6に対して圧縮処理をして得られる圧縮データ22aがメモリ11Aに格納される。メモリ11Aに格納された圧縮データが展開回路23によって展開され、これにより、前フレーム圧縮展開データ23aが生成される。これに伴い、前フレームデータ6bを圧縮する圧縮回路21は使用されない。
図11は、本発明の第3の実施形態の液晶表示装置において使用されるオーバードライブ生成演算回路13Bの構成を示すブロック図である。本実施形態の液晶表示装置は、第2の実施形態の液晶表示装置1Aと類似した構成を有しているが、オーバードライブ生成演算回路13Bが複数の圧縮処理から選択された最適な圧縮処理を行うように構成されている点が相違する。
・可逆圧縮
・(1×4)画素圧縮
・(2+1×2)画素圧縮
・(2×2)画素圧縮
・(3+1)画素圧縮
・(4×1)画素圧縮
図14は、本実施形態における、圧縮回路42における圧縮処理の選択手順を示すフローチャートである。圧縮回路42の形状認識部42gは、対象ブロックの4画素の画像データが特定パターンに該当するかを判断し(ステップS01)、特定パターンに該当する場合、可逆圧縮が選択される。本実施形態では、対象ブロックの4画素の画像データの階調値が5種類以下であるような所定のパターンが、可逆圧縮が行われる特定パターンとして選択されている。
(1) 4画素の各色の階調値が同一(図15A)
対象ブロックの4画素の画像データの階調値が下記条件(1a)を満足する場合、可逆圧縮が行われる。
条件(1a):
RA=RB=RC=RD,
GA=GB=GC=GD,
BA=BB=BC=BD.
この場合、対象ブロックの4画素の画像データの階調値は3種類である。
対象ブロックの4画素の画像データの階調値が下記条件(2a)を満足する場合にも可逆圧縮が行われる。
条件(2a):
RA=GA=BA,
RB=GB=BB,
RC=GC=BC,
RD=GD=BD.
この場合、対象ブロックの4画素の画像データの階調値は4種類である。
15C〜図15E)
下記の3つの条件(3a)〜(3c)のいずれかを満足する場合にも可逆圧縮が行われ
る:
条件(3a): GA=GB=GC=GD=BA=BB=BC=BD.
条件(3b): BA=BB=BC=BD=RA=RB=RC=RD.
条件(3c): RA=RB=RC=RD=GA=GB=GC=GD.
この場合、対象ブロックの4画素の画像データの階調値は5種類である。
ロックの4画素について同一(図15F〜図15H)
更に、下記の3つの条件(4a)〜(4c)のいずれかを満足する場合にも可逆圧縮が
行われる:
条件(4a):
GA=GB=GC=GD,
RA=BA,
RB=BB,
RC=BC,
RD=BD.
条件(4b):
BA=BB=BC=BD.
RA=GA,
RB=GB,
RC=GC,
RD=GD.
条件(4c)
RA=RB=RC=RD.
GA=BA,
GB=BB,
GC=BC,
GD=BD.
この場合、対象ブロックの4画素の画像データの階調値は5種類である。
ケースA:4画素のうちの任意の組み合わせの画素の画像データの間の相関性が低い。
ケースB:2画素の画像データの間に高い相関性があり、かつ、他の2画素の画像データは、先の2画素と相関性が低く、且つ、互いに相関性が低い。
ケースC:4画素の画像データの間に高い相関性がある。
ケースD:3画素の画像データの間に高い相関性があり、かつ、他の1画素の画像データは、先の3画素と相関性が低い。
ケースE:2画素の画像データの間に高い相関性があり、かつ、他の2画素の画像データの間に高い相関性がある。
i∈{A,B,C,D}
j∈{A,B,C,D}
i≠j
なるi、jの全ての組み合わせについて下記条件(A)が成立しない場合、圧縮回路42の形状認識部42gは、ケースAに該当する(即ち、4画素のうちの任意の組み合わせの画素の画像データの間の相関性が低い)と判断する(ステップS02)。
条件(A):
|Ri―Rj|≦Th1,且つ
|Gi―Gj|≦Th1,且つ
|Bi―Bj|≦Th1,
ケースAに該当する場合、形状認識部42gは、(1×4)画素圧縮を選択する。
(ステップS03)。
条件(B1):
|RA―RB|≦Th2,且つ
|GA―GB|≦Th2,且つ
|BA―BB|≦Th2,且つ
|RC―RD|≦Th2,且つ
|GC―GD|≦Th2,且つ
|BC―BD|≦Th2.
条件(B2):
|RA―RC|≦Th2,且つ
|GA―GC|≦Th2,且つ
|BA―BC|≦Th2,且つ
|RB―RD|≦Th2,且つ
|GB―GD|≦Th2,且つ
|BB―BD|≦Th2.
条件(B3):
|RA―RD|≦Th2,且つ
|GA―GD|≦Th2,且つ
|BA―BD|≦Th2,且つ
|RB―RC|≦Th2,且つ
|GB―GC|≦Th2,且つ
|BB―BC|≦Th2.
条件(C):
max(RA,RB,RC,RD)−min(RA,RB,RC,RD)<Th3,且つ
max(GA,GB,GC,GD)−min(GA,GB,GC,GD)<Th3,且つ
max(BA,BB,BC,BD)−min(BA,BB,BC,BD)<Th3.
条件(D1):
|RA―RB|≦Th4,且つ
|GA―GB|≦Th4,且つ
|BA―BB|≦Th4,且つ
|RB―RC|≦Th4,且つ
|GB―GC|≦Th4,且つ
|BB―BC|≦Th4,且つ
|RC―RA|≦Th4,且つ
|GC―GA|≦Th4,且つ
|BC―BA|≦Th4.
|RA―RB|≦Th4,且つ
|GA―GB|≦Th4,且つ
|BA―BB|≦Th4,且つ
|RB―RD|≦Th4,且つ
|GB―GD|≦Th4,且つ
|BB―BD|≦Th4,且つ
|RD―RA|≦Th4,且つ
|GD―GA|≦Th4,且つ
|BD―BA|≦Th4.
|RA―RC|≦Th4,且つ
|GA―GC|≦Th4,且つ
|BA―BC|≦Th4,且つ
|RC―RD|≦Th4,且つ
|GC―GD|≦Th4,且つ
|BC―BD|≦Th4,且つ
|RD―RA|≦Th4,且つ
|GD―GA|≦Th4,且つ
|BD―BA|≦Th4.
|RB―RC|≦Th4,且つ
|GB―GC|≦Th4,且つ
|BB―BC|≦Th4,且つ
|RC―RD|≦Th4,且つ
|GC―GD|≦Th4,且つ
|BC―BD|≦Th4,且つ
|RD―RB|≦Th4,且つ
|GD―GB|≦Th4,且つ
|BD―BB|≦Th4.
続いて、可逆圧縮、(1×4)画素圧縮、(2+1×2)画素圧縮、(2×2)画素圧縮、(3+1)画素圧縮、(4×1)画素圧縮のそれぞれについて、圧縮処理の詳細及び展開処理の詳細について説明する。
本実施形態では、可逆圧縮は、対象ブロックの画素の各サブピクセルの階調値を並び替えることによって行われる。図16は、可逆圧縮によって生成された圧縮データのフォーマットを示す図である。本実施形態では、可逆圧縮によって生成された圧縮データは、48ビットデータであり、圧縮種類認識ビットと、色種類データと、画像データ#1〜#5とで構成される。
図17は、(1×4)圧縮データのフォーマットを示す概念図である。上述のように、(1×4)画素圧縮は、4画素のうちの任意の組み合わせの画素の画像データの間の相関性が低い場合に採用される圧縮処理である。(1×4)圧縮データは、圧縮種類認識ビットと、画素Aの画像データに対応するRA、GA、BAデータと、画素Bの画像データに対応するRB、GB、BBデータと、画素Cの画像データに対応するRC、GC、BCデータと、画素Dの画像データに対応するRD、GD、BDデータとで構成される。ここで、圧縮種類認識ビットとは、圧縮に使われた圧縮処理の種類を示すデータであり、(1×4)画素圧縮では、1ビットが圧縮種類認識ビットに割り当てられる。本実施形態では、(1×4)圧縮データの圧縮種類認識ビットの値は「0」である。
図20は、(2+1×2)圧縮データのフォーマットを示す概念図である。上述のように、(2+1×2)画素圧縮は、2画素の画像データの間に高い相関性があり、かつ、他の2画素の画像データは、先の2画素と相関性が低く、且つ、互いに相関性が低い場合に採用される。
・画素A、C
・画素B、D
・画素A、B
・画素C、D
・画素B、C
・画素A、D
形状認識データは、3ビットによって、画像データの間の相関性が高い2画素が、これらの6つの組み合わせのいずれであるかを示している。
Rave=(RA+RB+1)/2,
Gave=(GA+GB+1)/2,
Bave=(BA+BB+1)/2.
図23は、(2×2)圧縮データのフォーマットを示す概念図である。上述のように、(2×2)画素圧縮は、2画素の画像データの間に高い相関性があり、かつ、他の2画素の画像データの間に高い相関性がある場合に使用される圧縮処理である。
・画素A、Bの相関性が高く、画素C、Dの相関性が高い
・画素A、Cの相関性が高く、画素B、Dの相関性が高い
・画素A、Dの相関性が高く、画素B、Cの相関性が高い
形状認識データは、2ビットによって、これらの3つの組み合わせのいずれであるかを
示している。
の平均値が算出される。画素A、BのRサブピクセル、Gサブピクセル、Bサブピクセル
の階調値の平均値Rave1、Gave1、Bave1、及び画素C、DのRサブピクセ
ル、Gサブピクセル、Bサブピクセルの階調値の平均値Rave2、Gave2、Bav
e2は、下記式によって算出される:
Rave1=(RA+RB+1)/2,
Gave1=(GA+GB+1)/2,
Bave1=(BA+BB+1)/2,
Rave2=(RA+RB+1)/2,
Gave2=(GA+GB+1)/2,
Bave1=(BA+BB+1)/2.
代表値#2のそれぞれから誤差データαが減算された後、これらの代表値から、画素A、
BのR、G、Bサブピクセルの階調値、及び画素C、DのR、G、Bサブピクセルの階調
値を復元する処理が行われる。
図25は、(3+1)画素圧縮で圧縮された圧縮データのフォーマットを示す概念図である。上述のように、(3+1)画素圧縮は、3画素の画像データの間に高い相関性があり、かつ、当該3画素の画像データと残りの1画素の画像データの間の相関性が低い場合に使用される圧縮処理である。図25に示されているように、本実施形態では、(3+1)画素圧縮で生成された圧縮データは48ビットデータであり、圧縮種類認識ビットと、R代表値と、G代表値と、B代表値と、Riデータと、Giデータと、Biデータと、パディングデータとで構成されている。
Rave1=(RA+RB+RC)/3,
Gave1=(GA+GB+GC)/3,
Bave1=(BA+BB+BC)/3.
図29は、(4×1)圧縮データのフォーマットを示す概念図である。上述のように、(4×1)画素圧縮は、対象ブロックの4画素の画像データの間に高い相関性がある場合に使用される圧縮処理である。
Ymin=YD=4,
Ydist0=(YA−Ymin)>>2=(48−4)>>2=11,
Ydist1=(YB−Ymin)>>2=(28−4)>>2=6,
Ydist2=(YC−Ymin)>>2=(16−4)>>2=3,
ここで、「>>2」は、2ビットの切捨て処理を示す演算子である。アドレスデータには、輝度データYDが最小である旨が記載される。
Cr’=(CrA+CrB+CrC+CrD)>>1
=(2+1−1+1)>>1=1,
Cb’=(CbA+CbB+CbC+CbD)>>1
=(−2−1+1−1)>>1=−1,
ここで、「>>1」は、1ビットの切捨て処理を示す演算子である。以上で、(4×1)画素圧縮データの生成が完了する。
YA’=Ydist0×4+Ymin=44+4=48,
YB’=Ydist1×4+Ymin=24+4=28,
YC’=Ydist2×4+Ymin=12+4=16,
YD’=Ymin=4.
ス演算により、画素A〜DのR、G、Bサブピクセルの階調値が復元される:
以下では、(1×4)画素圧縮、(2+1×2)画素圧縮、(2×2)画素圧縮、(3×1)画素圧縮で使用される誤差データαの算出について説明する。
α=Q×2, (ビット切捨て処理のビット数が5)
α=Q, (ビット切捨て処理のビット数が4)
α=Q/2. (ビット切捨て処理のビット数が3)
α=Q/4. (ビット切捨て処理のビット数が2)
・対象の2画素が画素A、Bの場合:Q抽出画素は画素A
・対象の2画素が画素A、Cの場合:Q抽出画素は画素A
・対象の2画素が画素A、Dの場合:Q抽出画素は画素A
・対象の2画素が画素B、Cの場合:Q抽出画素は画素B
・対象の2画素が画素B、Dの場合:Q抽出画素は画素B
・対象の2画素が画素C、Dの場合:Q抽出画素は画素B
Q=15, (x1=y1=「0」)
Q=01, (x1=「1」,y1=「0」)
Q=07, (x1=「0」,y1=「1」)
Q=13. (x1=y1=「1」)
α=Q/2, (ビット切捨て処理のビット数が3)
α=Q/4, (ビット切捨て処理のビット数が2)
α=Q/8. (ビット切捨て処理のビット数が1)
Q=13,
α=13/2=6.
2:液晶表示パネル
3:映像処理回路
4:ドライバ
5:ゲート線駆動回路
6:画像データ
6a:現フレームデータ
6b:前フレームデータ
7:圧縮データ
8:表示データ
11、11A:メモリ
12、12A:タイミング制御回路
13、13A、13B:オーバードライブ生成演算回路
14:データ送信回路
15、15B:展開回路
16:表示ラッチ部
17:データ線駆動回路
21、22、26、27:圧縮回路
23、24、28、29:展開回路
25:オーバードライブ演算回路
22a:圧縮データ
23a:前フレーム圧縮展開データ
24a:現フレーム圧縮展開データ
25a:補正なしオーバードライブ処理後データ
25b:補正ありオーバードライブ処理後データ
25c:ドライブ方向データ
26a:補正なし圧縮データ
27a:補正あり圧縮データ
28a:補正なし圧縮展開データ
29a:補正あり圧縮展開データ
30:比較回路
31:選択回路
32:LUT演算部
32a:LUT
33:オーバードライブ方向検出部
34:補正部
42:圧縮回路
42a:可逆圧縮部
42b:(1×4)画素圧縮部
42c:(2+1×2)画素圧縮部
42d:(2×2)画素圧縮部
42e:(3+1)画素圧縮部
42f:(4×1)画素圧縮部
42g:形状認識部
42h:圧縮データ選択部
43、44:展開回路
43a:可逆展開部
43b:(1×4)画素展開部
43c:(2+1×2)画素展開部
43d:(2×2)画素展開部
43e:(3+1)画素展開部
43f:(4×1)画素展開部
43g:形状認識部
43h:展開データ選択部
45:オーバードライブ演算回路
45a:補正なしオーバードライブ処理後データ
45b:補正ありオーバードライブ処理後データ
45c:ドライブ方向データ
46a、47a:可逆圧縮部
46b、47b:(1×4)画素圧縮部
46c、47c:(2+1×2)画素圧縮部
46d、47d:(2×2)画素圧縮部
46e、47e:(3+1)画素圧縮部
46f、47f:(4×1)画素圧縮部
48a、49a:可逆展開部
48b、49b:(1×4)画素展開部
48c、49c:(2+1×2)画素展開部
48d、49d:(2×2)画素展開部
48e、49e:(3+1)画素展開部
48f、49f:(4×1)画素展開部
50:比較回路
51:選択回路
Claims (8)
- 表示パネルと、
ドライバと、
画像データから生成された転送圧縮データを前記ドライバに供給する表示装置制御回路
とを具備し、
前記表示装置制御回路は、
現フレームの画像データに対する圧縮処理により得られる現フレーム圧縮データに対して展開処理を行って現フレーム圧縮展開データを生成する第1展開回路と、
前フレームの画像データに対する圧縮処理により得られる前フレーム圧縮データに対して展開処理を行って前フレーム圧縮展開データを生成する第2展開回路と、
前記現フレーム圧縮展開データと前記前フレーム圧縮展開データとに基づいてオーバードライブ処理を行ってオーバードライブ処理後データを生成するオーバードライブ処理部と、
前記現フレーム圧縮展開データと前記前フレーム圧縮展開データとからオーバードライブ駆動の適正な方向を検出するオーバードライブ方向検出回路と、
検出された前記適正な方向に応じて前記オーバードライブ処理後データを補正して補正ありオーバードライブ処理後データを生成する補正部と、
前記補正ありオーバードライブ処理後データに対して圧縮処理を行って第1圧縮データを生成する第1圧縮回路と、
前記オーバードライブ処理部によって生成された前記オーバードライブ処理後データに対して圧縮処理を行って第2圧縮データを生成する第2圧縮回路と、
前記第2圧縮データに対して展開処理を行って補正なし圧縮展開データを生成する第3展開回路と、
前記現フレーム圧縮展開データと前記補正なし圧縮展開データの比較結果に応じて、前記第1圧縮データと前記第2圧縮データとを含む複数の選択データのうちから前記転送圧縮データを選択する選択部
とを具備し、
前記ドライバは、前記転送圧縮データを展開して得られる表示データに応答して表示パネルを駆動する
表示装置。 - 請求項1に記載の表示装置であって、
検出された前記適正な方向が階調値を増加させる方向である正方向であるとき、前記補正なし圧縮展開データの階調値が対応する前記現フレーム圧縮展開データの階調値よりも大きい場合に前記第2圧縮データが前記転送圧縮データとして選択され、前記補正なし圧縮展開データの階調値が対応する前記現フレーム圧縮展開データの階調値よりも小さい場合に前記第1圧縮データが前記転送圧縮データとして選択され、
検出された前記適正な方向が階調値を減少させる方向である負方向であるとき、前記補正なし圧縮展開データの階調値が対応する前記現フレーム圧縮展開データの階調値よりも小さい場合に前記第2圧縮データが前記転送圧縮データとして選択され、前記補正なし圧縮展開データの階調値が対応する前記現フレーム圧縮展開データの階調値よりも大きい場合に前記第1圧縮データが前記転送圧縮データとして選択される
表示装置。 - 請求項1又は2に記載の表示装置であって、
前記選択部は、前記現フレーム圧縮展開データと前記補正なし圧縮展開データの比較結果及び前記現フレーム圧縮展開データと前記オーバードライブ処理後データの比較結果に応じて、前記現フレーム圧縮データと前記第1圧縮データと前記第2圧縮データとのうちから前記転送圧縮データを選択する
表示装置。 - 請求項3に記載の表示装置であって、
前記圧縮処理及び前記展開処理は、複数の画素で構成されるブロック毎に行われ、
前記選択部は、あるブロックの全画素の全サブピクセルの前記オーバードライブ処理後データの階調値が対応する前記現フレーム圧縮展開データの階調値と同じ場合、前記ブロックに対応する前記現フレーム圧縮データを前記ブロックに対応する前記転送圧縮データとして選択する
表示装置。 - 請求項1乃至4のいずれかに記載の表示装置であって、
前記補正部は、前記現フレーム圧縮展開データの階調値が前記前フレーム圧縮展開データの階調値よりも大きい場合、前記補正ありオーバードライブ処理後データの階調値が前記現フレーム圧縮展開データの階調値と前記圧縮処理及び前記展開処理で生じ得る最大の圧縮誤差の絶対値の和以上であるように前記補正ありオーバードライブ処理後データの階調値を算出し、
前記現フレーム圧縮展開データの階調値が前記前フレーム圧縮展開データの階調値よりも小さい場合、前記補正ありオーバードライブ処理後データの階調値が前記現フレーム圧縮展開データの階調値から前記最大の圧縮誤差の絶対値を減じた差以下であるように前記補正ありオーバードライブ処理後データの階調値を算出する
表示装置。 - 請求項1乃至5のいずれかに記載の表示装置であって、
前記表示装置制御回路は、更に、
前記現フレームの画像データに対して圧縮処理を行って前記現フレーム圧縮データを生成する第3圧縮回路と、
前記現フレーム圧縮データを前記第3圧縮回路から受け取って保存するメモリ
とを備え、
前記メモリから読み出された圧縮データが前記前フレーム圧縮データとして前記第2展開回路に供給される
表示装置。 - 画像データから生成された転送圧縮データを、前記転送圧縮データを展開して得られる表示データに応答して表示パネルを駆動するドライバに供給する表示装置制御回路であって、
現フレームの画像データに対応する圧縮データに対して展開処理を行って現フレーム圧縮展開データを生成する第1展開回路と、
前フレームの画像データに対応する圧縮データに対して展開処理を行って前フレーム圧縮展開データを生成する第2展開回路と、
前記現フレーム圧縮展開データと前記前フレーム圧縮展開データとに基づいてオーバードライブ処理を行ってオーバードライブ処理後データを生成するオーバードライブ処理部と、
前記現フレーム圧縮展開データと前記前フレーム圧縮展開データとからオーバードライブ駆動の適正な方向を検出するオーバードライブ方向検出回路と、
検出された前記適正な方向に応じて前記オーバードライブ処理後データを補正して補正ありオーバードライブ処理後データを生成する補正部と、
前記補正ありオーバードライブ処理後データを圧縮して第1圧縮データを生成する第1圧縮回路と、
前記オーバードライブ処理部によって生成された前記オーバードライブ処理後データに対して圧縮処理を行って第2圧縮データを生成する第2圧縮回路と、
前記第2圧縮データに対して展開処理を行って補正なし圧縮展開データを生成する第3展開回路と、
前記現フレーム圧縮展開データと前記補正なし圧縮展開データの比較結果に応じて、前記第1圧縮データと前記第2圧縮データとを含む複数の選択データのうちから前記転送圧縮データを選択する選択部
とを具備する
表示装置制御回路。 - 請求項7に記載の表示装置制御回路であって、
前記選択部は、前記現フレーム圧縮展開データと前記補正なし圧縮展開データの比較結果及び前記現フレーム圧縮展開データと前記オーバードライブ処理後データの比較結果に応じて、前記現フレーム圧縮データと前記第1圧縮データと前記第2圧縮データとのうちから前記転送圧縮データを選択する
表示装置制御回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011144837A JP5801624B2 (ja) | 2011-06-29 | 2011-06-29 | 表示装置、及び、表示装置制御回路 |
US13/489,845 US9202442B2 (en) | 2011-06-29 | 2012-06-06 | Display and display control circuit |
KR20120070263A KR20130002960A (ko) | 2011-06-29 | 2012-06-28 | 표시 장치 및 표시 장치 제어 회로 |
CN201210225466.2A CN102855854B (zh) | 2011-06-29 | 2012-06-29 | 显示器和显示器控制电路 |
US14/941,205 US9697802B2 (en) | 2011-06-29 | 2015-11-13 | Display and display control circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011144837A JP5801624B2 (ja) | 2011-06-29 | 2011-06-29 | 表示装置、及び、表示装置制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013011769A JP2013011769A (ja) | 2013-01-17 |
JP5801624B2 true JP5801624B2 (ja) | 2015-10-28 |
Family
ID=47390162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011144837A Expired - Fee Related JP5801624B2 (ja) | 2011-06-29 | 2011-06-29 | 表示装置、及び、表示装置制御回路 |
Country Status (4)
Country | Link |
---|---|
US (2) | US9202442B2 (ja) |
JP (1) | JP5801624B2 (ja) |
KR (1) | KR20130002960A (ja) |
CN (1) | CN102855854B (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5801624B2 (ja) * | 2011-06-29 | 2015-10-28 | ルネサスエレクトロニクス株式会社 | 表示装置、及び、表示装置制御回路 |
KR101489637B1 (ko) | 2012-09-25 | 2015-02-04 | 엘지디스플레이 주식회사 | 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 평판표시장치 |
JP2015197476A (ja) * | 2014-03-31 | 2015-11-09 | ソニー株式会社 | 信号処理方法、表示装置、及び電子機器 |
CN104156182B (zh) * | 2014-08-29 | 2018-05-29 | 广东威创视讯科技股份有限公司 | 一种基于led屏的校对矩阵的储存方法及装置 |
KR102154697B1 (ko) * | 2014-09-19 | 2020-09-11 | 엘지디스플레이 주식회사 | 표시장치의 과구동 회로 |
CN105448263B (zh) * | 2015-12-31 | 2018-05-01 | 华为技术有限公司 | 显示驱动装置及显示驱动方法 |
JP6744757B2 (ja) * | 2016-05-13 | 2020-08-19 | シナプティクス・ジャパン合同会社 | 画像圧縮装置、画像展開装置、画像圧縮展開システム及び表示ドライバ |
KR102546774B1 (ko) * | 2016-07-22 | 2023-06-23 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR102566997B1 (ko) | 2016-08-25 | 2023-08-14 | 삼성전자주식회사 | 타이밍 컨트롤러 및 이를 포함하는 디스플레이 구동 회로 |
CN107067445B (zh) * | 2017-04-11 | 2018-03-27 | 惠科股份有限公司 | 压缩算法验证方法及系统、显示装置 |
US10460702B2 (en) * | 2017-06-27 | 2019-10-29 | Apple Inc. | Display pixel overdrive systems and methods |
CN111316348B (zh) * | 2017-11-16 | 2024-03-08 | 辛纳普蒂克斯公司 | 用于显示面板的补偿技术 |
US10438561B2 (en) * | 2017-12-14 | 2019-10-08 | Apple Inc. | Panel overdrive compensation |
US10769039B2 (en) * | 2018-12-03 | 2020-09-08 | Himax Technologies Limited | Method and apparatus for performing display control of a display panel to display images with aid of dynamic overdrive strength adjustment |
JP2022166946A (ja) * | 2021-04-22 | 2022-11-04 | セイコーエプソン株式会社 | 液晶プロジェクター |
US11545097B1 (en) * | 2021-12-28 | 2023-01-03 | Himax Technologies Limited | Liquid-crystal display and an overdrive system thereof |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1165535A (ja) * | 1997-08-25 | 1999-03-09 | Nec Corp | 画像表示装置の駆動回路と駆動方法 |
TWI240220B (en) * | 2004-04-26 | 2005-09-21 | Chunghwa Picture Tubes Ltd | Image processing method for a TFT LCD |
JP5086524B2 (ja) * | 2005-01-13 | 2012-11-28 | ルネサスエレクトロニクス株式会社 | コントローラ・ドライバ及びそれを用いた液晶表示装置 |
JP4743837B2 (ja) | 2005-01-13 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | コントローラ・ドライバ及びそれを用いる液晶表示装置並びに液晶駆動方法 |
US20060164365A1 (en) * | 2005-01-25 | 2006-07-27 | Chung-Hsun Huang | Overdrive device and method thereof |
JP2008281734A (ja) | 2007-05-10 | 2008-11-20 | Kawasaki Microelectronics Kk | オーバードライブ回路 |
TWI391895B (zh) * | 2007-07-16 | 2013-04-01 | Novatek Microelectronics Corp | 顯示驅動裝置與其方法 |
JP5100312B2 (ja) * | 2007-10-31 | 2012-12-19 | ルネサスエレクトロニクス株式会社 | 液晶表示装置及びlcdドライバ |
JP5224988B2 (ja) * | 2007-11-29 | 2013-07-03 | 株式会社ジャパンディスプレイセントラル | オーバードライブ駆動回路、表示装置用ドライバic、表示装置、及び、オーバードライブ駆動方法 |
JP2009210844A (ja) * | 2008-03-05 | 2009-09-17 | Toppoly Optoelectronics Corp | 液晶表示装置 |
JP4507265B2 (ja) * | 2008-06-30 | 2010-07-21 | ルネサスエレクトロニクス株式会社 | 画像処理回路、及びそれを搭載する表示パネルドライバ並びに表示装置 |
TWI400690B (zh) * | 2008-12-30 | 2013-07-01 | Princeton Technology Corp | 具有增速處理功能的顯示器 |
JP5366304B2 (ja) * | 2009-05-19 | 2013-12-11 | ルネサスエレクトロニクス株式会社 | 表示駆動装置およびその動作方法 |
JP5410848B2 (ja) * | 2009-06-11 | 2014-02-05 | ルネサスエレクトロニクス株式会社 | 表示装置 |
JP5358482B2 (ja) * | 2010-02-24 | 2013-12-04 | 株式会社ルネサスエスピードライバ | 表示駆動回路 |
US8295619B2 (en) * | 2010-04-05 | 2012-10-23 | Mediatek Inc. | Image processing apparatus employed in overdrive application for compressing image data of second frame according to first frame preceding second frame and related image processing method thereof |
JP5801624B2 (ja) * | 2011-06-29 | 2015-10-28 | ルネサスエレクトロニクス株式会社 | 表示装置、及び、表示装置制御回路 |
-
2011
- 2011-06-29 JP JP2011144837A patent/JP5801624B2/ja not_active Expired - Fee Related
-
2012
- 2012-06-06 US US13/489,845 patent/US9202442B2/en not_active Expired - Fee Related
- 2012-06-28 KR KR20120070263A patent/KR20130002960A/ko active IP Right Grant
- 2012-06-29 CN CN201210225466.2A patent/CN102855854B/zh not_active Expired - Fee Related
-
2015
- 2015-11-13 US US14/941,205 patent/US9697802B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
KR20130002960A (ko) | 2013-01-08 |
CN102855854B (zh) | 2016-06-22 |
US9202442B2 (en) | 2015-12-01 |
CN102855854A (zh) | 2013-01-02 |
US20130002618A1 (en) | 2013-01-03 |
US9697802B2 (en) | 2017-07-04 |
US20160078849A1 (en) | 2016-03-17 |
JP2013011769A (ja) | 2013-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5801624B2 (ja) | 表示装置、及び、表示装置制御回路 | |
JP4507265B2 (ja) | 画像処理回路、及びそれを搭載する表示パネルドライバ並びに表示装置 | |
JP5548064B2 (ja) | 表示システム及び表示デバイスドライバ | |
JP6114530B2 (ja) | 表示装置及び表示デバイスドライバ | |
US10089953B2 (en) | Image processing circuit for image compression and decompression and display panel driver incorporating the same | |
US7679619B2 (en) | Data outputting method, data outputting device, liquid crystal panel driving device, and liquid crystal display device | |
US20060066546A1 (en) | Gamma correction, image processing method and program, gamma correction circuit, image processing apparatus, and display apparatus | |
US20050231741A1 (en) | Apparatus, medium, and method for correcting color of an image | |
JP2010199659A (ja) | 画像処理装置、及び画像処理方法 | |
CN107564461B (zh) | 扫描卡、led显示屏控制系统及图像数据处理方法 | |
JP6744757B2 (ja) | 画像圧縮装置、画像展開装置、画像圧縮展開システム及び表示ドライバ | |
JP2008129420A (ja) | 表示装置およびコントローラドライバ | |
US9602696B2 (en) | Color conversion method, gray scale value correction apparatus, computer program and display apparatus | |
KR20210082856A (ko) | 무라 보상 회로 및 그를 채용한 디스플레이를 위한 구동 장치 | |
JP2017204811A5 (ja) | ||
JP6551230B2 (ja) | 信号生成装置、及び、画像表示装置 | |
US7209144B2 (en) | Image-display apparatus, image-display method, and image-display program | |
JP5311443B2 (ja) | カラー映像表示装置とモノクロ映像表示方法 | |
JP2003076341A (ja) | シーケンシャル・カラー・ディスプレイ装置 | |
KR102462785B1 (ko) | 필드순차색상표시장치 | |
JP2017220889A (ja) | 画像処理装置その制御方法、及び表示装置 | |
JP2022172905A (ja) | 画像処理装置、画像処理方法、画像表示システム、画像表示システムの制御方法、プログラム、記憶媒体 | |
JP2018136455A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140224 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150309 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150804 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150827 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5801624 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |