JP5794010B2 - 情報処理装置、制御プログラムおよび制御方法 - Google Patents
情報処理装置、制御プログラムおよび制御方法 Download PDFInfo
- Publication number
- JP5794010B2 JP5794010B2 JP2011158478A JP2011158478A JP5794010B2 JP 5794010 B2 JP5794010 B2 JP 5794010B2 JP 2011158478 A JP2011158478 A JP 2011158478A JP 2011158478 A JP2011158478 A JP 2011158478A JP 5794010 B2 JP5794010 B2 JP 5794010B2
- Authority
- JP
- Japan
- Prior art keywords
- operating frequency
- cpu
- arithmetic processing
- power consumption
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
- G06F1/3225—Monitoring of peripheral devices of memory devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Description
次に、図8を用いて、情報処理装置1が実行する処理の流れの一例について説明する。図8は、実施例1に係る情報処理装置が実行する処理の流れを説明するためのフローチャートである。なお、情報処理装置1は、図8に示す処理を1秒おきに実行する。
上述したように、情報処理装置1は、動作周波数を設定可能なCPU11と、メモリ13とを有し、メモリ13が消費した電力を測定する。そして、情報処理装置1は、測定した電力に応じて、CPU11の動作周波数を設定する。このため、情報処理装置1は、CPU11の使用率が高い場合にも、CPU11が消費する電力量を削減することができる。
上述した情報処理装置1は、OS30にて最適な動作周波数を判別し、判別した動作周波数を示す動作周波数設定ファイル35を出力することにより、CPU11の動作周波数を設定した。しかし実施例は、これに限定されるものではない。そこで、図9を用いて、本願に係る情報処理装置の他の態様について説明する。
図4に例示した動作周波数テーブル32が記憶する情報は、あくまで一例であり、メモリ13の消費電力の範囲、および、動作周波数については、他の値を記憶してもよい。すなわち、情報処理装置1、40は、メモリ13の消費電力が増加した場合は、CPU11の動作周波数を減少させ、メモリ13の消費電力が減少した場合は、CPU1の動作周波数を増加させれば、アプリケーションの性能を低下させることなく、CPU11が消費する電力量を削減することができる。
上述した情報処理装置1、40は、動作周波数テーブル32に従ってCPU11の動作周波数を設定した。しかし、実施例はこれに限定されるものではない。例えば、情報処理装置1、40は、メモリ13の消費電力に基づいて、CPU11に設定すべき動作周波数をその都度算出し、算出した動作周波数をCPU11に設定することとしてもよい。
10、50 ハードウェア
11 CPU
11a レジスタ
11b コア
12 電源
13 メモリ
14 抵抗
15 電力測定部
20、60 BIOS
30、70 OS
31 CPU周波数制御部
32 動作周波数テーブル
33 判別部
34、34a 設定部
35 動作周波数設定ファイル
Claims (9)
- 演算処理に利用される情報を記憶するメモリと、
前記メモリに記憶された情報を用いて演算処理を行う演算処理部と、
前記メモリの消費電力を、前記演算処理部が実行するアプリケーションごとに測定する測定部と、
前記測定部が測定した消費電力に応じて、前記演算処理部が前記アプリケーションを実行する際の動作周波数を設定する設定部と、
を有することを特徴とする情報処理装置。 - 前記設定部は、前記測定部が測定した消費電力が所定の閾値よりも多い場合には、前記演算処理部の動作周波数を所定の周波数よりも低い値に設定し、前記測定部が測定した消費電力が所定の閾値よりも少ない場合には、前記演算処理部の動作周波数を所定の周波数よりも高い値に設定することを特徴とする請求項1に記載の情報処理装置。
- 前記設定部は、前記メモリの消費電力の範囲と前記演算処理部の動作周波数とを対応付けた設定情報を有し、前記測定部が測定した消費電力に対応する動作周波数を前記設定情報から判別し、前記演算処理部の動作周波数を該判別した動作周波数に設定することを特徴とする請求項1または2に記載の情報処理装置。
- 前記設定部は、所定のアプリケーションを実行した際に前記演算処理部が消費する電力量が最も少なくなる動作周波数と、当該アプリケーションを前記演算処理部が実行する際の前記メモリの消費電力とを対応付けた設定情報を有することを特徴とする請求項3に記載の情報処理装置。
- 前記設定部は、前記演算処理部の動作周波数を設定してから所定の時間が経過するまでの間に前記測定部が測定した電力の平均値を算出し、当該算出した電力の平均値に応じて、前記演算処理部の動作周波数を新たに設定することを特徴とする請求項1〜4のいずれか1つに記載の情報処理装置。
- 前記設定部は、前記演算処理装置の動作周波数を示す周波数情報を出力し、
前記演算処理部は、前記設定部が出力した周波数情報を参照し、当該参照した周波数情報が示す動作周波数で動作することを特徴とする請求項1〜5のいずれか1つに記載の情報処理装置。 - 前記演算処理部は、自身の動作周波数を示す値を格納するレジスタを有し、
前記設定部は、前記レジスタに格納された値を更新することで、前記演算処理部の動作周波数を設定することを特徴とする請求項1〜5のいずれか1つに記載の情報処理装置。 - 動作周波数を変更可能な演算処理装置と、前記演算処理装置が利用する情報を記憶する記憶装置と、前記記憶装置の消費電力を測定する電力測定装置とを有する情報処理装置の制御方法において、
前記電力測定装置が、前記演算処理装置が実行するアプリケーションごとに、前記記憶装置の消費電力を測定し、
前記電力測定装置が測定した前記記憶装置の消費電力に応じて、前記演算処理装置が前記アプリケーションを実行する際の動作周波数を変更する処理を含むことを特徴とする情報処理装置の制御方法。 - 動作周波数を変更可能な演算処理装置と、前記演算処理装置が利用する情報を記憶する記憶装置と、前記記憶装置の消費電力を測定する電力測定装置とを有する情報処理装置によって実行される制御プログラムにおいて、
前記電力測定装置が前記演算処理装置が実行するアプリケーションごとに測定した前記記憶装置の消費電力を取得し、
取得した消費電力に応じて、前記演算処理装置が前記アプリケーションを実行する際の動作周波数を設定する
ことを特徴とする制御プログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011158478A JP5794010B2 (ja) | 2011-07-19 | 2011-07-19 | 情報処理装置、制御プログラムおよび制御方法 |
US13/471,534 US9026822B2 (en) | 2011-07-19 | 2012-05-15 | Dynamically adjusting operating frequency of a arithemetic processing device for predetermined applications based on power consumption of the memory in real time |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011158478A JP5794010B2 (ja) | 2011-07-19 | 2011-07-19 | 情報処理装置、制御プログラムおよび制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013025508A JP2013025508A (ja) | 2013-02-04 |
JP5794010B2 true JP5794010B2 (ja) | 2015-10-14 |
Family
ID=47556666
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011158478A Active JP5794010B2 (ja) | 2011-07-19 | 2011-07-19 | 情報処理装置、制御プログラムおよび制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9026822B2 (ja) |
JP (1) | JP5794010B2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140237272A1 (en) * | 2013-02-19 | 2014-08-21 | Advanced Micro Devices, Inc. | Power control for data processor |
DE102013106285B3 (de) * | 2013-06-17 | 2014-02-13 | Infineon Technologies Ag | Schaltungsanordnung und Verfahren zum Steuern des Betriebs einer Mehrzahl von zu versorgenden Komponenten einer Schaltungsanordnung |
WO2015008372A1 (ja) * | 2013-07-19 | 2015-01-22 | 富士通株式会社 | 演算処理装置及び演算処理装置の制御方法 |
KR101860248B1 (ko) * | 2014-03-27 | 2018-05-21 | 인텔 코포레이션 | 그래픽 처리 유닛 주파수의 동적 조절을 지원하는 방법 및 장치 |
US9378536B2 (en) * | 2014-04-30 | 2016-06-28 | Qualcomm Incorporated | CPU/GPU DCVS co-optimization for reducing power consumption in graphics frame processing |
KR102329473B1 (ko) * | 2014-11-24 | 2021-11-19 | 삼성전자주식회사 | 프로세서와 이를 포함하는 반도체 장치 |
JP6439623B2 (ja) * | 2015-08-05 | 2018-12-19 | 富士通株式会社 | 計算機、動作周波数決定プログラム及び動作周波数決定方法 |
JP6631374B2 (ja) * | 2016-04-13 | 2020-01-15 | 富士通株式会社 | 情報処理装置、動作状況収集プログラム及び動作状況収集方法 |
US10551900B2 (en) * | 2017-03-28 | 2020-02-04 | Intel Corporation | Voltage regulator efficiency-aware system energy management |
DE112017007989T5 (de) * | 2017-08-22 | 2020-06-10 | Intel Corporation | Anwendungsprioritätsbasierte energieverwaltung für eine computervorrichtung |
KR20210045544A (ko) | 2019-10-16 | 2021-04-27 | 삼성전자주식회사 | 클럭 사이클에 기반하여 전력을 모니터링하는 동적 전력 모니터, 프로세서, 및 시스템 온 칩 |
US20230161398A1 (en) * | 2021-11-22 | 2023-05-25 | Rakuten Mobile, Inc. | Data storage system with power consumption efficiency and methods of operating the same |
KR102516672B1 (ko) * | 2022-11-22 | 2023-04-03 | (주)대우루컴즈 | Cpu 사용율에 따른 한계값 설정을 통하여 절전을 행하는 에너지 절감형 컴퓨터 시스템 및 그 제어 방법 |
Family Cites Families (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6427094A (en) * | 1987-07-23 | 1989-01-30 | Mitsubishi Electric Corp | Mos-type semiconductor memory |
JPH04239305A (ja) | 1991-01-11 | 1992-08-27 | Seiko Epson Corp | 情報処理装置 |
JP3274287B2 (ja) * | 1994-08-25 | 2002-04-15 | 矢崎総業株式会社 | 電池残存容量測定装置 |
US5826092A (en) * | 1995-09-15 | 1998-10-20 | Gateway 2000, Inc. | Method and apparatus for performance optimization in power-managed computer systems |
JP3961619B2 (ja) * | 1997-06-03 | 2007-08-22 | 株式会社東芝 | コンピュータシステムおよびその処理速度制御方法 |
US6378081B1 (en) * | 1998-10-01 | 2002-04-23 | Gateway, Inc. | Power conservation without performance reduction in a power-managed system |
US6298448B1 (en) * | 1998-12-21 | 2001-10-02 | Siemens Information And Communication Networks, Inc. | Apparatus and method for automatic CPU speed control based on application-specific criteria |
US6820209B1 (en) * | 1999-07-15 | 2004-11-16 | Apple Computer, Inc. | Power managed graphics controller |
JP2002116868A (ja) * | 2000-10-06 | 2002-04-19 | Nec Corp | キーボードコントローラ制御方式 |
US6684298B1 (en) * | 2000-11-09 | 2004-01-27 | University Of Rochester | Dynamic reconfigurable memory hierarchy |
TW509887B (en) * | 2001-01-12 | 2002-11-11 | Integrated Technology Express | Display device with adjusting clock and the method thereof |
DE10131007B4 (de) * | 2001-06-27 | 2011-04-07 | Qimonda Ag | Vorrichtung zum Ansteuern einer Speicherzelle eines Speicherbausteins und Speicherbaustein |
US6681287B2 (en) * | 2001-07-02 | 2004-01-20 | Nanoamp Solutions, Inc. | Smart memory |
US7111179B1 (en) | 2001-10-11 | 2006-09-19 | In-Hand Electronics, Inc. | Method and apparatus for optimizing performance and battery life of electronic devices based on system and application parameters |
JP2003256495A (ja) | 2002-02-27 | 2003-09-12 | Nec Corp | 消費電力計算装置及び方法 |
US7111109B2 (en) * | 2002-03-13 | 2006-09-19 | Canon Kabushiki Kaisha | Control system, recording device and electronic apparatus |
US7240239B2 (en) * | 2002-03-20 | 2007-07-03 | National Institute Of Advanced Industrial Science And Technology | Input and output control means for computer system storage and a software execution method using same |
US20040158878A1 (en) * | 2003-02-07 | 2004-08-12 | Viresh Ratnakar | Power scalable digital video decoding |
US7707443B2 (en) | 2003-07-18 | 2010-04-27 | Hewlett-Packard Development Company, L.P. | Rack-level power management of computer systems |
JP4433782B2 (ja) * | 2003-12-17 | 2010-03-17 | 株式会社日立製作所 | 情報処理装置及びオペレーティングシステム |
JP4001584B2 (ja) | 2004-02-26 | 2007-10-31 | 松下電器産業株式会社 | シミュレーション装置 |
US7219245B1 (en) | 2004-06-03 | 2007-05-15 | Advanced Micro Devices, Inc. | Adaptive CPU clock management |
US7739532B2 (en) * | 2004-06-07 | 2010-06-15 | Intel Corporation | Method, apparatus and system for enhanced CPU frequency governers |
US20060168571A1 (en) * | 2005-01-27 | 2006-07-27 | International Business Machines Corporation | System and method for optimized task scheduling in a heterogeneous data processing system |
US7610497B2 (en) * | 2005-02-01 | 2009-10-27 | Via Technologies, Inc. | Power management system with a bridge logic having analyzers for monitoring data quantity to modify operating clock and voltage of the processor and main memory |
US7702928B2 (en) * | 2005-04-08 | 2010-04-20 | Hewlett-Packard Development Company, L.P. | Memory module with on-board power-consumption monitoring |
US7386739B2 (en) * | 2005-05-03 | 2008-06-10 | International Business Machines Corporation | Scheduling processor voltages and frequencies based on performance prediction and power constraints |
TWI277859B (en) * | 2005-05-13 | 2007-04-01 | Via Tech Inc | Method for adjusting memory frequency |
KR100663864B1 (ko) * | 2005-06-16 | 2007-01-03 | 엘지전자 주식회사 | 멀티-코어 프로세서의 프로세서 모드 제어장치 및 방법 |
JP2007122657A (ja) | 2005-10-31 | 2007-05-17 | Toshiba Corp | 消費電流制御システム |
US7519775B2 (en) * | 2006-02-23 | 2009-04-14 | Sun Microsystems, Inc. | Enforcing memory-reference ordering requirements at the L2 cache level |
JP4231516B2 (ja) * | 2006-08-04 | 2009-03-04 | 株式会社日立製作所 | 実行コードの生成方法及びプログラム |
JP4839164B2 (ja) * | 2006-09-15 | 2011-12-21 | 株式会社日立製作所 | ハードウェアモニタを用いた性能評価システム及び再構築可能な計算機システム |
JP2008140076A (ja) * | 2006-11-30 | 2008-06-19 | Toshiba Corp | 情報処理装置 |
US7340378B1 (en) | 2006-11-30 | 2008-03-04 | International Business Machines Corporation | Weighted event counting system and method for processor performance measurements |
JP4232121B2 (ja) * | 2006-12-28 | 2009-03-04 | ソニー株式会社 | 情報処理装置および方法、プログラム、並びに記録媒体 |
US8869152B1 (en) * | 2007-01-11 | 2014-10-21 | Marvell International Ltd. | Methods and procedures to dynamically adjust processor frequency |
US8302098B2 (en) * | 2007-12-06 | 2012-10-30 | Oracle America, Inc. | Hardware utilization-aware thread management in multithreaded computer systems |
KR101510694B1 (ko) * | 2007-12-12 | 2015-04-10 | 엘지전자 주식회사 | 데이터 처리 장치 및 방법 |
US7930470B2 (en) * | 2008-01-24 | 2011-04-19 | International Business Machines Corporation | System to enable a memory hub device to manage thermal conditions at a memory device level transparent to a memory controller |
US7930469B2 (en) * | 2008-01-24 | 2011-04-19 | International Business Machines Corporation | System to provide memory system power reduction without reducing overall memory system performance |
US8219993B2 (en) * | 2008-02-27 | 2012-07-10 | Oracle America, Inc. | Frequency scaling of processing unit based on aggregate thread CPI metric |
WO2009125789A1 (ja) * | 2008-04-09 | 2009-10-15 | 日本電気株式会社 | 計算機システムとその動作方法 |
US20090271649A1 (en) * | 2008-04-25 | 2009-10-29 | Dell Products L.P. | Voltage regulator phase shedding |
US8156320B2 (en) * | 2008-08-27 | 2012-04-10 | Wireless Silicon Group, Llc | Method and apparatus for fast booting a portable computing device allowing for immediate operation |
JP2010277350A (ja) | 2009-05-28 | 2010-12-09 | Toshiba Corp | 電子機器 |
-
2011
- 2011-07-19 JP JP2011158478A patent/JP5794010B2/ja active Active
-
2012
- 2012-05-15 US US13/471,534 patent/US9026822B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013025508A (ja) | 2013-02-04 |
US20130024707A1 (en) | 2013-01-24 |
US9026822B2 (en) | 2015-05-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5794010B2 (ja) | 情報処理装置、制御プログラムおよび制御方法 | |
JP5689965B2 (ja) | コンピュータシステムにおける電流および電力管理 | |
TWI454901B (zh) | 微處理器、操作微處理器的方法以及電腦程式產品 | |
US10048741B1 (en) | Bandwidth-aware multi-frequency performance estimation mechanism | |
US7861068B2 (en) | Method and apparatus for using dynamic workload characteristics to control CPU frequency and voltage scaling | |
US9261949B2 (en) | Method for adaptive performance optimization of the soc | |
Jiao et al. | Power and performance characterization of computational kernels on the gpu | |
US9176569B2 (en) | Apparatus and method for dynamically adjusting frequency of central processing unit | |
US9442739B2 (en) | Collaborative processor and system performance and power management | |
JP5676759B2 (ja) | 安定した仮想周波数のための複数の動作点の管理 | |
US8171319B2 (en) | Managing processor power-performance states | |
US20130173946A1 (en) | Controlling power consumption through multiple power limits over multiple time intervals | |
TW201346527A (zh) | 用於多核處理器的漏變化感知功率管理系統及其方法 | |
Mittal et al. | EnCache: Improving cache energy efficiency using a software-controlled profiling cache | |
US20100313045A1 (en) | Storage array power management using lifecycle information | |
US10204056B2 (en) | Dynamic cache enlarging by counting evictions | |
Wang et al. | Using per-loop CPU clock modulation for energy efficiency in OpenMP applications | |
JP2018139093A (ja) | 情報処理装置、情報処理方法及びプログラム | |
TW201911038A (zh) | 基於溫度之頻率節流 | |
Haj-Yihia et al. | DOEE: Dynamic optimization framework for better energy efficiency | |
Saurav et al. | Adaptive power management for HPC applications | |
Malkowski et al. | Phase-aware adaptive hardware selection for power-efficient scientific computations | |
Eiblmaier et al. | Power management for main memory with access latency control | |
US20240111351A1 (en) | Frequency/State Based Power Management Thresholds | |
KR102157326B1 (ko) | 컴퓨팅 장치, 컴퓨팅 장치의 메모리 대역폭 조정 방법 및 메모리 대역폭 조정기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140404 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150317 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150512 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150714 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150727 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5794010 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |