JP5792830B2 - パルス信号出力装置 - Google Patents
パルス信号出力装置 Download PDFInfo
- Publication number
- JP5792830B2 JP5792830B2 JP2013546827A JP2013546827A JP5792830B2 JP 5792830 B2 JP5792830 B2 JP 5792830B2 JP 2013546827 A JP2013546827 A JP 2013546827A JP 2013546827 A JP2013546827 A JP 2013546827A JP 5792830 B2 JP5792830 B2 JP 5792830B2
- Authority
- JP
- Japan
- Prior art keywords
- pulse signal
- pull
- signal output
- resistor
- output device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
- H04L27/12—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/12—Shaping pulses by steepening leading or trailing edges
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K6/00—Manipulating pulses having a finite slope and not covered by one of the other main groups of this subclass
- H03K6/04—Modifying slopes of pulses, e.g. S-correction
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Electronic Switches (AREA)
Description
102 物理量検出手段
103 変調手段
105 電子制御装置
203 トランジスタ
204 コンデンサ
210 パルス信号
311 プルアップ用FET
1001 基準クロック信号
1003 タイマー
1007 立上がり時割込み処理(JOB1)
1008 立下がり時割込み処理(JOB2)
Claims (8)
- 物理量を検出する物理量検出手段と、
前記物理量検出手段から得られる出力情報をパルス変調する変調手段と、
前記変調手段で生成された変調信号を増幅する増幅手段と、を備え、
前記変調手段は、
汎用入出力端子と、
一方が内部電源に接続され、他方が前記汎用入出力端子に接続されるプルアップ抵抗と、
前記汎用入出力端子を入力用とするか出力用とするかを選択する選択手段と、
前記プルアップ抵抗と前記汎用入出力端子の接続及び切断を行うプルアップ抵抗接続手段と、
前記汎用入出力端子が入力用に選択されたときに前記プルアップ抵抗接続手段が動作するように制御するプルアップ抵抗接続制御回路と、を有し、
前記プルアップ抵抗接続手段は、前記汎用入出力端子が入力用に選択されたとき前記プルアップ抵抗と前記汎用入出力端子とを接続し、
前記選択手段は、前記変調信号の出力信号レベルが遷移開始したときに一定時間経過した後に前記汎用入出力端子を前記選択手段によって出力用に切り替え、
前記増幅手段は、ベースまたはゲートが前記汎用入出力端子に接続されるトランジスタを有し、
前記汎用入力端子が入力用、出力用の何れの状態であっても外部へのパルス信号出力回路として動作するパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記トランジスタは前記プルアップ抵抗が前記汎用入出力端子に接続されているときは能動領域で駆動することを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記トランジスタのベース又はゲートの電位が連続的ではなく二値又は少なくとも複数の一定電圧幅で制御されていることを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記プルアップ抵抗の接続及び切断を複数回行うことを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記プルアップ抵抗は、半導体接合の抵抗成分を利用したことを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記パルス信号出力装置で出力された前記パルス信号の受信側がパルス信号のデューティ比又は、立上がりエッジ、又は立下がりエッジを利用するものであることを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記プルアップ抵抗の接続及び切断操作の有無、回数、操作期間、前記プルアップ抵抗値のうち少なくともひとつが前記パルス信号出力装置の通電以降に可変であることを特徴とするパルス信号出力装置。 - 請求項1に記載のパルス信号出力装置において、
前記プルアップ抵抗の接続及び切断、前記汎用入出力端子の選択の操作を前記パルス信号の立上がりエッジでも行うことを特徴とするパルス信号出力装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2011/006593 WO2013080240A1 (ja) | 2011-11-28 | 2011-11-28 | パルス信号出力装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2013080240A1 JPWO2013080240A1 (ja) | 2015-04-27 |
JP5792830B2 true JP5792830B2 (ja) | 2015-10-14 |
Family
ID=48534776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013546827A Expired - Fee Related JP5792830B2 (ja) | 2011-11-28 | 2011-11-28 | パルス信号出力装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9253001B2 (ja) |
JP (1) | JP5792830B2 (ja) |
CN (1) | CN103988429B (ja) |
DE (1) | DE112011105881T5 (ja) |
WO (1) | WO2013080240A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6481630B2 (ja) * | 2016-01-28 | 2019-03-13 | 株式会社デンソー | 電流調整回路 |
CN108132903B (zh) * | 2018-01-19 | 2024-08-06 | 杭州士兰微电子股份有限公司 | 通用输入输出接口电路及其控制方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5961489A (ja) | 1982-09-30 | 1984-04-07 | Fujitsu Ltd | 直流モ−タの速度制御方式 |
JPH0736512B2 (ja) * | 1987-11-17 | 1995-04-19 | 日本電気株式会社 | パルス出力装置 |
JP2871330B2 (ja) * | 1992-09-01 | 1999-03-17 | 三菱電機株式会社 | ソレノイド制御装置 |
JP3442149B2 (ja) * | 1994-07-28 | 2003-09-02 | 富士通株式会社 | 半導体回路 |
JP2006325256A (ja) | 1999-11-16 | 2006-11-30 | Ricoh Co Ltd | 出力ドライバ回路 |
KR100468728B1 (ko) * | 2002-04-19 | 2005-01-29 | 삼성전자주식회사 | 반도체 집적회로의 온-칩 터미네이터, 그 제어 회로 및 그제어 방법 |
KR100468758B1 (ko) * | 2002-08-07 | 2005-01-29 | 삼성전자주식회사 | 고속 신호전송을 위한 신호버퍼 및 이를 구비하는신호라인 구동회로 |
JP4585337B2 (ja) * | 2005-03-14 | 2010-11-24 | 株式会社エヌ・ティ・ティ・ドコモ | バイアス回路 |
US7756812B2 (en) * | 2005-09-22 | 2010-07-13 | Eastman Kodak Company | Adaptive input-cell circuitry useful in configurable electronic controllers |
CN101594044B (zh) * | 2008-05-27 | 2011-07-20 | 陈庭勋 | 降低开关电源电磁噪声的方法 |
KR101060901B1 (ko) * | 2009-06-04 | 2011-08-30 | 삼성전기주식회사 | 단일 전송 케이블로 신호를 송수신하는 전자 장치 |
JP2011135436A (ja) * | 2009-12-25 | 2011-07-07 | Elpida Memory Inc | 半導体装置 |
-
2011
- 2011-11-28 DE DE112011105881.0T patent/DE112011105881T5/de not_active Withdrawn
- 2011-11-28 WO PCT/JP2011/006593 patent/WO2013080240A1/ja active Application Filing
- 2011-11-28 CN CN201180075126.XA patent/CN103988429B/zh not_active Expired - Fee Related
- 2011-11-28 US US14/355,371 patent/US9253001B2/en not_active Expired - Fee Related
- 2011-11-28 JP JP2013546827A patent/JP5792830B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE112011105881T5 (de) | 2014-08-21 |
US20140301502A1 (en) | 2014-10-09 |
JPWO2013080240A1 (ja) | 2015-04-27 |
WO2013080240A1 (ja) | 2013-06-06 |
CN103988429A (zh) | 2014-08-13 |
CN103988429B (zh) | 2016-06-08 |
US9253001B2 (en) | 2016-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10120436B2 (en) | Apparatuses, systems, and methods for USB high-speed chirp detection | |
EP3216125B1 (en) | Multi-stage slew rate control profiling for transistor drive applications | |
CN108023577B (zh) | 脉宽滤波电路 | |
CN108712313B (zh) | 电子电路及其操作方法和抑制振铃的网络 | |
CN109240165B (zh) | 一种基于i/o接口的信号输出方法和装置 | |
US20060015670A1 (en) | Apparatus for detecting connection of a peripheral unit to a host system | |
JP2014075694A (ja) | ゲートドライバ、及びスイッチング方法 | |
CN103066972B (zh) | 一种带有全局使能脉冲控制自动复位功能的上电复位电路 | |
US9813055B2 (en) | Gate driver that drives with a sequence of gate resistances | |
US9791916B2 (en) | Control circuit including load switch, electronic apparatus including the load switch, and control method thereof | |
JP5792830B2 (ja) | パルス信号出力装置 | |
JP6355775B2 (ja) | ゲートドライバ、及びスイッチング方法 | |
CN111541438A (zh) | 智能半导体开关 | |
CN109274072B (zh) | 开关电路 | |
JP4808053B2 (ja) | インターフェース回路およびその制御方法 | |
CN114667681A (zh) | 栅极驱动电路 | |
JP5565336B2 (ja) | 出力回路、システム、及び出力回路の制御方法 | |
CN214069897U (zh) | GaN晶体管的驱动模块、开关电路与电子设备 | |
JP5928417B2 (ja) | 半導体素子モジュール及びゲート駆動回路 | |
CN202721658U (zh) | 一种集成上电复位功能的开关电源芯片 | |
US20140239971A1 (en) | Debugging circuit and circuit board using same | |
CN103097903B (zh) | 感测二进制信号的方法和设备 | |
US11955957B2 (en) | Smart electronic switch | |
CN112994667B (zh) | 功率设备的控制装置及方法 | |
KR20200018998A (ko) | 전자 장치 및 그의 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150216 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150714 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150806 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5792830 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |