JP5783584B2 - 周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること - Google Patents

周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること Download PDF

Info

Publication number
JP5783584B2
JP5783584B2 JP2014525057A JP2014525057A JP5783584B2 JP 5783584 B2 JP5783584 B2 JP 5783584B2 JP 2014525057 A JP2014525057 A JP 2014525057A JP 2014525057 A JP2014525057 A JP 2014525057A JP 5783584 B2 JP5783584 B2 JP 5783584B2
Authority
JP
Japan
Prior art keywords
oscillator
slave
master oscillator
master
slave oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2014525057A
Other languages
English (en)
Other versions
JP2014523222A5 (ja
JP2014523222A (ja
Inventor
ラグナサン、アシュウィン
ペドラリ−ノイ、マルツィオ
ワドーファ、サメーア
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2014523222A publication Critical patent/JP2014523222A/ja
Publication of JP2014523222A5 publication Critical patent/JP2014523222A5/ja
Application granted granted Critical
Publication of JP5783584B2 publication Critical patent/JP5783584B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B2200/00Indexing scheme relating to details of oscillators covered by H03B
    • H03B2200/006Functional aspects of oscillators
    • H03B2200/0074Locking of an oscillator by injecting an input signal directly into the oscillator

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

本開示は、インジェクションロック発振器(ILO:Injection-Locked Oscillator)に関する。
インジェクションロック発振器(ILO)と呼ばれるタイプの発振器は、しばしばマスタ発振器と呼ばれる第1の発振器と、しばしばスレーブ発振器と呼ばれる第2の発振器とを伴う。スレーブ発振器の発振周波数がマスタ発振器の発振周波数の所望の整数倍または約数になるように、マスタ発振器からのエネルギーがスレーブ発振器に結合される。ILOには、クロック信号生成における用途と、クロック分配における用途とを含む多くの用途がある。いくつかの例では、マスタ発振器は、位相ロックループ(PLL:Phase-Locked Loop)の一部である電圧制御発振器(VCO:Voltage-Controlled Oscillator)である。スレーブ発振器は、マスタにインジェクションロックされ、所望の周波数のクロック信号を他の回路に供給する。
インジェクションロック発振器回路は、マスタ発振器と、スレーブ発振器と、インジェクションロック制御回路とを含む。初めに、マスタ発振器およびスレーブ発振器は、スレーブ発振器がマスタ発振器にインジェクションロックされるように動作させられる。スレーブ発振器は、プロセッサ回路などの別の回路をクロック制御するために使用され、プロセッサ回路は供給電圧から電力供給される。次に、スレーブ発振器はマスタ発振器から分離される。一例では、スレーブ発振器は、アンロック状態検出器回路がアンロック状態を検出した結果として、マスタ発振器から分離される。アンロック状態は、プロセッサ回路の供給電圧が通常の供給電圧範囲を下回る状態であり得る。通常の供給電圧範囲は、供給電圧の許容電圧範囲とも呼ばれる。
分離した後に、スレーブ発振器が自走しているとき、スレーブ発振器の発振周波数が調整される。一例では、スレーブ発振器の自走発振周波数は、プロセッサ回路に供給される供給電圧に比例して変動するように調整される。供給電圧が減少する場合、スレーブ発振器の自走発振周波数は減少される。供給電圧が増加する場合、スレーブ発振器の自走発振周波数は増加される。自走動作の時間量の後に、スレーブ発振器は、次いで、マスタ発振器に再ロックされることになる。一例では、スレーブ発振器は、アンロック状態検出器回路がもはやアンロック状態を検出しなくなると、マスタ発振器に再ロックされることになる。スレーブ発振器の発振周波数は、マスタ発振器の発振周波数よりもわずかに低いがそれに極めて近い周波数に調整され、その周波数のままにされる。スレーブ発振器は、次いで、マスタ発振器出力信号とスレーブ発振器出力信号との間の逆位相状態が検出されると、マスタ発振器のみに再結合される。逆位相状態中にスレーブ発振器をマスタ発振器のみに再結合することによって、さもなければ再ロックプロセス中に生じることがある、スレーブ発振周波数における周波数オーバーシュートが回避される。
上記は概要であり、したがって当然、詳細の簡略化、一般化および省略を含んでおり、したがって、概要は例示的なものに過ぎず、いかなる形でも限定的なものではないことを当業者は諒解されよう。特許請求の範囲のみによって定義される、本明細書で説明するデバイスおよび/またはプロセスの他の態様、発明的特徴、および利点は、本明細書に記載する非限定的な詳細な説明において明らかになるであろう。
新規の一態様によるインジェクションロック発振器(ILO)システムの図。 図1のILOシステムの特定の例の回路図。 図2のILOシステムの逆位相状態検出器回路の1つの特定の例の回路図。 逆位相状態における図3の逆位相状態検出器回路の動作を示す波形図。 同相状態における図3の逆位相状態検出器回路の動作を示す波形図。 スレーブ発振器出力信号が検出窓全体にわたってデジタル論理高レベルにある状態における図3の逆位相状態検出器回路の動作を示す波形図。 スレーブ発振器出力信号が検出窓全体にわたってデジタル論理低レベルにある状態における図3の逆位相状態検出器回路の動作を示す波形図。 スレーブ発振器がマスタから分離され、アンロックされ、次いで、スレーブ発振器の発振周波数が供給電圧に応じて調整され、次いで、再ロックプロセス中にスレーブ発振器の発振周波数における周波数オーバーシュートがないように、スレーブ発振器が逆位相状態中にマスタ発振器に再結合される、図2のILOシステムの動作を示す波形図。 スレーブ発振器が同相状態中にマスタ発振器に再結合された場合、スレーブ発振器出力信号の発振周波数がどのようにオーバーシュートし得るか、およびスレーブ発振器が逆位相状態中にマスタ発振器に再結合された場合、スレーブ発振器の発振周波数がどのようにオーバーシュートしないかを示す波形図。 新規の一態様による方法の流れ図。
図1は、インジェクションロック発振器(ILO)システム1の図である。システム1は、マスタ発振器2と、スレーブ発振器3と、インジェクションロック制御回路4と、アンロック状態検出器回路5とを含む。マスタ発振器2、スレーブ発振器3、およびインジェクションロック制御回路4はともにインジェクションロック発振器(ILO)を形成する。マスタ発振器2はマスタ発振器出力信号6を出力する。スレーブ発振器3はスレーブ発振器出力信号7を出力する。インジェクションロック制御回路4は、スイッチ8と逆位相状態検出器回路9とを含む。ロック状態では、スイッチ8は、スレーブ発振器3が、マスタ発振器2に結合され、それにインジェクションロックされるように閉状態にある。アンロック状態検出器回路5がアンロック状態を検出しない限り、システム1はこの様式で動作し、スレーブ発振器3はマスタ発振器2にインジェクションロックされる。
アンロック状態検出器回路5がアンロック状態を検出した場合、アンロック状態検出器回路5はロック信号10をデアサートする。インジェクションロック制御回路4は、デアサートされたロック信号10を受信し、それに応答してスイッチ8を開状態にする。インジェクションロック制御回路4は、出力リード線およびノード14上に適切な制御信号を出力することによってスイッチ8を制御する。スイッチ8を開状態にすることにより、スレーブ発振器3がマスタ発振器2から分離される。一例では、スレーブ発振器3の自走発振周波数は、マスタ発振器出力信号6の発振周波数よりも低い周波数である。したがって、分離すると、スレーブ発振器出力信号の周波数は減少し、それのより低い自走発振周波数に落ち着く。この状態は、アンロック状態が持続する間持続する。
アンロック状態がもはや存在しなくなると、アンロック状態検出器回路5はロック信号10をアサートする。入力リード線およびノード11上のロック信号10のアサーションは、スレーブ発振器出力信号7とマスタ発振器出力信号6との間に逆位相状態があるとき、スレーブ発振器3をマスタ発振器2に再結合するためのインジェクションロック制御回路4へのプロンプトである。逆位相状態検出器回路9は、入力リード線およびノード12上でスレーブ発振器出力信号7を受信する。逆位相状態検出器回路9は、入力リード線およびノード13上でマスタ発振器出力信号6を受信する。逆位相状態検出器回路9は、スレーブ発振器出力信号とマスタ発振器出力信号とを比較し、逆位相状態を探す。一例では、逆位相状態は、スレーブ発振器出力信号のエッジがマスタ発振器出力信号のエッジの所定の時間窓内に生じるが、スレーブ発振器出力信号のエッジとマスタ発振器出力信号のエッジとが反対のタイプである(すなわち、一方が立上りエッジであり、他方が立下りエッジである)状態である。たとえば、マスタ発振器出力信号の立上りエッジの所定の時間内に、スレーブ発振器出力信号の立下りエッジがある。逆位相状態を検出すると、逆位相状態検出器回路9は、それの開状態からそれの閉状態に切り替えるためにスイッチ8を制御し、それによってスレーブ発振器3をマスタ発振器2に再結合する。スレーブ発振器をマスタ発振器に再結合することによって、スレーブ発振器は、マスタ発振器に再びインジェクションロックされる。
スレーブ発振器3が同相状態中にマスタ発振器2に再結合された場合、スレーブ発振器出力信号における周波数オーバーシュートが生じるであろう。周波数オーバーシュートは、再結合が行われた後、スレーブ発振器出力信号が、短い時間量の間、マスタ発振器の発振周波数よりも高いそれの発振周波数における過渡摂動を示す状態である。しかしながら、システム1では、インジェクションロック制御回路4は、スレーブ発振器出力信号7とマスタ発振器出力信号6との間に逆位相状態があるまで、スレーブ発振器3をマスタ発振器2に再結合するのを待つ。したがって、同相状態中に発振器を再結合することによる周波数オーバーシュートが回避される。スレーブ発振器3をマスタ発振器2に再結合すると、スレーブ発振器の発振周波数は、急激な周波数アンダーシュートを有し得、その後、スレーブ発振器の発振周波数は、(単極RCフィルタのステップ応答と同様の)1次様式でそれの最終ロック周波数に落ち着く。したがって、再ロックプロセスは、スレーブ発振器出力信号の周波数オーバーシュートなしに行われる。
クロック信号によってクロック制御されることになる回路があり、クロック信号の周波数は、いくつかの状況において有利に減少されるが、クロック信号の周波数は特定の最大周波数を超えるべきではないことが認識されている。ブロック15は1つのそのような回路を表す。そのような回路の一例は、スレーブ発振器出力信号によってクロック制御されるプロセッサ回路である。プロセッサ回路は、スレーブ発振器出力信号によって直接クロック制御されるか、またはスレーブ発振器出力信号から導出される信号によってクロック制御されるかのいずれかである。プロセッサ回路は供給電圧によって電力供給される。供給電圧は、たとえば、最大1.0ボルトから最小0.975ボルトなど、所望の指定された許容差範囲を有する。この許容差範囲は、通常の供給電圧動作範囲などの他の用語を使用して呼ばれることがある。供給電圧が、この指定された許容差範囲内にある場合、プロセッサ回路は、スレーブ発振器出力信号によってそれの最大レートでクロック制御されることになる。プロセッサ回路に供給されるクロック信号の周波数は、この最大クロックレートを超えるべきではなく、さもないと機能不全が生じることがある。しかしながら、供給電圧が、それの許容差範囲を下回る(たとえば、0.975ボルトを下回る)ように減少する場合、この高レートでプロセッサ回路をクロック制御することにより、機能不全が生じることがある。プロセッサ回路が誤りなしに動作することができる最大クロックレートは、供給電圧が許容差範囲を下回って減少するとき、減少する供給電圧とともに減少する。電圧がプロセッサ回路の供給電圧入力リード線上に存在するときの供給電圧は、たとえば、集中的大量計算がプロセッサ回路によって実行されることにより低下し得る。集中的大量計算により、プロセッサ回路が供給電圧のソースから電流の大きいサージを引き出し、ソースの有限インピーダンスを通して電流の大きいサージを引き出すことにより、プロセッサ回路における供給電圧の低下が生じ得る。
したがって、一例では、アンロック状態検出器回路5によって検出されたアンロック状態は、供給電圧が許容差範囲を下回った状態である。アンロック状態検出器回路5は、この状態を検出し、それに応答してロック信号10をデアサートし、それによりインジェクションロック制御回路4がマスタ発振器2からスレーブ発振器3を分離し、それによりスレーブ発振器出力信号7の周波数がそれのより低い自走周波数まで減少し、それにより、プロセッサ回路に供給されるクロック信号の周波数が減少する。プロセッサへの供給電圧が後で増加し、それの許容差範囲に戻ると、アンロック状態検出器回路5は、この状態を検出し、ロック信号10をアサートする。ロック信号10がアサートされることに応答して、逆位相状態検出器回路9は、逆位相状態まで待ち、次いで、スレーブ発振器をマスタ発振器のみに再結合する。逆位相状態中にスレーブ発振器3をマスタ発振器2に再結合することによって、スレーブ発振器周波数の周波数オーバーシュートが防止される。したがって、プロセッサ回路に供給されるクロック信号の周波数は、それの最大許容クロックレートをオーバーシュートしない。プロセッサ回路に供給されるクロック信号の周波数は、プロセッサ回路がそれの許容差範囲内で供給電圧から電力供給されるとき、プロセッサ回路の動作に適した最も高いクロックレートにスムーズに戻る。
図2は、図1のシステム1の特定の例の図である。ILOシステム100は位相ロックループ(PLL)101を含む。PLL101は、位相周波数検出器(PFD)102と、電荷ポンプ(CP)103と、ループフィルタ104と、演算増幅器105と、Pチャネル電界効果トランジスタ106および107と、レプリカ負荷回路108と、マスタ発振器109と、フィードバック分周器110とを含む。
演算増幅器105の反転入力リード線112上の制御電圧VCTRL111を増加させると、マスタ発振器109に供給される制御電流ICTRLM113が対応して増加する。マスタ発振器への供給電流ICTRLMを増加させると、マスタ発振器出力信号(MOOS)114の発振周波数が増加する。同様に、制御電圧VCTRL111を減少させると、制御電流ICTRLM113が減少し、マスタ発振器出力信号(MOOS)114の発振周波数が関連して減少する。したがって、演算増幅器105、トランジスタ106および107、レプリカ負荷108ならびにマスタ発振器109はともに電圧制御発振器(VCO)を形成する。
基準信号FREF115はPLL101への入力信号である。PFD102は、基準信号FREF115の位相とフィードバック信号FDIV116の位相とを比較し、FDIVの位相がFREFの位相より進んでいるか遅れているかに応じて、UPパルスまたはDNパルスを出力する。電荷ポンプ103はパルスを制御電流信号ICP117に変換する。制御信号ICP117は、ループフィルタ104によってフィルタ処理され、制御電圧信号VCTRL111に変換される。VCTRL信号11は、微調整信号と呼ばれることがあり、VTUNEで示される。PLLが動作すると、PFD102によって受信された信号FDIV116の位相が、PFD102によって受信された基準信号FREF115の位相に一致し、それにロックされるように、制御電圧信号VCTRLの電圧が、マスタ発振器出力信号114の位相を調整するように調整される。
図示の例のマスタ発振器109は、インバータのリングからなるリング発振器である。マスタ発振器109は、供給電流入力リード線118を介して制御電流ICTRL113を受信する。発振器109の図は簡略図である。制御電流ICTRLM113は、図示のリングのすべてのインバータにではなく、マスタ発振器の一部のみに供給され得る。マスタ発振器出力信号MOOS114は、発振器に供給される供給電流ICTRLM113の大きさにほぼ正比例する周波数を有する。
レプリカ負荷108は、マスタ発振器109の電流電圧特性(I−V特性)を実質的に複製するI−V特性を有する。一例では、レプリカ負荷108は、図示のようにダイオード接続Nチャネルトランジスタと並列に接続されたダイオード接続Pチャネルトランジスタを伴う。これら2つのトランジスタは、これらの並列接続されたトランジスタの両端のI−V特性が、マスタ発振器109のI−V特性を近似するようにサイズ決定される。別の例では、レプリカ負荷108は、実際は、複製されたマスタ発振器のスケーリングされたバージョンである。代替的に、適切なレプリカ負荷を作る他の方法が、レプリカ負荷108を実現するために採用され得る。演算増幅器105の反転入力リード線119をマスタ発振器自体の電流制御入力リード線118に結合するのではなく、レプリカ負荷108が与えられ、反転入力リード線119は、レプリカ負荷の対応する電流入力リード線120に結合される。所与のI−V状況では、レプリカ負荷供給電流ICTRLR121は、マスタ発振器に供給される供給電流ICRTLM113に比例するが、電流ICRTLM113よりも実質的に小さい。したがって、ICTRLR電流がそれを介して供給されるPチャネルトランジスタ106は、ICTRLM電流がそれを介して供給されるPチャネルトランジスタ107よりも小さくなる。演算増幅器の供給調整制御におけるトランジスタをより小さくすることにより、制御ループの寄生振動を低減することが可能になり、制御ループ性能が改善される。
PLL101に加えて、ILOシステム100は、スレーブ発振器122と、インジェクションロック制御回路123と、アンロック状態検出器回路124(この場合、供給センサー)と、複数の電流ソーシングPチャネルトランジスタ125〜132と、バイパスキャパシタ133と、プロセッサ回路134と、供給電圧のソース135とを含む。トランジスタ125〜128は、スレーブ発振器122のための電流ソーシング回路136を形成する。トランジスタ127、128、130、107および106のゲートは、導体137を介して演算増幅器105の出力リード線138に互いに結合される。したがって、導体137上の電圧を増加させることは、すべての電流ICTRLR121、ICTRLM113、IINJ139、およびICTRLS140を増加させるのに役立つ。同様に、導体137上の電圧を減少させることは、すべての電流ICTRLR121、ICTRLM113、IINJ139、およびICTRLS140を減少させるのに役立つ。導体141は供給電圧導体である。この導体上の供給電圧AVDDは、PLLのための供給であり、CPU134に供給されるVDD_CPUとは異なる電圧である。
インジェクションロック制御回路123は、逆位相状態検出器回路142と、スイッチ143と、インジェクタ144とを含む。逆位相状態検出器回路142は、供給センサー124からインジェクションイネーブルINJ_ENデジタル制御信号145を受信する。INJ_ENがデジタル論理低値にデアサートされた場合、逆位相状態検出器回路142は、スイッチ143を開状態になるように制御する。スレーブ発振器122は、スイッチ143が開状態にあるとき、マスタ発振器109に結合されず、それにインジェクションロックされない。マスタ発振器出力信号114は、マスタ発振器109の出力ノード146からインジェクタ144を通ってスレーブ発振器122の入力ノード147に進むことができない。しかしながら、INJ_ENがデジタル論理高値にアサートされた場合、逆位相状態検出器回路142は、スイッチ143を開状態に保つが、スレーブ発振器出力信号SOOS148とマスタ発振器出力信号MOOS114との間の逆位相状態について2つの信号を検査する。(この場合、逆位相状態検出器回路142は、マスタ発振器出力信号MOOS114自体ではなく、マスタ発振器出力信号MOOSB149のバッファされたバージョンを使用する。2つの信号MOOSおよびMOOSBは、ここでは同じ信号であると見なされ得る。)SOOS信号148は、入力リード線150を介して逆位相状態検出器回路142によって受信される。MOOSB信号149は、入力リード線151を介して逆位相状態検出器回路142によって受信される。INJ_EN信号145は、入力リード線158を介して逆位相状態検出器回路142によって受信される。
逆位相状態が検出されたとき、逆位相状態検出器回路142はリタイミング制御信号INJ_EN_RT152をアサートし、それによって、スレーブ発振器出力信号148の発振周波数の周波数オーバーシュートが生じないようにスイッチ143を閉じる。逆位相状態検出器回路142は、出力リード線およびノード153を介してINJ_EN_RT信号152を出力する。スイッチ143を閉じることにより、スレーブ発振器122がマスタ発振器109にインジェクションロックされるように、スレーブ発振器122がマスタ発振器109に結合される。スイッチ143がそれの閉状態にあるとき、マスタ発振器出力信号MOOS114は、出力ノード146から、インジェクタ144を通って、バッファされた信号MOOSB149の形態でインジェクタ144を出て、スイッチ143を通って、スレーブ発振器122の入力ノード147上に進む。
スレーブ発振器の出力ノード154上のスレーブ発振器出力信号148は、(図示のように直接的に、または介入する回路を通して間接的に)プロセッサ回路134のクロック入力リード線およびノード155に供給される。この例では、プロセッサ回路134は中央演算処理装置(CPU)であり、CPUは、それが引き出す供給電流174の量により、電流サージが増加することがわかるように、時々大量計算および他の演算を実行するように要求される。プロセッサ回路134に供給される供給電圧VDD_CPUは、ソース135からプロセッサ回路134の供給電圧入力リード線およびノード156上に供給される。そのような電流サージ状態の下で、電流174が、それを介してソース135内に流れる有限インピーダンスにより、入力リード線およびノード156上の供給電圧VDD_CPUの大きさが減少し得る。供給センサー124は、供給電圧入力リード線およびノード156上のVDD_CPUの大きさを監視する。VDD_CPUの電圧が第1の所定の電圧を下回る場合、供給センサー124は、INJ_EN信号145をデジタル論理低にデアサートする。その後、(VDD_CPUが同じくプロセッサ回路についてのそれの許容差範囲内にあるように)VDD_CPUの電圧が第2の所定の電圧を上回る場合、供給センサー124はINJ_EN信号をデジタル論理高にアサートする。第2の所定の電圧は、ヒステリシスを与えるために第1の所定の電圧よりも高い。いくつかの例では、第2の所定の電圧は第1の所定の電圧と同じであり、ヒステリシスがない。
VDD_CPUがそれの許容差範囲を下回った状態を検出することに加えて、供給センサー124はマルチビットデジタル値DROOP_CODE[N:0]157を出力する。DROOP_CODE[N:0]は、VDD_CPUの大きさの変化に比例して変更されるデジタル値である。DROOP_CODE[N:0]を減少させると、より多くのPチャネルトランジスタ125〜126がオンになり、導通状態になり、DROOP_CODE[N:0]を増加させると、より少ないPチャネルトランジスタ125〜126がオンになり、導通状態になる。2つのトランジスタ125および126のみが示されているが、実際は、そのようなトランジスタはN+1個あり、DROOP_CODE[N:0]の各ビットに対して1つある。これらのトランジスタは、バイナリ重み付け様式でサイズ決定され得る。したがって、DROOP_CODE[N:0]の値を変更することにより、(演算増幅器によって出力された所与の電圧を仮定して)スレーブ発振器に供給される制御電流ICTRLS140が変化し、制御電流ICTRLS140のこの変化により、スレーブ発振器出力信号の発振周波数の変化が生じる。VDD_CPUが第1の所定の電圧を下回ることが検出されたとき、供給センサー124は、INJ_ENをデジタル論理低にデアサートし、また、スレーブ発振周波数がVDD_CPUの変動に比例して変動するようにDROOP_CODE[N:0]を出力する。VDD_CPUが増加する場合、DROOP_CODE[N:0]は、スレーブ発振器の発振周波数がVDD_CPUの増加に比例して増加するように変更される。VDD_CPUが減少する場合、DROOP_CODE[N:0]は、スレーブ発振器の発振周波数がVDD_CPUの減少に比例して減少するように変更される。
図3は、図2の逆位相状態検出器回路142の1つの特定の例の図である。逆位相状態検出器回路142は、4つのフリップフロップ159〜162と、2つのインバータ163および164と、ANDゲート165と、遅延要素166とを含む。
図4は、逆位相状態における逆位相状態検出器回路142の動作を示す波形図である。遅延要素166を通した低から高への伝搬遅延は、フリップフロップ160が(MOOSの立上りエッジ167上で)クロック制御される第1の時間T1と、フリップフロップ161が(MOOS_DELの立上りエッジ168上で)クロック制御される第2の時間T2との間の時間の検出窓170を規定する。フリップフロップ160は、第1の時間T1においてSOOSの状態をキャプチャし、フリップフロップ161は、第2の時間T2においてSOOSの状態をキャプチャする。フリップフロップ160がデジタル論理高をキャプチャした(信号Bがデジタル論理高である)場合、およびフリップフロップ161がデジタル論理低をキャプチャした(信号Cがデジタル論理低である)場合、これは、2つの時間T1とT2との間に生じるSOOSの高から低への遷移169を示す。インバータ163は、ANDゲート165の下部の2つの入力リード線が、2つの時間の間に生じる高から低へのSOOSエッジの状態においてデジタル論理高値を供給されるように、信号Cのデジタル論理低を反転させる。INJ_ENが、(スレーブ発振器がマスタ発振器に再び結合されることになることを示す)第1の時間T1に先行して高に遷移したと仮定すると、フリップフロップ159は、MOOSの立上りエッジ167上でクロック制御された後にデジタル論理高値を出力する(信号Aはデジタル論理高である)。したがって、ANDゲート165のすべての3つの入力リード線は、時間T2の後にデジタル論理高信号を供給されることになる。したがって、信号AND_OUTは、図4に示すように時間T2のすぐ後にデジタル論理高にアサートされる。時間T3におけるMOOSの次の立下りエッジ上で、フリップフロップ162は、AND_OUTの値でクロック制御する。したがって、フリップフロップ162によって出力された信号INJ_EN_RTは、図4に示すように時間T3のすぐ後に(スイッチ143が開いていることに対応する)デジタル論理低から(スイッチ143が閉じていることに対応する)デジタル論理高に遷移する。したがって、逆位相状態検出器回路142およびスイッチ143は、MOOSとSOOSとの間の逆位相状態を検出するように動作し、逆位相状態を検出したことに応答して、スレーブ発振器をマスタ発振器に結合する。
図5は、同相状態における逆位相状態検出器回路142の動作を示す波形図である。この状況では、MOOSの立上りエッジによって規定された第1の時間T4と、MOOS_DELの対応する立上りエッジによって規定された第2の時間T5との間の検出窓171中にSOOSの立下りエッジがない。時間T5の後に、ANDゲート165の3つの入力リード線上のすべての信号がデジタル論理高値であるとは限らず、したがって、信号AND_OUTは、時間T5の後にデジタル論理高値ではない。したがって、信号INJ_EN_RTは、時間T6において高に遷移するのではなく、スイッチ143が開いたままになるように低のままである。したがって、MOOS信号およびSOOS信号の同相状態では、逆位相状態検出器回路142およびスイッチ143はスレーブ発振器をマスタ発振器に結合しない。
図6は、SOOSが、検出窓172の前に上昇し、検出窓全体にわたってデジタル論理高値にある状態おける逆位相状態検出器回路142の動作を示す波形図である。時間T8の後に、ANDゲート165の3つの入力リード線上のすべての信号がデジタル論理高値であるとは限らず、したがって、信号AND_OUTは、時間T8の後にデジタル論理高値ではない。したがって、信号INJ_EN_RTは、時間T9において高に遷移するのではなく、スイッチ143が開いたままになるように低のままである。したがって、SOOSが検出窓172全体にわたって高である状態では、逆位相状態検出器回路142およびスイッチ143はスレーブ発振器をマスタ発振器に結合しない。
図7は、SOOSが、検出窓173の前に降下し、検出窓全体にわたってデジタル論理低値にある状態における逆位相状態検出器回路142の動作を示す波形図である。時間T11の後に、ANDゲート165の3つの入力リード線上のすべての信号がデジタル論理高値であるとは限らず、したがって、信号AND_OUTは、時間T11の後にデジタル論理高値ではない。したがって、信号INJ_EN_RTは、時間T12において高に遷移するのではなく、スイッチ143が開いたままになるように低のままである。したがって、SOOSが検出窓173全体にわたって低である状態では、逆位相状態検出器回路142およびスイッチ143はスレーブ発振器をマスタ発振器に結合しない。
図2の供給センサー124が実現され得る多くの方法がある。一例では、供給センサー124は、クロック制御されたデジタル状態機械に結合された低電力および低分解能アナログデジタル変換器(ADC)を含む。デジタル状態機械は、ADCのマルチビット出力を周期的に読み取り、ADC出力に応じてマルチビットデジタル信号DROOP_CODE[N:0]を判断し、出力する。デジタル状態機械は、ADC出力値に単純なデジタルフィルタ処理を適用し得る。一例では、VDD_CPUの第1および第2の所定の電圧は、CPU134などのプロセッサによってソフトウェアプログラム可能である。第1および第2の所定の電圧を表すマルチビットデジタル値は、供給センサーのデジタル状態機械がこれらの値をADCの出力と比較することができるように、供給センサー中のプロセッサアクセス可能レジスタに記憶される。スイッチ143は、単一のNチャネルトランジスタとして、単一のPチャネルトランジスタとして、トランスミッションゲートとして、またはトライステート可能論理要素としてを含む様々な方法で実現され得る。インジェクタ144およびスイッチ143の機能は、いくつかの実施形態において組み合わせられる。
図8は、図2のシステム100の動作を示す簡略波形図である。初めに、時間期間300中に、スレーブ発振器は、マスタ発振器に結合され、それにインジェクションロックされる。信号INJ_EN_RTはデジタル論理高値を有し、スイッチ143は閉状態にある。この時間全体にわたって、供給電圧VDD_CPUはそれの許容差範囲301内にある。許容差範囲301は、最小電圧302(たとえば、0.975ボルト)から最大電圧303(たとえば、1.0ボルト)にわたる。
次いで、供給電圧VDD_CPUは低下し、許容差範囲301を下回る。これは、プロセッサ回路134が、ソース135から供給電流174の増加した量を急激に引き出すことに起因し得る。供給センサー124は、それの許容差範囲を下回るVDD_CPUを検出し、それに応答して信号INJ_ENをデジタル論理低にデアサートする。この動作は矢印304によって表される。信号INJ_ENが低に遷移することにより、フリップフロップ162(図3参照)が非同期的にリセットされる。したがって、INJ_EN_RTは低に遷移する。INJ_ENが低に遷移することにより、INJ_EN_RTが低に遷移することが、矢印305によって示されている。INJ_EN_RTが低に遷移することによりスイッチ143が開き、それによってスレーブ発振器がマスタ発振器から分離される。
本例では、マスタ発振器の発振周波数は860MHzである。スレーブ発振器が時間期間300中にマスタ発振器にインジェクションロックされたとき、スレーブ発振器は、SLAVE OSC FREQと標示された最も低い波形によって示される、860MHzのマスタ発振器の発振周波数で発振する。しかしながら、スレーブ発振器の自走発振周波数は、約800MHzのより低い周波数にされる。ここでNJ_EN_RTが遷移した結果としてスレーブ発振器がマスタ発振器から分離されると、その後、スレーブ発振器の発振周波数は、800MHzのそれの自走周波数に低下する。次いで、供給センサー124は、スレーブ発振器の自走発振周波数がVDD_CPUの増加または減少に比例して増加または減少するように、DROOP_CODE[N:0]を調整する(すなわち、スレーブ発振周波数は、小さいレイテンシ(時間遅延)でVDD_CPUを追跡する)。したがって、処理回路134がクロック制御されるクロックレートは、VDD_CPUが上下に変動するもにもかかわらず、それの最大レートの近くに維持される。
特定の図示の例では、供給電圧VDD_CPUは、徐々に上昇し、最終的に、それが再び許容差範囲301内にあるポイントまで回復する。供給センサー124は、VDD_CPUが許容差範囲内にあることを検出し、それに応答してインジェクションイネーブル信号INJ_ENをデジタル論理高にアサートする。供給センサー124のこの動作は矢印306によって示されている。供給センサー124はまた、DROOP_CODE[N:0]を変更することを停止し、DROOP_CODEの値を、スレーブ発振器の自走発振周波数がマスタ発振器の発振周波数よりもわずかに低くなるようにする。図示の例では、わずかに低い周波数は820MHzである。この例でのスレーブ発振器のこの820MHz自走周波数は、アンロックの直後のスレーブ発振器の800MHz自走周波数とは異なる。これらの2つの発振周波数820MHzと800MHzとの間の周波数差は、DROOP_CODE[N:0]による供給電流トランジスタ125〜126の異なる設定による。
信号INJ_ENが高に遷移したとき、逆位相状態検出器回路142は逆位相状態を検出することが可能になる。図8に示す例では、スレーブ発振器出力信号(SOOS)は、次の検出窓307において高から低への遷移を有する。したがって、信号AND_OUTは、検出窓307の最後に高に遷移し、INJ_EN_RTは、マスタ発振器出力信号(MOOS)の次の立下りエッジ上で高に遷移する。信号INJ_EN_RTが高に遷移することにより、時間312においてスイッチ143が閉じ、それによってスレーブ発振器がマスタ発振器に結合される。周波数アンダーシュート313が生じ、次いで、スレーブ発振器出力信号の周波数が上昇し、時間314までにマスタ発振器出力信号の860MHzになる。スレーブ発振器は、時間314までにマスタ発振器にインジェクションロックされる。したがって、スレーブ発振器をマスタ発振器にインジェクションロックするプロセスは、周波数オーバーシュートなしに行われる。スレーブ発振器が同相状態中にマスタ発振器に再結合された場合にさもなければ生じるであろう周波数オーバーシュートは生じない。図8において、参照番号308は、スレーブ発振器がマスタ発振器からアンロックされる時間を示す。参照番号309は、スレーブ発振器がマスタ発振器に再びインジェクションロックされる後続の時間を示す。
図9は、スレーブ発振器をマスタ発振器に結合したことに応答して、スレーブ発振器出力信号の発振周波数がどのように変化するかを示す図である。線311は、図2のシステム100におけるスレーブ発振器出力信号の発振周波数を表す。スイッチが閉じる時間312において、スレーブ発振器出力信号の周波数は、マスタ発振器出力信号の860MHz発振周波数よりもごくわずかに低い(約40MHz低い)。そうなるようにDROOP_CODE[N:0]が設定される。スイッチが閉じた後に、周波数アンダーシュート状態313がある。スレーブ発振器出力信号の周波数は、次いで、図示のように上昇し、オーバーシュートなしにマスタ発振器の860MHz発振周波数に落ち着く。時間314において、スレーブ発振器はマスタ発振器にロックされると言われる。CPU134をクロック制御する際にスレーブ発振器出力信号が使用されることにより、周波数アンダーシュート状態313が許容でき、クロック制御されている回路に故障が生じない。一方、周波数オーバーシュートにより、故障が生じることがある。線315は、スレーブ発振器が同相状態中にマスタ発振器に再結合された場合に、スレーブ発振器出力信号の発振周波数がどのように変化するかを示す。スイッチを閉じた後に、周波数オーバーシュート状態316が生じるであろう。スレーブ発振器出力信号の周波数は、次いで、マスタ発振器出力信号の周波数に落ち着くであろう。
図2のシステム100は、いくつかの点で従来のインジェクションロック発振器とは異なる。第1に、従来のインジェクションロック発振器には、アンロック期間中にスレーブ発振器の自走周波数を調整するDROOP_CODE[N:0]がない。したがって、従来のILOにおけるスレーブ発振器の発振周波数は、再ロックが開始された時間に、マスタ発振器の発振周波数とは実質的に異なり得る。一方、図2のシステム100では、スレーブ発振器の自走発振周波数はアンロック期間中に調整される。また、それは、スレーブ発振器がマスタ発振器に再結合された時間に、マスタ発振器出力信号の発振周波数をごくわずかに下回る(たとえば、40MHz以下)ように設定される。第2に、従来のインジェクションロック発振器では、スレーブ発振周波数における周波数オーバーシュートが生じるように、スレーブ発振器が同相状態中にマスタ発振器に再結合され得る。一方、図2のシステム100では、インジェクションロック制御回路123は、同相状態中にスレーブ発振器をマスタ発振器に再結合せず、したがって、さもなければ同相再結合によって生じることがある周波数オーバーシュートが回避される。
図10は、新規の一態様による方法400の流れ図である。初めに(ステップ401)、スレーブ発振器がマスタ発振器に結合され、それにインジェクションロックされるように、マスタ発振器とスレーブ発振器とを動作させる。CPUをクロック制御するためにスレーブ発振器出力信号を使用する(ステップ402)。スレーブ発振器出力信号は、他の回路を通して直接または間接的にCPUをクロック制御することができる。CPUは、供給電圧を用いて電力供給される。図2の例では、供給電圧は、ソース135によってCPU134に供給されるVDD_CPUである。次に、供給電圧の低供給電圧状態を検出する(ステップ403)。図2の例では、供給センサー124は、低供給電圧状態を検出し、それに応答して信号INJ_ENをデジタル論理低レベルにデアサートする。低供給電圧状態を検出したことに応答して、スレーブ発振器がもはやマスタ発振器にインジェクションロックされていないように、およびスレーブ発振器がマスタ発振器から分離される結果としてスレーブ発振器出力信号の発振周波数が低減されるように、マスタ発振器からスレーブ発振器を分離する(ステップ404)。図2の例では、スレーブ発振器の自走発振周波数がマスタ発振器の発振周波数よりも低いので、スレーブ発振器の発振周波数は低減される。マスタ発振器からスレーブ発振器を分離して、供給電圧の大きさに応じて自走スレーブ発振器の発振周波数を調整する(ステップ406)。図2の例では、マルチビットデジタル値DROOP_CODE[N:0]は、自走スレーブ発振器の発振周波数がVDD_CPUの大きさに比例して変動するように調整される。次に、低供給電圧状態がもはや存在しないことを検出する(ステップ406)。図2の例では、この検出は供給センサー124によって行われる。低供給電圧状態がもはや存在しないことを供給センサー124が検出したとき、供給センサー124は信号INJ_ENをデジタル論理高値にアサートする。次いで、マスタ発振器出力信号とスレーブ発振器出力信号との間の逆位相状態を検出する(ステップ407)。図2の例では、スイッチ143は、この検出が行われるまでそれの開状態のままである。逆位相状態を検出したことに応答して、スレーブ発振器がマスタ発振器に再びインジェクションロックされるように、およびスレーブ発振器出力信号の周波数オーバーシュートが実質的にないように、スレーブ発振器をマスタ発振器に再び結合する(ステップ408)。
いくつかの特定の実施形態について教授の目的で上記で説明したが、本特許文書の教示は、一般的な適用可能性を有し、上記で説明した特定の実施形態に限定されない。アンロック状態検出器回路が供給センサーである特定の例を上記に記載したが、アンロック状態検出器回路は、供給電圧の低電圧状態に加えておよび/またはそれ以外の他のタイプのアンロック状態を検出する別のタイプのアンロック状態検出器回路であり得る。単一のデジタル信号についてロック信号として上記で説明したが、インジェクションロック制御回路に供給されるようにアンロックおよびロックする命令は他の形態をとることができる。インジェクションロック制御回路は、マスタ出力信号およびスレーブ出力信号自体を受信することによって、スレーブ発振器出力信号とマスタ発振器出力信号と間の逆位相状態を検出する必要はなく、インジェクションロック制御回路は、他の信号を通して(たとえば、マスタ発振器出力信号およびスレーブ発振器出力信号のバッファされたバージョンから)間接的にマスタ出力信号とスレーブ出力信号との間の逆位相状態を検出し得る。したがって、説明した特定の実施形態の様々な特徴の様々な変更、適応、および組合せは、以下に記載する特許請求の範囲から逸脱することなく実施され得る。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1]
(a)スレーブ発振器がマスタ発振器にインジェクションロックされるように、前記マスタ発振器と前記スレーブ発振器とを動作させることと、
(b)前記スレーブ発振器がもはや前記マスタ発振器にインジェクションロックされていないように、前記マスタ発振器から前記スレーブ発振器を分離することと、
(c)前記マスタ発振器によって出力されたマスタ発振器出力信号と、前記スレーブ発振器によって出力されたスレーブ発振器出力信号との間の逆位相状態を検出することと、
(d)(c)の前記検出することに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされるように、前記スレーブ発振器を前記マスタ発振器に結合することと
を備える方法。
[C2]
(c)の前記検出することは、前記スレーブ発振器出力信号のエッジが前記マスタ発振器出力信号のエッジの所定の時間内に入るかどうかを示す信号を生成することを伴う、C1に記載の方法。
[C3]
(c)の前記検出することは、前記スレーブ発振器出力信号の立下りエッジが前記マスタ発振器出力信号の立上りエッジの所定の時間内に入るかどうかを示す信号を生成することを伴う、C1に記載の方法。
[C4]
前記所定の時間が、デジタル回路を通したデジタル信号の伝搬遅延である、C3に記載の方法。
[C5]
(b)の前記分離することの後、および(d)の前記結合することの前に、前記スレーブ発振器の発振周波数を調整すること
をさらに備える、C1に記載の方法。
[C6]
前記調整することが、前記スレーブ発振器に供給される供給電流を調整することを伴う、C5に記載の方法。
[C7]
供給電圧の状態を検出することと、前記検出することに応答して、(b)の前記分離することが行われることと
をさらに備える、C1に記載の方法。
[C8]
前記スレーブ発振器出力信号をプロセッサに供給することと、
前記供給電圧を前記プロセッサに供給することと
をさらに備える、C7に記載の方法。
[C9]
(d)の前記結合することが、インジェクタ回路とスイッチとを介して前記マスタ発振器の出力ノードを前記スレーブ発振器の入力ノードに結合することを伴い、(d)において前記スレーブ発振器が前記マスタ発振器に結合されたときは、前記スイッチが閉じており、(b)において前記スレーブ発振器が前記マスタ発振器から分離されたときは、前記スイッチが開いている、C1に記載の方法。
[C10]
前記スレーブ発振器出力信号は、前記スレーブ発振器が発振しているとき、前記スレーブ発振器の入力ノード上にある信号であり、前記マスタ発振器の出力ノードは、(d)において前記スレーブ発振器が前記マスタ発振器に結合されたとき、前記スレーブ発振器の前記入力ノードに結合される、C1に記載の方法。
[C11]
マスタ発振器出力信号を出力するマスタ発振器と、
スレーブ発振器出力信号を出力するスレーブ発振器と、
前記マスタ発振器出力信号と前記スレーブ発振器出力信号との間の逆位相状態を検出し、前記逆位相状態を前記検出することに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされるように、前記スレーブ発振器を前記マスタ発振器に結合するインジェクションロック制御回路と
を備える装置。
[C12]
前記逆位相状態は、スレーブ発振器出力信号のエッジが前記マスタ発振器出力信号のエッジの所定の時間内に生じる状態であり、前記スレーブ発振器出力信号の前記エッジが、前記マスタ発振器出力信号の前記エッジに対して逆位相である、C11に記載の装置。
[C13]
前記インジェクションロック制御回路は、
前記スレーブ発振器が、それを介して前記マスタ発振器に結合され得るスイッチと、
前記スイッチに制御信号を供給する逆位相状態検出器回路であって、前記逆位相状態検出器回路が、前記逆位相状態を検出し、それに応答して前記制御信号をアサートする、逆位相状態検出器回路と
を備える、C11に記載の装置。
[C14]
前記インジェクションロック制御回路が、
前記マスタ発振器から前記マスタ発振器出力信号を受信するために結合されたインジェクタと、
前記インジェクタの出力ノードを前記スレーブ発振器の入力ノードに結合するために制御可能であるスイッチと、
前記スイッチに制御信号を供給する逆位相状態検出器回路と
を備える、C11に記載の装置。
[C15]
アンロック状態を検出し、前記アンロック状態を検出することに応答して、ロック信号をデアサートするアンロック状態検出器回路であって、前記ロック信号が前記インジェクションロック制御回路に供給される、アンロック状態検出器回路
をさらに備える、C11に記載の方法。
[C16]
前記アンロック状態検出器回路が供給電圧の低電圧状態を検出し、前記供給電圧が、プロセッサに供給される供給電圧である、C15に記載の装置。
[C17]
ある時間期間中に、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされず、前記アンロック状態検出器回路が、前記時間期間中に前記スレーブ発振器の発振周波数を調整する、C15に記載の装置。
[C18]
前記スレーブ発振器出力信号によってクロック制御されるプロセッサ
をさらに備える、C11に記載の装置。
[C19]
前記インジェクションロック制御回路は、ロック信号を受信し、前記ロック信号をデアサートすることに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされないように、前記スレーブ発振器を前記マスタ発振器から分離させ、前記インジェクションロック制御回路は、次いで、前記ロック信号がアサートされるまで、前記マスタ発振器から分離された前記スレーブ発振器を維持する、C11に記載の装置。
[C20]
マルチビットデジタル制御信号を出力する供給センサーであって、前記マルチビットデジタル制御信号により、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされない時間期間中に、前記スレーブ発振器の発振周波数が調整される、供給センサー
をさらに備える、C11に記載の装置。
[C21]
マスタ発振器出力信号を出力するように構成されたマスタ発振器と、
スレーブ発振器出力信号を出力するように構成されたスレーブ発振器と、
前記マスタ発振器出力信号と前記スレーブ発振器出力信号との間の逆位相状態を検出することと、前記逆位相状態を前記検出することに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされるように、前記スレーブ発振器を前記マスタ発振器に結合することとを行うように構成されたインジェクションロック制御回路と
を備える装置。
[C22]
マスタ発振器と、
スレーブ発振器と、
前記マスタ発振器によって出力されたマスタ発振器出力信号と、前記スレーブ発振器によって出力されたスレーブ発振器出力信号との間の逆位相状態を検出することと、前記検出することに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされるように、前記スレーブ発振器を前記マスタ発振器に結合することとを行うための手段と
を備える装置。
[C23]
前記手段が、ロック信号をデアサートすることに応答して、前記マスタ発振器から前記スレーブ発振器を分離するための手段でもあり、前記手段は、前記ロック信号がデアサートされる間、前記マスタ発振器から分離された前記スレーブ発振器を維持するための手段でもあり、前記手段は、前記ロック信号がアサートされる時間中に前記スレーブ発振器を前記マスタ発振器のみに結合する、C22に記載の装置。
[C24]
前記手段は、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされないある時間期間中に前記スレーブ発振器の発振周波数を調整するための手段でもある、C22に記載の装置。
[C25]
前記スレーブ発振器出力信号によってクロック制御されるプロセッサ
をさらに備える、C22に記載の装置。
[C26]
検出するための前記手段が、インジェクタと、スイッチと、逆位相状態検出器回路と、アンロック状態検出器回路とを備え、前記スイッチが、前記インジェクタの出力ノードを前記スレーブ発振器の入力ノードに結合するために前記逆位相状態検出器回路によって制御可能であり、前記アンロック状態検出器回路が、前記逆位相状態検出器回路にロック信号を供給する、C22に記載の装置。

Claims (15)

  1. (a)スレーブ発振器がマスタ発振器にインジェクションロックされるように、前記マスタ発振器(2)と前記スレーブ発振器(3)とを動作させること(401)と、
    (b)前記スレーブ発振器がもはや前記マスタ発振器にインジェクションロックされていないように、前記マスタ発振器(2)から前記スレーブ発振器(3)を分離すること(404)と、
    を備える方法であって、前記方法は、
    (c)前記マスタ発振器(2)によって出力されたマスタ発振器出力信号と、前記スレーブ発振器(3)によって出力されたスレーブ発振器出力信号との間の逆位相状態を検出すること(407)と、
    (d)(c)の前記検出することに応答して、前記スレーブ発振器(3)が前記マスタ発振器(2)にインジェクションロックされるように、前記スレーブ発振器(3)を前記マスタ発振器(2)に結合すること(408)
    を備えることを特徴とする方法。
  2. (c)の前記検出することは、前記スレーブ発振器出力信号のエッジが前記マスタ発振器出力信号のエッジの所定の時間内に入るかどうかを示す信号を生成することを伴う、請求項1に記載の方法。
  3. (c)の前記検出することは、前記スレーブ発振器出力信号の立下りエッジが前記マスタ発振器出力信号の立上りエッジの所定の時間内に入るかどうかを示す信号を生成することを伴う、ここにおいて、前記所定の時間が、望ましくはデジタル回路を通したデジタル信号の伝搬遅延である、請求項1に記載の方法。
  4. 供給電圧の状態を検出することと、前記検出することに応答して、(b)の前記分離することが生じることを引き起こすことと、
    (b)の前記分離することの後、および(d)の前記結合することの前に、前記スレーブ発振器(3)の発振周波数を調整することと、
    ここにおいて、前記調整することが、前記スレーブ発振器に供給される供給電流を調整することを望ましくは伴う、
  5. (d)の前記結合することが、インジェクタ回路とスイッチ(8)とを介して前記マスタ発振器(2)の出力ノードを前記スレーブ発振器(3)の入力ノードに結合することを伴い、(d)において前記スレーブ発振器が前記マスタ発振器に結合されたときは、前記スイッチが閉じており、(b)において前記スレーブ発振器が前記マスタ発振器から分離されたときは、前記スイッチが開いている、請求項1に記載の方法。
  6. 前記スレーブ発振器出力信号は、前記スレーブ発振器が発振しているとき、前記スレーブ発振器(3)の入力ノード上にある信号であり、前記マスタ発振器(2)の出力ノードは、(d)において前記スレーブ発振器が前記マスタ発振器に結合されたとき、前記スレーブ発振器の前記入力ノードに結合される、請求項1に記載の方法。
  7. マスタ発振器(2)と、
    スレーブ発振器(3)と、
    を備える装置であって、前記装置は、
    前記マスタ発振器(2)によって出力されたマスタ発振器出力信号と、前記スレーブ発振器(3)によって出力されたスレーブ発振器出力信号との間の逆位相状態を検出することと、逆位相状態を検出することに応答して、前記スレーブ発振器(3)が前記マスタ発振器(2)にインジェクションロックされるように、前記スレーブ発振器を前記マスタ発振器(2)に結合することとを行うための手段と
    を備えることを特徴とする装置。
  8. 前記マスタ発振器(2)は、マスタ発振器出力信号を出力するように構成され、
    前記スレーブ発振器(3)は、スレーブ発振器出力信号を出力するように構成され、
    前記検出する手段は、インジェクションロック制御回路(4)である、請求項7に記載の装置。
  9. 前記逆位相状態は、スレーブ発振器出力信号のエッジが前記マスタ発振器出力信号のエッジの所定の時間内に生じる状態であり、ここにおいて、前記スレーブ発振器出力信号の前記エッジは、前記マスタ発振器出力信号の前記エッジに対して逆位相のものである、請求項8に記載の装置。
  10. 前記インジェクションロック制御回路は、
    前記スレーブ発振器(3)が前記マスタ発振器(2)に結合されることができるスイッチ(8)と、
    前記スイッチ(8)に制御信号を供給する逆位相状態検出器回路(9)と、
    を備え、
    ここにおいて、前記逆位相状態検出器回路(9)は、前記逆位相状態を検出し、応答して前記制御信号をアサートする、請求項8に記載の装置。
  11. 前記インジェクションロック制御回路は、
    前記マスタ発振器(2)から前記マスタ発振器出力信号を受信するために結合されたインジェクタと、
    前記スレーブ発振器の入力ノードに前記インジェクタの出力ノードを結合するために制御可能なスイッチ(8)と、
    前記スイッチに制御信号を供給する逆位相状態検出器回路(9)と
    を備える、請求項8に記載の装置。
  12. アンロック状態を検出し、前記アンロック状態を検出することに応答してロック信号をデアサートするアンロック状態検出器回路(5)を備え、
    ここにおいて、前記ロック信号は、前記インジェクションロック制御回路に供給される、請求項8に記載の装置。
  13. ある時間期間中に、前記スレーブ発振器が前記マスタ発振器(2)にインジェクションロックされず、前記アンロック状態検出器回路が、前記時間期間中に前記スレーブ発振器(3)の発振周波数を調整する、請求項12に記載の装置。
  14. 前記インジェクションロック制御回路(4)は、ロック信号を受信し、前記ロック信号をデアサートすることに応答して、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされないように前記スレーブ発振器(3)が前記マスタ発振器(2)から分離されることを引き起こし、ここにおいて、前記インジェクションロック制御回路(4)は、次いで、前記ロック信号がアサートされるまで、前記マスタ発振器から分離された前記スレーブ発振器を維持する、請求項8に記載の装置。
  15. マルチビットデジタル制御信号を出力する供給センサー(124)をさらに備え、
    ここにおいて、前記マルチビットデジタル制御信号は、前記スレーブ発振器が前記マスタ発振器にインジェクションロックされない時間期間中に、前記スレーブ発振器(3)の発振周波数が調整されることを引き起こす、請求項8に記載の装置。
JP2014525057A 2011-08-05 2012-08-01 周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること Expired - Fee Related JP5783584B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/204,401 US8570108B2 (en) 2011-08-05 2011-08-05 Injection-locking a slave oscillator to a master oscillator with no frequency overshoot
US13/204,401 2011-08-05
PCT/US2012/049224 WO2013022678A2 (en) 2011-08-05 2012-08-01 Injection-locking a slave oscillator to a master oscillator with no frequency overshoot

Publications (3)

Publication Number Publication Date
JP2014523222A JP2014523222A (ja) 2014-09-08
JP2014523222A5 JP2014523222A5 (ja) 2015-08-06
JP5783584B2 true JP5783584B2 (ja) 2015-09-24

Family

ID=46851574

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014525057A Expired - Fee Related JP5783584B2 (ja) 2011-08-05 2012-08-01 周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること

Country Status (6)

Country Link
US (1) US8570108B2 (ja)
EP (1) EP2740220B1 (ja)
JP (1) JP5783584B2 (ja)
KR (1) KR101624623B1 (ja)
CN (1) CN103797716B (ja)
WO (1) WO2013022678A2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9000849B2 (en) * 2013-04-18 2015-04-07 Oracle International Corporation Continuous phase adjustment based on injection locking
US9407270B2 (en) * 2013-06-12 2016-08-02 Broadcom Corporation Method and apparatus for control of a digital phase locked loop (DPLL) with exponentially shaped digitally controlled oscillator (DCO)
US9362893B2 (en) * 2014-06-23 2016-06-07 Analog Devices, Inc. Apparatus and methods for switch-coupled oscillators
US10008854B2 (en) 2015-02-19 2018-06-26 Enphase Energy, Inc. Method and apparatus for time-domain droop control with integrated phasor current control
US10425089B2 (en) * 2017-12-21 2019-09-24 Advanced Micro Devices, Inc. Master/slave frequency locked loop
FR3079374B1 (fr) * 2018-03-21 2020-04-17 Stmicroelectronics (Rousset) Sas Procede de gestion du fonctionnement d'une boucle a verrouillage de phase, et circuit integre correspondant
US11025258B2 (en) * 2018-10-12 2021-06-01 Skyworks Solutions, Inc. Systems and methods for integration of injection-locked oscillators into transceiver arrays
US11424751B1 (en) 2021-06-17 2022-08-23 Taiwan Semiconductor Manufacturing Company Ltd. Programmable regulator voltage controlled ring oscillator

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3304518A (en) * 1963-07-01 1967-02-14 Trw Inc Injection locked oscillator having phase modulation means
JPS509663B1 (ja) * 1970-12-14 1975-04-15
US3832713A (en) * 1973-03-01 1974-08-27 Us Navy Microwave phase shifting apparatus
US4282493A (en) * 1979-07-02 1981-08-04 Motorola, Inc. Redundant clock signal generating circuitry
US5631933A (en) 1996-02-21 1997-05-20 Hewlett-Packard Company Phase-locked digital synthesizers
US6850122B2 (en) * 2003-03-28 2005-02-01 Intel Corporation Quadrature oscillator and methods thereof
US6937107B2 (en) * 2003-06-30 2005-08-30 Intel Corporation Device and method of quadrature oscillation
DE10354521A1 (de) 2003-11-14 2005-06-23 Atmel Germany Gmbh Verfahren zur Synchronisation mehrerer Oszillatoren
US6977557B1 (en) * 2004-03-25 2005-12-20 Marvin Elmer Frerking Injection mode steering oscillator
TWI388128B (zh) * 2005-03-21 2013-03-01 Integrated Device Tech 用於單片式時脈產生器及時序/頻率參考器之頻率控制器
KR100726991B1 (ko) * 2006-02-20 2007-06-14 엘지전자 주식회사 지연 동기 루프 및 그 방법
US7808327B2 (en) * 2006-08-07 2010-10-05 Texas Instruments Incorporated Method and apparatus to provide digitally controlled crystal oscillators
KR100937994B1 (ko) * 2007-12-26 2010-01-21 주식회사 하이닉스반도체 인젝션 락킹 클럭 생성 회로와 이를 이용한 클럭 동기화회로
KR100905440B1 (ko) * 2008-01-08 2009-07-02 주식회사 하이닉스반도체 클럭 동기화 회로와 그의 구동 방법
US8487670B2 (en) * 2009-09-03 2013-07-16 Qualcomm, Incorporated Divide-by-two injection-locked ring oscillator circuit

Also Published As

Publication number Publication date
KR20140058597A (ko) 2014-05-14
US8570108B2 (en) 2013-10-29
US20130033331A1 (en) 2013-02-07
CN103797716A (zh) 2014-05-14
EP2740220A2 (en) 2014-06-11
EP2740220B1 (en) 2015-05-13
JP2014523222A (ja) 2014-09-08
WO2013022678A3 (en) 2013-07-25
CN103797716B (zh) 2017-06-27
KR101624623B1 (ko) 2016-05-26
WO2013022678A2 (en) 2013-02-14

Similar Documents

Publication Publication Date Title
JP5783584B2 (ja) 周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること
US5233314A (en) Integrated charge-pump phase-locked loop circuit
US7583151B2 (en) VCO amplitude control
US7646224B2 (en) Means to detect a missing pulse and reduce the associated PLL phase bump
JP2005318599A (ja) 位相同期ループ集積回路
US7046093B1 (en) Dynamic phase-locked loop circuits and methods of operation thereof
CN104579319B (zh) 多相位时钟生成器
JPWO2007029428A1 (ja) Pll回路
JP7561602B2 (ja) 位相同期回路
US8169241B2 (en) Proportional phase comparator and method for phase-aligning digital signals
US6320424B1 (en) Method of providing and circuit for providing phase lock loop frequency overshoot control
JP2011040943A (ja) 位相ロックループ回路
US6946887B2 (en) Phase frequency detector with programmable minimum pulse width
US7342426B2 (en) PLL with controlled VCO bias
US8866556B2 (en) Phase shift phase locked loop
JPH09270704A (ja) 位相同期回路
JP2008113434A (ja) チャージポンプがない位相固定ループ回路及びこれを含む集積回路
KR20120012386A (ko) 락 검출 회로 및 이를 포함하는 위상 동기 루프
US7772897B2 (en) Switched-capacitor charge pump device for generation of output direct-current voltage with wide amplitude range
US7605663B2 (en) Method and apparatus for stabilizing output frequency of PLL (phase lock loop) and phase lock loop thereof
JP2011239226A (ja) 同期回路
JP3656155B2 (ja) 複数の位相同期回路を用いた周波数シンセサイザ
US7741888B2 (en) PLL circuit having loop filter and method of driving the same
Chen et al. A fast-lock analog multiphase delay-locked loop using a dual-slope technique
JP7561766B2 (ja) Pll回路およびその制御方法

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150615

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20150615

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150616

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150715

R150 Certificate of patent or registration of utility model

Ref document number: 5783584

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees