JP5766499B2 - ゲート信号線駆動回路及び表示装置 - Google Patents
ゲート信号線駆動回路及び表示装置 Download PDFInfo
- Publication number
- JP5766499B2 JP5766499B2 JP2011103164A JP2011103164A JP5766499B2 JP 5766499 B2 JP5766499 B2 JP 5766499B2 JP 2011103164 A JP2011103164 A JP 2011103164A JP 2011103164 A JP2011103164 A JP 2011103164A JP 5766499 B2 JP5766499 B2 JP 5766499B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- line
- high voltage
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0434—Flat panel display in which a field is applied parallel to the display plane
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal (AREA)
Description
本発明の第1の実施形態に係る表示装置は、たとえば、IPS(In-Plane Switching)方式の液晶表示装置である。図1は、当該実施形態に係る液晶表示装置の全体斜視図である。TFT基板102と、当該TFT基板102に対向しカラーフィルタが設けられるフィルタ基板101と、当該両基板に挟まれる領域に封入される液晶材料と、TFT基板102のフィルタ基板101側と反対側に接して位置するバックライト103と、を含んで構成されている。なお、後述する通り、TFT基板102には、ゲート信号線105、映像信号線107、画素電極110、コモン電極111、及び、TFT109などが配置される(図2参照)。
本発明の第2の実施形態に係る表示装置は、第1の実施形態に係る表示装置と、基本的には同じ構成をしている。第1の実施形態に係る表示装置との主な違いは、当該実施形態に係るゲート信号線駆動回路104は、双方向駆動が可能であり、順方向駆動又は逆方向駆動のいずれかを選択して駆動することが出来る点にある。
本発明の第3の実施形態に係る表示装置は、第1の実施形態に係る表示装置と、基本的には同じ構成をしている。第1の実施形態に係る表示装置との主な違いは、シフトレジスタ基本回路113の構成にある。
本発明の第4の実施形態に係る表示装置は、第1の実施形態に係る表示装置と、基本的には同じ構成をしている。第1の実施形態に係る表示装置との主な違いは、ゲート信号線駆動回路104の構成にある。
Claims (15)
- 画面表示時において、信号ハイ期間にハイ電圧を、前記信号ハイ期間以外の期間である信号ロー期間にロー電圧を、ゲート信号線に印加する、シフトレジスタ基本回路を、備える、ゲート信号線駆動回路であって、
前記シフトレジスタ基本回路は、
画面表示時には前記信号ハイ期間にハイ電圧となる所定の周期のクロック信号が入力されるクロック電圧線が入力側に接続されるとともに、前記信号ハイ期間に応じてオンされ、前記信号オフ期間に応じてオフされ、オン状態において前記ゲート信号線に前記クロック信号線の電圧を印加する、ゲート線ハイ電圧印加回路と、
画面表示時にはロー電圧となる第1基準電圧線が入力側に接続されるとともに、前記信号ロー期間に応じてオンされ、前記信号ハイ期間に応じてオフされ、オン状態において前記ゲート信号線に前記第1基準電圧線の電圧を印加する、ゲート線ロー電圧印加回路と、
を、備え、
前記シフトレジスタ基本回路は、
画面非表示の所定の期間に、前記ゲート線ロー電圧印加回路がオフ状態となる、
ことを特徴とする、ゲート信号線駆動回路。 - 画面非表示の所定の期間に、前記第1基準電圧線がハイ電圧となる、
ことを特徴とする、請求項1に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面表示時には前記ゲート線ハイ電圧印加回路をオフするためのオフ電圧となる第2基準電圧線が入力側に接続されるとともに、前記信号ロー期間に応じてオンされ、前記信号ハイ期間に応じてオフされ、オン状態において前記ゲート線ハイ電圧印加回路のスイッチに前記第2基準電圧線の電圧を印加する、ハイ電圧印加オフ制御回路、をさらに備え、
前記シフトレジスタ基本回路は、
画面非表示の前記所定の期間に、前記ハイ電圧印加オフ制御回路がオフ状態となる、
ことを特徴とする、請求項1に記載のゲート信号線駆動回路。 - 前記第2基準電圧線は、前記第1基準電圧線と接続されており、前記ゲート線ハイ電圧印加回路をオフするためのオフ電圧は前記第1基準電圧線のロー電圧と等しい、
ことを特徴とする、請求項3に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面非表示の前記所定の期間に、オン状態となって、前記ゲート信号線にハイ電圧を印加する、画面非表示時ゲート線ハイ電圧印加回路、をさらに備える、
請求項1に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面表示時には前記所定の周期であって前記クロック信号とは異なる位相のクロック信号が入力される他のクロック電圧線が入力側に接続され、前記異なる位相のクロック信号がハイ電圧であるときオン状態となり該異なる位相のクロック信号の電圧を出力側に印加するオン印加スイッチング素子を備える、ロー電圧印加オン制御回路と、
前記オン印加スイッチング素子の出力側と、前記ゲート線ロー電圧印加回路のスイッチと、の間に設けられ、画面表示時にはオン状態となり電気的に接続し、画面非表示の前記所定の期間にはオフ状態となって電気的に絶縁する、画面非表示オフ制御スイッチング素子と、をさらに備え、
前記異なる位相のクロック信号のハイ電圧が、前記ゲート線ロー電圧印加回路のスイッチに印加されることにより、前記ゲート線ロー電圧印加回路はオン状態に維持される、
ことを特徴とする、請求項1に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面表示時には前記所定の周期であって前記クロック信号とは異なる位相のクロック信号が入力される他のクロック電圧線が入力側に接続され、前記異なる位相のクロック信号がハイ電圧であるときオン状態となり該異なる位相のクロック信号の電圧を出力側に印加するオン印加スイッチング素子を備える、ロー電圧印加オン制御回路と、
前記オン印加スイッチング素子の出力側と、前記ゲート線ロー電圧印加回路のスイッチ及び前記ハイ電圧印加オフ制御回路のスイッチと、の間に設けられ、画面表示時にはオン状態となり電気的に接続し、画面非表示の前記所定の期間にはオフ状態となって電気的に絶縁する、画面非表示オフ制御スイッチング素子と、をさらに備え、
前記異なる位相のクロック信号のハイ電圧が、前記ゲート線ロー電圧印加回路のスイッチ及び前記ハイ電圧印加オフ制御回路のスイッチに印加されることにより、前記ゲート線ロー電圧印加回路及び前記ハイ電圧印加オフ制御回路はオン状態に維持される、
ことを特徴とする、請求項3に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面非表示の前記所定の期間に、オン状態となって、前記ゲート線ロー電圧印加回路をオフするためのオフ電圧を前記ゲート線ロー電圧印加回路のスイッチに印加する、画面非表示時スイッチオフ電圧印加回路、をさらに備える、
請求項6に記載のゲート信号線駆動回路。 - 前記シフトレジスタ基本回路は、
画面非表示の前記所定の期間に、オン状態となって、前記ゲート線ロー電圧印加回路及び前記ハイ電圧印加オフ制御回路それぞれをオフするためのオフ電圧を前記ゲート線ロー電圧印加回路のスイッチ及び前記ハイ電圧印加オフ制御回路のスイッチに印加する、画面非表示時スイッチオフ電圧印加回路、をさらに備える、
請求項7に記載のゲート信号線駆動回路。 - 画面非表示の前記所定の期間に、前記他のクロック電圧線がハイ電圧で維持される、
ことを特徴とする、請求項8又は請求項9に記載のゲート信号線駆動回路。 - 画面表示時において、他の信号ハイ期間にハイ電圧を、前記他の信号ハイ期間以外の期間である他の信号ロー期間にロー電圧を、画面非表示の前記所定の期間に、ハイ電圧を、他のゲート信号線に印加する、他のシフトレジスタ基本回路を、さらに備え、
前記シフトレジスタ基本回路は、
前記他のゲート信号線がスイッチに接続され、前記他のゲート信号線にハイ電圧が印加されるとオン状態となり、画面非表示時の前記所定の期間において、前記ゲート線ハイ電圧印加回路をオンするためのオン電圧を前記ゲート線ハイ電圧印加回路のスイッチに印加する、画面非表示ハイ電圧印加オン制御回路を、さらに備える、
ことを特徴とする、請求項3に記載のゲート信号線駆動回路。 - 画面非表示の前記所定の期間に、前記クロック電圧線がハイ電圧で維持される、
ことを特徴とする、請求項11に記載のゲート信号線駆動回路。 - 請求項5又は請求項12に記載のゲート信号線駆動回路と、
前記ゲート信号線に接続される画素回路と、を備え、
前記画素回路は、前記ゲート信号線のハイ電圧によりオン状態となり、入力側が接続されている映像信号線の電圧を、出力側に供給する、画素スイッチング素子を備えている、
ことを特徴とする、表示装置。 - 前記画素回路の表示側と反対側に、光源をさらに備え、
画面非表示の前記所定の期間は、起動中であって前記光源が点灯していない期間に含まれる、
ことを特徴とする、請求項13に記載の表示装置。 - 請求項1乃至請求項12のいずれかに記載のゲート信号線駆動回路、を備える、表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011103164A JP5766499B2 (ja) | 2011-05-02 | 2011-05-02 | ゲート信号線駆動回路及び表示装置 |
US13/460,890 US8907882B2 (en) | 2011-05-02 | 2012-05-01 | Gate signal line drive circuit and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011103164A JP5766499B2 (ja) | 2011-05-02 | 2011-05-02 | ゲート信号線駆動回路及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012234071A JP2012234071A (ja) | 2012-11-29 |
JP5766499B2 true JP5766499B2 (ja) | 2015-08-19 |
Family
ID=47089949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011103164A Active JP5766499B2 (ja) | 2011-05-02 | 2011-05-02 | ゲート信号線駆動回路及び表示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8907882B2 (ja) |
JP (1) | JP5766499B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103293813B (zh) * | 2013-05-29 | 2015-07-15 | 北京京东方光电科技有限公司 | 像素驱动电路及其驱动方法、阵列基板、显示装置 |
CN106205539A (zh) * | 2016-08-31 | 2016-12-07 | 深圳市华星光电技术有限公司 | 一种双向扫描的栅极驱动电路、液晶显示面板 |
JP6658408B2 (ja) * | 2016-09-01 | 2020-03-04 | 三菱電機株式会社 | ゲート駆動回路及びゲート駆動回路を備えた表示パネル |
CN108962330B (zh) * | 2018-08-21 | 2020-12-11 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0145615B1 (ko) * | 1995-03-13 | 1998-12-01 | 김광호 | 박막 트랜지스터 액정 표시장치의 구동장치 |
JP3758379B2 (ja) * | 1998-09-30 | 2006-03-22 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
JP2003316315A (ja) * | 2002-04-23 | 2003-11-07 | Tohoku Pioneer Corp | 発光表示パネルの駆動装置および駆動方法 |
WO2003107314A2 (en) * | 2002-06-01 | 2003-12-24 | Samsung Electronics Co., Ltd. | Method of driving a shift register, a shift register, a liquid crystal display device having the shift register |
JP2004287163A (ja) * | 2003-03-24 | 2004-10-14 | Seiko Epson Corp | 表示システム、データドライバ及び表示駆動方法 |
KR101012972B1 (ko) * | 2003-12-30 | 2011-02-10 | 엘지디스플레이 주식회사 | 액티브 매트릭스 표시장치 |
US7289594B2 (en) * | 2004-03-31 | 2007-10-30 | Lg.Philips Lcd Co., Ltd. | Shift registrer and driving method thereof |
JP4644087B2 (ja) | 2005-09-29 | 2011-03-02 | 株式会社 日立ディスプレイズ | シフトレジスタ回路及びそれを用いた表示装置 |
JP5525685B2 (ja) | 2006-10-17 | 2014-06-18 | 株式会社半導体エネルギー研究所 | 半導体装置及び電子機器 |
TWI511116B (zh) | 2006-10-17 | 2015-12-01 | Semiconductor Energy Lab | 脈衝輸出電路、移位暫存器及顯示裝置 |
JP4970004B2 (ja) * | 2006-11-20 | 2012-07-04 | 三菱電機株式会社 | シフトレジスタ回路およびそれを備える画像表示装置、並びに信号生成回路 |
JP4985020B2 (ja) * | 2007-03-27 | 2012-07-25 | セイコーエプソン株式会社 | 液晶装置、その駆動方法および電子機器 |
EP2234116B1 (en) * | 2007-12-27 | 2013-07-24 | Sharp Kabushiki Kaisha | Shift register and display device |
JP5473408B2 (ja) * | 2009-05-29 | 2014-04-16 | 株式会社ジャパンディスプレイ | ゲート信号線駆動回路及び表示装置 |
JP5719103B2 (ja) * | 2009-06-26 | 2015-05-13 | 株式会社ジャパンディスプレイ | 表示装置 |
JP5427495B2 (ja) * | 2009-07-07 | 2014-02-26 | 株式会社ジャパンディスプレイ | ゲート信号線駆動回路及び表示装置 |
-
2011
- 2011-05-02 JP JP2011103164A patent/JP5766499B2/ja active Active
-
2012
- 2012-05-01 US US13/460,890 patent/US8907882B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8907882B2 (en) | 2014-12-09 |
JP2012234071A (ja) | 2012-11-29 |
US20120280967A1 (en) | 2012-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101183431B1 (ko) | 게이트 드라이버 | |
JP5356208B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
KR101337256B1 (ko) | 표시 장치의 구동 장치 및 이를 포함하는 표시 장치 | |
JP5774911B2 (ja) | 表示装置 | |
JP5473408B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
JP5306762B2 (ja) | 電気光学装置及び電子機器 | |
JP2012189752A (ja) | 表示装置 | |
JP2005293817A (ja) | シフトレジスタとその駆動方法及び液晶表示パネルの駆動装置 | |
KR101349781B1 (ko) | 게이트 구동부 및 이를 포함하는 액정표시장치 | |
CN110415659B (zh) | 显示装置 | |
US20170236482A1 (en) | Gate signal line drive circuit and display device | |
JP2014186158A (ja) | 表示装置 | |
JP5584148B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
JP5766499B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
JP2011170300A (ja) | 表示装置制御回路 | |
JP2014206616A (ja) | ゲート信号線駆動回路及び表示装置 | |
US8902147B2 (en) | Gate signal line driving circuit and display device | |
JP5631145B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
JP5427495B2 (ja) | ゲート信号線駆動回路及び表示装置 | |
JP2012058502A (ja) | ゲート信号線駆動回路及び表示装置 | |
JP2012225999A (ja) | 表示装置 | |
JP2011085663A (ja) | 駆動回路及び表示装置 | |
JP2010117599A (ja) | 電気光学装置及び電子機器 | |
JP2024107550A (ja) | 走査信号線駆動回路および表示装置 | |
KR20080001534A (ko) | 구동 회로 내장형 액정 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140502 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150203 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150317 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150526 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150617 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5766499 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |