JP5698558B2 - 基板処理方法及び記憶媒体 - Google Patents
基板処理方法及び記憶媒体 Download PDFInfo
- Publication number
- JP5698558B2 JP5698558B2 JP2011034568A JP2011034568A JP5698558B2 JP 5698558 B2 JP5698558 B2 JP 5698558B2 JP 2011034568 A JP2011034568 A JP 2011034568A JP 2011034568 A JP2011034568 A JP 2011034568A JP 5698558 B2 JP5698558 B2 JP 5698558B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate processing
- etching
- ashing
- gas containing
- etching step
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P50/00—Etching of wafers, substrates or parts of devices
- H10P50/20—Dry etching; Plasma etching; Reactive-ion etching
- H10P50/24—Dry etching; Plasma etching; Reactive-ion etching of semiconductor materials
- H10P50/242—Dry etching; Plasma etching; Reactive-ion etching of semiconductor materials of Group IV materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P50/00—Etching of wafers, substrates or parts of devices
- H10P50/20—Dry etching; Plasma etching; Reactive-ion etching
- H10P50/26—Dry etching; Plasma etching; Reactive-ion etching of conductive or resistive materials
- H10P50/264—Dry etching; Plasma etching; Reactive-ion etching of conductive or resistive materials by chemical means
- H10P50/266—Dry etching; Plasma etching; Reactive-ion etching of conductive or resistive materials by chemical means by vapour etching only
- H10P50/267—Dry etching; Plasma etching; Reactive-ion etching of conductive or resistive materials by chemical means by vapour etching only using plasmas
- H10P50/268—Dry etching; Plasma etching; Reactive-ion etching of conductive or resistive materials by chemical means by vapour etching only using plasmas of silicon-containing layers
Landscapes
- Drying Of Semiconductors (AREA)
Description
10 基板処理装置
15 処理室
38 ポリシリコン層
43 ホール
44 デポ
45a 臭素陽イオン
45b 臭素ラジカル
46 酸素ラジカル
47 窒素ラジカル
48a フッ素陽イオン
48b フッ素ラジカル
Claims (14)
- ウエハを収容する処理室を備える基板処理装置において、臭素を含む処理ガスから生成されたプラズマで前記ウエハ上に形成されたシリコン層をエッチングするメインエッチングステップと、
酸素を含む処理ガスから生成されたプラズマで前記エッチングされたシリコン層をアッシングするアッシングステップと、
フッ素を含む処理ガスから生成されたプラズマで前記アッシングされたシリコン層をエッチングするブレークスルーエッチングステップとを有し、
前記アッシングステップは、前記メインエッチングにおいて生成された反応性生成物に酸化処理を施す酸化ステップを含み、
前記酸素を含む処理ガスは窒素ガスを含み、前記アッシングステップにおいて前記窒素ガスから生じる窒素ラジカルは前記反応性生成物の酸化を促進することを特徴とする基板処理方法。 - 前記メインエッチングステップ、前記アッシングステップ、及び前記ブレークスルーエッチングステップをこの順で2回以上繰り返すことを特徴とする請求項1記載の基板処理方法。
- 前記メインエッチングステップに先立って、前記臭素を含む処理ガス及び前記フッ素を含む処理ガスから生成されたプラズマで前記シリコン層をエッチングする事前エッチングステップをさらに有することを特徴とする請求項1又は2記載の基板処理方法。
- 前記メインエッチングステップの実行時間、前記アッシングステップの実行時間、及び前記ブレークスルーエッチングステップの実行時間の比は、42〜48:1〜2:2〜3であることを特徴とする請求項1乃至3のいずれか1項に記載の基板処理方法。
- 前記ブレークスルーエッチングステップにおいて、前記基板処理装置で用いられる2つの高周波電力のうちの低い周波数の高周波電力の周波数は13.52MHzよりも小さいことを特徴とする請求項1乃至4のいずれか1項に記載の基板処理方法。
- 前記低い周波数の高周波電力の周波数は3MHzよりも小さいことを特徴とする請求項5記載の基板処理方法。
- 前記メインエッチングステップ、前記アッシングステップ、及び前記ブレークスルーエッチングステップにおいて前記処理室内の圧力を同じ値に維持することを特徴とする請求項1乃至6のいずれか1項に記載の基板処理方法。
- 前記メインエッチングステップ、前記アッシングステップ、及び前記ブレークスルーエッチングステップにおいて前記基板処理装置で用いられる2つの高周波電力の出力値を同じ値に維持することを特徴とする請求項1乃至7のいずれか1項に記載の基板処理方法。
- 前記メインエッチングステップ、前記アッシングステップ、及び前記ブレークスルーエッチングステップにおいて前記処理室内に供給される前記処理ガスの総流量を同じ値に維持することを特徴とする請求項1乃至8のいずれか1項に記載の基板処理方法。
- ウエハを収容する処理室を備える基板処理装置において前記ウエハに所定の処理を施す基板処理方法をコンピュータに実行させるプログラムを格納するコンピュータで読み取り可能な記憶媒体であって、前記基板処理方法は、
ウエハを収容する処理室を備える基板処理装置において、臭素を含む処理ガスから生成されたプラズマで前記ウエハ上に形成されたシリコン層をエッチングするメインエッチングステップと、
酸素を含む処理ガスから生成されたプラズマで前記エッチングされたシリコン層をアッシングするアッシングステップと、
フッ素を含む処理ガスから生成されたプラズマで前記アッシングされたシリコン層をエッチングするブレークスルーエッチングステップとを有し、
前記アッシングステップは、前記メインエッチングにおいて生成された反応性生成物に酸化処理を施す酸化ステップを含み、
前記酸素を含む処理ガスは窒素ガスを含み、前記アッシングステップにおいて前記窒素ガスから生じる窒素ラジカルは前記反応性生成物の酸化を促進することを特徴とする記憶媒体。 - 前記メインエッチングステップ、前記アッシングステップ、及び前記ブレークスルーエッチングステップをこの順で2回以上繰り返すことを特徴とする請求項10記載の記憶媒体。
- 前記メインエッチングステップに先立って、前記臭素を含む処理ガス及び前記フッ素を含む処理ガスから生成されたプラズマで前記シリコン層をエッチングする事前エッチングステップをさらに有することを特徴とする請求項10又は11記載の記憶媒体。
- 前記メインエッチングステップでは前記シリコン層に凹部が形成され、
前記ブレークスルーエッチングステップでは、前記凹部のアスペクト比が高くなってきたときに、前記フッ素を含む処理ガスから生成されたプラズマのイオンを引きこむための高周波電力の周波数を低く設定することを特徴とする請求項1乃至9のいずれか1項に記載の基板処理方法。 - 前記メインエッチングステップでは前記シリコン層に凹部が形成され、
前記ブレークスルーエッチングステップでは、前記凹部のアスペクト比が高くなってきたときに、前記フッ素を含む処理ガスから生成されたプラズマのイオンを引きこむための高周波電力の周波数を低く設定することを特徴とする請求項10乃至12のいずれか1項に記載の記憶媒体。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011034568A JP5698558B2 (ja) | 2011-02-21 | 2011-02-21 | 基板処理方法及び記憶媒体 |
| TW101105395A TWI576907B (zh) | 2011-02-21 | 2012-02-20 | Substrate handling method |
| US13/400,247 US8778206B2 (en) | 2011-02-21 | 2012-02-20 | Substrate processing method and storage medium |
| KR1020120017271A KR101913676B1 (ko) | 2011-02-21 | 2012-02-21 | 기판 처리 방법 및 기억 매체 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011034568A JP5698558B2 (ja) | 2011-02-21 | 2011-02-21 | 基板処理方法及び記憶媒体 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012174850A JP2012174850A (ja) | 2012-09-10 |
| JP5698558B2 true JP5698558B2 (ja) | 2015-04-08 |
Family
ID=46653086
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011034568A Active JP5698558B2 (ja) | 2011-02-21 | 2011-02-21 | 基板処理方法及び記憶媒体 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US8778206B2 (ja) |
| JP (1) | JP5698558B2 (ja) |
| KR (1) | KR101913676B1 (ja) |
| TW (1) | TWI576907B (ja) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5698558B2 (ja) * | 2011-02-21 | 2015-04-08 | 東京エレクトロン株式会社 | 基板処理方法及び記憶媒体 |
| KR20150072467A (ko) * | 2013-12-19 | 2015-06-30 | 주성엔지니어링(주) | 터치패널 제조 장치, 시스템 및 방법 |
| US9966312B2 (en) | 2015-08-25 | 2018-05-08 | Tokyo Electron Limited | Method for etching a silicon-containing substrate |
| US9659788B2 (en) * | 2015-08-31 | 2017-05-23 | American Air Liquide, Inc. | Nitrogen-containing compounds for etching semiconductor structures |
| JP6726610B2 (ja) * | 2016-12-13 | 2020-07-22 | 東京エレクトロン株式会社 | エッチング方法及び基板処理システム |
| KR102633148B1 (ko) | 2019-05-28 | 2024-02-06 | 삼성전자주식회사 | 관통 비아를 포함하는 반도체 장치 및 이의 제조 방법 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2874233B2 (ja) * | 1989-12-26 | 1999-03-24 | ソニー株式会社 | ドライエッチング方法 |
| US5314573A (en) | 1991-05-20 | 1994-05-24 | Tokyo Electron Limited | Dry etching polysilicon using a bromine-containing gas |
| JP3318801B2 (ja) | 1993-12-29 | 2002-08-26 | ソニー株式会社 | ドライエッチング方法 |
| JP3568749B2 (ja) * | 1996-12-17 | 2004-09-22 | 株式会社デンソー | 半導体のドライエッチング方法 |
| US6635185B2 (en) * | 1997-12-31 | 2003-10-21 | Alliedsignal Inc. | Method of etching and cleaning using fluorinated carbonyl compounds |
| US6391788B1 (en) * | 2000-02-25 | 2002-05-21 | Applied Materials, Inc. | Two etchant etch method |
| US6743727B2 (en) * | 2001-06-05 | 2004-06-01 | International Business Machines Corporation | Method of etching high aspect ratio openings |
| US6846746B2 (en) * | 2002-05-01 | 2005-01-25 | Applied Materials, Inc. | Method of smoothing a trench sidewall after a deep trench silicon etch process |
| JP2004103680A (ja) * | 2002-09-06 | 2004-04-02 | Advanced Display Inc | コンタクトホールの形成方法及び液晶表示装置 |
| JP2006270030A (ja) * | 2005-02-28 | 2006-10-05 | Tokyo Electron Ltd | プラズマ処理方法、および後処理方法 |
| US7759249B2 (en) * | 2006-03-28 | 2010-07-20 | Tokyo Electron Limited | Method of removing residue from a substrate |
| US7776741B2 (en) * | 2008-08-18 | 2010-08-17 | Novellus Systems, Inc. | Process for through silicon via filing |
| US7772122B2 (en) * | 2008-09-18 | 2010-08-10 | Lam Research Corporation | Sidewall forming processes |
| JP5607881B2 (ja) | 2008-12-26 | 2014-10-15 | 東京エレクトロン株式会社 | 基板処理方法 |
| JP5698558B2 (ja) * | 2011-02-21 | 2015-04-08 | 東京エレクトロン株式会社 | 基板処理方法及び記憶媒体 |
-
2011
- 2011-02-21 JP JP2011034568A patent/JP5698558B2/ja active Active
-
2012
- 2012-02-20 TW TW101105395A patent/TWI576907B/zh active
- 2012-02-20 US US13/400,247 patent/US8778206B2/en active Active
- 2012-02-21 KR KR1020120017271A patent/KR101913676B1/ko active Active
Also Published As
| Publication number | Publication date |
|---|---|
| KR20120095812A (ko) | 2012-08-29 |
| JP2012174850A (ja) | 2012-09-10 |
| TW201248719A (en) | 2012-12-01 |
| KR101913676B1 (ko) | 2018-10-31 |
| TWI576907B (zh) | 2017-04-01 |
| US8778206B2 (en) | 2014-07-15 |
| US20120214315A1 (en) | 2012-08-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5701654B2 (ja) | 基板処理方法 | |
| JP5728221B2 (ja) | 基板処理方法及び記憶媒体 | |
| JP5698558B2 (ja) | 基板処理方法及び記憶媒体 | |
| JP2007165827A (ja) | プラズマ処理方法、記憶媒体及びプラズマ処理装置 | |
| JP2019046994A (ja) | エッチング方法 | |
| JP6606464B2 (ja) | エッチング方法 | |
| JP5982223B2 (ja) | プラズマ処理方法、及びプラズマ処理装置 | |
| JP2016051750A (ja) | エッチング方法 | |
| CN101546709A (zh) | 蚀刻方法以及半导体器件的制造方法 | |
| JP7650674B2 (ja) | 基板処理方法および基板処理装置 | |
| JP5072531B2 (ja) | プラズマエッチング方法及び記憶媒体 | |
| JP5405012B2 (ja) | プラズマエッチング方法及び記憶媒体 | |
| KR101828082B1 (ko) | 표면 평탄화 방법 | |
| JP5694022B2 (ja) | 基板処理方法及び記憶媒体 | |
| JP7145819B2 (ja) | エッチング方法 | |
| TW202439438A (zh) | 蝕刻高深寬比結構的方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140221 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140814 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140819 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140918 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150203 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150213 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5698558 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |