JP5690872B2 - 消去可能プログラム可能単一ポリ不揮発性メモリ - Google Patents

消去可能プログラム可能単一ポリ不揮発性メモリ Download PDF

Info

Publication number
JP5690872B2
JP5690872B2 JP2013120550A JP2013120550A JP5690872B2 JP 5690872 B2 JP5690872 B2 JP 5690872B2 JP 2013120550 A JP2013120550 A JP 2013120550A JP 2013120550 A JP2013120550 A JP 2013120550A JP 5690872 B2 JP5690872 B2 JP 5690872B2
Authority
JP
Japan
Prior art keywords
type
region
volatile memory
source
erasable programmable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013120550A
Other languages
English (en)
Other versions
JP2014239136A (ja
Inventor
レン チェン ウェイ
レン チェン ウェイ
シュン シュ テ
シュン シュ テ
ハオ リ ウェン
ハオ リ ウェン
Original Assignee
イーメモリー テクノロジー インコーポレイテッド
イーメモリー テクノロジー インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by イーメモリー テクノロジー インコーポレイテッド, イーメモリー テクノロジー インコーポレイテッド filed Critical イーメモリー テクノロジー インコーポレイテッド
Priority to JP2013120550A priority Critical patent/JP5690872B2/ja
Publication of JP2014239136A publication Critical patent/JP2014239136A/ja
Application granted granted Critical
Publication of JP5690872B2 publication Critical patent/JP5690872B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

本発明は、不揮発性メモリに関し、より詳しくは、消去可能プログラム可能単一ポリ不揮発性メモリに関する。
図1は、従来のプログラム可能デュアルポリ不揮発性メモリを示す概略断面図である。プログラム可能デュアルポリ不揮発性メモリは、フローティングゲート・トランジスタとしても参照される。図1に示されるように、この不揮発性メモリは、2つの積み重ねられた分離したゲートを備えている。上ゲートは、制御ゲート12であり、制御線Cに接続される。下ゲートは、フローティングゲート14である。加えて、n型にドープされたソース領域とn型にドープされたドレイン領域とがP型基板内に形成される。n型にドープされたソース領域は、ソース線Sに接続される。n型にドープされたドレイン領域は、ドレイン線Dに接続される。
不揮発性メモリがプログラム状態である場合に、高電圧(例えば、+16V)はドレイン線Dにより供給され、接地電圧はソース線Sにより供給され、制御電圧(例えば、+25V)は制御線Cにより供給される。結果として、電子がソース線Sからnチャネル領域を介してドレイン線Dに移動する間に、ホットキャリア(例えば、ホットエレクトロン)は制御ゲート12の制御電圧に引きつけられ、フローティングゲート14に注入される。この環境下で、多くのキャリアがフローティングゲート14に蓄積される。結果として、プログラム状態は、第1記憶状態(例えば、「0」)として考えることができる。
不揮発性メモリは、非プログラム状態において、キャリアがフローティングゲートに注入されない。従って、非プログラム状態は、第2記憶状態(例えば、「1」)として考えることができる。
言い換えると、第1記憶状態におけるドレイン電流(id)及びゲート・ソース電圧(Vgs)の特性カーブ(例えば、id−Vgs特性カーブ)と、第2記憶状態におけるid−Vgs特性カーブとは異なっている。結果として、フローティングゲート・トランジスタの記憶状態は、id−Vgs特性カーブの変化により実現することができる。
しかしながら、プログラム可能デュアルポリ不揮発性メモリのフローティングゲート14と制御ゲート12とは別々に製造される必要があるため、プログラム可能デュアルポリ不揮発性メモリの製造工程は、より多くの工程を必要とし、また一般的なCMOS製造工程との互換性がない。
米国特許第6678190は、プログラム可能単一ポリ不揮発性メモリについて開示している。図2Aは、米国特許第6678190に開示された従来のプログラム可能単一ポリ不揮発性メモリを示す概略断面図である。図2Bは、図2Aの従来のプログラム可能単一ポリ不揮発性メモリを示す概略上面図である。図2Cは、図2Aの従来のプログラム可能単一ポリ不揮発性メモリを示す概略回路図である。
図2A〜2Cを参照して下さい。プログラム可能単一ポリ不揮発性メモリは、2つの順次接続されたp型金属酸化膜半導体(PMOS)トランジスタからなる。第1PMOSトランジスタは、選択トランジスタとして使用され、第1PMOSトランジスタの選択ゲート24は選択ゲート電圧VSGに接続されている。第1ソース/ドレイン領域21は、ソース線電圧VSLに接続されている。更に、第2ソース/ドレイン領域22は、第1PMOSトランジスタのp型ドレイン領域と、第2PMOSトランジスタのp型ソース領域の組合せとして考えることができる。フローティングゲート26は、第2PMOSトランジスタ上に配置される。第2PMOSトランジスタの第3ソース/ドレイン領域23は、ビット線電圧VBLに接続されている。更に、これらのPMOSトランジスタは、N型ウェル領域(NW)に形成される。N型ウェル領域は、N型ウェル電圧VNWに接続される。
選択ゲート電圧VSG、ソース線電圧VSL、ビット線電圧VBL及びN型ウェル電圧VNWを適切に制御することにより、プログラム可能単一ポリ不揮発性メモリはプログラム状態又は読み込み状態で動作することができる。
従来のプログラム可能単一ポリ不揮発性メモリの2つのPMOSトランジスタは、それぞれゲート24と26とを有し、従来のプログラム可能単一ポリ不揮発性メモリの製造工程は、一般的なCMOS製造工程と互換性がある。
図1及び2で述べられたように、不揮発性メモリはプログラム可能である。不揮発性メモリの電気特性は、フローティングゲートに、多くのホットキャリアを注入するために利用されるのみである。しかしながら、電気特性は、フローティングゲートからキャリアを取り除くために利用できない。即ち、データ消去機能を実現するために、フローティングゲートに蓄えられたキャリアは、不揮発性メモリに紫外(UV)光を照射することによりフローティングゲートから取り除かれることができる。これらの不揮発性メモリは、ワンタイムプログラム(OTP:one time programming)メモリと名付けられている。
したがって、複数回プログラム(MTP:multi-times programming)メモリ設計のために、消去可能プログラム可能単一ポリ不揮発性メモリを提供する必要がある。
本発明は、従来技術が直面する障害を取り除くために、消去可能プログラム可能単一ポリ不揮発性メモリを提供する。
本発明は、消去可能プログラム可能単一ポリ不揮発性メモリを提供する。本発明の消去可能プログラム可能単一ポリ不揮発性メモリは、基板構造と、選択ゲート、第1ソース/ドレイン領域及び第2ソース/ドレイン領域を有し、前記選択ゲートは、選択ゲート電圧に接続され、前記第1ソース/ドレイン領域はソース線電圧に接続されている第1PMOSトランジスタと、前記第2ソース/ドレイン領域、第3ソース/ドレイン領域及びフローティングゲートを有し、前記第3ソース/ドレイン領域は、ビット線電圧に接続され、前記第1ソース/ドレイン領域、前記第2ソース/ドレイン領域、及び前記第3ソース/ドレイン領域はN型ウェル領域に形成されている第2PMOSトランジスタと、前記フローティングゲートに隣接し、消去線電圧及びP型ウェル領域に接続されたn型ソース/ドレイン領域を有する消去ゲート領域と、を備え、前記N型ウェル領域及び前記P型ウェル領域は、前記基板構造に形成されている。
本発明の多くの目的、特徴及び有利な効果は、以下の本発明の実施形態の詳細な記載を、添付図面と併せて、読むことにより容易に明らかになるであろう。しかしながら、ここで用いられた図面は、説明を目的とするものであり、限定としてみなされるべきではない。
本発明の上述の目的及び有利な効果は、以下の詳細な説明及び添付図面を検討すると、当業者にとってより容易に明白になるであろう。
(従来技術)従来のプログラム可能デュアルポリ不揮発性メモリを説明するための概略断面図である。
(従来技術)米国特許第6678190に開示された従来のプログラム可能単一ポリ不揮発性メモリを示す概略断面図である。
(従来技術)図2Aの従来のプログラム可能単一ポリ不揮発性メモリを示す概略上面図である。
(従来技術)図2Aの従来のプログラム可能単一ポリ不揮発性メモリを示す概略回路図である。
本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。 本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。 本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。 本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。
本発明の第1実施形態に適用される、異なる基板構造及びP型ウェル領域(PW)を概略的に示す図である。 本発明の第1実施形態に適用される、異なる基板構造及びP型ウェル領域(PW)を概略的に示す図である。 本発明の第1実施形態に適用される、異なる基板構造及びP型ウェル領域(PW)を概略的に示す図である。
本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。 本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。 本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示す図である。
本発明の第2実施形態に適用される、異なる基板構造及びP型ウェル領域(PW)を概略的に示す図である。 本発明の第2実施形態に適用される、異なる基板構造及びP型ウェル領域(PW)を概略的に示す図である。
消去状態における2つの電圧バイアス方法を示す図である。
図3A〜3Dは、本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示している。図3Aは、本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを示す概略上面図である。図3Bは、図3Aの消去可能プログラム可能単一ポリ不揮発性メモリを示す第1方向(a1−a2)に沿った概略断面図である。図3Cは、図3Aの消去可能プログラム可能単一ポリ不揮発性メモリを示す第2方向(b1−b2)に沿った概略断面図である。図3Dは、本発明の第1実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを示す概略等価回路図である。
図3A及び3Bに示されるように、第1実施形態の消去可能プログラム可能単一ポリ不揮発性メモリは、2つの順次接続されたp型金属酸化膜半導体(PMOS)を備えている。これらの2つのPMOSトランジスタは、N型ウェル領域(NW)に形成されている。3つのソース/ドレイン領域31、32及び33は、N型ウェル領域(NW)に形成されている。加えて、2つのポリシリコンゲート34及び36は、3つのソース/ドレイン領域31、32及び33の間の領域上に広がっている。
第1PMOSトランジスタは、選択トランジスタとして使用され、第1PMOSトランジスタのポリシリコンゲート34(選択ゲートとしても参照される)は、選択ゲート電圧VSGに接続されている。第1ソース/ドレイン領域31は、p型ソース領域であり、ソース線電圧VSLに接続されている。第2ソース/ドレイン領域32は、p型ドレイン領域であり、第1PMOSトランジスタのp型ドレイン領域と、第2PMOSトランジスタのp型ソース領域との結合として考えることができる。ポリシリコンゲート36(フローティングゲートとしても参照される)は、第2PMOSトランジスタ上に配置される。第3ソース/ドレイン領域33は、第2PMOSトランジスタのp型ドレイン領域であり、ビット線電圧VBLに接続されている。更に、N型ウェル領域(NW)は、N型ウェル電圧VNWに接続されている。
一般的に、ソース/ドレイン領域31、32及び33を形成するイオン注入工程の間、フローティングゲート36及び選択ゲート34は注入マスク層として使用される。結果として、N型ウェル領域(NW)上のフローティングゲート36と選択ゲート34は、p型ゲートである。
図3A及び3Cに示されるように、第1実施形態の消去可能プログラム可能単一ポリ不揮発性メモリは、n型金属酸化膜半導体(NMOS)トランジスタ、又はフローティングゲート36及び消去ゲート領域35の組合せを備えている。NMOSトランジスタはP型ウェル領域(PW)に形成されている。n型ソース/ドレイン領域38は、P型ウェル領域(PW)に形成されている。言い換えると、消去ゲート領域35はP型ウェル領域(PW)及びn型ソース/ドレイン領域38を含んでいる。
図3Aに示されるように、フローティングゲート36は、消去ゲート領域35に延び、消去ゲート領域35に隣接する。更に、n型ソース/ドレイン領域38は、NMOSトランジスタのn型ソース領域及びn型ドレイン領域の結合として考えることができ、フローティングゲート36は、NMOSトランジスタのゲートとして考えることができる。n型ソース/ドレイン領域38は、消去線電圧VELに接続される。加えて、P型ウェル領域(PW)はP型ウェル電圧VPWに接続されている。図3Cに示されるように、一つの分離構造39は、P型ウェル領域(PW)及びN型ウェル領域(NW)の間に形成される。例えば、分離構造39は、STI(Shallow Trench Isolation)構造である。
n型ソース/ドレイン領域38を形成するイオン注入工程の間、フローティングゲート36は、注入マスク層として使用される。結果として、消去ゲート領域35上のフローティングゲート36は、n型ゲートである。
更にまた、本発明の第1実施形態に適用される異なる基板構造及びP型ウェル領域(PW)は、以下に、より詳細に示される。図4に示されるように、基板構造は、P型基板である。
第1実施形態のN型ウェル領域(NW)及びP型ウェル領域(PW)は、P型基板に形成される。P型ウェル領域(PW)は、更に第1p型領域(p1)、2つの第2p型領域(p2)、及び第3p型領域(p3)を備えている。第2p型領域(p2)の注入量は、第1p型領域(p1)への注入量より高いか同じである。また、第3p型領域(p3)の注入量は、第1p型領域(p1)への注入量より高いか同じである。
加えて、第1p型領域(p1)は、P型基板の表面下に形成され、n型ソース/ドレイン領域38に接触され、第3p型領域(p3)は第1p型領域(p1)の下に形成される。更にまた、第1p型領域(p1)及び第3p型領域(p3)は2つの第2p型領域(p2)の間に配置され、第2p型領域(p2)は2つの分離構造39の下に形成される。
本発明の図4によれば、n型ソース/ドレイン領域38と第1p型領域(p1)の間の接合降伏電圧は増加し、従って消去可能プログラム可能単一ポリ不揮発性メモリの消去効率は改善される。
図5に示されるように、基板構造は、深いN型ウェル領域(DNW)及びP型基板を含んでいる。深いN型ウェル領域(DNW)はP型基板に形成され、深いN型ウェル領域(DNW)は深いN型ウェル電圧VDNWに接続されている。
第1実施形態のN型ウェル領域(NW)及びP型ウェル領域(PW)は、基板構造の深いN型ウェル領域(DNW)に形成される。P型ウェル領域(PW)は、更に第1p型領域(p1)、2つの第2p型領域(p2)、及び第3p型領域(p3)を備えている。第2p型領域(p2)の注入量は、第1p型領域(p1)への注入量より高いか同じである。また、第3p型領域(p3)の注入量は、第1p型領域(p1)への注入量より高いか同じである。
加えて、第1p型領域(p1)は、P型基板の表面下に形成され、n型ソース/ドレイン領域38に接触され、第3p型領域(p3)は第1p型領域(p1)の下に形成される。更にまた、第1p型領域(p1)及び第3p型領域(p3)は2つの第2p型領域(p2)の間に配置され、第2p型領域(p2)は2つの分離構造39の下に形成される。
本発明の図5によれば、n型ソース/ドレイン領域38と第1p型領域(p1)との間の接合降伏電圧は増加し、従って消去可能プログラム可能単一ポリ不揮発性メモリの消去効率は改善される。更にまた、2つの第2p型領域(p2)は、n型ソース/ドレイン領域38及びN型ウェル領域(NW)の間の横方向突抜け効果を改善することができ、第3p型領域(p3)は、特に高温環境において、n型ソース/ドレイン領域38と深いN型ウェル領域(DNW)との間の縦方向突抜け効果を改善することができる。
図6に示されるように、基板構造は、第4p型領域(p4)、n型バリア層(NBL: N-type Barrier Layer、即ち第2n型領域)及びP型基板を含んでいる。n型バリア層(NBL)は、P型基板に形成され、第4p型領域(p4)は、n型バリア層(NBL)上で、n型バリア層(NBL)に接して形成される。
第1実施形態のN型ウェル領域(NW)及びP型ウェル領域(PW)は、基板構造の第4p型領域(p4)に形成される。P型ウェル領域(PW)は、更に第1p型領域(p1)、2つの第2p型領域(p2)、及び第3p型領域(p3)を備えている。第2p型領域(p2)の注入量は、第1p型領域(p1)への注入量より高いか同じである。また、第3p型領域(p3)の注入量は、第1p型領域(p1)への注入量より高いか同じである。加えて、第4p型領域(p4)の注入量は、P型基板での注入量に等しい。若しくは、第4p型領域(p4)の注入量は、第3p型領域(p3)への注入量より高いか同じであり、かつ、第4p型領域(p4)は、第2p型領域(p2)への注入量より低いか同じである。
加えて、第1p型領域(p1)は、基板構造の表面下に形成され、n型ソース/ドレイン領域38に接触され、第3p型領域(p3)は第1p型領域(p1)の下に形成される。更にまた、第1p型領域(p1)及び第3p型領域(p3)は2つの第2p型領域(p2)の間に配置され、第2p型領域(p2)は2つの分離構造39の下に形成される。
本発明の図6によれば、n型ソース/ドレイン領域38と第1p型領域(p1)との間の接合降伏電圧は増加し、従って、消去可能プログラム可能単一ポリ不揮発性メモリの消去効率は改善される。更にまた、第2p型領域(p2)は、より高い温度におけるn型ソース/ドレイン領域38及びN型ウェル領域(NW)の間の横方向突抜け効果を改善することができ、第3p型領域(p3)は、より高い温度におけるn型ソース/ドレイン領域38とN型バリア層(NBL)との間の縦方向突抜け効果を改善することができる。また、第1実施形態のN型ウェル領域(NW)は、第4p型領域(p4)及びP型ウェル領域(PW)により、分離されており、従って、独立したバイアス電圧は、フローティングゲート36とN型ウェル領域(NW)との間の電圧ストレスを減少させることができる。
図7A〜7Cは、本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを概略的に示している。図7Aは、本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリを示す概略上面図である。図7Bは、図7Aの消去可能プログラム可能単一ポリ不揮発性メモリを示す、第2方向(b1−b2)に沿った概略断面図である。図7Cは、本発明の第2実施形態による消去可能プログラム可能単一ポリ不揮発性メモリの概略等価回路図である。消去可能プログラム可能単一ポリ不揮発性メモリの第1方向(a1−a2)に沿った断面図は、第1実施形態のそれと同様であるため、冗長には示していない。
図7Aに示されるように、第2実施形態の消去可能プログラム可能単一ポリ不揮発性メモリは、2つの順次接続されたp型金属酸化膜半導体(PMOS)トランジスタからなる。これらの2つのPMOSトランジスタは、N型ウェル領域(NW)に形成されている。3つのソース/ドレイン領域31、32及び33は、N型ウェル領域(NW)に形成される。加えて、2つのポリシリコンゲート34及び36は、3つのソース/ドレイン領域31、32及び33の間の領域上に広がっている。
第1PMOSトランジスタは、選択トランジスタとして使用され、第1PMOSトランジスタのポリシリコンゲート34(選択ゲートとしても参照される)は、選択ゲート電圧VSGに接続されている。第1ソース/ドレイン領域31は、p型ソース領域であり、ソース線電圧VSLに接続されている。第2ソース/ドレイン領域32は、p型ドレイン領域であり、第1PMOSトランジスタのp型ドレイン領域と、第2PMOSトランジスタのp型ソース領域との結合として考えることができる。ポリシリコンゲート36(フローティングゲートとしても参照される)は、第2PMOSトランジスタ上に配置される。第3ソース/ドレイン領域33は、第2PMOSトランジスタのp型ドレイン領域であり、ビット線電圧VBLに接続されている。更に、N型ウェル領域(NW)は、N型ウェル電圧VNWに接続されている。
図7A及び7Bに示されるように、第2実施形態の消去可能プログラム可能単一ポリ不揮発性メモリは、P型ウェル領域(PW)に形成されたn型金属酸化膜半導体(NMOS)トランジスタを備えている。NMOSトランジスタは、フローティングゲート36と消去ゲート領域95との組合せのように捉えることができる。言い換えると、消去ゲート領域95は、P型ウェル領域(PW)、n型ソース/ドレイン領域92及び二重拡散ドレイン(DDD)領域94(即ち、第1n型領域(n1))を含む。加えて、n型ソース/ドレイン領域92と二重拡散ドレイン(DDD)領域94は、P型ウェル領域(PW)に形成されている。n型ソース/ドレイン領域92は、二重拡散ドレイン(DDD)領域94に形成されている。加えて、DDD領域94の製造後、DDD領域94の製造における確定したマスクパターンは、消去ゲート領域95上のゲート酸化物をエッチングするために使用されることができる。即ち、消去ゲート領域95上のゲート酸化物は、フローティングゲート36下のゲート酸化物よりも薄い。このように、消去線電圧VELは、典型的な消去状態においてより小さくすることができる。
図7Aに示されるように、フローティングゲート36は、消去ゲート領域95に延び、消去ゲート領域35に隣接する。更に、二重拡散ドレイン(DDD)領域94及びn型ソース/ドレイン領域92は、n型ソース領域とn型ドレイン領域との組合せとして考えることができる。P型ウェル領域(PW)はP型ウェル電圧VPWに接続されている。図7Bに示されるように、分離構造39は、P型ウェル領域(PW)とN型ウェル領域(NW)との間に形成される。
更にまた、本発明の第2実施形態に適用される異なる基板構造及びP型ウェル領域(PW)は、以下に、より詳細に示される。図8に示されるように、基板構造は、深いN型ウェル領域(DNW)及びP型基板を含んでいる。深いN型ウェル領域(DNW)はP型基板に形成され、深いN型ウェル領域(DNW)は深いN型ウェル電圧VDNWに接続される。
第2実施形態のN型ウェル領域(NW)及びP型ウェル領域(PW)は基板構造に形成される。更にまた、P型ウェル領域(PW)は、更に第1p型領域(p1)、2つの第2p型領域(p2)及び第3p型領域(p3)を備えている。第2p型領域(p2)の注入量は、第1p型領域(p1)の注入量より高いか同じである。また、第3p型領域(p3)の注入量は、第1p型領域(p1)への注入量より高いか同じである。N型ウェル領域(NW)の注入量は、二重拡散ドレイン(DDD)領域94の注入量より高いか同じである。また、第1p型領域(p1)の注入量は、二重拡散ドレイン(DDD)領域94の注入量より高いか同じである。
加えて、第1p型領域(p1)は、基板構造の表面下に形成され、二重拡散ドレイン(DDD)領域94に接触され、第3p型領域(p3)は第1p型領域(p1)の下に形成される。更にまた、第2p型領域(p2)は分離構造39の下に形成され、第1p型領域(p1)及び第3p型領域(p3)に接触される。
本発明の図8によれば、二重拡散ドレイン(DDD)領域94(即ち、第1n型領域(n1))と第1p型領域(p1)との間の接合降伏電圧は増加し、従って、消去可能プログラム可能単一ポリ不揮発性メモリの消去効率は改善される。更にまた、第2p型領域(p2)は、より高い温度における二重拡散ドレイン(DDD)領域94及びN型ウェル領域(NW)の間の横方向突抜け効果を改善することができ、第3p型領域(p3)は、より高い温度における二重拡散ドレイン(DDD)領域94及び深いN型ウェル領域(DNW)との間の縦方向突抜け効果を改善することができる。
図9に示されるように、基板構造は、第4p型領域(p4)、n型バリア層(NBL、即ち第2n型領域)及びP型基板を含んでいる。n型バリア層(NBL)は、基板構造に形成され、第4p型領域(p4)は、n型バリア層(NBL)に接触されている。
第2実施形態のN型ウェル領域(NW)及びP型ウェル領域(PW)は、基板構造に形成されている。更にまた、P型ウェル領域(PW)は、第1p型領域(p1)、2つの第2p型領域(p2)及び第3p型領域(p3)を更に備えている。第2p型領域(p2)の注入量は、第1p型領域(p1)の注入量より高いか同じである。また、第3p型領域(p3)の注入量は、第1p型領域(p1)への注入量より高いか同じである。加えて、第4p型領域(p4)の注入量は、P型基板での注入量に等しい。若しくは、第4p型領域(p4)の注入量は、第3p型領域(p3)への注入量より高いか同じであり、かつ、第4p型領域(p4)は、第2p型領域(p2)への注入量より低いか同じである。
加えて、第1p型領域(p1)は、基板構造の表面下に形成され、二重拡散ドレイン(DDD)領域94に接触され、第3p型領域(p3)は第1p型領域(p1)の下に形成される。更にまた、第2p型領域(p2)は分離構造39の下に形成され、第1p型領域(p1)及び第3p型領域(p3)に接触される。
本発明の図9によれば、二重拡散ドレイン(DDD)領域94(即ち、第1n型領域(n1))と第1p型領域(p1)との間の接合降伏電圧は増加し、従って、消去可能プログラム可能単一ポリ不揮発性メモリの消去効率は改善される。更にまた、第2p型領域(p2)は、より高い温度における二重拡散ドレイン(DDD)領域94及びN型ウェル領域(NW)の間の横方向突抜け効果を改善することができ、第3p型領域(p3)は、より高い温度における二重拡散ドレイン(DDD)領域94及びn型バリア層(DBL)との間の縦方向突抜け効果を改善することができる。また、第1実施形態のN型ウェル領域(NW)は、第4p型領域(p4)及びP型ウェル領域(PW)により、分離されており、従って、独立したバイアス電圧は、フローティングゲート36とN型ウェル領域(NW)との間の電圧ストレスを減少させることができる。
本発明によれば、いつくかのバイアス電圧は、消去状態において、図5及び8に示されるような基板構造の深いN型ウェル領域(DNW)に形成された第1及び第2実施形態に提供されてもよい。図10は、消去状態の2つの電圧バイアス方法を示している。図10に示されるように、消去状態において、方法1が使用されるとき、ソース線電圧VSL及びビット線電圧は、0Vから正電圧VEEの範囲であり、N型ウェル電圧VNW及びワード線電圧VWL及び深いN型ウェル電圧VDNWは、正電圧(VEE)に等しい。ところが、消去線電圧VEL及びP型ウェル電圧VPWは負電圧−Veeに等しい。正電圧VEEは+6.5Vから+18Vの範囲であり、負電圧−Veeは、−6.5Vから−18Vの範囲である。このように、記憶キャリアの放出は、ファウラーノルドハイム(FN:Fowler-Nordhiem)効果を用いて達成される。
図10に示されるように、消去状態において、方法2が使用されるとき、ソース線電圧VSLはフローティングであり、ビット線電圧は接地電圧(0V)であり、N型ウェル電圧VNW、ワード線電圧VWLと深いN型ウェル電圧VDNWは正電圧(VEE)に等しい。ところが、消去線電圧VEL及びP型ウェル電圧(VPW)は、負電圧−Veeに等しい。正電圧VEEは+6.5Vから+18Vの範囲であり、負電圧−Veeは、−6.5Vから−18Vの範囲である。このように、記憶キャリアの放出は、帯間ホットホール(BBHH:band-to-band hot hole)、基板ホットホール(SHH:Substrate Hot Hole)及びドレインアバランシェホットホール(DAHH:Drain Avalanche Hot Hole)のようなホットホール(HH:Hot Hole)効果を用いて達成される。
上述の通り、本発明の消去可能プログラム可能単一ポリ不揮発性メモリは、ホットキャリアを取り除くための紫外光を用いる欠点を解消することができる。即ち、消去線電圧VELを供給することにより、本発明の不揮発性メモリの記憶状態を変更することができる。
発明は、現時点で最も実践的で好適な実施形態と考えられるものに関して述べられたが、発明は、開示された実施形態に限られる必要がないことについて理解すべきである。反対に、最も広い解釈に一致する添付の請求項の精神と範囲内に含まれる様々な修正や同様の変更に及ぶことを意図し、そのようなすべての修正や同様の構造を含んでいる。

Claims (8)

  1. 基板構造と、
    選択ゲート、第1ソース/ドレイン領域及び第2ソース/ドレイン領域を有し、前記選択ゲートは、選択ゲート電圧に接続され、前記第1ソース/ドレイン領域はソース線電圧に接続されている第1PMOSトランジスタと、
    前記第2ソース/ドレイン領域、第3ソース/ドレイン領域及びフローティングゲートを有し、前記第3ソース/ドレイン領域は、ビット線電圧に接続され、前記第1ソース/ドレイン領域、前記第2ソース/ドレイン領域、及び前記第3ソース/ドレイン領域はN型ウェル領域に形成されている第2PMOSトランジスタと、
    前記フローティングゲートに隣接し、消去線電圧及びP型ウェル領域に接続されたn型ソース/ドレイン領域を有する消去ゲート領域と、を備え、
    前記N型ウェル領域及び前記P型ウェル領域は、前記基板構造に形成されており
    前記P型ウェル領域は、前記基板構造の表面下に形成される第1p型領域と、複数の第2p型領域と、前記第1p型領域の下に形成される第3p型領域と、を有し、
    前記第1p型領域及び前記第3p型領域は、前記複数の第2p型領域の間に配置され、
    前記第2p型領域の注入量は、前記第1p型領域の注入量より高く、第3p型領域の注入量は、第1p型領域の注入量より高いか同じである、
    ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  2. 請求項1に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記消去ゲート領域は、更に、前記n型ソース/ドレイン領域と前記P型ウェル領域との間に形成された第1n型領域を有している、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  3. 請求項2に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記第1n型領域は、二重拡散ドレイン領域である、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  4. 請求項1から3のいずれか一項に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記基板構造は、
    P型基板と、
    前記P型基板に形成され、前記N型ウェル領域、前記第2p型領域及び前記第3p型領域に接続され、深いN型ウェル電圧に接続された深いN型ウェル領域と、を有している、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  5. 請求項に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記第1p型領域の注入量は、前記第1n型領域の注入量より高いか同じである、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  6. 請求項1から3のいずれか一項に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記基板構造は、
    P型基板と、
    前記P型基板に形成された第2n型領域と、
    前記第2n型領域の上に形成され、接続されると共に、前記N型ウェル領域、前記第2p型領域及び前記第3p型領域に接続された第4p型領域と、を有することを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  7. 請求項に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記第4p型領域の注入量は、前記P型基板の注入量より高いか同じであり、前記第4p型領域の注入量は、前記第3p型領域の注入量より高いか同じであり、前記第4p型領域の注入量は、前記第2p型領域の注入量より低いか同じである、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
  8. 請求項に記載の消去可能プログラム可能単一ポリ不揮発性メモリであって、
    前記基板構造は、前記N型ウェル領域、前記第2p型領域及び前記第3p型領域に接続されたP型基板である、ことを特徴とする消去可能プログラム可能単一ポリ不揮発性メモリ。
JP2013120550A 2013-06-07 2013-06-07 消去可能プログラム可能単一ポリ不揮発性メモリ Active JP5690872B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013120550A JP5690872B2 (ja) 2013-06-07 2013-06-07 消去可能プログラム可能単一ポリ不揮発性メモリ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013120550A JP5690872B2 (ja) 2013-06-07 2013-06-07 消去可能プログラム可能単一ポリ不揮発性メモリ

Publications (2)

Publication Number Publication Date
JP2014239136A JP2014239136A (ja) 2014-12-18
JP5690872B2 true JP5690872B2 (ja) 2015-03-25

Family

ID=52136075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013120550A Active JP5690872B2 (ja) 2013-06-07 2013-06-07 消去可能プログラム可能単一ポリ不揮発性メモリ

Country Status (1)

Country Link
JP (1) JP5690872B2 (ja)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01262669A (ja) * 1988-04-13 1989-10-19 Sony Corp 不揮発性半導体記憶装置
JP4859292B2 (ja) * 2001-07-02 2012-01-25 富士通セミコンダクター株式会社 半導体集積回路装置およびnand型不揮発性半導体装置
JP4892904B2 (ja) * 2005-09-14 2012-03-07 セイコーエプソン株式会社 集積回路装置及び電子機器
JP5265898B2 (ja) * 2007-09-25 2013-08-14 ルネサスエレクトロニクス株式会社 半導体装置
JP2009088090A (ja) * 2007-09-28 2009-04-23 Renesas Technology Corp 半導体装置
US8958245B2 (en) * 2010-06-17 2015-02-17 Ememory Technology Inc. Logic-based multiple time programming memory cell compatible with generic CMOS processes

Also Published As

Publication number Publication date
JP2014239136A (ja) 2014-12-18

Similar Documents

Publication Publication Date Title
JP6373943B2 (ja) 単層ポリシリコン不揮発性メモリのアレイ構造体
JP6091557B2 (ja) 消去可能プログラマブル単一ポリ不揮発性メモリ
US8592886B2 (en) Erasable programmable single-ploy nonvolatile memory
US7433243B2 (en) Operation method of non-volatile memory
US8941167B2 (en) Erasable programmable single-ploy nonvolatile memory
JP5623495B2 (ja) 消去可能なプログラマブル単一ポリ不揮発性メモリの製造方法
US8658495B2 (en) Method of fabricating erasable programmable single-poly nonvolatile memory
TWI630623B (zh) 可編程可抹除的非揮發性記憶體
JP6864205B2 (ja) 消去可能プログラマブル不揮発性メモリ
JP2017199899A (ja) 消去およびプログラム可能な不揮発性メモリ
TWI514590B (zh) 具可程式可抹除的單一多晶矽層非揮發性記憶體
US9147690B2 (en) Erasable programmable single-ploy nonvolatile memory
TWI521683B (zh) 具可程式可抹除的單一多晶矽層非揮發性記憶體
US8779520B2 (en) Erasable programmable single-ploy nonvolatile memory
JP5690872B2 (ja) 消去可能プログラム可能単一ポリ不揮発性メモリ
JP5690873B2 (ja) 消去可能プログラム可能単一ポリ不揮発性メモリ
EP2811530B1 (en) Single-poly floating-gate transistor comprising an erase gate formed in the substrate
EP2811531B1 (en) EPROM single-poly memory
TWI469328B (zh) 具可程式可抹除的單一多晶矽層非揮發性記憶體

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141126

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150106

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150202

R150 Certificate of patent or registration of utility model

Ref document number: 5690872

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250