JP5643576B2 - 画像処理装置およびその制御方法 - Google Patents
画像処理装置およびその制御方法 Download PDFInfo
- Publication number
- JP5643576B2 JP5643576B2 JP2010192700A JP2010192700A JP5643576B2 JP 5643576 B2 JP5643576 B2 JP 5643576B2 JP 2010192700 A JP2010192700 A JP 2010192700A JP 2010192700 A JP2010192700 A JP 2010192700A JP 5643576 B2 JP5643576 B2 JP 5643576B2
- Authority
- JP
- Japan
- Prior art keywords
- image data
- pixel
- resolution
- pixels
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 42
- 238000006243 chemical reaction Methods 0.000 claims description 24
- 230000006870 function Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000003672 processing method Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000011946 reduction process Methods 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/40—Picture signal circuits
- H04N1/40068—Modification of image resolution, i.e. determining the values of picture elements at new relative positions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/60—Memory management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformation in the plane of the image
- G06T3/40—Scaling the whole image or part thereof
- G06T3/4007—Interpolation-based scaling, e.g. bilinear interpolation
Description
第1の解像度を有する第1の画像データを変換し、前記第1の解像度と異なる第2の解像度を有する第2の画像データへ変換する画像処理装置であって、前記第1の画像データを複数の部分領域に分割し、前記部分領域の第1の方向に連続する所定数の画素を、前記部分領域の前記第1の方向に直交する第2の方向へ順に走査することで第1の画素群を入力する入力手段と、前記第1の画像データの処理画素を含む近傍領域を参照領域として、当該参照領域の画素の画素値を用いて前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段と、前記第1の方向において前記参照領域より広く前記部分領域より狭い範囲の前記第1の画像データの画素値と、前記入力手段で入力された前記第1の画素群とを、前記部分領域の第2の方向にわたって格納する格納手段と、前記格納手段に格納された画素を用いて、前記第2の解像度の画素を前記第1の方向へ前記所定数ずつ連続的に出力するように前記演算手段を制御する制御手段とを備えることを特徴とする。
図3に、本発明の実施形態1の補間演算による解像度を上げるための拡大処理モジュールの概略構成を示す。図3に示すように、画像処理装置100は、FIFO(Fast In Fast Out)200、格納部である列遅延部210、ブロックレジスタ220、補間演算部230および制御部240を備える。すなわち、FIFO200に入力される第1の画像データは、画像処理装置100により、解像度が変換され、第2の画像データとして補間演算部230より出力される。イネーブル信号261は、FIFO200の動作をコントロールする。制御部240は、列遅延部210の有するSRAM(不図示)のアドレス262a、出力セレクト信号262bおよびライトイネーブル信号262cを列遅延部210へ出力する。また、制御部240は、シフト信号263aおよび出力ブロックセレクト信号263bを、ブロックレジスタ220へ出力し、補間パラメータ264を補間演算部230へ出力する。
ブロックレジスタ220は、列遅延部210からバンドの長さ方向に連続した7つの画素データを受け取り、バンドの高さ方向に4行分の計最大[7×4]の画素データを一時的に保持する。制御部240からのシフト信号263aが有効のときに、ブロックレジスタ220は、1行分を順番に移動させる。制御部240から受け取るブロックセレクト信号263bによって、保持している[7×4]の画素から選択された[4×4]の画素を選択し、選択した画素を補間演算部230へ送る。
実施形態1では、一般の空間フィルタの場合に比べて補間演算前段の列遅延部の容量を増やし、後段には列遅延部を置かなかった。実施形態2では前段の列遅延部の容量は特許文献2で記載されているように、空間フィルタの列幅、Fwに対応した(Fw−1)列分であるとする。すなわち、前段の列遅延部は、実施形態1でにおける(Fw+Zw−1)列の容量でなく、空間フィルタの処理のための(Fw−1)列分とする。実施形態2では、補間演算部で解像度変換が行われて、補間演算部から、FIFO200の入力走査単位と異なる単位の画素出力が出される。この出力走査単位を入力走査単位と同じにするために、後段にも第2の列遅延部を置く。図10に本実施形態における解像度変換モジュールの構成例を示す。実施形態1の図3で、FIFO200、ブロックレジスタ220、補間演算部230および制御部240について既に説明しているので、ここでの説明は省略する。図示にように、実施形態1での第1の格納手段である列遅延部210のほかに、第2の格納手段である列遅延部250が新たに追加されている。
実施形態1では、列遅延部210のSRAM容量を(Fw+Zw−1)列分としたが、本実施形態では列遅延部210のSRAM容量を、(Fw+Zw−1)列分を越え、かつ「Zwの最小の倍数」列分に設定する。例えば、Fw=4でZw=4のとき、(Fw+Zw−1)列分を越え、かつ「Zwの最小の倍数」である8列分のSRAM容量を備える。この構成をとることで、SRAM内にどの列を保持するかの制御は実施形態1と同様であるが、制御部240は、画素の走査をZw個(Zw列)の単位で行うことができるので、制御部240の走査が簡易になるという長所がある。
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
Claims (15)
- 第1の解像度を有する第1の画像データを、前記第1の解像度と異なる第2の解像度を有する第2の画像データへ変換する画像処理装置であって、
前記第1の画像データを複数の部分領域に分割し、前記部分領域の第1の方向に連続する所定数の画素を、前記部分領域の前記第1の方向に直交する第2の方向へ順に走査することで第1の画素群を入力する入力手段と、
前記第1の画像データの処理画素を含む近傍領域を参照領域として、当該参照領域の画素の画素値を用いて前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段と、
前記第1の方向において前記参照領域より広く前記部分領域より狭い範囲の前記第1の画像データの画素値と、前記入力手段で入力された前記第1の画素群とを、前記部分領域の第2の方向にわたって格納する格納手段と、
前記格納手段に格納された画素を用いて、前記第2の解像度の画素を前記第1の方向へ前記所定数ずつ連続的に出力するように前記演算手段を制御する制御手段と、
を備えることを特徴とする画像処理装置。 - 前記所定数をZw、前記参照領域の前記第1の方向における画素数をFwとすると、前記格納手段は、前記第1の方向において、少なくともFw+Zw−1の画素列を格納する、ことを特徴とする請求項1に記載の画像処理装置。
- 第1の解像度を有する第1の画像データを複数のバンド領域に分割して解像度変換を行い、前記第1の解像度よりも高い第2の解像度を有する第2の画像データへ変換する画像処理装置であって、
前記バンド領域の横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力手段と、
前記第1の画像データの前記横方向にFw画素、前記縦方向にFh画素の大きさの局所領域における画素値を用いて、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段と、
前記局所領域を前記横方向へ移動させるのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有し、前記入力手段で入力された前記第1の画像データを格納する格納手段と、
前記格納手段に格納された画像データを用いて、前記第2の解像度の画像を前記横方向へZwずつ、前記縦方向へ1画素ずつ順番に移動させて出力するように前記演算手段を制御する制御手段と、
を備えることを特徴とする画像処理装置。 - 前記格納手段は、Fw+Zw−1の画素列を、前記バンド領域の縦方向にわたって格納する容量を有することを特徴とする請求項3に記載の画像処理装置。
- 前記格納手段は、Fw+Zw−1を越えて、かつ、Zwの最小の倍数となる列数の画素列を、前記バンド領域の縦方向にわたって格納する容量を有することを特徴とする請求項3に記載の画像処理装置。
- 第1の解像度を有する第1の画像データを複数のバンド領域に分割して解像度変換を行い、前記第1の解像度よりも低い第2の解像度を有する第2の画像データへ変換する画像処理装置であって、
前記バンド領域の横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力手段と、
前記第1の画像データの前記横方向にFw画素、前記縦方向にFh画素の大きさの局所領域における画素値を用いて、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段と、
前記演算手段が、前記第2の画像データの前記横方向へ連続するZw個の画素値を算出するのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有し、前記入力手段で入力された前記第1の画像データを格納する格納手段と、
前記格納手段に格納された画像データを用いて、前記第2の解像度の画像を前記横方向へZwずつ、前記縦方向へ1画素ずつ順番に移動させて出力するように前記演算手段を制御する制御手段と、
を備えることを特徴とする画像処理装置。 - 第1の解像度を有する第1の画像データを処理して複数のバンド領域に分割して第1の解像度と異なる第2の解像度を有する第2の画像データへ変換する画像処理装置であって、
前記バンド領域の横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力手段と、
前記入力手段で入力したZwごとの第1の画像データの局所領域の画素値を参照して、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段と、
前記局所領域を前記横方向にZw画素に渡って移動できるように画素を提供するのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有し、前記入力手段で入力された前記第1の画像データを格納する第1の格納手段と、
前記演算手段に前記第1の画像データのZw個の画素値に対応した前記第2の画像データのOw個の画素値を出力させ、Zw個の画素からなる画素群が前記縦方向へ1画素ずつ順番に移動するように出力する制御手段と、
前記制御手段が、Ow個ずつ得られる画素値からZw個ずつを出力するために、前記演算手段の出力を保持する第2の格納手段と
を備えることを特徴とする画像処理装置。 - 前記第2の解像度が前記第1の解像度より低い場合には、前記第2の格納手段は、前記バンド領域内のZw−1の列数分を保持する容量を有することを特徴とする請求項8に記載の画像処理装置。
- 前記第2の解像度が前記第1の解像度より高い場合には、前記第2の格納手段は、前記バンド領域内のOw−1の列数分を保持する容量を有することを特徴とする請求項8に記載の画像処理装置。
- 第1の解像度を有する第1の画像データの処理画素を含む近傍領域を参照領域として、当該参照領域の画素の画素値を用いて前記第1の解像度と異なる第2の解像度を有する第2の画像データの画素値を算出する演算手段を有し、前記第1の画像データを前記第2の画像データへ変換する画像処理装置の制御方法であって、
前記第1の画像データを複数の部分領域に分割し、前記部分領域の第1の方向に連続する所定数の画素を、前記部分領域の前記第1の方向に直交する第2の方向へ順に走査することで第1の画素群を入力する入力工程と、
前記第1の方向において前記参照領域より広く前記部分領域より狭い範囲の前記第1の画像データの画素値と、前記入力工程で入力された前記第1の画素群とを、前記部分領域の第2の方向にわたって格納手段に格納させる格納工程と、
前記格納手段が格納している画素を用いて、前記第2の解像度の画素を前記第1の方向へ前記所定数ずつ連続的に出力するように、前記演算手段を制御する制御工程と、
を備えることを特徴とする制御方法。 - 第1の解像度を有する第1の画像データを複数のバンド領域に分割して解像度変換を行い、前記第1の解像度よりも高い第2の解像度を有する第2の画像データへ変換する、画像処理装置の制御方法あって、
前記画像処理装置は、前記第1の画像データの横方向にFw画素、縦方向にFh画素の大きさの局所領域における画素値を用いて、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段を有し、
前記制御方法は、
入力手段が、前記バンド領域の前記横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の前記縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力工程と、
格納手段が、前記局所領域を前記横方向へ移動させるのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有するメモリに、前記入力工程で入力された前記第1の画像データを格納する格納工程と、
制御手段が、前記メモリに格納された画像データを用いて、前記第2の解像度の画像を前記横方向へZwずつ、前記縦方向へ1画素ずつ順番に移動させて出力するように前記演算手段を制御する制御工程と、
を備えることを特徴とする画像処理装置の制御方法。 - 第1の解像度を有する第1の画像データを複数のバンド領域に分割して解像度変換を行い、前記第1の解像度よりも低い第2の解像度を有する第2の画像データへ変換する画像処理装置の制御方法であって、
前記画像処理装置は、前記第1の画像データの横方向にFw画素、縦方向にFh画素の大きさの局所領域における画素値を用いて、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算手段を有し、
前記制御方法は、
入力手段が、前記バンド領域の前記横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の前記縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力工程と、
格納手段が、前記演算手段で前記第2の画像データの前記横方向へ連続するZw個の画素値を算出するのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有するメモリに、前記入力工程で入力された前記第1の画像データを格納する格納工程と、
制御手段が、前記メモリに格納された画像データを用いて、前記第2の解像度の画像を前記横方向へZwずつ、前記縦方向へ1画素ずつ順番に移動させて出力するように前記演算手段を制御する制御工程と、
を備えることを特徴とする画像処理装置の制御方法。 - 第1の解像度を有する第1の画像データを処理して複数のバンド領域に分割して第1の解像度と異なる第2の解像度を有する第2の画像データへ変換する画像処理装置の制御方法であって、
入力手段が、前記バンド領域の横方向に連続するZw(Zwは整数)画素からなる画素群を、前記バンド領域の縦方向へ1画素ずつ順番に移動する走査により、Zw画素毎に前記第1の画像データを入力する入力工程と、
演算手段が、前記入力工程で入力したZwごとの第1の画像データの局所領域の画素値を参照して、前記第2の解像度に対応した前記第2の画像データの画素値を算出する演算工程と、
第1の格納手段が、前記局所領域を前記横方向にZw画素に渡って移動できるように画素を提供するのに要する画素列を前記バンド領域の縦方向にわたって格納する容量を有し、前記入力手段で入力された前記第1の画像データを格納する第1の格納工程と、
制御手段が、前記演算工程により前記第1の画像データのZw個の画素値に対応した前記第2の画像データのOw個の画素値を出力させ、Zw個の画素からなる画素群が前記縦方向へ1画素ずつ順番に移動するように出力する制御工程と、
第2の格納手段が、前記制御工程でOw個ずつ得られる画素値からZw個ずつを出力するために、前記演算工程の出力を保持する第2の格納工程と
を備えることを特徴とする画像処理装置の制御方法。 - 請求項11乃至14のいずれか1項に記載の画像処理装置の制御方法の各工程をコンピュータに実行させるためのプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010192700A JP5643576B2 (ja) | 2010-08-30 | 2010-08-30 | 画像処理装置およびその制御方法 |
US13/175,112 US8902474B2 (en) | 2010-08-30 | 2011-07-01 | Image processing apparatus, control method of the same, and program |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010192700A JP5643576B2 (ja) | 2010-08-30 | 2010-08-30 | 画像処理装置およびその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012050009A JP2012050009A (ja) | 2012-03-08 |
JP5643576B2 true JP5643576B2 (ja) | 2014-12-17 |
Family
ID=45696911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010192700A Active JP5643576B2 (ja) | 2010-08-30 | 2010-08-30 | 画像処理装置およびその制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8902474B2 (ja) |
JP (1) | JP5643576B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5325902B2 (ja) * | 2011-01-13 | 2013-10-23 | 京セラドキュメントソリューションズ株式会社 | 画像形成装置 |
GB2533565A (en) * | 2014-12-18 | 2016-06-29 | Stmicroelectronics (Research & Development) Ltd | A method, apparatus and system |
JP6562756B2 (ja) * | 2015-08-06 | 2019-08-21 | キヤノン株式会社 | 画像処理装置およびその制御方法 |
JP6642243B2 (ja) * | 2016-04-27 | 2020-02-05 | 株式会社リコー | 半導体集積回路及び情報処理方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07170393A (ja) * | 1993-12-14 | 1995-07-04 | Ricoh Co Ltd | 画像処理装置 |
JPH0811350A (ja) * | 1994-06-29 | 1996-01-16 | Canon Inc | 印刷装置及びその制御方法 |
US6011878A (en) * | 1996-09-26 | 2000-01-04 | Canon Kabushiki Kaisha | Image processing method and apparatus |
JP4131348B2 (ja) * | 1998-11-18 | 2008-08-13 | ソニー株式会社 | 画像処理装置及び画像処理方法 |
JP3850599B2 (ja) * | 1999-10-12 | 2006-11-29 | 三菱電機株式会社 | 並列画像処理装置及び並列画像処理方法 |
JP3733826B2 (ja) | 2000-03-03 | 2006-01-11 | セイコーエプソン株式会社 | 画像処理装置 |
US7266254B2 (en) * | 2002-02-13 | 2007-09-04 | Canon Kabushiki Kaisha | Data processing apparatus, image processing apparatus, and method therefor |
JP4100210B2 (ja) * | 2003-03-24 | 2008-06-11 | 富士ゼロックス株式会社 | 画像処理装置 |
JP2005169733A (ja) * | 2003-12-09 | 2005-06-30 | Canon Inc | インクジェット記録方法および記録装置 |
JP2006121347A (ja) | 2004-10-20 | 2006-05-11 | Toshiba Corp | 画像処理装置 |
JP2006340338A (ja) * | 2005-05-06 | 2006-12-14 | Fujifilm Holdings Corp | 画像処理装置 |
JP4756597B2 (ja) * | 2005-11-09 | 2011-08-24 | 株式会社リコー | 画像形成装置および方法 |
US20090091585A1 (en) | 2006-03-07 | 2009-04-09 | Neuro Solution Corp. | Screen enlargement/reduction device |
JP5522890B2 (ja) * | 2007-07-31 | 2014-06-18 | キヤノン株式会社 | 画像処理装置及び方法 |
US7903302B2 (en) * | 2007-10-01 | 2011-03-08 | Kabushiki Kaisha Toshiba | Image reading apparatus and image reading method |
-
2010
- 2010-08-30 JP JP2010192700A patent/JP5643576B2/ja active Active
-
2011
- 2011-07-01 US US13/175,112 patent/US8902474B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012050009A (ja) | 2012-03-08 |
US20120050820A1 (en) | 2012-03-01 |
US8902474B2 (en) | 2014-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6706985B2 (ja) | 画像処理装置およびその制御方法 | |
JP5914045B2 (ja) | 画像処理装置、画像処理方法、及びプログラム | |
Gribbon et al. | A novel approach to real-time bilinear interpolation | |
CN102687162B (zh) | 以像素速率进行图像处理的方法与装置 | |
JP5643576B2 (ja) | 画像処理装置およびその制御方法 | |
JP2013218654A (ja) | 画像処理装置 | |
JP2013073508A (ja) | データ処理装置、データ処理方法、及びプログラム | |
US8938133B2 (en) | Image resizing apparatus and method that interpolates image blocks with abuttal regions | |
JP4621944B2 (ja) | 画像フィルタ装置、方法およびコンピュータプログラム | |
JP2015201677A (ja) | 画像処理装置および画像処理方法 | |
Zemčík et al. | Accelerated image resampling for geometry correction | |
US7567733B2 (en) | Image resolution conversion apparatus | |
JP3962029B2 (ja) | 画像データの縮小装置及び方法 | |
JP2005269502A (ja) | 画像処理装置および画像処理方法 | |
Mao et al. | A Unified Acceleration Solution Based on Deformable Network for Image Pixel Processing | |
JP5867903B2 (ja) | 画像処理装置、画像処理方法、及びプログラム | |
JP5438390B2 (ja) | 画像処理装置およびその制御方法 | |
Oh et al. | An architecture for on-the-fly correction of radial distortion using FPGA | |
JP4746945B2 (ja) | 解像度変換装置及び方法 | |
JP2005057529A (ja) | 画像処理方法、画像処理装置およびプログラム | |
RU2006105328A (ru) | Устройство и способ коррекции динамического видеоизображения | |
JP2005311745A (ja) | 画像処理装置 | |
JP4069300B2 (ja) | 画像データの拡大装置 | |
JP2006295379A (ja) | 画像処理方法及び画像処理装置 | |
JP5554215B2 (ja) | 変換装置および変換方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130628 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140617 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140620 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140805 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141003 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141031 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5643576 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |