JP5637046B2 - インバータ回路および表示装置 - Google Patents
インバータ回路および表示装置 Download PDFInfo
- Publication number
- JP5637046B2 JP5637046B2 JP2011075469A JP2011075469A JP5637046B2 JP 5637046 B2 JP5637046 B2 JP 5637046B2 JP 2011075469 A JP2011075469 A JP 2011075469A JP 2011075469 A JP2011075469 A JP 2011075469A JP 5637046 B2 JP5637046 B2 JP 5637046B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- voltage
- terminal
- potential difference
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 6
- 239000011159 matrix material Substances 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 31
- 230000004048 modification Effects 0.000 description 29
- 238000012986 modification Methods 0.000 description 29
- 101100112673 Rattus norvegicus Ccnd2 gene Proteins 0.000 description 13
- 239000003990 capacitor Substances 0.000 description 6
- 239000010409 thin film Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000010791 quenching Methods 0.000 description 1
- 230000000171 quenching effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Landscapes
- Logic Circuits (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electronic Switches (AREA)
Description
1.実施の形態(図1〜図8)
2.変形例(図9〜図19)
3.適用例(図20〜図26)
[構成]
図1は、本発明の一実施の形態に係るインバータ回路1の全体構成の一例を表したものである。インバータ回路1は、入力端子IN1に入力されたパルス信号の信号波形(例えば図2(A))をほぼ反転させたパルス信号(例えば図2(C))を出力端子OUTから出力するものである。インバータ回路1は、アモルファスシリコンやアモルファス酸化物半導体上に好適に形成されるものであり、例えば、互いに同一のチャネル型の3つのトランジスタT1〜T3を備えたものである。インバータ回路1は、上記の3つのトランジスタT1〜T3の他に、1つの容量素子C1と、2つの入力端子IN1,IN2と、1つの出力端子OUTとを備えており、3Tr1Cの回路構成となっている。
次に、図3〜8を参照しつつ、インバータ回路1の動作の一例について説明する。図3〜図8は、インバータ回路1の一連の動作の一例を表す回路図である。
ところで、例えば、図27に示したような従来のインバータ回路10は、2つのnチャネルMOS型のトランジスタT10,T20が直列接続された単チャネル型の回路構成となっている。インバータ回路10では、例えば、図28に示したように、入力電圧VinがVssとなっている時、出力電圧VoutがVddとはならず、Vdd−Vthとなってしまう。つまり、出力電圧Voutには、トランジスタT20の閾値電圧Vthが含まれており、出力電圧Voutは、トランジスタT2の閾値電圧Vthのばらつきの影響を大きく受けてしまう。
上記実施の形態において、さらに、出力段にトランジスタT4,T5が設けられていてもよい。
上記実施の形態において、例えば、図11に示したように、トランジスタT3のソースおよびドレインのうちトランジスタT2のゲートに未接続の端子と、入力端子IN2との間に、さらに、トランジスタT6が設けられていてもよい。
Vin3がハイ(Vdd)からロー(Vss)に変化し、トランジスタT6がオフするが、トランジスタT2のゲート電圧は変化しない。
上記の変形例2において、さらに、出力段にトランジスタT4,T5が設けられていてもよい。図17は、本変形例に係るインバータ回路1の動作の一例を表したものである。図18は、本変形例に係るインバータ回路1の入出力電圧波形の一例を表したものである。本変形例に係るインバータ回路1の基本的な動作は、図11に示すものと基本的には同じである。従って、最終段に貫通電流を流すことがなく、出力電圧もVssとVddの2値のみをとることが可能である。
上記の変形例2において、さらに、例えば、図19に示したように、トランジスタT3とトランジスタT6との接続点と、トランジスタT1のソースおよびドレインのうち低電圧線L1側の端子との間に、容量素子C2が設けられていてもよい。このようにした場合には、貫通電流量を小さくすることができる。
図20は、上記実施の形態およびその変形例に係るインバータ回路1の適用例の一例である表示装置100の全体構成の一例を表したものである。この表示装置100は、例えば、表示パネル110と、表示パネル110を駆動する駆動回路120とを備えている。
表示パネル110は、複数の表示画素114が2次元配置された表示領域110Aを有しており、各表示画素114が駆動回路120によって駆動されることにより、表示領域110Aに映像を表示するものである。各表示画素114は、互いに隣り合う3つの画素113R,113G,113Bからなる。なお、以下では、各画素113R,113G,113Bの総称として画素113を適宜、用いるものとする。
次に、駆動回路120内の各回路について、図20、図21、図22を参照して説明する。なお、図22は、同期信号の波形の一例と、駆動回路120から各書込線WSLに出力される電圧波形の一例とを表したものである。駆動回路120は、タイミング生成回路121、映像信号処理回路122、信号線駆動回路123、書込線駆動回路124および電源線駆動回路125を有している。また、駆動回路120は、上記実施の形態およびその変形例における各種電源(具体的には低電圧線L1および高電圧線L2,L3等に接続された電源)も有している。
Claims (8)
- 互いに同一チャネル型の第1トランジスタ、第2トランジスタおよび第3トランジスタと、
第1入力端子、第2入力端子および出力端子と、
第1容量素子と
を備えたインバータ回路であって、
前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第1電圧線との電気的な接続を継断するようになっており、
前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記出力端子との電気的な接続を継断するようになっており、
前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
前記第1容量素子は、前記第2トランジスタのゲートと、前記第2トランジスタのソースおよびドレインのうち前記第2電圧線側の端子とは異なる端子に接続されており、
当該インバータ回路は、
前記第2端子と前記第2入力端子との電気的な接続を継断する第6トランジスタと、
前記第2端子と、前記第1トランジスタのソースおよびドレインのうち前記第1電圧線に電気的に接続された端子との間に挿入された第2容量素子と
をさらに備えた
インバータ回路。 - 互いに同一チャネル型の第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタおよび第5トランジスタと、
第1入力端子、第2入力端子および出力端子と、
第1容量素子と
を備えたインバータ回路であって、
前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記第5トランジスタのゲートと前記第1電圧線との電気的な接続を継断するようになっており、
前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記第5トランジスタのゲート電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記第5トランジスタのゲートとの電気的な接続を継断するようになっており、
前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
前記第4トランジスタは、前記第1入力端子の電圧と第4電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第4電圧線との電気的な接続を継断するようになっており、
前記第5トランジスタは、当該第5トランジスタのゲート電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第5電圧線と前記出力端子との電気的な接続を継断するようになっており、
前記第1容量素子は、前記第2トランジスタのゲートと前記第2トランジスタのソースおよびドレインのうち前記出力端子側の端子との間に挿入されており、
当該インバータ回路は、
前記第2端子と前記第2入力端子との電気的な接続を継断する第6トランジスタと、
前記第2端子と、前記第1トランジスタのソースおよびドレインのうち前記第1電圧線に電気的に接続された端子との間に挿入された第2容量素子と
をさらに備えた
インバータ回路。 - 前記第1トランジスタのオン抵抗は、前記第2トランジスタのオン抵抗よりも小さくなっている
請求項1または請求項2に記載のインバータ回路。 - 行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
各画素を駆動する駆動部と
を備え、
前記駆動部は、前記走査線ごとに設けられた複数のインバータ回路を有し、
前記インバータ回路は、
互いに同一チャネル型の第1トランジスタ、第2トランジスタおよび第3トランジスタと、
第1入力端子、第2入力端子および出力端子と、
第1容量素子と
を有し、
前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第1電圧線との電気的な接続を継断するようになっており、
前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記出力端子との電気的な接続を継断するようになっており、
前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
前記第1容量素子は、前記第2トランジスタのゲートと、前記第2トランジスタのソースおよびドレインのうち前記第2電圧線側の端子とは異なる端子に接続され、
前記駆動部は、前記走査線ごとに前記インバータ回路を有するとともに、各インバータ回路の出力端子から出力される信号またはそれに対応する信号を前記走査線に出力するようになっており、さらに、i−x(1≦i≦N、1≦x≦i−1、Nは前記走査線の本数)段目の走査線に対応して設けられたインバータ回路の出力端子から出力される信号もしくはそれに対応する信号を反転させた反転信号を、i段目の走査線に対応して設けられたインバータ回路の第2入力端子に入力するようになっている
表示装置。 - 行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
各画素を駆動する駆動部と
を備え、
前記駆動部は、前記走査線ごとに設けられた複数のインバータ回路を有し、
前記インバータ回路は、
互いに同一チャネル型の第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタおよび第5トランジスタと、
第1入力端子、第2入力端子および出力端子と、
容量素子と
を備え、
前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記第5トランジスタのゲートと前記第1電圧線との電気的な接続を継断するようになっており、
前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記第5トランジスタのゲート電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記第5トランジスタのゲートとの電気的な接続を継断するようになっており、
前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
前記第4トランジスタは、前記第1入力端子の電圧と第4電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第4電圧線との電気的な接続を継断するようになっており、
前記第5トランジスタは、当該第5トランジスタのゲート電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第5電圧線と前記出力端子との電気的な接続を継断するようになっており、
前記容量素子は、前記第2トランジスタのゲートと前記第2トランジスタのソースおよびドレインのうち前記出力端子側の端子との間に挿入されており、
前記駆動部は、前記走査線ごとに前記インバータ回路を有するとともに、各インバータ回路の出力端子から出力される信号またはそれに対応する信号を前記走査線に出力するようになっており、さらに、i−x(1≦i≦N、1≦x≦i−1、Nは前記走査線の本数)段目の走査線に対応して設けられたインバータ回路の出力端子から出力される信号もしくはそれに対応する信号を反転させた反転信号を、i段目の走査線に対応して設けられたインバータ回路の第2入力端子に入力するようになっている
表示装置。 - 各前記画素は、
発光素子と、
信号電圧を書き込む書き込みトランジスタと、
前記信号電圧に応じて、前記発光素子への駆動電流を制御する駆動トランジスタと
を備える
請求項4または請求項5記載の表示装置。 - 前記各走査線は、複数の前記画素のうち、対応する行の前記画素の前記書き込みトランジスタにそれぞれ接続されている
請求項6記載の表示装置。 - 前記発光素子は、有機EL素子である
請求項6記載の表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011075469A JP5637046B2 (ja) | 2011-03-30 | 2011-03-30 | インバータ回路および表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011075469A JP5637046B2 (ja) | 2011-03-30 | 2011-03-30 | インバータ回路および表示装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2012209858A JP2012209858A (ja) | 2012-10-25 |
JP2012209858A5 JP2012209858A5 (ja) | 2014-05-08 |
JP5637046B2 true JP5637046B2 (ja) | 2014-12-10 |
Family
ID=47189237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011075469A Active JP5637046B2 (ja) | 2011-03-30 | 2011-03-30 | インバータ回路および表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5637046B2 (ja) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4785271B2 (ja) * | 2001-04-27 | 2011-10-05 | 株式会社半導体エネルギー研究所 | 液晶表示装置、電子機器 |
JP4207774B2 (ja) * | 2003-12-22 | 2009-01-14 | ソニー株式会社 | インバータ回路 |
JP2009188749A (ja) * | 2008-02-06 | 2009-08-20 | Sony Corp | インバータ回路、シフトレジスタ回路、否定論理和回路、否定論理積回路 |
JP5125569B2 (ja) * | 2008-02-08 | 2013-01-23 | ソニー株式会社 | ブートストラップ回路 |
-
2011
- 2011-03-30 JP JP2011075469A patent/JP5637046B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012209858A (ja) | 2012-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11443697B2 (en) | Driving circuit and display device including the same | |
US10127859B2 (en) | Electroluminescent display | |
US10535299B2 (en) | Pixel circuit, array substrate, display device and pixel driving method | |
US9870735B2 (en) | Display device including double-gate transistors with reduced deterioration | |
WO2016155053A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN102654978B (zh) | 反相器电路和显示单元 | |
US20170193888A1 (en) | Shift circuit, shift register, and display device | |
JP2011135523A (ja) | 駆動回路および表示装置 | |
US7995013B2 (en) | Display apparatus having a threshold voltage and mobility correcting period and method for driving the same | |
JP2011217287A (ja) | インバータ回路および表示装置 | |
WO2011074542A1 (ja) | 画素アレイ基板、表示装置 | |
JP5678730B2 (ja) | インバータ回路および表示装置 | |
US8866718B2 (en) | Drive circuit and display device | |
KR102045210B1 (ko) | 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기 | |
JP5488817B2 (ja) | インバータ回路および表示装置 | |
JP5659906B2 (ja) | インバータ回路および表示装置 | |
JP5532301B2 (ja) | 駆動回路および表示装置 | |
WO2016027425A1 (ja) | 表示装置及びその駆動方法 | |
CN114648955B (zh) | 有机发光显示装置 | |
TWI780635B (zh) | 顯示面板以及畫素電路 | |
JP5637046B2 (ja) | インバータ回路および表示装置 | |
JP5589903B2 (ja) | インバータ回路および表示装置 | |
JP5589904B2 (ja) | インバータ回路および表示装置 | |
JP2008286963A (ja) | 表示装置及び表示装置の駆動方法 | |
JP2011228798A (ja) | インバータ回路および表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140324 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140324 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140805 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140807 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140902 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140924 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141007 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5637046 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S303 | Written request for registration of pledge or change of pledge |
Free format text: JAPANESE INTERMEDIATE CODE: R316303 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S803 | Written request for registration of cancellation of provisional registration |
Free format text: JAPANESE INTERMEDIATE CODE: R316803 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |