JP5637046B2 - インバータ回路および表示装置 - Google Patents

インバータ回路および表示装置 Download PDF

Info

Publication number
JP5637046B2
JP5637046B2 JP2011075469A JP2011075469A JP5637046B2 JP 5637046 B2 JP5637046 B2 JP 5637046B2 JP 2011075469 A JP2011075469 A JP 2011075469A JP 2011075469 A JP2011075469 A JP 2011075469A JP 5637046 B2 JP5637046 B2 JP 5637046B2
Authority
JP
Japan
Prior art keywords
transistor
voltage
terminal
potential difference
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011075469A
Other languages
English (en)
Other versions
JP2012209858A (ja
JP2012209858A5 (ja
Inventor
哲郎 山本
哲郎 山本
勝秀 内野
勝秀 内野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2011075469A priority Critical patent/JP5637046B2/ja
Publication of JP2012209858A publication Critical patent/JP2012209858A/ja
Publication of JP2012209858A5 publication Critical patent/JP2012209858A5/ja
Application granted granted Critical
Publication of JP5637046B2 publication Critical patent/JP5637046B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Logic Circuits (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electronic Switches (AREA)

Description

本発明は、表示装置に好適に適用可能なインバータ回路に関する。また、本発明は、上記インバータ回路を備えた表示装置に関する。
インバータ回路は、nチャネルおよびpチャネルのMOSトランジスタを1つのチップ内で組み合わせることにより形成される場合と、単一チャネルのMOSトランジスタのみで形成される場合とがある。後者は、前者よりも、プロセス数を削減でき、生産性や歩留まりの観点から優れている。
図27は、nチャネルMOS型のトランジスタのみで構成された一般的なインバータ回路を示したものである。なお、同様の回路が、特許文献1にも従来例として記載されている。図27に記載のインバータ回路10は、2つのnチャネルMOS型のトランジスタT10,T20を直列接続して構成されたものである。このインバータ回路10は、電圧Vssが印加される負側電圧線L10と、電圧Vddが印加される正側電圧線L20との間に挿入されている。トランジスタT10では、ソースが負側電圧線L10に接続され、ドレインがトランジスタT20のソースに接続され、ゲートが入力端子INに接続されている。トランジスタT20では、ゲートとドレインが互いに接続されたダイオード接続となっている。具体的には、トランジスタT20では、ソースがトランジスタT10のドレインに接続され、ゲートとドレインが正側電圧線L20に接続されている。そして、トランジスタT10とトランジスタT20の接続点Cが出力端子OUTに接続されている。
特開2009−188749号公報
インバータ回路10では、例えば、図28に示したように、入力端子INの電圧VinがVssとなっている時、出力端子OUTの電圧VoutがVddとはならず、Vdd−Vthとなってしまう。つまり、出力端子OUTの電圧Voutには、トランジスタT20の閾値電圧Vthが含まれており、出力端子OUTの電圧Voutは、トランジスタT20の閾値電圧Vthのばらつきの影響を大きく受けてしまう。
そこで、例えば、図29のインバータ回路20に示したように、トランジスタT20のゲートとドレインとを互いに電気的に分離し、ドレインの電圧Vddよりも高い電圧Vdd2(≧Vdd+Vth)が印加される正側電圧線L30にゲートを接続することが考えられる。また、例えば、図30のインバータ回路30に示したようなブートストラップ型の回路構成が考えられる。具体的には、トランジスタT20のゲートと正側電圧線L20との間にトランジスタT30を挿入し、トランジスタT30のゲートを正側電圧線L20に接続するとともに、トランジスタT20のゲートとトランジスタT30のソースとの接続点Dと、接続点Cとの間に容量素子C10を挿入した回路構成が考えられる。
しかし、図27、図29、図30のいずれの回路においても、入力端子INの電圧Vinがハイとなっている時、つまり、出力端子OUTの電圧Voutがローとなっている時まで、トランジスタT10,T20を介して、正側電圧線L20側から負側電圧線L10側に向かって電流(貫通電流)が流れてしまう。その結果、インバータ回路での消費電力も大きくなってしまう。
本発明はかかる問題点に鑑みてなされたものであり、その目的は、消費電力を抑えることの可能なインバータ回路、およびこのインバータ回路を備えた表示装置を提供することにある。
本発明の第1のインバータ回路は、互いに同一チャネル型の第1トランジスタ、第2トランジスタおよび第3トランジスタと、第1入力端子、第2入力端子および出力端子と、第1容量素子とを備えている。第1トランジスタは、第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて出力端子と第1電圧線との電気的な接続を継断するようになっている。第2トランジスタは、第3トランジスタのソースまたはドレインである第1端子の電圧と、出力端子の電圧との電位差またはそれに対応する電位差に応じて第2電圧線と出力端子との電気的な接続を継断するようになっている。第3トランジスタは、第1入力端子の電圧と、第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて第2トランジスタのゲートと第2端子との電気的な接続を継断するようになっている。第1容量素子は、第2トランジスタのゲートと、第2トランジスタのソースおよびドレインのうち第2電圧線側の端子とは異なる端子に接続されている。
本発明の第1の表示装置は、行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部を備えており、さらに、各画素を駆動する駆動部を備えている。駆動部は、走査線ごとに設けられた複数のインバータ回路を有しており、各インバータ回路は、上記の第1のインバータ回路と同一の構成要素を含んでいる。
本発明の第2のインバータ回路は、互いに同一チャネル型の第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタおよび第5トランジスタと、第1入力端子、第2入力端子および出力端子と、容量素子とを備えている。第1トランジスタは、第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて第5トランジスタのゲートと第1電圧線との電気的な接続を継断するようになっている。第2トランジスタは、第3トランジスタのソースまたはドレインである第1端子の電圧と、第5トランジスタのゲート電圧との電位差またはそれに対応する電位差に応じて第2電圧線と第5トランジスタのゲートとの電気的な接続を継断するようになっている。第3トランジスタは、第1入力端子の電圧と、第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて第2トランジスタのゲートと第2端子との電気的な接続を継断するようになっている。第4トランジスタは、第1入力端子の電圧と第4電圧線の電圧との電位差またはそれに対応する電位差に応じて出力端子と第4電圧線との電気的な接続を継断するようになっている。第5トランジスタは、当該第5トランジスタのゲート電圧と、出力端子の電圧との電位差またはそれに対応する電位差に応じて第5電圧線と出力端子との電気的な接続を継断するようになっている。容量素子は、第2トランジスタのゲートと第2トランジスタのソースおよびドレインのうち出力端子側の端子との間に挿入されている。
本発明の第2の表示装置は、行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部を備えており、さらに、各画素を駆動する駆動部を備えている。駆動部は、走査線ごとに設けられた複数のインバータ回路を有しており、各インバータ回路は、上記の第2のインバータ回路と同一の構成要素を含んでいる。
本発明の第1および第2のインバータ回路ならびに第1および第2の表示装置では、第1入力端子から印加される電圧に応じてオンオフする第3トランジスタを介して、第2入力端子の電圧が第2トランジスタのゲートに入力される。これにより、第1入力端子および第2入力端子に入力される電圧がともにハイとなったときだけ、第1トランジスタおよび第2トランジスタの双方のゲートにオン電圧が印加される。つまり、第1トランジスタおよび第2トランジスタが同時にオンする期間を、第2入力端子に入力する電圧によって制御することが可能である。
本発明の第1および第2のインバータ回路ならびに第1および第2の表示装置によれば、第1トランジスタおよび第2トランジスタが同時にオンする期間を、第2入力端子に入力する電圧によって制御することができるようにしたので、貫通電流を少なくすることができる。これにより、消費電力を抑えることができる。
本発明の一実施の形態に係るインバータ回路の一例を表す回路図である。 図1のインバータ回路の入出力信号波形の一例を表す波形図である。 図1のインバータ回路の動作の一例について説明するための回路図である。 図3に続く動作の一例について説明するための回路図である。 図4に続く動作の一例について説明するための回路図である。 図5に続く動作の一例について説明するための回路図である。 図6に続く動作の一例について説明するための回路図である。 図1のインバータ回路の一変形例を表す回路図である。 図8のインバータ回路の入出力信号波形の一例を表す波形図である。 図8のインバータ回路の動作の一例について説明するための回路図である。 図1のインバータ回路の他の変形例を表す回路図である。 図11のインバータ回路の入出力信号波形の一例を表す波形図である。 図11のインバータ回路の動作の一例について説明するための回路図である。 図13に続く動作の一例について説明するための回路図である。 図14に続く動作の一例について説明するための回路図である。 図15に続く動作の一例について説明するための回路図である。 図11のインバータ回路の一変形例を表す回路図である。 図17のインバータ回路の入出力信号波形の一例を表す波形図である。 図11のインバータ回路の他の変形例を表す回路図である。 上記実施の形態およびその変形例に係るインバータ回路の適用例の一例である表示装置の概略構成図である。 図20の書込線駆動回路および画素回路の一例を表す回路図である。 同期信号の波形の一例と、書込線に出力される信号波形の一例とを表す波形図である。 図20の書込線駆動回路に含まれるインバータ回路の一例を表す回路図である。 図23のインバータ回路の入出力信号波形の一例を表す波形図である。 図20の書込線駆動回路に含まれるインバータ回路の他の例を表す回路図である。 図25のインバータ回路の入出力信号波形の一例を表す波形図である。 従来のインバータ回路の一例を表す回路図である。 図27のインバータ回路の入出力信号波形の一例を表す波形図である。 従来のインバータ回路の他の例を表す回路図である。 従来のインバータ回路のその他の例を表す回路図である。
以下、発明を実施するための形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。

1.実施の形態(図1〜図8)
2.変形例(図9〜図19)
3.適用例(図20〜図26)
<1.実施の形態>
[構成]
図1は、本発明の一実施の形態に係るインバータ回路1の全体構成の一例を表したものである。インバータ回路1は、入力端子IN1に入力されたパルス信号の信号波形(例えば図2(A))をほぼ反転させたパルス信号(例えば図2(C))を出力端子OUTから出力するものである。インバータ回路1は、アモルファスシリコンやアモルファス酸化物半導体上に好適に形成されるものであり、例えば、互いに同一のチャネル型の3つのトランジスタT1〜T3を備えたものである。インバータ回路1は、上記の3つのトランジスタT1〜T3の他に、1つの容量素子C1と、2つの入力端子IN1,IN2と、1つの出力端子OUTとを備えており、3Tr1Cの回路構成となっている。
トランジスタT1が本発明の「第1トランジスタ」の一具体例に相当し、トランジスタT2が本発明の「第2トランジスタ」の一具体例に相当し、トランジスタT3が本発明の「第3トランジスタ」の一具体例に相当する。容量素子C1が本発明の「容量素子」の一具体例に相当する。入力端子IN1が本発明の「第1入力端子」の一具体例に相当し、入力端子IN2が本発明の「第2入力端子」の一具体例に相当する。
トランジスタT1〜T3は、互いに同一チャネル型の薄膜トランジスタ(TFT)であり、例えば、nチャネルMOS(金属酸化膜半導体: Metal Oxide Semiconductor)型の薄膜トランジスタ(TFT)である。トランジスタT1のオン抵抗は、トランジスタT2のオン抵抗よりも小さくなっている。なお、トランジスタT1のオン抵抗は、トランジスタT2のオン抵抗よりも非常に小さくなっていることが好ましい。
トランジスタT1は、入力端子IN1の電圧と低電圧線L1の電圧Vssとの電位差(またはそれに対応する電位差)に応じて、出力端子OUTと低電圧線L1との電気的な接続を継断するようになっている。なお、以下では、入力端子IN1の電圧を入力電圧Vin1と称するものとする。トランジスタT1のゲートが入力端子IN1に電気的に接続されている。トランジスタT1のソースまたはドレインが低電圧線L1に電気的に接続されている。トランジスタT1のソースおよびドレインのうち低電圧線L1に未接続の端子が出力端子OUTに電気的に接続されている。
トランジスタT2は、トランジスタT3のソースまたはドレインのうち入力端子IN2に未接続の端子の電圧と、出力端子OUTの電圧との電位差(またはそれに対応する電位差)に応じて高電圧線L2と出力端子OUTとの電気的な接続を継断するようになっている。なお、以下では、トランジスタT3のソースまたはドレインのうち入力端子IN2に未接続の端子を端子Aと称するものとする。また、出力端子OUTの電圧を出力電圧Voutと称するものとする。トランジスタT2のゲートがトランジスタT3の端子Aに電気的に接続されている。トランジスタT2のソースまたはドレインが出力端子OUTに電気的に接続されており、トランジスタT2のソースおよびドレインのうち出力端子OUTに未接続の端子が高電圧線L2に電気的に接続されている。
トランジスタT3は、入力電圧Vin1と入力端子IN2の電圧(以下、「入力電圧Vin2」という。)の電位差(またはそれに対応する電位差)に応じてトランジスタT2のゲートと入力端子IN2との電気的な接続を継断するようになっている。トランジスタT3のゲートが入力端子IN1に電気的に接続されている。トランジスタT3の端子AがトランジスタT2のゲートに電気的に接続されており、トランジスタT3のソースおよびドレインのうち端子Aとは異なる端子が入力端子IN2に電気的に接続されている。
低電圧線L1が本発明の「第1電圧線」の一具体例に相当する。高電圧線L2が本発明の「第2電圧線」の一具体例に相当する。トランジスタT3の端子Aが本発明の「第1端子」の一具体例に相当する。
高電圧線L2は、低電圧線L1の電圧よりも高電圧(一定電圧)を出力する電源(図示せず)に接続されている。高電圧線L2の電圧は、インバータ回路1の駆動時にハイレベルの電圧Vddとなっている。一方、低電圧線L1は、高電圧線L2の電圧よりも低電圧(一定電圧)を出力する電源(図示せず)に接続されており、低電圧線L1の電圧は、インバータ回路1の駆動時に、ローレベルの電圧Vss(<Vdd)となっている。
入力端子IN2は、所定のパルス信号を出力する電源S1(図示せず)に接続されている。電源S1は、例えば、図2(B)に示したように、入力電圧Vin1が立ち上がる前から、立ち下がる前までの所定の期間の間、ローレベルの電圧Vssを制御信号として出力するようになっている。なお、図2(B)には、電源S1が、入力電圧Vin1が連続してハイレベルの電圧Vddとなっている時間よりも長い時間、ローレベルの電圧Vssを制御信号として出力するようになっている場合が例示されている。また、電源S1は、例えば、図2(B)に示したように、上記以外の期間の間、ハイレベルの電圧Vddを制御信号として出力するようになっている。
容量素子C1は、トランジスタT2のゲートと、トランジスタT2のソースおよびドレインのうち高電圧線L2に未接続の端子(つまり出力端子OUT側の端子)との間に挿入されている。容量素子C1の容量は、入力端子IN1に立ち下がり電圧が入力され、トランジスタT1,T3がオフしたときに、トランジスタT2のゲートをVss+Vth2よりも大きな電圧にチャージすることの可能な値となっている。なお、Vth2はトランジスタT2の閾値電圧である。
[動作]
次に、図3〜8を参照しつつ、インバータ回路1の動作の一例について説明する。図3〜図8は、インバータ回路1の一連の動作の一例を表す回路図である。
まず、図3に示したように、期間t1において、入力電圧Vinがロー(Vss)となっており、入力端子IN2には制御信号としてハイ(Vdd)が印加されている。このとき、トランジスタT1のゲート−ソース間電圧は0Vであり、トランジスタT1の閾値電圧が正であればトランジスタT1はオフ状態となる。さらに、トランジスタT2のゲート−ソース間電圧はVdd−Vss−ΔV−Vth3となる。Vth3は、トランジスタT3の閾値電圧である。トランジスタT2のゲート−ソース間電圧がトランジスタT2の閾値電圧Vth2よりも大きいので、トランジスタT2はオンし、ハイレベルの電圧Vddが出力電圧Voutとして出力される(詳細は後述する)。
次に、図4に示したように、入力電圧Vin2がハイ(Vdd)からロー(Vss)に変化し(つまり立ち下がり)、期間t1から期間t2に移行する。しかし、トランジスタT3のゲート−ソース電圧は0Vであり、トランジスタT3の閾値電圧が正であればトランジスタT3は、期間t1から変わらずオフ状態のままである。
次に、図5に示したように、入力電圧Vin1がロー(Vss)からハイ(Vdd)に変化し(つまり立ち上がり)、期間t2から期間t3に移行する。これにより、トランジスタT1,T3がオン状態となり、トランジスタT2のゲートおよび出力端子OUTがVssに充電される。その結果、トランジスタT2のゲートソース間の電圧Vgs2が0Vとなり、トランジスタT2はオフ状態となる(Vth2が0Vよりも大きい場合)。つまり、期間t3において、高電圧線L2から低電圧線L1には貫通電流は流れない。
一定時間経過後、図6に示したように、入力電圧Vin2がロー(Vss)からハイ(Vdd)に変化し(つまり立ち上がり)、期間t3から期間t4に移行する。これにより、トランジスタT3からトランジスタT2のゲートへ電流が流れ、トランジスタT2のゲート電圧がロー(Vss)から徐々に上昇する。最終的に、トランジスタT2のゲート電圧がVdd−Vth3という電圧となる。トランジスタT2のゲート電圧が増加することで、トランジスタT2もオン状態となり、高電圧線L2から低電圧線L1へ貫通電流が流れる。この時、出力電圧VoutはVss+ΔVとなるが、トランジスタT2のオン抵抗に比べてT1のオン抵抗が非常に小さければ、出力電圧Voutはほぼローレベルの電圧Vssとなる。
最後に、図7に示したように、入力電圧Vin1がハイ(Vdd)からロー(Vss)に変化し(つまり立ち下がり)、期間t4から期間t1に移行する。これにより、トランジスタ1がオフ状態となり、高電圧線L2からの電流によって出力電圧Voutは徐々に上昇する。この時、トランジスタT2のゲート−ソース間の容量C1によって、トランジスタT2のゲート電圧も上昇する。最終的に、トランジスタT2のソース電圧の上昇に対して、ゲート電圧の上昇の比率が1であったとすると、トランジスタT2のゲート電圧は2Vdd−Vss−ΔV−Vth3となり、出力電圧Voutはハイレベルの電圧Vddとなる。
以上のようにして、本実施の形態のインバータ回路1では、入力端子INに入力されたパルス信号の信号波形(例えば図2(A))をほぼ反転させたパルス信号(例えば図2(C))が出力端子OUTから出力される。
[効果]
ところで、例えば、図27に示したような従来のインバータ回路10は、2つのnチャネルMOS型のトランジスタT10,T20が直列接続された単チャネル型の回路構成となっている。インバータ回路10では、例えば、図28に示したように、入力電圧VinがVssとなっている時、出力電圧VoutがVddとはならず、Vdd−Vthとなってしまう。つまり、出力電圧Voutには、トランジスタT20の閾値電圧Vthが含まれており、出力電圧Voutは、トランジスタT2の閾値電圧Vthのばらつきの影響を大きく受けてしまう。
そこで、例えば、図29のインバータ回路20に示したように、トランジスタT20のゲートとドレインとを互いに電気的に分離し、ドレインの電圧Vddよりも高い電圧Vss2(=Vdd+Vth)が印加される高電圧配線L30にゲートを接続することが考えられる。また、例えば、図30のインバータ回路30に示したようなブートストラップ型の回路構成が考えられる。
しかし、図27、図29、図30のいずれの回路においても、入力電圧Vinがハイとなっている時、つまり、出力電圧Voutがローとなっている時まで、トランジスタT10,T20を介して、高電圧配線L20側から低電圧配線L10側に向かって電流(貫通電流)が流れてしまう。その結果、インバータ回路での消費電力も大きくなってしまう。
一方、本実施の形態のインバータ回路1では、入力端子IN1から印加される電圧に応じてオンオフするトランジスタT3を介して、入力電圧Vin2がトランジスタT2のゲートに入力される。そのため、入力電圧Vin1,Vin2がともにハイとなったときだけ、トランジスタT1,T2の双方のゲートにオン電圧が印加される。つまり、トランジスタT1,T2が同時にオンする期間を、入力端子IN2に入力する電圧によって制御することができる。これにより、図27、図29、図30に記載のインバータ回路と比べて、貫通電流を少なくすることができ、消費電力を抑えることができる。
<2.変形例>
[変形例1]
上記実施の形態において、さらに、出力段にトランジスタT4,T5が設けられていてもよい。
図8は、本変形例に係るインバータ回路1の構成の一例を表したものである。本変形例において、トランジスタT1は、入力電圧Vin1と低電圧線L1の電圧Vssとの電位差(またはそれに対応する電位差)に応じて、トランジスタT5のゲートと低電圧線L1との電気的な接続を継断するようになっている。トランジスタT1のゲートが入力端子IN1に電気的に接続されている。トランジスタT1のソースまたはドレインが低電圧線L1に電気的に接続されている。トランジスタT1のソースおよびドレインのうち低電圧線L1に未接続の端子がトランジスタT5のゲートに電気的に接続されている。
トランジスタT2は、トランジスタT3のソースまたはドレインの電圧と、トランジスタT5のゲート電圧との電位差(またはそれに対応する電位差)に応じて高電圧線L3とトランジスタT5のゲートとの電気的な接続を継断するようになっている。トランジスタT2において、ゲートがトランジスタT3のソースまたはドレインに接続されている。また、トランジスタT2において、ソースおよびドレインのうち一方が高電圧線L3に接続され、ソースおよびドレインのうち他方がトランジスタT5のゲートに接続されている。
トランジスタT4は、入力端子IN1の電圧と低電圧線L1の電圧との電位差(またはそれに対応する電位差)に応じて出力端子OUTと低電圧線L1との電気的な接続を継断するようになっている。トランジスタT4において、ゲートが入力端子IN1に接続されている。トランジスタT4において、ソースおよびドレインのうち一方が低電圧線L1に接続され、ソースおよびドレインのうち他方が出力端子OUTに接続されている。
トランジスタT5は、トランジスタT2のソースおよびドレインのうち高電圧線L3に未接続の端子の電圧と、出力電圧Voutとの電位差(またはそれに対応する電位差)に応じて高電圧線L2と出力端子OUTとの電気的な接続を継断するようになっている。トランジスタT5において、ゲートがトランジスタT2のソースおよびドレインのうち高電圧線L3に未接続の端子に接続されている。トランジスタT2において、ソースおよびドレインのうち一方が高電圧線L2に接続され、ソースおよびドレインのうち他方が出力端子OUTに接続されている。
高電圧線L3は、高電圧線L2の電圧よりも高電圧(一定電圧)を出力する電源(図示せず)に接続されている。高電圧線L3の電圧は、インバータ回路1の駆動時にVccとなっている。なお、高電圧線L3の電圧Vccは、Vdd+Vth5よりも高い電圧となっていることが好ましい。Vth5はトランジスタT5の閾値電圧である。
トランジスタT4が本発明の「第4トランジスタ」の一具体例に相当し、トランジスタT5が本発明の「第5トランジスタ」の一具体例に相当する。高電圧線L3が本発明の「第3電圧線」に相当する。
図9は、本変形例に係るインバータ回路1の入出力電圧波形の一例を表したものである。図10は、本変形例に係るインバータ回路1の動作の一例を表したものである。本変形例に係るインバータ回路1の基本的な動作は、図2に示すものと基本的には同じである。ただし、期間t4において相違点がある。
図1のインバータ回路1では、期間t4において、出力電圧VoutがVss+ΔVとなる。そのため、トランジスタT2がオンし、最終段のトランジスタT1,T2に貫通電流が流れていた。一方、本変形例に係るインバータ回路1では、ΔV<Vth5となるので、トランジスタT5がオフしたままであり、出力電圧VoutもVssのままとなる。これにより、本変形例では、出力電圧VoutはVddとVssの2値となり、正常な出力が得られる。
また、図1のインバータ回路1では、上述したように、期間t4において、トランジスタT1,T2を介して貫通電流が流れる。一般に、インバータ回路は負荷を駆動するバッファとして用いられることが多いので、その出力段を形成するトランジスタのサイズは大きく設計する(つまり、抵抗を小さく設計する)。そのため、図2に示したようにトランジスタT1,T2を介して貫通電流が流れる場合には、短時間ではあるものの、貫通電流が非常に大きくなってしまう可能性がある。一方、本変形例では、図9、図10に示したように、期間t4において、高電圧線L3から低電圧線L1へ貫通電流が流れるが、最終段のトランジスタT4,T5には貫通電流が流れない。従って、消費電力を小さく抑えることが可能である。
[変形例2]
上記実施の形態において、例えば、図11に示したように、トランジスタT3のソースおよびドレインのうちトランジスタT2のゲートに未接続の端子と、入力端子IN2との間に、さらに、トランジスタT6が設けられていてもよい。
トランジスタT6は、入力端子IN3を介して当該トランジスタT6のゲートに入力された電圧に応じて、トランジスタT3のソースおよびドレインのうちトランジスタT2のゲートに未接続の端子と、入力端子IN2との電気的な接続を継断するようになっている。トランジスタT6のゲートが入力端子IN3に電気的に接続されている。トランジスタT6のソースまたはドレインが入力端子IN2に電気的に接続されている。トランジスタT6のソースおよびドレインのうち入力端子IN2に未接続の端子がトランジスタT3のソースおよびドレインのうちトランジスタT2のゲートに未接続の端子に電気的に接続されている。
図12は、図11のインバータ回路1における入出力電圧波形の一例を表したものである。図13〜図16は、図11のインバータ回路1における動作の一例を表したものである。まず、期間t1において、入力電圧Vin1はロー(Vss)となっているので、トランジスタT1はオフしており、トランジスタT2のゲート電位はVxとなっている。ここで、トランジスタT2のゲート−ソース間電圧は、トランジスタT2の閾値電圧Vth2よりも大きいので、トランジスタT2はオン状態となり、出力電圧Voutとしてハイ(Vdd)が出力される。
次に、図13に示したように、入力電圧Vin2がハイ(Vdd)からロー(Vss)に変化し(つまり立ち下がり)、期間t1から期間t2に移行する。さらに、トランジスタT6がオン状態となり、トランジスタT3とトランジスタT6との接続ノードの電圧がロー(Vss)となる。しかし、入力電圧Vin1はロー(Vss)となっているので、トランジスタT3はオフしたままであり、出力電圧Voutにはハイ(Vdd)が出力される。
さらに、図14に示したように、入力電圧Vin1がロー(Vss)からハイ(Vdd)に変化し(つまり立ち上がり)、期間t2から期間t5に移行する。この時、トランジスタT1,T3がオンする。ここで、トランジスタT2のゲート電圧は出力電位Voutの低下に加え、電圧T3とT6の接続点のノードとの電荷分配によって低下し、最終的にトランジスタT2のゲート電圧はVss+ΔV1となる。ここで、ΔV1がトランジスタT2の閾値電圧Vth2よりも大きければ、図14に示したように、高電圧線L2から低電圧線L1へ貫通電流が流れ、出力電圧VoutはVss+ΔV´となる。なお、トランジスタT1のオン抵抗がトランジスタT2のオン抵抗よりも十分に小さい場合には、ΔV´≒0となる。
一定時間経過後、図15に示したように、入力電圧Vin2がロー(Vss)からハイ(Vdd)へ変化し(つまり立ち上がり)、期間t5から期間t6に移行する。しかし、この時、入力端子IN3はロー(Vss)であるので、トランジスタT6はオフしている。次に、入力端子IN3がロー(Vss)からハイ(Vdd)に変化し(つまり立ち上がり)、期間t6から期間t7に移行する。これにより、図15に示したように、トランジスタT3,T6を介してトランジスタT2のゲート電圧がVdd−Vth3−Vth6となり、貫通電流が図のように流れ、出力電圧VoutはVss+ΔVとなる。しかし、トランジスタT1のオン抵抗がトランジスタT2のオン電圧よりも十分に小さい場合には、ΔV≒0となる。その後、入力電圧
Vin3がハイ(Vdd)からロー(Vss)に変化し、トランジスタT6がオフするが、トランジスタT2のゲート電圧は変化しない。
最後に、図16に示したように、入力電圧Vin1がハイ(Vdd)からロー(Vss)に変化し(つまり立ち下がり)、期間t7から期間t1に移行する。これにより、トランジスタT1がオフ状態となり、高電圧線L2からの電流によって出力電圧Voutが徐々に上昇する。この時、トランジスタT2のゲート−ソース間に接続された容量素子C1によってトランジスタT2のゲート電圧も上昇する。最終的に、出力電圧Voutにはハイ(Vdd)が出力される。
[変形例3]
上記の変形例2において、さらに、出力段にトランジスタT4,T5が設けられていてもよい。図17は、本変形例に係るインバータ回路1の動作の一例を表したものである。図18は、本変形例に係るインバータ回路1の入出力電圧波形の一例を表したものである。本変形例に係るインバータ回路1の基本的な動作は、図11に示すものと基本的には同じである。従って、最終段に貫通電流を流すことがなく、出力電圧もVssとVddの2値のみをとることが可能である。
[変形例4]
上記の変形例2において、さらに、例えば、図19に示したように、トランジスタT3とトランジスタT6との接続点と、トランジスタT1のソースおよびドレインのうち低電圧線L1側の端子との間に、容量素子C2が設けられていてもよい。このようにした場合には、貫通電流量を小さくすることができる。
<3.適用例>
図20は、上記実施の形態およびその変形例に係るインバータ回路1の適用例の一例である表示装置100の全体構成の一例を表したものである。この表示装置100は、例えば、表示パネル110と、表示パネル110を駆動する駆動回路120とを備えている。
(表示パネル110)
表示パネル110は、複数の表示画素114が2次元配置された表示領域110Aを有しており、各表示画素114が駆動回路120によって駆動されることにより、表示領域110Aに映像を表示するものである。各表示画素114は、互いに隣り合う3つの画素113R,113G,113Bからなる。なお、以下では、各画素113R,113G,113Bの総称として画素113を適宜、用いるものとする。
画素113Rは、有機EL素子111Rおよび画素回路112を含んで構成されている。画素113Gは、有機EL素子111Gおよび画素回路112を含んで構成されている。画素113Bは、有機EL素子111Bおよび画素回路112を含んで構成されている。有機EL素子111Rは赤色光を発する有機EL素子であり、有機EL素子111Gは緑色光を発する有機EL素子であり、有機EL素子111Bは青色光を発する有機EL素子である。なお、以下では、有機EL素子111R,111G,111Bの総称として有機EL素子111を適宜、用いるものとする。
図21は、表示領域110A内の回路構成の一例を、後述の書込線駆動回路124の一例と共に表したものである。表示領域110A内には、複数の画素回路112が個々の有機EL素子111と対となって2次元配置されている。各画素回路112は、例えば、有機EL素子111に流れる電流を制御する駆動トランジスタT100と、信号線DTLの電圧を駆動トランジスタT100に書き込む書き込みトランジスタT200と、保持容量Csとによって構成されたものであり、2Tr1Cの回路構成となっている。駆動トランジスタT100および書き込みトランジスタT200は、例えば、nチャネルMOS型の薄膜トランジスタ(TFT)により形成されている。駆動トランジスタT100または書き込みトランジスタT200は、例えば、pチャネルMOS型のTFTであってもよい。
表示領域110Aにおいて、複数の書込線WSLが行状に配置され、複数の信号線DTLが列状に配置されている。なお、書込線WSLが本発明の「走査線」の一具体例に相当する。表示領域110Aには、さらに、複数の電源線PSL(電源電圧の供給される部材)が書込線WSLに沿って行状に配置されている。各信号線DTLと各書込線WSLとの交差点近傍には、有機EL素子111が1つずつ設けられている。各信号線DTLは、後述の信号線駆動回路123の出力端と、書き込みトランジスタT200のドレイン電極およびソース電極のいずれか一方の電極に接続されている。各書込線WSLは、後述の書込線駆動回路124の出力端と、書き込みトランジスタT200のゲート電極に接続されている。各電源線PSLは、後述の電源線駆動回路125の出力端と、駆動トランジスタT100のドレイン電極およびソース電極のいずれか一方の電極に接続されている。書き込みトランジスタT200のドレイン電極およびソース電極のうち信号線DTLに未接続の方の電極は、駆動トランジスタT100のゲート電極と、保持容量Csの一端に接続されている。駆動トランジスタT100のドレイン電極およびソース電極のうち電源線PSLに未接続の方の電極と保持容量Csの他端とが、有機EL素子111のアノード電極(図示せず)に接続されている。有機EL素子111のカソード電極は、例えば、グラウンド線GNDに接続されている。
(駆動回路120)
次に、駆動回路120内の各回路について、図20、図21、図22を参照して説明する。なお、図22は、同期信号の波形の一例と、駆動回路120から各書込線WSLに出力される電圧波形の一例とを表したものである。駆動回路120は、タイミング生成回路121、映像信号処理回路122、信号線駆動回路123、書込線駆動回路124および電源線駆動回路125を有している。また、駆動回路120は、上記実施の形態およびその変形例における各種電源(具体的には低電圧線L1および高電圧線L2,L3等に接続された電源)も有している。
タイミング生成回路121は、映像信号処理回路122、信号線駆動回路123、書込線駆動回路124、および電源線駆動回路125が連動して動作するように制御するものである。タイミング生成回路121は、例えば、外部から入力された同期信号120Bに応じて(同期して)、上述した各回路に対して制御信号121Aを出力するようになっている。
映像信号処理回路122は、外部から入力された映像信号120Aに対して所定の補正を行うと共に、補正した後の映像信号122Aを信号線駆動回路123に出力するようになっている。所定の補正としては、例えば、ガンマ補正や、オーバードライブ補正などが挙げられる。
信号線駆動回路123は、制御信号121Aの入力に応じて(同期して)、映像信号処理回路122から入力された映像信号122Aを各信号線DTLに印加して、選択対象の画素113に書き込むものである。なお、書き込みとは、駆動トランジスタT100のゲートに所定の電圧を印加することを指している。
信号線駆動回路123は、例えばシフトレジスタ(図示せず)を含んで構成されており、画素113の各列に対応して、1段ごとにバッファ回路(図示せず)を備えている。この信号線駆動回路123は、制御信号121Aの入力に応じて(同期して)、各信号線DTLに対して、例えば、2種類の電圧(Vofs、Vsig)を出力可能となっている。具体的には、信号線駆動回路123は、各画素113に接続された信号線DTLを介して、書込線駆動回路124により選択された画素113へ2種類の電圧(Vofs、Vsig)を順番に供給するようになっている。
ここで、オフセット電圧Vofsは、信号電圧Vsigの値に依らず一定電圧値となっている。また、信号電圧Vsigは、映像信号122Aに対応する電圧値となっている。信号電圧Vsigの最小電圧はオフセット電圧Vofsよりも低い電圧値となっており、信号電圧Vsigの最大電圧はオフセット電圧Vofsよりも高い電圧値となっている。
書込線駆動回路124は、例えばシフトレジスタ(図示せず)を含んで構成されており、画素113の各行に対応して、1段ごとにバッファ回路2を備えている。バッファ回路2は、上述したインバータ回路1を複数含んで構成されたものであり、入力端に入力されたパルス信号の位相とほぼ同一位相のパルス信号を出力端から出力するものである。書込線駆動回路124は、制御信号121Aの入力に応じて(同期して)、各書込線WSLに対して、2種類の電圧(Vdd、Vss)を出力可能となっている。具体的には、書込線駆動回路124は、各画素113に接続された書込線WSLを介して、駆動対象の画素113へ2種類の電圧(Vdd、Vss)を供給し、書き込みトランジスタT200を制御するようになっている。例えば、図22に示したように、制御信号121Aとして、クロックckと、スキャンパルスspが入力されると、書込線駆動回路124は、複数の書込線WSLに対して、波高値がVddで、幅が2Hのパルスを含む電圧Vs(i)(1≦i≦N、iおよびNは正の整数)を、パルスの位相を1Hずつずらしながら順番に出力するようになっている。
ここで、電圧Vddは、書き込みトランジスタT200のオン電圧以上の値となっている。電圧Vddは、例えば、閾値補正、移動度補正、発光動作の際に、書込線駆動回路124から出力される電圧値である。電圧Vssは、書き込みトランジスタT200のオン電圧よりも低い値となっており、かつ、電圧Vddよりも低い値となっている。
電源線駆動回路125は、例えばシフトレジスタ(図示せず)を含んで構成されており、例えば、画素113の各行に対応して、1段ごとにバッファ回路(図示せず)を備えている。この電源線駆動回路125は、制御信号121Aの入力に応じて(同期して)、2種類の電圧(VccH、VccL)を出力可能となっている。具体的には、電源線駆動回路125は、各画素113に接続された電源線PSLを介して、駆動対象の画素113へ2種類の電圧(VccH、VccL)を供給し、有機EL素子111の発光および消光を制御するようになっている。
ここで、電圧VccLは、有機EL素子111の閾値電圧と、有機EL素子111のカソードの電圧とを足し合わせた電圧よりも低い電圧値である。また、電圧VccHは、有機EL素子111の閾値電圧と、有機EL素子111のカソードの電圧とを足し合わせた電圧以上の電圧値である。
表示装置100では、各画素113において画素回路112がオンオフ制御され、各画素113の有機EL素子111に駆動電流が注入されることにより、正孔と電子とが再結合して発光が起こり、その光が外部に取り出される。その結果、表示パネル110の表示領域110Aにおいて画像が表示される。
ところで、本適用例では、例えば、書込線駆動回路124内のバッファ回路2は、上述したインバータ回路1を複数含んで構成されている。これにより、バッファ回路2内を流れる貫通電流はほとんど存在しないので、バッファ回路2の消費電力を抑えることができる。
また、本適用例において、書込線駆動回路124が、トランジスタT4またはトランジスタT5を、入力端子IN1の電圧が連続してハイとなっている時間と等しい時間オフさせるように、トランジスタT4またはトランジスタT5のゲートに制御信号を入力するようになっていてもよい。この場合に、書込線駆動回路124は、例えば、図23、図24に示したように、書込線WSLごとに設けられたインバータ回路1の出力端子OUTから出力される信号(出力電圧Vout(i)=Vs(i))(またはそれに対応する信号)を書込線WSLに出力するようになっている。書込線駆動回路124は、さらに、i−x段目(1≦x≦i−1)の書込線WSLに対応して設けられたインバータ回路1の出力端子OUTから出力される信号(出力電圧Vout(i−x))(またはそれに対応する信号)を反転させた反転信号を、i段目の書込線WSLに対応して設けられたインバータ回路1に含まれるトランジスタT4のゲートに入力するようになっていてもよい。上記のxは、できるだけ小さいことが好ましく、1であることが最も好ましい。なお、書込線駆動回路124は、図示しないが、上記の反転信号を、i段目の書込線WSLに対応して設けられたインバータ回路1に含まれるトランジスタT5のゲートに入力するようになっていてもよい。
このようにした場合には、トランジスタT4またはトランジスタT5のゲートに入力する制御信号を生成する回路を別途、設ける必要がなくなるので、表示装置100の回路構成を簡略化することができる。なお、上記の反転信号を、i段目の書込線WSLに対応して設けられたインバータ回路1に含まれるトランジスタT4またはトランジスタT5のゲートに入力するに際して、図23に記載の回路の代わりに、図25に記載の回路が用いられてもよい。なお、図23に記載の回路の代わりに、図25に記載の回路が用いられた場合には、図25に記載の回路の入出力電圧波形が、例えば図26に記載されるような波形となる。
以上、実施の形態、変形例および適用例を挙げて本発明を説明したが、本発明は実施の形態等に限定されるものではなく、種々変形が可能である。
例えば、上記適用例では、上記各実施の形態およびその変形例に係るインバータ回路1が書込線駆動回路124の出力段に用いられていたが、書込線駆動回路124の出力段の代わりに、電源線駆動回路125の出力段に用いられていてもよいし、書込線駆動回路124の出力段と共に、電源線駆動回路125の出力段に用いられていてもよい。
なお、上記各実施の形態およびその変形例に係るインバータ回路1を電源線駆動回路125の出力段に用いる場合には、例えば、低電圧線L1に対して、電圧VccLを出力する電源(図示せず)を接続し、高電圧線L2,L3に対して、電圧VccHを出力する電源(図示せず)を接続し、高電圧線L4に対して、電圧VccHよりも高い電圧を出力する電源(図示せず)を接続すればよい。
1,10,20,30…インバータ回路、2…バッファ回路、100…表示装置、110…表示パネル、110A…表示領域、111,111R,111G,111B…有機EL素子、112…画素回路、113,113R,113G,113B…画素、114…表示画素、120…駆動回路、120A,122A…映像信号、120B…同期信号、121…タイミング生成回路、121A…制御信号、122…映像信号処理回路、123…信号線駆動回路、124…書込線駆動回路、125…電源線駆動回路、A,B…端子、C,D…接続点、C1,C10…容量素子、Cs…保持容量、DTL…信号線、GND…グラウンド線、IN1,IN2,IN3…入力端子、L1,L10…低電圧線、L2,L3,L20,L30…高電圧線、OUT…出力端子、PSL…電源線、S1,S2…電源、t1〜t8…期間、T1〜T6,T10,T20,T30…トランジスタ、Vcc,VccH,VccL,Vdd,Vss…電圧、Vgs2…ゲート−ソース間の電圧、Vin,Vin1,Vin2,Vin3…入力電圧、Vofs…オフセット電圧、Vout…出力電圧、Vsig…信号電圧、Vth,Vth2,Vth3,Vth4,Vth5…閾値電圧、WSL…書込線。

Claims (8)

  1. 互いに同一チャネル型の第1トランジスタ、第2トランジスタおよび第3トランジスタと、
    第1入力端子、第2入力端子および出力端子と、
    第1容量素子と
    を備えたインバータ回路であって
    前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第1電圧線との電気的な接続を継断するようになっており、
    前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記出力端子との電気的な接続を継断するようになっており、
    前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
    前記第1容量素子は、前記第2トランジスタのゲートと、前記第2トランジスタのソースおよびドレインのうち前記第2電圧線側の端子とは異なる端子に接続されており、
    当該インバータ回路は、
    前記第2端子と前記第2入力端子との電気的な接続を継断する第6トランジスタと、
    前記第2端子と、前記第1トランジスタのソースおよびドレインのうち前記第1電圧線に電気的に接続された端子との間に挿入された第2容量素子と
    をさらに備えた
    インバータ回路。
  2. 互いに同一チャネル型の第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタおよび第5トランジスタと、
    第1入力端子、第2入力端子および出力端子と、
    第1容量素子と
    を備えたインバータ回路であって
    前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記第5トランジスタのゲートと前記第1電圧線との電気的な接続を継断するようになっており、
    前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記第5トランジスタのゲート電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記第5トランジスタのゲートとの電気的な接続を継断するようになっており、
    前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
    前記第4トランジスタは、前記第1入力端子の電圧と第4電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第4電圧線との電気的な接続を継断するようになっており、
    前記第5トランジスタは、当該第5トランジスタのゲート電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第5電圧線と前記出力端子との電気的な接続を継断するようになっており、
    前記第1容量素子は、前記第2トランジスタのゲートと前記第2トランジスタのソースおよびドレインのうち前記出力端子側の端子との間に挿入されており、
    当該インバータ回路は、
    前記第2端子と前記第2入力端子との電気的な接続を継断する第6トランジスタと、
    前記第2端子と、前記第1トランジスタのソースおよびドレインのうち前記第1電圧線に電気的に接続された端子との間に挿入された第2容量素子と
    をさらに備えた
    インバータ回路。
  3. 前記第1トランジスタのオン抵抗は、前記第2トランジスタのオン抵抗よりも小さくなっている
    請求項1または請求項2に記載のインバータ回路。
  4. 行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
    各画素を駆動する駆動部と
    を備え、
    前記駆動部は、前記走査線ごとに設けられた複数のインバータ回路を有し、
    前記インバータ回路は、
    互いに同一チャネル型の第1トランジスタ、第2トランジスタおよび第3トランジスタと、
    第1入力端子、第2入力端子および出力端子と、
    第1容量素子と
    を有し、
    前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第1電圧線との電気的な接続を継断するようになっており、
    前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記出力端子との電気的な接続を継断するようになっており、
    前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
    前記第1容量素子は、前記第2トランジスタのゲートと、前記第2トランジスタのソースおよびドレインのうち前記第2電圧線側の端子とは異なる端子に接続され
    前記駆動部は、前記走査線ごとに前記インバータ回路を有するとともに、各インバータ回路の出力端子から出力される信号またはそれに対応する信号を前記走査線に出力するようになっており、さらに、i−x(1≦i≦N、1≦x≦i−1、Nは前記走査線の本数)段目の走査線に対応して設けられたインバータ回路の出力端子から出力される信号もしくはそれに対応する信号を反転させた反転信号を、i段目の走査線に対応して設けられたインバータ回路の第2入力端子に入力するようになっている
    表示装置。
  5. 行状に配置された複数の走査線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
    各画素を駆動する駆動部と
    を備え、
    前記駆動部は、前記走査線ごとに設けられた複数のインバータ回路を有し、
    前記インバータ回路は、
    互いに同一チャネル型の第1トランジスタ、第2トランジスタ、第3トランジスタ、第4トランジスタおよび第5トランジスタと、
    第1入力端子、第2入力端子および出力端子と、
    容量素子と
    を備え、
    前記第1トランジスタは、前記第1入力端子の電圧と第1電圧線の電圧との電位差またはそれに対応する電位差に応じて前記第5トランジスタのゲートと前記第1電圧線との電気的な接続を継断するようになっており、
    前記第2トランジスタは、前記第3トランジスタのソースまたはドレインである第1端子の電圧と、前記第5トランジスタのゲート電圧との電位差またはそれに対応する電位差に応じて第2電圧線と前記第5トランジスタのゲートとの電気的な接続を継断するようになっており、
    前記第3トランジスタは、前記第1入力端子の電圧と、前記第2入力端子を介して、当該第3トランジスタのソースおよびドレインのうち前記第1端子とは異なる端子である第2端子に入力される電圧との電位差またはそれに対応する電位差に応じて前記第2トランジスタのゲートと前記第2端子との電気的な接続を継断するようになっており、
    前記第4トランジスタは、前記第1入力端子の電圧と第4電圧線の電圧との電位差またはそれに対応する電位差に応じて前記出力端子と前記第4電圧線との電気的な接続を継断するようになっており、
    前記第5トランジスタは、当該第5トランジスタのゲート電圧と、前記出力端子の電圧との電位差またはそれに対応する電位差に応じて第5電圧線と前記出力端子との電気的な接続を継断するようになっており、
    前記容量素子は、前記第2トランジスタのゲートと前記第2トランジスタのソースおよびドレインのうち前記出力端子側の端子との間に挿入されており、
    前記駆動部は、前記走査線ごとに前記インバータ回路を有するとともに、各インバータ回路の出力端子から出力される信号またはそれに対応する信号を前記走査線に出力するようになっており、さらに、i−x(1≦i≦N、1≦x≦i−1、Nは前記走査線の本数)段目の走査線に対応して設けられたインバータ回路の出力端子から出力される信号もしくはそれに対応する信号を反転させた反転信号を、i段目の走査線に対応して設けられたインバータ回路の第2入力端子に入力するようになっている
    表示装置。
  6. 各前記画素は、
    発光素子と、
    信号電圧を書き込む書き込みトランジスタと、
    前記信号電圧に応じて、前記発光素子への駆動電流を制御する駆動トランジスタと
    を備える
    請求項または請求項記載の表示装置。
  7. 前記各走査線は、複数の前記画素のうち、対応する行の前記画素の前記書き込みトランジスタにそれぞれ接続されている
    請求項記載の表示装置。
  8. 前記発光素子は、有機EL素子である
    請求項記載の表示装置。
JP2011075469A 2011-03-30 2011-03-30 インバータ回路および表示装置 Active JP5637046B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011075469A JP5637046B2 (ja) 2011-03-30 2011-03-30 インバータ回路および表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011075469A JP5637046B2 (ja) 2011-03-30 2011-03-30 インバータ回路および表示装置

Publications (3)

Publication Number Publication Date
JP2012209858A JP2012209858A (ja) 2012-10-25
JP2012209858A5 JP2012209858A5 (ja) 2014-05-08
JP5637046B2 true JP5637046B2 (ja) 2014-12-10

Family

ID=47189237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011075469A Active JP5637046B2 (ja) 2011-03-30 2011-03-30 インバータ回路および表示装置

Country Status (1)

Country Link
JP (1) JP5637046B2 (ja)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4785271B2 (ja) * 2001-04-27 2011-10-05 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
JP4207774B2 (ja) * 2003-12-22 2009-01-14 ソニー株式会社 インバータ回路
JP2009188749A (ja) * 2008-02-06 2009-08-20 Sony Corp インバータ回路、シフトレジスタ回路、否定論理和回路、否定論理積回路
JP5125569B2 (ja) * 2008-02-08 2013-01-23 ソニー株式会社 ブートストラップ回路

Also Published As

Publication number Publication date
JP2012209858A (ja) 2012-10-25

Similar Documents

Publication Publication Date Title
US11443697B2 (en) Driving circuit and display device including the same
US10127859B2 (en) Electroluminescent display
US10535299B2 (en) Pixel circuit, array substrate, display device and pixel driving method
US9870735B2 (en) Display device including double-gate transistors with reduced deterioration
WO2016155053A1 (zh) Amoled像素驱动电路及像素驱动方法
CN102654978B (zh) 反相器电路和显示单元
US20170193888A1 (en) Shift circuit, shift register, and display device
JP2011135523A (ja) 駆動回路および表示装置
US7995013B2 (en) Display apparatus having a threshold voltage and mobility correcting period and method for driving the same
JP2011217287A (ja) インバータ回路および表示装置
WO2011074542A1 (ja) 画素アレイ基板、表示装置
JP5678730B2 (ja) インバータ回路および表示装置
US8866718B2 (en) Drive circuit and display device
KR102045210B1 (ko) 표시 장치, 표시 구동 장치, 구동 방법, 및 전자 기기
JP5488817B2 (ja) インバータ回路および表示装置
JP5659906B2 (ja) インバータ回路および表示装置
JP5532301B2 (ja) 駆動回路および表示装置
WO2016027425A1 (ja) 表示装置及びその駆動方法
CN114648955B (zh) 有机发光显示装置
TWI780635B (zh) 顯示面板以及畫素電路
JP5637046B2 (ja) インバータ回路および表示装置
JP5589903B2 (ja) インバータ回路および表示装置
JP5589904B2 (ja) インバータ回路および表示装置
JP2008286963A (ja) 表示装置及び表示装置の駆動方法
JP2011228798A (ja) インバータ回路および表示装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140324

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140324

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140805

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140807

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140902

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140924

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141007

R151 Written notification of patent or utility model registration

Ref document number: 5637046

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350