JP5498711B2 - 薄膜トランジスタ - Google Patents

薄膜トランジスタ Download PDF

Info

Publication number
JP5498711B2
JP5498711B2 JP2009042353A JP2009042353A JP5498711B2 JP 5498711 B2 JP5498711 B2 JP 5498711B2 JP 2009042353 A JP2009042353 A JP 2009042353A JP 2009042353 A JP2009042353 A JP 2009042353A JP 5498711 B2 JP5498711 B2 JP 5498711B2
Authority
JP
Japan
Prior art keywords
semiconductor layer
layer
added
impurity element
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009042353A
Other languages
English (en)
Other versions
JP2009239264A (ja
JP2009239264A5 (ja
Inventor
浩二 大力
隆之 池田
秀和 宮入
義元 黒川
宏充 郷戸
大輔 河江
卓之 井上
聡 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2009042353A priority Critical patent/JP5498711B2/ja
Publication of JP2009239264A publication Critical patent/JP2009239264A/ja
Publication of JP2009239264A5 publication Critical patent/JP2009239264A5/ja
Application granted granted Critical
Publication of JP5498711B2 publication Critical patent/JP5498711B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Thin Film Transistor (AREA)

Description

本発明は、薄膜トランジスタ、若しくは該薄膜トランジスタを用いて動作する表示装置に関する。
電界効果トランジスタの一種として、絶縁表面を有する基板上に形成された半導体層にチャネル領域が形成される薄膜トランジスタが知られている。薄膜トランジスタに用いられる半導体層として、非晶質シリコン、微結晶シリコン及び多結晶シリコンを用いる技術が開示されている(特許文献1乃至5参照)。薄膜トランジスタの代表的な応用例は、液晶テレビジョン装置であり、表示画面を構成する各画素のスイッチングトランジスタとして実用化されている。
特開2001−053283号公報 特開平5−129608号公報 特開2005−049832号公報 特開平7−131030号公報 特開2005−191546号公報
非晶質シリコン層にチャネルが形成される薄膜トランジスタは、電界効果移動度及びオン電流が低いといった問題がある。一方、微結晶シリコン層にチャネルが形成される薄膜トランジスタは、非晶質シリコンによる薄膜トランジスタと比較して、電界効果移動度が向上するもののオフ電流が高くなってしまい、十分なスイッチング特性が得られないといった問題がある。
多結晶シリコン層がチャネル形成領域となる薄膜トランジスタは、上記二種類の薄膜トランジスタよりも電界効果移動度が格段に高く、高いオン電流が得られるといった特性がある。この薄膜トランジスタは、前記した特性により、画素に設けられるスイッチング用のトランジスタのみならず、高速動作が要求されるドライバ回路をも構成することができる。
しかし、多結晶シリコン層がチャネル形成領域となる薄膜トランジスタは、非晶質シリコン層で薄膜トランジスタを形成する場合に比べ半導体層の結晶化工程が必要となり、製造コストが増大することが問題となっている。例えば、多結晶シリコン層の製造のために必要なレーザアニール技術は、レーザビームの照射面積が小さく大画面の液晶パネルを効率良く生産することができないといった問題がある。
ところで、表示パネルの製造に用いられているガラス基板は、第3世代(550mm×650mm)、第3.5世代(600mm×720mm、または620mm×750mm)、第4世代(680mm×880mm、または730mm×920mm)、第5世代(1100mm×1300mm)、第6世代(1500mm×1850mm)、第7世代(1870mm×2200mm)、第8世代(2200mm×2400mm)と年々大型化が進んでおり、今後は第9世代(2400mm×2800mm、2450mm×3050mm)、第10世代(2950mm×3400mm)へと大面積化が進むと予測されている。ガラス基板の大型化はコストミニマム設計の思想に基づいている。
これに対して、第10世代(2950mm×3400mm)におけるような大面積のマザーガラス基板に、高速動作が可能な薄膜トランジスタを、生産性良く製造することができる技術は依然として確立されておらず、そのことが産業界の問題となっている。
そこで、薄膜トランジスタのオン電流及びオフ電流に係る上記問題点を解決することを課題の一とする。また、他の課題は、高速動作が可能な薄膜トランジスタを提供することにある。
本発明の一である薄膜トランジスタの一は、ゲート絶縁層を介して、少なくとも一部がゲート電極と重畳するように離間して設けられた、ソース領域及びドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層を有している。ゲート絶縁層上でゲート電極及び一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方と重畳するアクセプターとなる不純物元素が添加された半導体層と、該アクセプターとなる不純物元素が添加された半導体層からゲート絶縁層上に延在し、一導電型を付与する不純物元素が添加された一対の不純物半導体層の両方に接し、該一導電型を付与する不純物元素が添加された一対の不純物半導体層の間に連続して設けられている非晶質半導体層とを有する。さらに、アクセプターとなる不純物元素が添加された半導体層と重畳するバッファ層を設けてもよい。
本発明の一である薄膜トランジスタは、ゲート電極を被覆するゲート絶縁層と、ゲート絶縁層上に設けられた非晶質半導体層と、該非晶質半導体層上に離間して設けられ、且つソース領域及びドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層を有している。さらに、ゲート絶縁層と非晶質半導体層との間に設けられ、一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方と重なり、前記ソース領域と前記ドレイン領域の間に延在するアクセプターとなる不純物元素が添加された半導体層とを有する。更に、アクセプターとなる不純物元素が添加された半導体層及び非晶質半導体層に接し、アクセプターとなる不純物元素が添加された半導体層と重畳するバッファ層とを有している。
本発明の一である薄膜トランジスタは、ゲート絶縁層を介してゲート電極と重畳するアクセプターとなる不純物元素が添加された半導体層と、アクセプターとなる不純物元素が添加された半導体層の側面を被覆する非晶質半導体層と、非晶質半導体層上に設けられ、ソース領域またはドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層とを有している。一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方は、アクセプターとなる不純物元素が添加された半導体層と少なくとも一部が重畳し、一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方は、アクセプターとなる不純物元素が添加された半導体層の外側に設けられている。
薄膜トランジスタは、ソース領域及びドレイン領域の間を流れるキャリア(電子または正孔)を、ゲート電極に印加する電圧によって制御するが、ソース領域とドレイン領域との間を流れるキャリアは、ゲート電極と重畳して設けられるアクセプターとなる不純物元素が添加された半導体層と、該アクセプターとなる不純物元素が添加された半導体層上からチャネル長方向に延在して設けられる非晶質半導体層を流れる。
但し、アクセプターとなる不純物元素が添加された半導体層は、薄膜トランジスタのチャネル長方向の全域に渡って延在しているのではなく、ソース領域及びドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方とは重畳しないように設けられている。すなわち、この薄膜トランジスタでは、チャネル間を流れるキャリアはソース領域及びドレイン領域間のチャネル長方向の一定距離において、非晶質半導体層を流れるように構成されている。
アクセプターとなる不純物元素が添加された半導体層の電気伝導度が7.76×10S/cm以上3.85×10−2S/cm以下であり、非晶質半導体層の電気伝導度はアクセプターとなる不純物元素が添加された半導体層よりも低くなっている。微結晶半導体層のアクセプター濃度は、5×1017atoms/cm以上2×1019atoms/cm以下である。アクセプターとなる不純物元素が添加された半導体層は、少なくとも薄膜トランジスタのチャネル長方向に延在し、前記した電気伝導度を有することで高いオン電流を発生させるように作用する。一方、チャネル間にあって所謂オフセット領域を形成する非晶質半導体層は、オフ電流を低減するように作用する。
不純物半導体とは、電気伝導に関与するキャリアのほとんどが添加された不純物元素から供給される半導体をいう。不純物元素はキャリアとして電子を供給するドナーとなり得る元素、または正孔を供給するアクセプタ−となり得る元素であり、代表的にはドナーは周期表第15族元素、アクセプターは周期表第13族元素が該当する。
微結晶半導体とは、例示的には結晶粒径が2nm以上200nm以下、あるいは10nm以上80nm以下、あるいは20nm以上50nm以下であり、電気伝導度が概略10−7S/cmから10−4S/cmであるものが、価電子制御により10S/cm程度にまで高められる半導体を指す。尤も、微結晶半導体の概念は前記した結晶粒径、電気伝導度の値のみに固定されるものではなく、同等の物性値を有するものであれば他の半導体材料に置換することもできる。非晶質半導体とは、結晶構造を有さない(原子の配列に長距離秩序を有さない)半導体を指す。なお、非晶質シリコンには水素が含まれていているものも含む。
「オン電流」とは、チャネル形成領域に電流を流すためにゲート電極に適切なゲート電圧を印加した時(即ち、薄膜トランジスタがオン状態の時)に、チャネル形成領域を流れる電流である。「オフ電流」とは、薄膜トランジスタのしきい値電圧より低いゲート電圧の場合(即ち、薄膜トランジスタがオフ状態の時)にソースとドレイン間に流れる電流である。
アクセプターとなる不純物元素が添加された半導体層を、薄膜トランジスタのチャネル長方向の全域に渡って延在させるのではなく、ソース領域及びドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層の一方とは重畳しないように設け、ソース領域及びドレイン領域間のチャネル長方向の一定距離は、チャネル間を流れるキャリアが非晶質半導体層を流れるように構成することで、高いオン電流を得るとともに、オフ電流を低減させることができる。
また、アクセプターとなる不純物元素が添加された半導体層のアクセプター濃度を高めることで、電界効果移動度を高めることができ、高速動作を可能とすることができる。
本実施の形態に係る薄膜トランジスタを説明する断面図である。 本実施の形態に係る薄膜トランジスタを説明する断面図である。 本実施の形態に係る薄膜トランジスタを説明する断面図である。 本実施の形態に係る薄膜トランジスタを説明する断面図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する断面図である。 本実施の形態に係る薄膜トランジスタを説明する断面図及び上面図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する断面図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する断面図である。 本実施の形態に適用可能な多階調マスクを説明する図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する上面図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する断面図である。 本実施の形態に係る薄膜トランジスタの作製工程を説明する上面図である。 本実施の形態に係る素子基板を説明する平面図である。 本実施の形態に係る素子基板の端子部及び画素部を説明する断面図である。 本実施の形態に係る表示パネルを説明する斜視図である。 本実施の形態に係る表示装置を用いた電子機器を説明する斜視図である。 本実施の形態に係る表示装置を用いた電子機器を説明する図である。 本実施の形態に係る表示装置を用いた電子機器を説明する斜視図である。 実施例1で示すデバイスシミュレーションの構造を説明する図である。 デバイスシミュレーションにより得られた電流電圧特性を説明する図である。 デバイスシミュレーションにより得られた電流電圧特性を説明する図である。 デバイスシミュレーションにより得られたオン電流を説明する図である。 デバイスシミュレーションにより得られたオン電流を説明する図である。 デバイスシミュレーションにより得られたしきい値電圧を説明する図である。 本実施の形態に係る薄膜トランジスタを説明する断面図である。
本発明の実施の形態について、図面を用いて以下に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細をさまざまに変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。以下に説明する本発明の構成において、同じものを指す符号は異なる図面間で共通して用いる。
また、以下の実施の形態では、ゲート電極05がゲート配線の一部である形態を示す。このため、ゲート電極05をゲート配線05と示す場合がある。また、同様に、配線63をソース配線63またはソース電極63と示す場合がある。
(実施の形態1)
ここでは、微結晶半導体層をチャネル形成領域に有する薄膜トランジスタと比較してオフ電流が低く、非晶質半導体層をチャネル形成領域に有する薄膜トランジスタと比較して、高速動作が可能であり、オン電流が高い、薄膜トランジスタの構造について、図1を用いて説明する。
図1(A)に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体層51が形成され、アクセプターとなる不純物元素が添加された半導体層51上にバッファ層53が形成される。このバッファ層53は、アクセプターとなる不純物元素が添加された半導体層51と略重畳して設けられる。また、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の側面及び上面を覆う非晶質半導体層55が形成される。非晶質半導体層55上に、ソース領域とドレイン領域を形成する一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は、バッファ層53に重ならない。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59の一端部は、バッファ層53に重なっている。
アクセプターとなる不純物元素が添加された半導体層51は、電気伝導率が7.76×10−3S/cmS/cm以上3.85×10−2S/cm以下の半導体層で形成する。アクセプターとなる不純物元素が添加された半導体層51としては、キャリアとして正孔を供給する元素であるアクセプターが添加されている。アクセプターとなる不純物元素は、代表的には周期表第13族元素であるボロン等がある。アクセプターとなる不純物元素が添加された半導体層としては、アモルファスシリコン層、アモルファスシリコンゲルマニウム層、アモルファスゲルマニウム層、微結晶シリコン層、微結晶シリコンゲルマニウム層、微結晶ゲルマニウム層、多結晶シリコン層、多結晶シリコンゲルマニウム層、多結晶ゲルマニウム層等で形成される。
アクセプターとなる不純物元素が添加された半導体層に添加されるアクセプターとなる不純物元素の濃度を、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectroscopy)で測定した場合に5×1017atoms/cm以上2×1019atoms/cm以下することにより、ゲート絶縁層09b及びアクセプターとなる不純物元素が添加された半導体層の界面における抵抗を低減することが可能であり、また、高速動作が可能であり、オン電流の高い薄膜トランジスタを作製することができる。
ここでの微結晶半導体とは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的な構造の半導体である。この半導体は、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する結晶質なものであり、粒径が2nm以上200nm以下、あるいは10nm以上80nm以下、あるいは20nm以上50nm以下の柱状または針状結晶が基板表面に対して法線方向に成長している。また、電気伝導度が概略10−7S/cmから10−4S/cmであるものが、価電子制御により10S/cm程度にまで高められる半導体を指す。また、複数の微結晶半導体の間に非単結晶半導体が存在している。微結晶半導体の代表例である微結晶シリコンは、そのラマンスペクトルのピークが単結晶シリコンを示す520cm−1よりも低波数側に、シフトしている。即ち、単結晶シリコンを示す520cm−1とアモルファスシリコンを示す480cm−1の間に微結晶シリコンのラマンスペクトルのピークがある。また、未結合手(ダングリングボンド)を終端するため水素またはハロゲンを少なくとも1原子%またはそれ以上含ませてもよい。さらに、ヘリウム、アルゴン、クリプトン、ネオンなどの希ガス元素を含ませてもよく、これにより格子歪みをさらに助長させることで、微結晶の構造の安定性が増し良好な微結晶半導体層が得られる。このような微結晶半導体に関する記述は、例えば、米国特許4,409,134号で開示されている。尤も、微結晶半導体の概念は前記した結晶粒径、電気伝導度の値のみに固定されるものではなく、同等の物性値を有するものであれば他の半導体材料に置換することもできる。
アクセプターとなる不純物元素が添加された半導体層51の厚さは5nm以上50nm以下、好ましくは5nm以上30nm以下で形成する。
また、アクセプターとなる不純物元素が添加された半導体層51の酸素濃度、及び窒素濃度は、代表的には3×1019atoms/cm未満、更に好ましくは3×1018atoms/cm未満、炭素の濃度を3×1018atoms/cm以下とすることが好ましい。酸素、窒素、及び炭素が、アクセプターとなる不純物元素が添加された半導体層に混入する濃度を低減することで、アクセプターとなる不純物元素が添加された半導体層が微結晶半導体層の場合、微結晶半導体層の欠陥の生成を抑制する事ができる。さらには、酸素、及び窒素が微結晶半導体層中に入っていると、結晶化しにくい。このため、微結晶半導体層中の酸素濃度、窒素濃度が比較的低く、微結晶半導体層の結晶性を高めることができる。
また、アクセプターとなる不純物元素が添加された半導体層に、ドナーとなる不純物元素を、成膜と同時に、或いは成膜後に添加することで、しきい値電圧を制御することが可能となる。ドナーとなる不純物元素としては、代表的にはリンであり、PHなどの不純物気体を1ppm〜1000ppm、好ましくは1〜100ppmの割合で水素化シリコンに混入させると良い。そしてリンの濃度は、アクセプターとなる不純物元素の10分の1程度、例えば1×1014〜6×1016atoms/cmとすると良い。
バッファ層53は、非晶質半導体層を用いて形成する。または、フッ素、塩素等のハロゲンが添加される非晶質半導体層を用いる。バッファ層53の厚さを30nm〜200nm、好ましくは50nm〜150nmとする。非晶質半導体層としては、アモルファスシリコン層、またはゲルマニウムを含むアモルファスシリコン層等がある。
バッファ層53の側面を30〜60°に傾斜させることで、アクセプターとなる不純物元素が添加された半導体層51が微結晶半導体層の場合、当該微結晶半導体層を結晶成長核として、微結晶半導体層に接する非晶質半導体層55の界面の結晶性を高めることができるため、薄膜トランジスタの高速動作が可能であり、オン電流を高めることができる。
バッファ層53として、非晶質半導体層、更には水素、窒素、またはハロゲンを含む非晶質半導体層を形成することで、アクセプターとなる不純物元素が添加された半導体層の結晶粒の表面の自然酸化を防止することが可能である。特に、微結晶半導体層において、非晶質半導体と微結晶粒が接する領域では、局部応力により亀裂が入りやすい。この亀裂が酸素に触れると結晶粒は酸化され、結晶粒の表面に酸化シリコンが形成される。しかしながら、アクセプターとなる不純物元素が添加された半導体層の表面にバッファ層53を形成することで、微結晶粒の酸化を防ぐことができる。このため、キャリアが捕獲される欠陥、またはキャリアの進行を妨げる領域を低減することができ、薄膜トランジスタの高速動作が可能であり、オン電流を高めることができる。
非晶質半導体層55は、アモルファスシリコン層、またはゲルマニウムを含むアモルファスシリコン層等がある。また、非晶質半導体層55、57にフッ素、塩素等が含まれていても良い。また、濃度の低い濃度のリンが添加された非晶質半導体層を用いる。また、配線と重複する非晶質半導体層55の厚さを50nm以上500nm未満とする。
非晶質半導体層55は、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の側面を覆う。また、アクセプターとなる不純物元素が添加された半導体層51の周辺部において、ゲート絶縁層52bと非晶質半導体層55が接する。これらの構造により、アクセプターとなる不純物元素が添加された半導体層51と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61とが隔離され、アクセプターとなる不純物元素が添加された半導体層51と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61との間で生じるリーク電流を低減することができる。また、非晶質半導体層55は、バッファ層53と重なっていることが好ましい。非晶質半導体層55の端部がバッファ層53と重なることにより、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61と、バッファ層53が直接接しないため、リーク電流を低減することができる。
また、ゲート絶縁層09bが酸化珪素層または窒化珪素層の場合、非晶質半導体層55として、低い濃度のリンが添加された非晶質半導体層を用いることで、しきい値電圧の変動を低減することが可能である。
基板01は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、若しくはアルミノシリケートガラスなど、フュージョン法やフロート法で作製される無アルカリガラス基板、セラミック基板の他、本作製工程の処理温度に耐えうる耐熱性を有するプラスチック基板等を用いることができる。また、ステンレス合金などの金属基板の表面に絶縁層を設けた基板を適用しても良い。基板01がマザーガラスの場合、基板の大きさは、第1世代(320mm×400mm)、第2世代(400mm×500mm)、第3世代(550mm×650mm)、第4世代(680mm×880mm、または730mm×920mm)、第5世代(1000mm×1200mmまたは1100mm×1250mm)、第6世代1500mm×1800mm)、第7世代(1900mm×2200mm)、第8世代(2160mm×2460mm)、第9世代(2400mm×2800mm、2450mm×3050mm)、第10世代(2950mm×3400mm)等を用いることができる。
ゲート電極05は、金属材料で形成される。金属材料としてはアルミニウム、クロム、チタン、タンタル、モリブデン、銅などが適用される。ゲート電極05の好適例は、アルミニウムまたはアルミニウムとバリア金属の積層構造体によって形成される。バリア金属としては、チタン、モリブデン、クロムなどの高融点金属が適用される。バリア金属はアルミニウムのヒロック防止、酸化防止のために設けることが好ましい。
ゲート電極05は厚さ50nm以上300nm以下で形成する。ゲート電極05の厚さを50nm以上100nm以下とすることで、後に形成される半導体層や配線の段切れ防止が可能である。また、ゲート電極05の厚さを150nm以上300nm以下とすることで、ゲート電極05の抵抗を低減することが可能であり、基板の大面積化が可能である。
なお、ゲート電極05上には半導体層や配線を形成するので、段切れ防止のため端部がテーパー状になるように加工することが望ましい。また、図示しないがこの工程でゲート電極に接続する配線や容量配線も同時に形成することができる。
ゲート絶縁層09a、09bはそれぞれ、厚さ50〜150nmの酸化シリコン層、窒化シリコン層、酸化窒化シリコン層、または窒化酸化シリコン層で形成することができる。ここでは、ゲート絶縁層09aとして窒化シリコン層または窒化酸化シリコン層を形成し、ゲート絶縁層09bとして酸化シリコン層または酸化窒化シリコン層を形成して積層する形態を示す。なお、ゲート絶縁層を2層とせず、ゲート絶縁層を、酸化シリコン層、窒化シリコン層、酸化窒化シリコン層、または窒化酸化シリコン層の単層で形成することができる。
ゲート絶縁層09aを窒化シリコン層、または窒化酸化シリコン層を用いて形成することで、基板01とゲート絶縁層09aの密着力が高まり、基板01としてガラス基板を用いた場合、基板01からの不純物が、アクセプターとなる不純物元素が添加された半導体層51、バッファ層53、及び非晶質半導体層55に拡散するのを防止することが可能であり、さらにゲート電極05の酸化防止が可能である。即ち、膜剥れを防止することができると共に、後に形成される薄膜トランジスタの電気特性を向上させることができる。また、ゲート絶縁層09a、09bはそれぞれ厚さ50nm以上であると、ゲート電極05の凹凸による被覆率の低減を緩和することが可能であるため好ましい。
ここでは、酸化窒化シリコン層とは、その組成として、窒素よりも酸素の含有量が多いものであって、ラザフォード後方散乱法(RBS:Rutherford Backscattering Spectrometry)及び水素前方散乱法(HFS:Hydrogen Forward Scattering)を用いて測定した場合に、組成範囲として酸素が50〜70原子%、窒素が0.5〜15原子%、Siが25〜35原子%、水素が0.1〜10原子%の範囲で含まれるものをいう。また、窒化酸化シリコン層とは、その組成として、酸素よりも窒素の含有量が多いものであって、RBS及びHFSを用いて測定した場合に、組成範囲として酸素が5〜30原子%、窒素が20〜55原子%、Siが25〜35原子%、水素が10〜30原子%の範囲で含まれるものをいう。但し、酸化窒化シリコンまたは窒化酸化シリコンを構成する原子の合計を100原子%としたとき、窒素、酸素、シリコン及び水素の含有比率が上記の範囲内に含まれるものとする。
一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61は、nチャネル型の薄膜トランジスタを形成する場合には、代表的な不純物元素としてリンを添加すれば良く、水素化シリコンにPHなどの不純物気体を加えれば良い。また、pチャネル型の薄膜トランジスタを形成する場合には、代表的な不純物元素としてボロンを添加すれば良く、水素化シリコンにBなどの不純物気体を加えれば良い。リンまたはボロンの濃度を1×1019atoms/cm以上1×1021atoms/cm以下とすることで、配線63、65とオーミックコンタクトすることが可能であり、ソース領域及びドレイン領域として機能する。一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61は、微結晶半導体層、または非晶質半導体層で形成することができる。一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61は10nm以上100nm以下、好ましくは30nm以上50nm以下の厚さで形成する。一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の膜厚を、薄くすることでスループットを向上させることができる。
一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方、ここでは、一導電型を付与する不純物元素が添加された不純物半導体層61は、アクセプターとなる不純物元素が添加された半導体層51に重ならず、アクセプターとなる不純物元素が添加された半導体層51と一定の距離(距離a)を有する。一導電型を付与する不純物元素が添加された不純物半導体層59の端部とアクセプターとなる不純物元素が添加された半導体層51の長さ(距離b)より距離aを大きくすることで、薄膜トランジスタのオフ電流を低減すると共に、オン電流を高め、高速動作させることができる。
配線63、65は、アルミニウム、銅、若しくは銅、シリコン、チタン、ネオジム、スカンジウム、モリブデンなどの、マイグレーション防止元素、耐熱性向上元素若しくはヒロック防止元素が添加されたアルミニウム合金の単層または積層で形成することが好ましい。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61と接する側の層を、チタン、タンタル、モリブデン、タングステン、またはこれらの元素の窒化物で形成し、その上にアルミニウムまたはアルミニウム合金を形成した積層構造としても良い。更には、アルミニウムまたはアルミニウム合金の上面及び下面を、チタン、タンタル、モリブデン、タングステン、またはこれらの元素の窒化物で挟んだ積層構造としてもよい。ここでは、配線63、65としては、チタン層、アルミニウム層、及びチタン層の積層構造を用いることができる。
また、図1(B)に示すように、バッファ層53を設けず、アクセプターとなる不純物元素が添加された半導体層51に接して非晶質半導体層55を形成してもよい。バッファ層53を形成しないことで、スループットを向上させることができる。
また、図1(A)に示す薄膜トランジスタは、非晶質半導体層55が、配線63、65と接せず、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61を介してバッファ層53上に配線63、65が形成される構造を示したが、図1(C)に示すように、非晶質半導体層55の側面が配線63、65と接する構造とすることができる。
また、本実施の形態で示す薄膜トランジスタは、第1の薄膜トランジスタTr01及び第2の薄膜トランジスタTr02が接続されている。第1の薄膜トランジスタTr01は、ゲート電極05、ゲート絶縁層09a、09b、アクセプターとなる不純物元素が添加された半導体層51、バッファ層53、非晶質半導体層55、一導電型を付与する不純物元素が添加された不純物半導体層59、及び配線63で構成される。第2の薄膜トランジスタTr02は、ゲート電極05、ゲート絶縁層09a、09b、非晶質半導体層55、一導電型を付与する不純物元素が添加された不純物半導体層61、及び配線65で構成される。
第2の薄膜トランジスタTr02は、非晶質半導体層をチャネル形成領域に用いた薄膜トランジスタである。しかしながら、第1の薄膜トランジスタTr01は、一導電型を付与する不純物元素が添加された不純物半導体層59にはドナーが添加されており、キャリアは電子となる。一方、アクセプターとなる不純物元素が添加された半導体層51には、正孔を満たすアクセプターが添加されているため、多数の電子を誘起し、電子を流すためには、高い正のゲート電圧を印加する必要がある。このため、第1の薄膜トランジスタTr01においては、しきい値電圧がプラスシフトした薄膜トランジスタとなる。第2の薄膜トランジスタTr02に正のゲート電圧が印加されると、第2の薄膜トランジスタTr02は、非晶質半導体層をチャネル形成領域に用いているため、常にオン状態であり、第1の薄膜トランジスタTr01がスイッチとして機能する。なお、第1の薄膜トランジスタTr01がオンする程度までゲート電圧を高くすると、第2の薄膜トランジスタTr02の抵抗率が下がる。
本実施の形態の薄膜トランジスタのチャネル長Lは、一導電型を付与する不純物元素が添加された不純物半導体層61の端部の一方とアクセプターとなる不純物元素が添加された半導体層51の端部の一方との距離a、及び一導電型を付与する不純物元素が添加された不純物半導体層59の端部の一方とアクセプターとなる不純物元素が添加された半導体層51の端部の一方との距離bの和である。チャネル長Lに対して、一導電型を付与する不純物元素が添加された不純物半導体層61の端部の一方とアクセプターとなる不純物元素が添加された半導体層51の端部の一方との距離aを長くし、一導電型を付与する不純物元素が添加された不純物半導体層59の端部の一方とアクセプターとなる不純物元素が添加された半導体層51の端部の一方の長さbを短くすることで、第1の薄膜トランジスタTr01の抵抗が下げられるため、薄膜トランジスタ全体としてのオン電流が高くなり、電界効果移動度も高くなる。
なお、本実施の形態により第1の薄膜トランジスタTr01のチャネル長(即ち、距離b)を短くすることが可能であるため、第1の薄膜トランジスタTr01において短チャネル効果が生じないように、ゲート絶縁層の厚さを薄くすることが好ましい。
一方、ゲート電極05に負の電圧を印加すると、アクセプターとなる不純物元素が添加された半導体層51にはキャリアが誘起されず、第1の薄膜トランジスタTr01がオフ電流の流れを妨げ、オフ電流を低減することができる。
以上のことから、本実施の形態に示す薄膜トランジスタは、オン電流及び電界効果移動度が高く、オフ電流の低い薄膜トランジスタである。
また、ソース領域及びドレイン領域を繋ぐ非晶質半導体層55表面(バックチャネル)は凹凸状となっており、距離が長いため、ソース領域及びドレイン領域の間の非晶質半導体層55表面を流れるリークパスの距離が長くなる。この結果、非晶質半導体層55表面に流れるリーク電流を低減することが可能である。
さらには、ゲート電極05と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の間には、ゲート絶縁層09a、09bのほかに非晶質半導体層55が形成されるため、ゲート電極05と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の間隔が広がる。このため、ゲート電極05と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の間に生じる寄生容量を低減することができる。特に、ドレイン側の電圧降下を低減する薄膜トランジスタとすることができる。このため、当該構造を用いた表示装置は、画素の応答速度を向上させることができる。特に、液晶表示装置の画素に形成される薄膜トランジスタの場合、ドレイン電圧の電圧降下を低減できるため、液晶材料の応答速度を上昇させることが可能である。
(実施の形態2)
本実施の形態では、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の他の形状について、図2を用いて示す。
図2に示す薄膜トランジスタは、断面構造において、アクセプターとなる不純物元素が添加された半導体層51aの内側にバッファ層53aが形成されている薄膜トランジスタである。即ち、アクセプターとなる不純物元素が添加された半導体層51aのより面積の小さいバッファ層53aが形成され、アクセプターとなる不純物元素が添加された半導体層51aの一部がバッファ層53aより露出している薄膜トランジスタである。このような構造とすることで、アクセプターとなる不純物元素が添加された半導体層51aが微結晶半導体層の場合、当該微結晶半導体層を結晶成長核として、微結晶半導体層に接する非晶質半導体層55の結晶性を高めることができるため、薄膜トランジスタの高速動作が可能であり、オン電流を高めることができる。
また、図示しないが、図1及び図2において、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の側壁並びにアクセプターとなる不純物元素が添加された半導体層51a及びバッファ層53aの側壁がほぼ垂直、または側面の傾斜角度が80〜100°、好ましくは85〜95°であってもよい。アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の側壁並びにアクセプターとなる不純物元素が添加された半導体層51a及びバッファ層53aの側壁をほぼ垂直とすることで、薄膜トランジスタが占める面積を縮小することができる。このため、当該薄膜トランジスタを画素に用いた透過型表示装置の開口率を高めることができる。
なお、本実施の形態は実施の形態1と組み合わせ可能である。
(実施の形態3)
本実施の形態では、バッファ層の他の形態を図3を用いて示す。本実施の形態では、バッファ層52を絶縁層で形成することを特徴とする。
図3(A)に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体層51が形成され、アクセプターとなる不純物元素が添加された半導体層51上にバッファ層52が形成される。このバッファ層52は、アクセプターとなる不純物元素が添加された半導体層51と略重畳して設けられる。また、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層52の側面及び上面を覆う非晶質半導体層55が形成される。非晶質半導体層55上に一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は、バッファ層53に重ならない。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59の一端部は、バッファ層53に重なっている。
本実施の形態では、バッファ層52を絶縁層で形成する。代表的には、バッファ層52を窒化シリコン層、酸化シリコン層、窒化酸化シリコン層、酸化窒化シリコン層、その他の無機絶縁層を用いて形成する。または、ポリイミド、アクリル樹脂、エポキシ樹脂、その他の有機絶縁層を用いて形成する。また、バッファ層52の厚さを10nm〜150nmとする。バッファ層52を絶縁層で形成することにより、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61から非晶質半導体層55に流れるリーク電流をバッファ層52でせき止めることが可能であるため、リーク電流を低減することができる。また、オフ電流を低減することができる。
また、図3(B)に示すように、アクセプターとなる不純物元素が添加された半導体層51上に半導体層で形成されるバッファ層53が形成され、バッファ層53上に絶縁層で形成されるバッファ層54が形成される。バッファ層54としては、窒化シリコン層、酸化シリコン層、窒化酸化シリコン層、酸化窒化シリコン層、その他の無機絶縁層を用いて形成する。または、ポリイミド、アクリル樹脂、エポキシ樹脂、その他の有機絶縁層を用いて形成する。
図3(B)においては、半導体層で形成されるバッファ層53が、絶縁層で形成されるバッファ層54の厚さより厚いが、バッファ層53よりバッファ層54の厚さを厚くしてもよい。なお、バッファ層53及びバッファ層54の合計の膜厚を30nm〜200nm、好ましくは50nm〜150nmとする。アクセプターとなる不純物元素が添加された半導体層51上に半導体層で形成されるバッファ層53が形成されることで、アクセプターとなる不純物元素が添加された半導体層の酸化を低減することができ、アクセプターとなる不純物元素が添加された半導体層の抵抗率の低減を抑制することができる。また、半導体層で形成されるバッファ層53上に絶縁層で形成されるバッファ層54を設けることで、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61から非晶質半導体層55に流れるリーク電流をバッファ層52でせき止めることが可能であるため、リーク電流を低減することができる。また、オフ電流を低減することができる。
なお、本実施の形態は実施の形態1、実施の形態2それぞれと組み合わせ可能である。
(実施の形態4)
本実施の形態では、アクセプターとなる不純物元素が添加された半導体層51の別の形態を示す。
図4に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、半導体結晶粒56が形成され、アクセプターとなる不純物元素が添加された半導体結晶粒56及びゲート絶縁層09b上にバッファ層53が形成される。このバッファ層53は、アクセプターとなる不純物元素が添加された半導体結晶粒56と略重畳して設けられる。また、バッファ層53の側面及び上面を覆う非晶質半導体層55が形成される。非晶質半導体層55上に一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は、バッファ層53に重ならない。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59の一端部は、バッファ層53に重なっている。
アクセプターとなる不純物元素が添加された半導体結晶粒56は、シリコン、またはゲルマニウムより多くのシリコンを含むシリコンゲルマニウム(SiGe1−x、0.5<x<1)等で形成することができる。アクセプターとなる不純物元素が添加された半導体結晶粒56の大きさを、1〜30nmとし、密度を1×1013/cm未満、好ましくは1×1010/cm未満とすると、分離された結晶粒を形成することが可能であり、後に形成するバッファ層53とゲート絶縁層09bとの密着性を高めることができる。このため、薄膜トランジスタの歩留まりを高めることができる。
アクセプターとなる不純物元素が添加された半導体結晶粒56の形成方法としては、アクセプターとなる不純物元素が添加された微結晶半導体層をスパッタリング法またはプラズマCVD法により成膜した後に、アクセプターとなる不純物元素が添加された微結晶半導体層に水素プラズマを曝して、アクセプターとなる不純物元素が添加された微結晶半導体層の非晶質半導体成分をエッチングすることで、アクセプターとなる不純物元素が添加された半導体結晶粒56を形成することができる。または、結晶粒が連続せず分散した状態の厚さで、アクセプターとなる不純物元素が添加された微結晶半導体層または結晶性半導体層をスパッタリング法またはプラズマCVD法により成膜することで、アクセプターとなる不純物元素が添加された半導体結晶粒56を形成することができる。
また、アクセプターとなる不純物元素が添加された半導体結晶粒56の代わりに、ゲート絶縁層09b上にアクセプターとなる不純物元素が添加された半導体層を形成した後、導電層上にレジストを塗布した後、フォトリソグラフィ工程により形成したレジストマスクを用いてアクセプターとなる不純物元素が添加された半導体層をエッチングして、分離されたアクセプターとなる不純物元素が添加された半導体結晶粒を形成してもよい。
図4(B)に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体結晶粒56が形成され、アクセプターとなる不純物元素が添加された半導体結晶粒56及びゲート絶縁層09b上にバッファ層が形成されず、非晶質半導体層55が形成される。非晶質半導体層55上に一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。
アクセプターとなる不純物元素が添加された半導体結晶粒56は、連続せず、間に非晶質半導体層55が形成されるため、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61に重畳するようにアクセプターとなる不純物元素が添加された半導体結晶粒56が形成されていてもオフ電流の上昇を低減することができる。また、バッファ層を形成しないため、フォトマスク数を1枚削減することが可能であり、スループットを向上させると共に、コスト削減が可能である。
なお、本実施の形態は実施の形態1乃至3のぞれぞれと組み合わせ可能である。
(実施の形態5)
本実施の形態では、非晶質半導体層の別の形態を示す。
図5に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体層51が形成され、アクセプターとなる不純物元素が添加された半導体層51上にバッファ層53が形成される。このバッファ層53は、アクセプターとなる不純物元素が添加された半導体層51と略重畳して設けられる。また、アクセプターとなる不純物元素が添加された半導体層51及びバッファ層53の側面及び上面を覆う微結晶半導体層58が形成され、微結晶半導体層58上に非晶質半導体層55が形成される。微結晶半導体層58及び非晶質半導体層55の形状は略同一である。非晶質半導体層55上に一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は、バッファ層53及びアクセプターとなる不純物元素が添加された半導体層51に重ならない。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59の一端部は、バッファ層53及びアクセプターとなる不純物元素が添加された半導体層51に重なっている。
微結晶半導体層58は、微結晶シリコン層、微結晶シリコンゲルマニウム層、微結晶ゲルマニウム層で形成することができる。また、低い濃度のドナーとなる不純物元素が添加されてもよい。低濃度のドナーとなる不純物元素が添加されることにより、薄膜トランジスタのしきい値電圧を制御することができる。
また、アクセプターとなる不純物元素が添加された半導体層51上にバッファ層53を設けず、アクセプターとなる不純物元素が添加された半導体層51に接して微結晶半導体層58を設けてもよい。
微結晶半導体層58の厚さを5〜30nm、好ましくは10〜20nmと薄くすることで、薄膜トランジスタのオフ電流を低く保つことができる。また、微結晶半導体層58及び一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の間に非晶質半導体層55が形成されるため、微結晶半導体層を用いて形成した薄膜トランジスタと比較して、オフ電流を低減することができる。また、非晶質半導体層55及びゲート絶縁層09bの間に、非晶質半導体層と比較して抵抗率の低い微結晶半導体層58を設けることで、キャリアが流れやすくなり、薄膜トランジスタの高速動作が可能である。
また、ゲート絶縁層09bを酸化シリコン層または酸化窒化シリコン層とし、微結晶半導体層58として、微結晶シリコン層を形成することで、ゲート絶縁層09bを窒化シリコン層とし、微結晶半導体層を形成せずに非晶質半導体層を形成するときと比べて、しきい値電圧の変動を低減することが可能である。
なお、本実施の形態は実施の形態1乃至4のぞれぞれと組み合わせ可能である。
(実施の形態6)
本実施の形態では、薄膜トランジスタの構造の別の形態を示す。
図6に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体層51eが環状に形成され、アクセプターとなる不純物元素が添加された半導体層51e上にバッファ層53eが環状に形成される。このバッファ層53は、アクセプターとなる不純物元素が添加された半導体層51eと略重畳して設けられる。また、アクセプターとなる不純物元素が添加された半導体層51e及びバッファ層53eの側面及び上面を覆う非晶質半導体層55が形成される。非晶質半導体層55上に、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は、バッファ層53eに重ならない。また、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59の一端部は、バッファ層53eに重なっている。
図6に示す薄膜トランジスタは、ソース領域及びドレイン領域が対向するチャネル形成領域が円形であることが特徴である。具体的には、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の一方61は円形であり、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の他方59は環状である。即ち、ソース領域またはドレイン領域の一方が、ソース領域またはドレイン領域の他方を、一定間隔をあけて囲う構造となっている。このため、配線63をソース配線とし、配線65をドレイン配線とした場合、チャネル形成領域が曲線状であると、しきい値電圧の変動を低減することが可能であり、薄膜トランジスタの特性の信頼性を高めることができる。また、ソース配線及びドレイン配線が直線型である典型的な薄膜トランジスタと比較して、ソース領域及びドレイン領域が曲線状であるとそれらの対向面積が大きくなるため、同じチャネル幅の薄膜トランジスタを設計する場合、薄膜トランジスタの面積を小さくすることができる。
なお、本実施の形態は実施の形態1乃至5のぞれぞれと組み合わせ可能である。
(実施の形態7)
本実施の形態では、図1(A)に示すような、高速動作が可能であり、オン電流が高く、且つオフ電流の低い薄膜トランジスタの作製工程について示す。
非晶質半導体層または微結晶半導体層を有する薄膜トランジスタは、p型よりもn型の方が、電界効果移動度が高いので駆動回路に用いるのにより適している。同一の基板上に形成する薄膜トランジスタを全て同じ導電型にそろえておくことが、工程数を抑えるためにも望ましい。ここでは、nチャネル型の薄膜トランジスタを用いて説明する。
図1(A)に示す薄膜トランジスタの作製工程について、図7乃至図10を用いて示す。なお、図7及び図8において左側は図10のA−Bの断面図であり、薄膜トランジスタが形成される領域の断面を示し、右側は図10のC−Dの断面図であり、画素においてゲート配線及びソース配線が交差する領域の断面を示す。
図7(A)に示すように、基板01上に導電層03を形成する。導電層03としては、実施の形態1に示すゲート電極05に列挙した材料を用いて形成することができる。導電層03は、スパッタリング法、CVD法、めっき法、印刷法、液滴吐出法等を用いて形成する。
次に、第1のフォトマスクを用いたフォトリソグラフィ工程を用いて形成したレジストマスクを用いて導電層03を所望の形状にエッチングして、図7(B)に示すように、ゲート配線05を形成する。この後、レジストマスクを除去する。
次に、ゲート配線05及び基板01上にゲート絶縁層09を形成する。ゲート絶縁層09としては、実施の形態1に示すゲート絶縁層09a、09bに列挙した材料を用いて形成することができる。ゲート絶縁層09は、CVD法やスパッタリング法等を用いて形成する。
次に、ゲート絶縁層09上にアクセプターとなる不純物元素が添加された半導体層11、及びバッファ層13を積層して形成する。
プラズマCVD装置の反応室内において、シリコンまたはゲルマニウムを含む堆積性気体と、水素とを混合し、グロー放電プラズマにより、微結晶半導体層または非晶質半導体層を形成する。シリコンまたはゲルマニウムを含む堆積性気体の流量に対して、水素の流量を10〜2000倍、好ましくは50〜200倍に希釈して微結晶半導体層を形成する。シリコンまたはゲルマニウムを含む堆積性気体の流量に対して、水素の流量を0〜10倍倍、好ましくは1〜5倍に希釈して非晶質半導体層を形成する。基板の加熱温度は100℃〜300℃、好ましくは120℃〜220℃で行う。また、上記原料ガスと共に、ボロンを含む気体を混合することで、アクセプターとなる不純物元素が添加された半導体層を形成することができる。ここでは、シランと、水素及び/または希ガスと共にジボランを混合して、グロー放電プラズマにより、アクセプターとなる不純物元素が添加された半導体層として、ボロンを含む微結晶シリコン層を形成することができる。
アクセプターとなる不純物元素が添加された半導体層の形成工程においてグロー放電プラズマの生成は、1MHzから20MHz、代表的には13.56MHz、27.12MHzの高周波電力、または20MHzより大きく120MHz程度までの高周波電力、代表的には60MHzを印加することで行われる。
また、シリコンまたはゲルマニウムを含む堆積性気体の代表例としては、SiH、Si、GeH、Ge等がある。
なお、アクセプターとなる不純物元素が添加された半導体層を形成する代わりに、ゲート絶縁層09としてアクセプターとなる不純物元素が添加された絶縁層を形成し、その上にアクセプターとなる不純物元素を含まない半導体層を形成してもよい。例えば、アクセプターとなる不純物元素(ボロン)を含む酸化シリコン層、窒化シリコン層、酸化窒化シリコン層、または窒化酸化シリコン層等をゲート絶縁層として形成することができる。また、ゲート絶縁層09を積層構造とする場合、微結晶半導体層に接する層または基板01に接する層にアクセプターとなる不純物元素を添加してもよい。
ゲート絶縁層09としてアクセプターとなる不純物元素が添加された絶縁層の形成方法としては、絶縁層の原料気体と共に、アクセプターとなる不純物元素を含む気体を用いて絶縁層を形成すればよい。例えば、シラン、アンモニア、及びジボランを用いたプラズマCVD法によりボロンを含む窒化シリコンを形成することができる。また、シラン、一酸化二窒素、及びアンモニア、並びにジボランを用いたプラズマCVD法により、ボロンを含む酸化窒化シリコン層を形成することができる。
また、ゲート絶縁層09を形成する前に、成膜装置の反応室内にアクセプターとなる不純物元素を含む気体を流し、基板01表面及び反応室内壁にアクセプターとなる不純物元素を吸着させてもよい。この後、ゲート絶縁層09を形成することで、アクセプターとなる不純物元素を取り込みながら絶縁層が堆積するため、アクセプターとなる不純物元素が添加された絶縁層を形成することができる。
また、アクセプターとなる不純物元素が添加された半導体層を形成する前に、成膜装置の反応室内にアクセプターとなる不純物元素を含む気体を流し、ゲート絶縁層09及び反応室内壁にアクセプターとなる不純物元素を吸着させてもよい。この後、半導体層を堆積することで、アクセプターとなる不純物元素を取り込みながら半導体層が堆積するため、アクセプターとなる不純物元素が添加された半導体層を形成することができる。
なお、ゲート絶縁層09bが酸化シリコン層、または酸化窒化シリコン層の場合、アクセプターとなる不純物元素が添加された半導体層11を形成する前に、ゲート絶縁層09bの表面をプラズマ処理してもよい。代表的には、水素プラズマ、アンモニアプラズマ、HOプラズマ、ヘリウムプラズマ、アルゴンプラズマ、ネオンプラズマ等のプラズマをゲート絶縁層09表面に曝す。この結果、ゲート絶縁層09表面の欠陥を低減することができる。代表的には、ゲート絶縁層09表面のダングリングボンドを終端化することができる。この後、アクセプターとなる不純物元素が添加された半導体層または非晶質半導体層を形成すると、アクセプターとなる不純物元素が添加された半導体層または非晶質半導体の界面における欠陥を低減することが可能である。この結果、欠陥によるキャリアの捕獲を低減することが可能であり、オン電流を高めることが可能である。
次に、バッファ層13を形成する。バッファ層13として半導体層を形成する場合、シリコン、またはゲルマニウムを含む堆積性気体を用いたプラズマCVD法により非晶質半導体層を形成することができる。または、シリコン、またはゲルマニウムを含む堆積性気体に、ヘリウム、アルゴン、クリプトン、ネオンから選ばれた一種または複数種の希ガス元素で希釈して非晶質半導体層を形成することができる。または、シランガスの流量の1倍以上10倍以下、更に好ましくは1倍以上5倍以下の流量の水素を用いて、水素を含む非晶質半導体層を形成することができる。また、上記水素化半導体層に、フッ素、塩素等のハロゲンを添加してもよい。
また、非晶質半導体層は、ターゲットにシリコン、ゲルマニウム等の半導体ターゲットを用いて水素、または希ガスでスパッタリングして非晶質半導体層を形成することができる。
バッファ層13として絶縁層を形成する場合、ゲート絶縁層09と同様に形成することができる。または、ポリイミド、アクリル樹脂、エポキシ樹脂、その他の有機絶縁層の原料を塗布した後、焼成して絶縁層を形成することができる。
また、プラズマCVD法によりバッファ層13を300℃〜400℃の温度にて成膜することが好ましい。この成膜処理により水素がアクセプターとなる不純物元素が添加された半導体層に供給され、アクセプターとなる不純物元素が添加された半導体層を水素化したのと同等の効果が得られる。すなわち、アクセプターとなる不純物元素が添加された半導体層上にバッファ層13を堆積することにより、アクセプターとなる不純物元素が添加された半導体層に水素を拡散させて、ダングリングボンドの終端をすることができる。
アクセプターとなる不純物元素が添加された半導体層が微結晶半導体層で形成される場合、アクセプターとなる不純物元素が添加された半導体層の表面に、バッファ層13として非晶質半導体層、更には水素、窒素、またはハロゲンを含む非晶質半導体層を形成することで、アクセプターとなる不純物元素が添加された半導体層に含まれる結晶粒の表面の自然酸化を防止することが可能である。特に、非晶質半導体と微結晶粒が接する領域では、局部応力により亀裂が入りやすい。この亀裂が酸素に触れると結晶粒は酸化され、結晶粒の表面に酸化シリコンが形成される。しかしながら、アクセプターとなる不純物元素が添加された半導体層の表面に非晶質半導体層を形成することで、微結晶粒の酸化を防ぐことができる。また、薄膜トランジスタへの印加電圧の高い(例えば15V程度)表示装置、代表的には液晶表示装置において、バッファ層の厚さを厚くすると、ドレイン耐圧が高くなり、薄膜トランジスタに高い電圧が印加されても、薄膜トランジスタが劣化することを回避することができる。
次に、バッファ層13上にレジストを塗布した後、第2のフォトマスクを用いたフォトリソグラフィ工程を用いて形成したレジストマスクを用いて、バッファ層13及びアクセプターとなる不純物元素が添加された半導体層11を所望の形状にエッチングして、図7(C)に示すように、薄膜トランジスタを形成する領域において、アクセプターとなる不純物元素が添加された半導体層51、及びバッファ層19を形成する。また、ゲート配線及びソース配線が交差する領域において、アクセプターとなる不純物元素が添加された半導体層17、及びバッファ層21を形成する。この後、レジストマスクを除去する。
次に、図7(D)に示すように、非晶質半導体層23、及び一導電型を付与する不純物元素が添加された不純物半導体層25を形成する。
非晶質半導体層23としては、バッファ層13として半導体層を用いて形成する場合と同様に形成することができる。
なお、非晶質半導体層23を形成する際、プラズマCVD装置の成膜室内壁に窒化酸化シリコン層、窒化シリコン層、酸化シリコン層、酸化窒化シリコン層をプリコートした後に、シリコンまたはゲルマニウムを含む堆積性気体の流量に対して、水素の流量を10〜2000倍、好ましくは50〜200倍に希釈して半導体層を成膜すると、膜中に成膜室内壁の酸素、窒素等を取り込みながら膜が堆積するため、結晶化せず、緻密な非晶質半導体層を形成することができる。なお、当該半導体層に微結晶が含まれる場合もある。また、ゲート絶縁層09が窒化シリコン層の場合は、当該成膜方法により非晶質半導体層を形成することで、膜剥れが生じず、歩留まりを高めることができる。
ここでは、nチャネル型の薄膜トランジスタを形成するため、一導電型を付与する不純物元素が添加された不純物半導体層25としては、シリコンまたはゲルマニウムを含む堆積性気体と、フォスフィンとを用いたプラズマCVD法により形成する。また、pチャネル型の薄膜トランジスタを形成する場合は、シリコンまたはゲルマニウムを含む堆積性気体と、ジボランとを用いたプラズマCVD法により形成する。
アクセプターとなる不純物元素が添加された半導体層11、バッファ層13、非晶質半導体層23、及び一導電型を付与する不純物元素が添加された不純物半導体層25の形成工程においてグロー放電プラズマの生成は、3MHzから30MHz程度までのHF帯、代表的には13.56MHz、27.12MHzの高周波電力、または30MHzより大きく300MHz程度までのVHF帯の高周波電力、代表的には60MHzを印加することで行われる。
導電層27としては、実施の形態1に示す配線63、65に列挙した材料を用いて形成することができる。導電層27は、CVD法やスパッタリング法、印刷法、液滴吐出法等を用いて形成する。
次に、導電層27上にレジストを塗布する。レジストは、ポジ型レジストまたはネガ型レジストを用いることができる。ここでは、ポジ型レジストを用いて示す。
次に、第3のフォトマスクとして多階調マスクを用いて、レジストに光を照射した後現像して、レジストマスク29を形成する。
ここで、多階調マスクを用いた露光について、図9を用いて説明する。
多階調マスクとは、露光部分、中間露光部分、及び未露光部分に3つの露光レベルを行うことが可能なマスクであり、一度の露光及び現像工程により、複数(代表的には二種類)の厚さの領域を有するレジストマスクを形成することが可能である。このため、多階調マスクを用いることで、フォトマスクの枚数を削減することが可能である。
多階調マスクの代表例としては、図9(A)に示すようなグレートーンマスク159a、図9(C)に示すようなハーフトーンマスク159bがある。
図9(A)に示すように、グレートーンマスク159aは、透光性を有する基板163及びその上に形成される遮光部164並びに回折格子165で構成される。遮光部164においては、光の透過率が0%である。一方、回折格子165はスリット、ドット、メッシュ等の光透過部の間隔を、露光に用いる光の解像度限界以下の間隔とすることにより、光の透過率を制御することができる。なお、回折格子165は、周期的なスリット、ドット、メッシュ、または非周期的なスリット、ドット、メッシュどちらも用いることができる。
透光性を有する基板163は、石英等の透光性を有する基板を用いることができる。遮光部164及び回折格子165は、クロムや酸化クロム等の光を吸収する遮光材料を用いて形成することができる。
グレートーンマスク159aに露光光を照射した場合、図9(B)に示すように、遮光部164においては、光透過率166は0%であり、遮光部164及び回折格子165が設けられていない領域では光透過率166は100%である。また、回折格子165においては、10〜70%の範囲で調整可能である。回折格子165における光の透過率の調整は、回折格子のスリット、ドット、またはメッシュの間隔及びピッチの調整により可能である。
図9(C)に示すように、ハーフトーンマスク159bは、透光性を有する基板163及びその上に形成される半透過部167並びに遮光部168で構成される。半透過部167は、MoSiN、MoSi、MoSiO、MoSiON、CrSiなどを用いることができる。遮光部168は、クロムや酸化クロム等の光を吸収する遮光材料を用いて形成することができる。
ハーフトーンマスク159bに露光光を照射した場合、図9(D)に示すように、遮光部168においては、光透過率169は0%であり、遮光部168及び半透過部167が設けられていない領域では光透過率169は100%である。また、半透過部167においては、10〜70%の範囲で調整可能である。半透過部167に於ける光の透過率の調整は、半透過部167の材料により可能である。
多階調マスクを用いて露光した後、現像することで、図7(D)に示すように、膜厚の異なる領域を有するレジストマスク29を形成することができる。
次に、レジストマスク29により、非晶質半導体層23、一導電型を付与する不純物元素が添加された不純物半導体層25、及び導電層27をエッチングし分離する。この結果、図7(E)に示すような、非晶質半導体層33、35、一導電型を付与する不純物が添加された半導体層37、39、及び導電層41を形成することができる。
次に、レジストマスク29をアッシングする。この結果、レジストの面積が縮小し、厚さが薄くなる。このとき、膜厚の薄い領域のレジスト(ゲート配線05の一部と重畳する領域)は除去され、図7(E)に示すように、分離されたレジストマスク45を形成することができる。
次に、レジストマスク45を用いて、導電層41をエッチングし分離する。この結果、図8(A)に示すような、ソース配線63、ドレイン電極65を形成することができる。レジストマスク45を用いて導電層41をウエットエッチングすると、導電層41が等方的にエッチングされる。この結果、レジストマスク45より面積の小さいソース配線63、及びドレイン電極65を形成することができる。
ゲート配線05及び一導電型を付与する不純物元素が添加された不純物半導体層39の交差部においては、ゲート絶縁層09の他に、アクセプターとなる不純物元素が添加された半導体層17、バッファ層21、及び非晶質半導体層35が形成され、ゲート配線05及び一導電型を付与する不純物元素が添加された不純物半導体層39の間隔が広がる。このため、ゲート配線05及び一導電型を付与する不純物元素が添加された不純物半導体層39が交差する領域での寄生容量を低減できる。
次に、レジストマスク45を用いて、一導電型を付与する不純物が添加された半導体層37をエッチングして、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61を形成する。なお、当該エッチング工程において、非晶質半導体層33の一部もエッチングされ、非晶質半導体層55になる。
ここでは、ソース配線63、及びドレイン電極65の端部と、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の端部は一致せずずれており、ソース配線63、ドレイン電極65の端部の外側に、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61の端部が形成される。この後、レジストマスク45を除去する。
次に、露出している非晶質半導体層55にHOプラズマを照射してもよい。代表的には、気化した水をプラズマで放電して生成したラジカルを、非晶質半導体層55、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61、及びソース配線63、ドレイン電極65の露出部に照射することで、薄膜トランジスタの高速動作が可能であり、オン電流を更に高めることができる。また、オフ電流を低減することができる。
以上の工程により、薄膜トランジスタを形成することができる。
次に、図8(B)に示すように、ソース配線63、ドレイン電極65、ゲート絶縁層09上に、保護絶縁層67を形成する。保護絶縁層67としては、窒化シリコン層、窒化酸化シリコン層、酸化シリコン層、または酸化窒化シリコン層を用いて形成することができる。なお、保護絶縁層67は、大気中に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻密な膜が好ましい。
次に、保護絶縁層67上に平坦化層69を形成してもよい。平坦化層69としては、アクリル樹脂、ポリイミド、エポキシ樹脂、シロキサンポリマー等の有機絶縁層を用いて形成することができる。ここでは、感光性の有機樹脂を用いて平坦化層69を形成する。次に、平坦化層69を第4のフォトマスクを用いて感光した後、現像して、図8(C)に示すように、保護絶縁層67を露出する。次に、平坦化層69を用いて保護絶縁層67をエッチングして、ドレイン電極65の一部を露出するコンタクトホールを形成する。
次に、コンタクトホールに画素電極71を形成する。ここでは、平坦化層69上に導電層を形成した後、導電層上にレジストを塗布する。次に、第5のフォトマスクを用いたフォトリソグラフィ工程により形成したレジストマスクを用いて導電層をエッチングして、画素電極71を形成する。
画素電極71は、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化シリコンが添加されたインジウム錫酸化物などの透光性を有する導電性材料を用いることができる。
また、画素電極71として、導電性高分子(導電性ポリマーともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗率が0.1Ω・cm以下であることが好ましい。
導電性高分子としては、いわゆるπ電子共役系導電性高分子が用いることができる。例えば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンまたはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
ここでは、画素電極71としては、スパッタリング法によりITOを成膜した後、ITO上にレジストを塗布する。次に、第6のフォトマスクを用いてレジストを露光及び現像し、レジストマスクを形成する。次に、レジストマスクを用いてITOをエッチングして画素電極71を形成する。この後、レジストマスクを除去する。なお、図8(C)は、図10のA−B、及びC−Dの断面図に相当する。図10に示す薄膜トランジスタは、ソース領域及びドレイン領域が対向するチャネル形成領域の上面形状が平行型であるが、この代わりにチャネル形成領域の上面形状がC字(U字)状の薄膜トランジスタを作製してもよい。
以上により、オフ電流が低く、オン電流が高く、高速動作が可能である薄膜トランジスタを作製することができる。また、当該薄膜トランジスタを画素電極のスイッチング素子として有する素子基板を作製することができる。なお、本実施の形態においては、通常の逆スタガ型の薄膜トランジスタの作製工程と比較して、アクセプターとなる不純物元素が添加された半導体層及びバッファ層を所定の形状にエッチングするためのフォトマスクが1枚増えるが、一対の非晶質半導体層、一導電型を付与する不純物元素が添加された一対の不純物半導体層、及び配線を所定の形状にエッチングするためのフォトマスクに多階調マスクを用いているため、当該プロセスでフォトマスク数を1枚削減することが可能であるため、作製工程全体としてはマスク枚数が増加していない。
(実施の形態8)
本実施の形態では、図1(B)に示すような、非晶質半導体層をチャネル形成領域に有する薄膜トランジスタと比較して高速動作が可能であり、オン電流が高く、且つ微結晶半導体層をチャネル形成領域に有する薄膜トランジスタと比較してオフ電流の低い薄膜トランジスタの作製工程について示す。
なお、図11の左側は図12のA−Bの断面図であり、薄膜トランジスタが形成される領域の断面を示し、右側は図12のC−Dの断面図であり、画素においてゲート配線及びソース配線が交差する領域の断面を示す。
実施の形態7に示す図7(A)の工程を経て、ゲート配線05を形成する。次に、ゲート配線05及び基板01上にゲート絶縁層09を形成する。
次に、図7(B)の工程を経てゲート絶縁層09上に、アクセプターとなる不純物元素が添加された半導体層11、及びバッファ層13を順に積層する。次に、バッファ層13上にレジストを塗布する。次に、フォトリソグラフィ工程により形成したレジストマスクを用いて、アクセプターとなる不純物元素が添加された半導体層11、及びバッファ層13をエッチングして、図11(A)に示すように、アクセプターとなる不純物元素が添加された半導体層51、17、及びバッファ層19、21を形成する。
次に、非晶質半導体層23及び一導電型を付与する不純物元素が添加された不純物半導体層25を形成する。
次に、フォトリソグラフィ工程を用いて形成したレジストマスクを用いて、一導電型を付与する不純物元素が添加された不純物半導体層25、及び非晶質半導体層23を所望の形状にエッチングして、図11(B)に示すように、薄膜トランジスタを形成する領域において、非晶質半導体層81、及び一導電型を付与する不純物元素が添加された不純物半導体層83を形成する。また、ゲート配線及びソース配線が交差する領域において、非晶質半導体層82、及び一導電型を付与する不純物元素が添加された不純物半導体層84を形成する。この後、レジストマスクを除去する。なお、アクセプターとなる不純物元素が添加された半導体層51、17の側面が非晶質半導体層81、82に覆われる。
次に、図11(C)に示すように導電層27を形成する。
次に、フォトリソグラフィ工程を用いて形成したレジストマスクを用いて導電層27を所望の形状にエッチングして、図11(D)に示すように、ソース配線85及びドレイン電極87を形成する。
ゲート配線05及びソース配線85の交差部においては、ゲート絶縁層09の他に、アクセプターとなる不純物元素が添加された半導体層17、バッファ層21、及び非晶質半導体層82が形成され、ゲート配線05及びソース配線85の間隔が広がる。このため、ゲート配線05及びソース配線85が交差する領域での寄生容量を低減できる。
次に、レジストマスクを用いて一導電型を付与する不純物元素が添加された不純物半導体層83をエッチングして、一導電型を付与する不純物元素が添加された一対の不純物半導体層91、93を形成する。また、当該エッチング工程において、非晶質半導体層81もエッチングされる。一部エッチングされた、凹部が形成された非晶質半導体層を非晶質半導体層95と示す。ソース領域及びドレイン領域の形成工程と、非晶質半導体層95の凹部とを同一工程で形成することができる。この後、レジストマスクを除去する。
次に、露出している非晶質半導体層95にHOプラズマを照射してもよい。代表的には、気化した水をプラズマで放電して生成したラジカルを、非晶質半導体層95、一導電型を付与する不純物元素が添加された一対の不純物半導体層91、93、及びソース配線85、ドレイン電極87の露出部に照射することで、薄膜トランジスタの高速動作が可能であり、オン電流を更に高めることができる。また、オフ電流を低減することができる。
以上の工程により、高速動作が可能であり、オン電流が高く、オフ電流の低い薄膜トランジスタを形成する。
次に、図8(B)及び図8(C)に示す工程を経て、図11(E)に示すように、保護絶縁層67、平坦化層69、及びドレイン電極に接続する画素電極71を形成する。なお、図11(E)は、図12のA−B、及びC−Dの断面図に相当する。図12に示す薄膜トランジスタは、ソース領域及びドレイン領域が直線に対向する、チャネル形成領域の上面形状が直線型であるが、この代わりにチャネル形成領域の上面形状がC字(U字)状の薄膜トランジスタを作製してもよい。
以上により、オフ電流が低く、オン電流が高く、高速動作が可能である薄膜トランジスタを作製することができる。また、当該薄膜トランジスタを画素電極のスイッチング素子として有する素子基板を作製することができる。
(実施の形態9)
本実施の形態では、チャネル保護型の薄膜トランジスタについて、図25を用いて示す。
図25に示す薄膜トランジスタは、基板01上にゲート電極05が形成され、ゲート電極05上にゲート絶縁層09a、09bが形成され、ゲート絶縁層09b上に、アクセプターとなる不純物元素が添加された半導体層51が形成される。また、アクセプターとなる不純物元素が添加された半導体層51上にバッファ層53が形成され、ゲート絶縁層09b及びバッファ層53上に非晶質半導体層55が形成される。非晶質半導体層55上であって、ゲート電極05及びアクセプターとなる不純物元素が添加された半導体層51の一方の端部に重畳する領域にチャネル保護層73が形成される。また、チャネル保護層73及び非晶質半導体層55上に、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61が形成され、一導電型を付与する不純物元素が添加された一対の不純物半導体層59、61上に配線63、65が形成される。
チャネル保護層73としては、ゲート絶縁層09a、09bの材料や、平坦化層69に示す材料を適宜用いることができる。
なお、本実施の形態は、他の実施の形態と組み合わせ可能である。
(実施の形態10)
本実施の形態では、図13に示す素子基板300の周辺部に設けられた走査線入力端子部と信号線入力端子部の構造について、図14を用いて以下に示す。図14に、基板01の周辺部に設けられた走査線入力端子部及び信号線入力端子部、並びに画素部の薄膜トランジスタの断面図を示す。
なお、画素部に設けられる画素において、画素電極の電位を制御する薄膜トランジスタが設けられるアクティブマトリクス型表示装置の場合、走査線はゲート電極に接続される。または、走査線の一部がゲート電極として機能する。このため、以下、走査線をゲート配線05とも示す。また、信号線は、薄膜トランジスタのソースに接続されることから、以下、信号線をソース配線63とも示す。しかしながら、信号線が薄膜トランジスタのドレインに接続される場合は、信号線をドレイン配線とすることができる。
図13に示す素子基板300には画素部301が設けられ、画素部301と基板01周辺部の間に保護回路302、322、信号線323、走査線303が設けられる。また、図示しないが、保護回路302、322から画素部301へ信号線、走査線が形成される。信号線323、走査線303の端部には信号線入力端子部326、走査線入力端子部306が設けられる。信号線入力端子部326、走査線入力端子部306の端子にはそれぞれFPC324、304が接続され、FPC324、304には信号線駆動回路325、走査線駆動回路305が設けられる。また、画素部301には図示しないが、画素331がマトリクス状に配置されている。
図14(A)においては、走査線入力端子306aは、薄膜トランジスタ330のゲート配線05に接続される。また、信号線入力端子326aはソース配線63に接続される。
走査線入力端子306a、信号線入力端子326aはそれぞれ、画素部の薄膜トランジスタ330の画素電極71と同じ層で形成される。また、走査線入力端子306a、信号線入力端子326aは、ソース配線63上に形成される平坦化層69上に形成される。また、平坦化層69上において、走査線入力端子306a、信号線入力端子326aは、異方性導電接着剤307、327の導電性粒子308、328を介してFPC304、324の配線309、329に接続される。
なお、ここでは、ゲート配線05と走査線入力端子306aが接続されるが、ゲート配線05と走査線入力端子306aの間に、ソース配線63と同じ層で形成される導電層を設けてもよい。
図14(B)においては、走査線入力端子306bは、薄膜トランジスタ330のゲート配線05に接続される。また、信号線入力端子326bは、薄膜トランジスタ330のソース配線63に接続される。
走査線入力端子306b、信号線入力端子326bは、それぞれ画素部の薄膜トランジスタ330の画素電極71と同じ層で形成される。また、走査線入力端子306b、信号線入力端子326bは、平坦化層69及び保護絶縁層67上に形成される。また、平坦化層69及び保護絶縁層67の開口部において、走査線入力端子306b、信号線入力端子326bは、異方性導電接着剤307、327の導電性粒子308、328を介してFPC304、324の配線309、329に接続される。
ソース配線63に接続する信号線入力端子326bは、基板01及びソース配線63の間に、ゲート絶縁層09の他に、非晶質半導体層35、一導電型を付与する不純物元素が添加された不純物半導体層39が形成され、厚みが増す。このため、信号線入力端子326bとFPC324の配線328の接続が容易となる。
(実施の形態11)
次に、本発明の一形態である表示パネルの構成について、以下に示す。
図15(A)に、信号線駆動回路6013のみを別途形成し、基板6011上に形成された画素部6012と接続している表示パネルの形態を示す。画素部6012、保護回路6016、及び走査線駆動回路6014が形成された素子基板は、上記実施の形態に示す素子基板を用いて形成する。非晶質半導体層をチャネル形成領域に用いた薄膜トランジスタよりも高い電界効果移動度が得られる薄膜トランジスタで信号線駆動回路を形成することで、走査線駆動回路よりも高い駆動周波数が要求される信号線駆動回路の動作を安定させることができる。なお、信号線駆動回路6013は、単結晶半導体をチャネル形成領域に用いたトランジスタ、多結晶半導体をチャネル形成領域に用いた薄膜トランジスタ、またはSOIをチャネル形成領域に用いたトランジスタであっても良い。SOIを用いたトランジスタにおいては、ガラス基板上に設けられた単結晶半導体層をチャネル形成領域に用いたトランジスタを含む。画素部6012と、信号線駆動回路6013と、走査線駆動回路6014とに、それぞれ電源の電位、各種信号等が、FPC6015を介して供給される。信号線駆動回路6013及びFPC6015の間、または信号線駆動回路6013及び画素部6012の間に、上記実施の形態に示す薄膜トランジスタで形成された保護回路6016を設けてもよい。保護回路6016は、上記実施の形態で示す薄膜トランジスタで形成された保護回路の代わりに、薄膜トランジスタ、ダイオード、抵抗素子及び容量素子等から選択された1つまたは複数の素子によって構成される保護回路を設けてもよい。
なお、信号線駆動回路及び走査線駆動回路を、共に画素部と同じ基板上に形成しても良い。
また、駆動回路を別途形成する場合、必ずしも駆動回路が形成された基板を、画素部が形成された基板上に貼り合わせる必要はなく、例えばFPC上に貼り合わせるようにしても良い。図15(B)に、信号線駆動回路6023のみを別途形成し、基板6021上に形成された画素部6022、保護回路6026、及び走査線駆動回路6024が形成された素子基板とFPCが接続している表示装置パネルの形態を示す。画素部6022、保護回路6026、及び走査線駆動回路6024は、上記実施の形態に示す薄膜トランジスタを用いて形成する。信号線駆動回路6023は、FPC6025及び保護回路及び6026を介して、画素部6022と接続されている。画素部6022と、信号線駆動回路6023と、走査線駆動回路6024とに、それぞれ電源の電位、各種信号等が、FPC6025を介して供給される。FPC6025及び画素部6022の間に、上記実施の形態に示す薄膜トランジスタで形成された保護回路6026を設けてもよい。保護回路6026は、上記実施の形態で示す薄膜トランジスタで形成された保護回路の代わりに、薄膜トランジスタ、ダイオード、抵抗素子及び容量素子等から選択された1つまたは複数の素子によって構成される保護回路を設けてもよい。
また、信号線駆動回路の一部または走査線駆動回路の一部のみを、上記実施の形態に示す薄膜トランジスタを用いて画素部と同じ基板上に形成し、残りを別途形成して画素部と電気的に接続するようにしても良い。図15(C)に、信号線駆動回路が有するアナログスイッチ6033aを、画素部6032、走査線駆動回路6034と同じ基板6031上に形成し、信号線駆動回路が有するシフトレジスタ6033bを別途異なる基板に形成して貼り合わせる表示装置パネルの形態を示す。画素部6032、保護回路6036、及び走査線駆動回路6034は、上記実施の形態に示す薄膜トランジスタを用いて形成する。信号線駆動回路が有するシフトレジスタ6033bは、FPC6035及び保護回路6036を介して画素部6032と接続されている。画素部6032と、信号線駆動回路と、走査線駆動回路6034とに、それぞれ電源の電位、各種信号等が、FPC6035を介して供給される。シフトレジスタ6033b及びアナログスイッチ6033aの間に、上記実施の形態に示す薄膜トランジスタで形成された保護回路6036を設けてもよい。保護回路6036は、上記実施の形態で示す薄膜トランジスタで形成された保護回路の代わりに、薄膜トランジスタ、ダイオード、抵抗素子及び容量素子等から選択された1つまたは複数の素子によって構成される保護回路を設けてもよい。
図15に示すように、本実施の形態の表示装置は、駆動回路の一部または全部を、画素部と同じ基板上に、上記実施の形態に示す薄膜トランジスタを用いて形成することができる。
なお、別途形成した基板の接続方法は、特に限定されるものではなく、公知のCOG方法、ワイヤボンディング方法、或いはTAB方法などを用いることができる。また接続する位置は、電気的な接続が可能であるならば、図15に示した位置に限定されない。また、コントローラ、CPU、メモリ等を別途形成し、接続するようにしても良い。
なお、本実施の形態で用いる信号線駆動回路は、シフトレジスタとアナログスイッチ有する。または、シフトレジスタとアナログスイッチに加え、バッファ、レベルシフタ、ソースフォロワ等、他の回路を有していても良い。また、シフトレジスタとアナログスイッチは必ずしも設ける必要はなく、例えばシフトレジスタの代わりにデコーダ回路のような信号線の選択ができる別の回路を用いても良いし、アナログスイッチの代わりにラッチ等を用いても良い。
(実施の形態12)
上記実施の形態により得られる素子基板、及びそれを用いた表示装置等によって、アクティブマトリクス型表示装置パネルに用いることができる。即ち、それらを表示部に組み込んだ電子機器全てに上記実施の形態を実施できる。
その様な電子機器としては、ビデオカメラ及びデジタルカメラ等のカメラ、ヘッドマウントディスプレイ(ゴーグル型ディスプレイ)、カーナビゲーション、プロジェクタ、カーステレオ、パーソナルコンピュータ、携帯情報端末(モバイルコンピュータ、携帯電話または電子書籍等)などが挙げられる。それらの一例を図16に示す。
図16(A)はテレビジョン装置である。表示パネルを、図16(A)に示すように、筐体に組みこんで、テレビジョン装置を完成させることができる。表示パネルにより主画面2003が形成され、その他付属設備としてスピーカ部2009、操作スイッチなどが備えられている。このように、テレビジョン装置を完成させることができる。
図16(A)に示すように、筐体2001に表示素子を利用した表示用パネル2002が組みこまれ、受信機2005により一般のテレビ放送の受信をはじめ、モデム2004を介して有線または無線による通信ネットワークに接続することにより一方向(送信者から受信者)または双方向(送信者と受信者間、または受信者間同士)の情報通信をすることもできる。テレビジョン装置の操作は、筐体に組みこまれたスイッチまたは別体のリモコン操作機2006により行うことが可能であり、このリモコン操作機2006にも出力する情報を表示する表示部2007が設けられていても良い。
また、テレビジョン装置にも、主画面2003の他にサブ画面2008を第2の表示パネルで形成し、チャネルや音量などを表示する構成が付加されていても良い。この構成において、主画面2003を液晶表示パネルで形成し、サブ画面2008を発光表示パネルで形成しても良い。また、主画面2003を発光表示パネルで形成し、サブ画面2008を発光表示パネルで形成し、サブ画面2008は点滅可能とする構成としても良い。
図17はテレビ装置の主要な構成を示すブロック図を示している。表示パネル900には、画素部921が形成されている。信号線駆動回路922と走査線駆動回路923は、表示パネル900にCOG方式により実装されていても良い。
その他の外部回路の構成として、映像信号の入力側では、チューナ924で受信した信号のうち、映像信号を増幅する映像信号増幅回路925と、そこから出力される信号を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路926と、その映像信号をドライバICの入力仕様に変換するためのコントロール回路927などを有している。コントロール回路927は、走査線側と信号線側にそれぞれ信号を出力する。デジタル駆動する場合には、信号線側に信号分割回路928を設け、入力デジタル信号をm個に分割して供給する構成としても良い。
チューナ924で受信した信号のうち、音声信号は、音声信号増幅回路929に送られ、その出力は音声信号処理回路930を経てスピーカ933に供給される。制御回路931は受信局(受信周波数)や音量の制御情報を入力部932から受け、チューナ924や音声信号処理回路930に信号を送出する。
勿論、テレビジョン装置に限定されず、パーソナルコンピュータのモニタをはじめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など大面積の表示媒体としても様々な用途に適用することができる。
主画面2003、サブ画面2008において、上記実施の形態で説明した素子基板、及びそれを有する表示装置を適用することで、コントラスト等の画像品質を向上させたテレビ装置の量産性を高めることができる。
図16(B)は携帯電話機2301の一例を示している。この携帯電話機2301は、表示部2302、操作部2303などを含んで構成されている。表示部2302においては、上記実施の形態で説明した素子基板、及びそれを有する表示装置を適用することで、コントラスト等の画像品質を向上させた携帯電話の量産性を高めることができる。
また、図16(C)に示す携帯型のコンピュータは、本体2401、表示部2402等を含んでいる。表示部2402に、上記実施の形態に示す素子基板、及びそれを有する表示装置を適用することにより、コントラスト等の画像品質を向上させた携帯型のコンピュータの量産性を高めることができる。
図16(D)は卓上照明器具であり、照明部2501、傘2502、可変アーム2503、支柱2504、台2505、電源2506を含む。発光装置を照明部2501に用いることにより作製される。なお、照明器具には天井固定型の照明器具または壁掛け型の照明器具なども含まれる。上記実施の形態に示す素子基板、及びそれを有する表示装置を適用することにより、量産性を高めることができ、安価な卓上照明器具を提供することができる。
図18は上記実施の形態を適用したスマートフォン携帯電話機の構成の一例であり、図18(A)が正面図、図18(B)が背面図、図18(C)が展開図である。スマートフォン携帯電話機は、筐体1111及び1112二つの筐体で構成されている。スマートフォン携帯電話機は、携帯電話と携帯情報端末の双方の機能を備えており、コンピュータを内蔵し、音声通話以外にも様々なデータ処理が可能な所謂スマートフォンである。
携帯電話機は、筐体1111及び1002の二つの筐体で構成されている。筐体1111においては、表示部1101、スピーカ1102、マイクロフォン1103、操作キー1104、ポインティングディバイス1105、表面カメラ用レンズ1106、外部接続端子ジャック1107、イヤホン端子1108等を備え、筐体1112においては、キーボード1201、外部メモリスロット1202、裏面カメラ1203、ライト1204等を備えている。また、アンテナは筐体1111内部に内蔵されている。
また、上記構成に加えて、非接触ICチップ、小型記録装置等を内蔵していてもよい。
重なり合った筐体1111と筐体1112(図18(A))は、スライドし図18(C)のように展開する。表示部1101には、上記実施の形態に示される表示装置を組み込むことが可能であり、使用形態に応じて表示の方向が適宜変化する。表示部1101及び表面カメラ用レンズ1106を同一の面に備えているため、テレビ電話が可能である。また、表示部1101をファインダーとし裏面カメラ1203及びライト1204で静止画及び動画の撮影が可能である。
スピーカ1102及びマイクロフォン1103は音声通話に限らず、テレビ電話、録音、再生等の用途が可能である。操作キー1104では、電話の発着信、電子メール等の簡単な情報入力、画面のスクロール、カーソル移動等が可能である。
また、書類の作成、携帯情報端末としての使用等、取り扱う情報が多い場合は、キーボード1201を用いると便利である。更に、重なり合った筐体1111と筐体1112(図18(A))は、スライドし図18(C)のように展開し、携帯情報端末として使用できる場合は、キーボード1201、ポインティングディバイス1105を用い円滑な操作でマウスの操作が可能である。外部接続端子ジャック1107はACアダプタ及びUSBケーブル等の各種ケーブルと接続可能であり、充電及びパーソナルコンピュータ等とのデータ通信が可能である。また、外部メモリスロット1202に記録媒体を挿入しより大量のデータ保存及び移動に対応できる。
筐体1112の裏面(図18(B))には、裏面カメラ1203及びライト1204を備えており、表示部1101をファインダーとし静止画及び動画の撮影が可能である。
また、上記機能構成に加えて、赤外線通信機能、USBポート、テレビワンセグ受信機能、非接触ICチップ、イヤホンジャック等を備えたものであってもよい。
上記実施の形態に示す表示装置を適用することにより、量産性を高めることができる。
本実施例では、本発明の薄膜トランジスタの電流電圧特性をシミュレーションした結果を示す。なお、デバイスシミュレーションには、Silvaco社製デバイスシミュレータ”ATLAS”を用いている。
図19にデバイスシミュレーションに用いた薄膜トランジスタの構造を示す。
絶縁基板上に、ゲート電極として、厚さ150nmのモリブデンMoを形成している。モリブデンMoの仕事関数は4.6eVとしている。
ゲート電極の上に、ゲート絶縁層として、窒化珪素SiN(誘電率7.0、厚さ110nm)と酸化窒化珪素SiON(誘電率4.1、厚さ110nm)を積層している。
ゲート絶縁膜の上に、アクセプターとなる不純物元素が添加された半導体層として、ボロンが添加された微結晶シリコン層μc−Si(p)(厚さ10nm、)、バッファ層としてアモルファスシリコン層a−Si(i1)(厚さ30nm)を積層している。
また、バッファ層及びゲート絶縁層上に、非晶質半導体層として、アモルファスシリコン層a−Si(i2)(厚さ80nm)を積層している。非晶質半導体層は、チャネルエッチ層として機能するため、凹部状であり、凹部における厚さは40nmとなる。
非晶質半導体層に、一導電型を付与する不純物元素が添加された一対の不純物半導体層として、リンが添加されたアモルファスシリコン層a−Si(n)(厚さ50nm)を積層している。図19において、リンが添加されたアモルファスシリコン層a−Si(n)の距離が、薄膜トランジスタのチャネル長Lに相当する。ここでは、チャネル長L=10μmとしている。また、ボロンが添加された微結晶シリコン層μc−Si(p)とリンが添加されたアモルファスシリコン層a−Si(n)の一方の距離をD−Nで示す。また、リンが添加されたアモルファスシリコン層a−Si(n)のアクセプター濃度は1×1019atoms/cmとしており、高い導電性を有する。
一導電型を付与する不純物元素が添加された一対の不純物半導体層上に、ソース電極及びドレイン電極として、モリブデンMo(厚さ300nm)を積層している。モリブデンMoとボロンが添加されたアモルファスシリコン層a−Si(n)との間は、オーミック接触を仮定している。
ここでは、ボロンが添加された一対の微結晶シリコン層μc−Si(n)のアクセプター濃度における薄膜トランジスタの電流電圧特性のデバイスシミュレーションを行った際の、電流電圧特性の結果を以下に示す。
図20は、D−Nの距離を8μmとし、ドレイン電圧Vd=1Vとしたときの、アクセプター濃度に対する薄膜トランジスタの電流電圧曲線を示す。図21は、D−Nの距離を8μmとし、ドレイン電圧Vd=10Vとしたときのアクセプター濃度に対する薄膜トランジスタの電流電圧曲線を示す。
図22は、ドレイン電圧が1Vのときのアクセプター濃度に対するオフ電流ついて、距離dによる変化を示す。図23はドレイン電圧が10Vのときのアクセプター濃度に対するオフ電流について、距離dによる変化を示す。
次に、図24は、ドレイン電圧が1Vのときのアクセプター濃度に対する移動度について、距離dによる変化を示す。
図22乃至図24に示すグラフより、表示装置において使用可能な薄膜トランジスタの条件として、オフ電流がVd=10Vで1×10−9A以下かつVd=1Vで1×10−10A以下を満たす条件がある。この条件を満たすアクセプターの濃度は、dが2μm以上8μm以下において、1×1015atoms/cm以上1×1018atoms/cm以下である。
また、電界効果移動度がVd=1Vで1cm/V・sec以上であるのは、距離dが5〜8μmにおいて1×1018atoms/cm、距離dが7μm以上8μm以下において5×1017atoms/cm以上1×1018atoms/cm以下である。
以上のことから距離dが7〜8μmの場合、アクセプター濃度が5×1017atoms/cm以上1×1018atoms/cm以下であることが好ましいことがわかる。また、距離dが5μm以上8μm以下の場合、アクセプター濃度が1×1018atoms/cmであることが好ましいことがわかる。
なお、アクセプター濃度が5×1017atoms/cm以上1×1018atoms/cm以下の場合、アクセプターの活性化率が100%のときの電気伝導率は7.76×10−3S/cm以上3.85×10−2S/cm以下である。また、活性化率が5〜100%においてこの電気伝導率を満たすアクセプターとなる不純物元素の濃度は5×1017atoms/cm以上2×1019atoms/cm以下である。

Claims (6)

  1. 第1乃至第5の領域を有するゲート電極と、
    前記ゲート電極上に設けられたゲート絶縁層と、
    前記ゲート絶縁層上に設けられ、アクセプターとなる第1の不純物元素を含む第1の半導体層と、
    前記ゲート絶縁層上及び前記第1の半導体層上に設けられ、非晶質構造を有する第2の半導体層と、
    前記第2の半導体層上に設けられ、一導電型を付与する第2の不純物元素を含む第3の半導体層と、
    前記第2の半導体層上に設けられ、一導電型を付与する第3の不純物元素を含む第4の半導体層と、を有し、
    前記第2の領域は、前記第1の領域と前記第3の領域の間に配置され、
    前記第3の領域は、前記第2の領域と前記第4の領域の間に配置され、
    前記第4の領域は、前記第3の領域と前記第5の領域の間に配置され
    記第1の半導体層は、前記第2及び前記第3の領域のみと重なって配置され、
    前記第2の半導体層は、前記第1乃至前記第5の領域と重なって配置され、
    前記第3の半導体層は、前記第1及び前記第2の領域のみと重なって配置され、
    前記第4の半導体層は、前記第5の領域のみと重なって配置されていることを特徴とする薄膜トランジスタ。
  2. 請求項1において、
    チャネル長方向における前記第3の領域の長さは、チャネル長方向における前記第4の領域の長さよりも短いことを特徴とする薄膜トランジスタ。
  3. 請求項1又は請求項2において、
    前記第1乃至第4の領域は環状であり、
    前記第1の領域の内側に前記第2の領域が配置され、
    前記第2の領域の内側に前記第3の領域が配置され、
    前記第3の領域の内側に前記第4の領域が配置され、
    前記第4の領域の内側に前記第5の領域が配置されていることを特徴とする薄膜トランジスタ。
  4. 請求項1乃至請求項3のいずれか一項において、
    前記第1の半導体層と前記第2の半導体層との間に、前記第2の半導体層に接する絶縁層を有することを特徴とする薄膜トランジスタ。
  5. 請求項1乃至請求項3のいずれか一項において、
    前記第1の半導体層と前記第2の半導体層との間、並びに、前記ゲート絶縁層と前記第2の半導体層との間に、前記第2の半導体層に接する微結晶構造を有する第5の半導体層を有することを特徴とする薄膜トランジスタ。
  6. 請求項1乃至請求項のいずれか一項において、
    前記第1の半導体層と前記第2の半導体層との間に、前記第1の半導体層に接する非晶質構造を有する第6の半導体層を有することを特徴とする薄膜トランジスタ。
JP2009042353A 2008-03-01 2009-02-25 薄膜トランジスタ Expired - Fee Related JP5498711B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009042353A JP5498711B2 (ja) 2008-03-01 2009-02-25 薄膜トランジスタ

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008051435 2008-03-01
JP2008051435 2008-03-01
JP2009042353A JP5498711B2 (ja) 2008-03-01 2009-02-25 薄膜トランジスタ

Publications (3)

Publication Number Publication Date
JP2009239264A JP2009239264A (ja) 2009-10-15
JP2009239264A5 JP2009239264A5 (ja) 2012-02-16
JP5498711B2 true JP5498711B2 (ja) 2014-05-21

Family

ID=41252799

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009042353A Expired - Fee Related JP5498711B2 (ja) 2008-03-01 2009-02-25 薄膜トランジスタ

Country Status (1)

Country Link
JP (1) JP5498711B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120116403A (ko) * 2009-11-06 2012-10-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 터치 패널 및 터치 패널의 구동 방법
KR101949225B1 (ko) 2012-04-16 2019-04-26 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 표시 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2699466B2 (ja) * 1988-10-11 1998-01-19 富士通株式会社 薄膜トランジスタ
JPH05190857A (ja) * 1992-01-10 1993-07-30 Toshiba Corp 薄膜トランジスタ
JP3538088B2 (ja) * 1999-10-25 2004-06-14 Nec液晶テクノロジー株式会社 薄膜トランジスタおよびその製造方法
JP2004146691A (ja) * 2002-10-25 2004-05-20 Chi Mei Electronics Corp 微結晶薄膜の成膜方法、薄膜トランジスタの製造方法、薄膜トランジスタおよび薄膜トランジスタを用いた画像表示装置
JP4554292B2 (ja) * 2003-07-18 2010-09-29 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JP2005167051A (ja) * 2003-12-04 2005-06-23 Sony Corp 薄膜トランジスタおよび薄膜トランジスタの製造方法
JP5243686B2 (ja) * 2005-04-28 2013-07-24 エルジー ディスプレイ カンパニー リミテッド 薄膜トランジスタ

Also Published As

Publication number Publication date
JP2009239264A (ja) 2009-10-15

Similar Documents

Publication Publication Date Title
JP5424670B2 (ja) 半導体装置
JP5537819B2 (ja) 薄膜トランジスタ及び表示装置
JP5460073B2 (ja) 薄膜トランジスタ及び表示装置
JP5411528B2 (ja) 薄膜トランジスタ及び表示装置
JP5361468B2 (ja) 半導体装置の作製方法
JP5498689B2 (ja) 薄膜トランジスタ、及び表示装置
US8541785B2 (en) Display device
JP5394126B2 (ja) 薄膜トランジスタ及び該薄膜トランジスタを有する表示装置
JP5498711B2 (ja) 薄膜トランジスタ
JP5235454B2 (ja) 薄膜トランジスタ及び表示装置
JP5437661B2 (ja) 半導体装置及び表示装置
TW200939482A (en) Thin film transistor and semiconductor device
JP5538641B2 (ja) 薄膜トランジスタ

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111221

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111221

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130820

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130822

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130919

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140304

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140310

R150 Certificate of patent or registration of utility model

Ref document number: 5498711

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees