JP5456162B2 - バースト等化増幅器 - Google Patents
バースト等化増幅器 Download PDFInfo
- Publication number
- JP5456162B2 JP5456162B2 JP2012520218A JP2012520218A JP5456162B2 JP 5456162 B2 JP5456162 B2 JP 5456162B2 JP 2012520218 A JP2012520218 A JP 2012520218A JP 2012520218 A JP2012520218 A JP 2012520218A JP 5456162 B2 JP5456162 B2 JP 5456162B2
- Authority
- JP
- Japan
- Prior art keywords
- amplifier
- signal
- burst
- detection circuit
- equalization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 68
- 230000003321 amplification Effects 0.000 claims description 6
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 22
- 230000003287 optical effect Effects 0.000 description 21
- 230000035945 sensitivity Effects 0.000 description 12
- 239000003990 capacitor Substances 0.000 description 8
- 238000000034 method Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 3
- 238000011144 upstream manufacturing Methods 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/4508—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
- H03F3/45085—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/42—Modifications of amplifiers to extend the bandwidth
- H03F1/48—Modifications of amplifiers to extend the bandwidth of aperiodic amplifiers
- H03F1/486—Modifications of amplifiers to extend the bandwidth of aperiodic amplifiers with IC amplifier blocks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/08—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
- H03F3/087—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light with IC amplifier blocks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/39—Different band amplifiers are coupled in parallel to broadband the whole amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/435—A peak detection being used in a signal measuring circuit in a controlling circuit of an amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45372—Indexing scheme relating to differential amplifiers the AAC comprising one or more potentiometers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
Description
従来の増幅器は、常に、一定の利得および帯域を有しているため、入力信号として振幅値の大きな信号が入力された場合には、リミッティング動作により、出力振幅一定で、かつ立ち上がり立ち下がり時間が速い出力信号波形が得られる。
図1は、本発明の実施の形態1におけるバースト等化増幅器の構成図である。図1において、バースト等化増幅器1は、高周波利得可変増幅器11、多段増幅器12、出力増幅器13、および振幅検波回路14を備えて構成されている。なお、多段増幅器12の接続段数は、図1に示すものだけではなく、従属接続段数が増加したとしても本バースト等化増幅器の特徴は失われない。
先の実施の形態1では、図3に示したように、可変電流源107の電流値を入力信号電圧振幅に応じて変更することで、可変ピーキング増幅器100のピーキング量を変更する場合について説明した。これに対して、本実施の形態2では、可変ピーキング増幅器100内の差動対トランジスタ106a、106bに接続されるエミッタ抵抗値を変更することで、ピーキング量を変更する場合について説明する。
先の実施の形態1、2では、図3に示したように、ピーク検波回路101およびボトム検波回路102により検出された入力信号振幅値に応じて、電流源制御回路103より可変ピーキング増幅器100のピーキング量を変化させる場合について説明した。これに対して、本実施の形態3では、ピーク検波回路101、ボトム検波回路102、および電流源制御回路103を用いる代わりに、別の構成により可変ピーキング増幅器100のピーキング量を変化させる場合について説明する。
先の実施の形態3では、一台のヒステリシスコンパレータ112により可変ピーキング増幅器のピーキング量を決定する場合について説明した。これに対して、本実施の形態4では、複数のヒステリシスコンパレータを用いてピーキング量を微細に調整可能とする場合について説明する。
先の実施の形態1〜4では、ピーク検波回路101あるいは振幅検波回路111を用いて可変ピーキング増幅器100のピーキング量を決定する場合について説明した。これに対して、本実施の形態5では、入力信号の平均値を検出し、外部から入力される信号オフレベル電圧との差分により信号振幅を検出することでピーキング量を可変とする場合について説明する。
Claims (9)
- 入力信号の信号振幅レベルを検出するレベル検出器と、
前記レベル検出器で検出された前記信号振幅レベルに基づいて、特定周波数帯の増幅量を調整し、第1の増幅信号を出力する等化機能付き増幅器と、
前記レベル検出器で検出された前記信号振幅レベルに基づいて、前記特定周波数帯まで低周波利得を保持するように前記入力信号の振幅を増幅させ、第2の増幅信号を出力する増幅器と、
前記等化機能付き増幅器から出力された前記第1の増幅信号と、前記増幅器から出力された前記第2の増幅信号とをミキシングすることで、前記入力信号の高周波帯域を補償した出力信号を生成するミキサと
を備えたことを特徴とするバースト等化増幅器。 - 請求項1に記載のバースト等化増幅器において、
前記等化機能付き増幅器は、差動増幅器を有して構成され、前記差動増幅器の負荷として抵抗およびインダクタを適用することで前記特性周波数帯の増幅量の調整を可能とし、前記レベル検出器で検出された前記信号振幅レベルに基づいて前記差動増幅器の電流量を調整することで前記第1の増幅信号を出力する
ことを特徴とするバースト等化増幅器。 - 請求項1に記載のバースト等化増幅器において、
前記等化機能付き増幅器は、差動増幅器を有して構成され、前記差動増幅器の負荷として抵抗およびインダクタを適用することで前記特性周波数帯の増幅量の調整を可能とし、前記レベル検出器で検出された前記信号振幅レベルに基づいて前記差動増幅器のそれぞれの差動トランジスタに付加したエミッタ抵抗の抵抗値を調整することで前記第1の増幅信号を出力する
ことを特徴とするバースト等化増幅器。 - 請求項1ないし3のいずれか1項に記載のバースト等化増幅器において、
前記レベル検出器は、ピーク検波回路およびボトム検波回路を有して構成され、前記信号振幅レベルを検出する
ことを特徴とするバースト等化増幅器。 - 請求項2項に記載のバースト等化増幅器において、
前記等化機能付き増幅器は、前記レベル検出器で検出された前記信号振幅レベルに相当する出力電圧と基準電圧との比較結果に基づいて前記差動増幅器の電流量を調整するヒステリシスコンパレータを有する
ことを特徴とするバースト等化増幅器。 - 請求項3に記載のバースト等化増幅器において、
前記等化機能付き増幅器は、前記レベル検出器で検出された前記信号振幅レベルに相当する出力電圧と基準電圧との比較結果に基づいて前記エミッタ抵抗の抵抗値を調整するヒステリシスコンパレータを有する
ことを特徴とするバースト等化増幅器。 - 請求項5に記載のバースト等化増幅器において、
前記ヒステリシスコンパレータは、複数のヒステリシスコンパレータで構成され、前記レベル検出器で検出された前記信号振幅レベルに相当する出力電圧と、前記複数のヒステリシスコンパレータのそれぞれに対応する複数の基準電圧との比較結果に基づいて前記差動増幅器の電流量を多段階に調整する
ことを特徴とするバースト等化増幅器。 - 請求項6に記載のバースト等化増幅器において、
前記ヒステリシスコンパレータは、複数のヒステリシスコンパレータで構成され、前記レベル検出器で検出された前記信号振幅レベルに相当する出力電圧と、前記複数のヒステリシスコンパレータのそれぞれに対応する複数の基準電圧との比較結果に基づいて前記エミッタ抵抗の抵抗値を多段階に調整する
ことを特徴とするバースト等化増幅器。 - 請求項1ないし3のいずれか1項に記載のバースト等化増幅器において、
前記レベル検出器は、前記入力信号の振幅の平均値を前記信号振幅レベルとして検出する平均値検出回路を有して構成され、前記信号振幅レベルを検出し、
前記等化機能付き増幅器は、外部から入力されるオフレベルの信号電圧と、前記平均値検出回路で検出された前記信号振幅レベルに対応した出力信号電圧との差分に基づいて前記第2の増幅信号を出力することで前記特定周波数帯の増幅量を調整する
ことを特徴とするバースト等化増幅器。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2010/060279 WO2011158360A1 (ja) | 2010-06-17 | 2010-06-17 | バースト等化増幅器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2011158360A1 JPWO2011158360A1 (ja) | 2013-08-15 |
JP5456162B2 true JP5456162B2 (ja) | 2014-03-26 |
Family
ID=45347781
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012520218A Active JP5456162B2 (ja) | 2010-06-17 | 2010-06-17 | バースト等化増幅器 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP5456162B2 (ja) |
WO (1) | WO2011158360A1 (ja) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63175510A (ja) * | 1987-01-16 | 1988-07-19 | Hitachi Ltd | 半導体回路 |
JPH0983270A (ja) * | 1995-09-13 | 1997-03-28 | Nec Corp | 帯域分割増幅回路 |
JP2001036470A (ja) * | 1999-07-15 | 2001-02-09 | Sharp Corp | バースト伝送対応光受信器 |
JP2003152649A (ja) * | 2001-11-16 | 2003-05-23 | Sony Corp | 光受信装置 |
JP2004032002A (ja) * | 2002-06-21 | 2004-01-29 | Matsushita Electric Ind Co Ltd | 増幅器 |
JP2004186842A (ja) * | 2002-12-02 | 2004-07-02 | Nec Engineering Ltd | 差動増幅回路 |
JP2008236455A (ja) * | 2007-03-22 | 2008-10-02 | Nippon Telegr & Teleph Corp <Ntt> | トランスインピーダンスアンプ及びトランスインピーダンスアンプの制御方法 |
WO2010064442A1 (ja) * | 2008-12-03 | 2010-06-10 | パナソニック株式会社 | 受光増幅回路および光ディスク装置 |
-
2010
- 2010-06-17 JP JP2012520218A patent/JP5456162B2/ja active Active
- 2010-06-17 WO PCT/JP2010/060279 patent/WO2011158360A1/ja active Application Filing
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63175510A (ja) * | 1987-01-16 | 1988-07-19 | Hitachi Ltd | 半導体回路 |
JPH0983270A (ja) * | 1995-09-13 | 1997-03-28 | Nec Corp | 帯域分割増幅回路 |
JP2001036470A (ja) * | 1999-07-15 | 2001-02-09 | Sharp Corp | バースト伝送対応光受信器 |
JP2003152649A (ja) * | 2001-11-16 | 2003-05-23 | Sony Corp | 光受信装置 |
JP2004032002A (ja) * | 2002-06-21 | 2004-01-29 | Matsushita Electric Ind Co Ltd | 増幅器 |
JP2004186842A (ja) * | 2002-12-02 | 2004-07-02 | Nec Engineering Ltd | 差動増幅回路 |
JP2008236455A (ja) * | 2007-03-22 | 2008-10-02 | Nippon Telegr & Teleph Corp <Ntt> | トランスインピーダンスアンプ及びトランスインピーダンスアンプの制御方法 |
WO2010064442A1 (ja) * | 2008-12-03 | 2010-06-10 | パナソニック株式会社 | 受光増幅回路および光ディスク装置 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2011158360A1 (ja) | 2013-08-15 |
WO2011158360A1 (ja) | 2011-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8908795B2 (en) | Apparatus and method for calibration of supply modulation in transmitter | |
US6587004B2 (en) | Signal amplifier and optical signal receiver using the same | |
KR102332993B1 (ko) | 고속 신호 세기 검출기 및 이를 이용한 버스트 모드 트랜스 임피던스 증폭기 | |
US9178474B2 (en) | Feedback amplifier | |
US10171057B1 (en) | Automatic gain control loop | |
US9762186B2 (en) | Regulated cascode (RGC)-type burst mode optic pre-amplifier having extended linear input range | |
US10644652B2 (en) | Reconfigurable optical receivers for extended maximum input signals | |
US10958230B2 (en) | Reconfigurable optical receivers with extended dynamic range | |
US9525386B2 (en) | Receiver circuit | |
JP2007005968A (ja) | バースト先頭検出回路 | |
US8836423B2 (en) | Method and apparatus for automatically adjusting the bandwidth of an electronic amplifier | |
JP5161189B2 (ja) | トランスインピーダンスアンプ | |
JP2007036329A (ja) | 増幅回路およびトランスインピーダンスアンプ | |
US9537458B2 (en) | Feedback amplifier | |
US7221229B2 (en) | Receiver circuit having an optical reception device | |
JP6024412B2 (ja) | 利得可変差動増幅器 | |
JP2019036817A (ja) | トランスインピーダンス増幅回路、及び利得可変増幅器 | |
JP2009182589A (ja) | Rf受信装置 | |
JP5456162B2 (ja) | バースト等化増幅器 | |
US9432127B2 (en) | Light receiving circuit, optical transceiver, and received output waveform cross point controlling method | |
US8665019B2 (en) | Power amplifier | |
WO2015052803A1 (ja) | 電力増幅器 | |
JP5780282B2 (ja) | リミッタアンプ回路及びドライバ回路 | |
JP7426040B2 (ja) | 自動利得制御アンプ | |
JP2010258858A (ja) | フィードフォワード型agc回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130924 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131115 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131210 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140107 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5456162 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |