JP5420763B2 - 出力トランジスタのための短絡保護を有するスイッチ型出力段およびそれを含むデバイス - Google Patents

出力トランジスタのための短絡保護を有するスイッチ型出力段およびそれを含むデバイス Download PDF

Info

Publication number
JP5420763B2
JP5420763B2 JP2012513333A JP2012513333A JP5420763B2 JP 5420763 B2 JP5420763 B2 JP 5420763B2 JP 2012513333 A JP2012513333 A JP 2012513333A JP 2012513333 A JP2012513333 A JP 2012513333A JP 5420763 B2 JP5420763 B2 JP 5420763B2
Authority
JP
Japan
Prior art keywords
transistor
output
current
output stage
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012513333A
Other languages
English (en)
Other versions
JP2012528412A (ja
Inventor
グロエネウォルド、ゲリット
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2012528412A publication Critical patent/JP2012528412A/ja
Application granted granted Critical
Publication of JP5420763B2 publication Critical patent/JP5420763B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • H03F1/523Circuit arrangements for protecting such amplifiers for amplifiers using field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0027Measuring means of, e.g. currents through or voltages across the switch

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Electronic Switches (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Logic Circuits (AREA)
  • Protection Of Static Devices (AREA)

Description

関連出願
本願は、本願の譲受人に譲渡された、2009年5月28日に提出された名称“SHORT-CIRCUIT PROTECTION IN SWITCHED OUTPUT STAGES”の仮出願61/182045号に対する優先権を主張する。上記仮出願は、参照によって本明細書に明確に組み込まれる。
本開示は、一般に、電子機器に関し、特に、複数のスイッチ出力段(switched output stage)のための短絡保護に関する。
電力効率は、モバイルデバイスにおいて最も重要なことである。電力効率を最大にするために、モバイルデバイスは高効率のスイッチング回路を利用する。スイッチング回路の高効率動作は、オン状態スイッチの抵抗が低いことを要求する。しかしながら、オン状態スイッチの抵抗が低いことは、スイッチング回路の出力端子が短絡した場合に、大きな出力電流を発生しうる。大きな出力電流は、スイッチング回路にダメージをもたらしうる。したがって、回路ダメージを防ぐために、高効率スイッチング出力段回路において利用される短絡保護回路を開発する必要がある。
種々の短絡保護回路が利用されることができるが、これらの解決法は重大な欠点を有している。例えば、保護回路は、出力トランジスタに直列に追加されうる。この短絡保護回路は短絡電流を防ぐことができるが、一方で、出力を有する直列回路の追加は、電力損失(power dissipation)の増大を引き起こし、したがって、回路の全体的な効率を低下させる。
従来、デジタル出力段はスイッチングされ、一方、アナログ出力段は連続的な方式で制御される。しかしながら、アナログ出力段をスイッチングすることが有利な場合も存在する。
図1は、典型的なアナログのスイッチ出力段100の一例を示す。スイッチ出力段100は、ドライバ102と、出力端子OUTに結合する負荷回路(図示せず)を駆動するように構成された出力トランジスタM2 104およびM1 106からなる相補的な一対とを含む。負荷回路の一例は拡声器である。出力トランジスタ104、106は、例えば、バイポーラ接合トランジスタ(BJT)または金属酸化膜半導体電界効果トランジスタ(MOSFET)でありうる。
非スイッチ出力段が、負荷回路に印加される電流または電圧を精確に確立できることが望ましい。精確なアナログ出力電流(または電圧)を確立するための知られている技術は、出力端子OUTのところの出力電流(または電圧)を測定し、測定された出力電流(または電圧)が所望の値に達するまで、フィードバックループを通じて出力段トランジスタのゲート電圧を調節することである。M1、M2(106、104)のような出力トランジスタは、著しい量の電力を損失し、負荷に運ばれる電力を低減するので、最終的に非スイッチ出力段の効率もまた低減される。
スイッチ出力構成では、トランジスタゲート電圧は精確には調節されない。むしろ、出力トランジスタゲート電圧は高電圧と低電圧の間でトグルされる。NMOSトランジスタの場合、ゲート電圧が高いときには、トランジスタはオン状態にある。反対に、NMOSトランジスタのゲート電圧が低いときには、トランジスタはオフ状態にある。PMOSトランジスタの場合、ゲート電圧が高いときには、トランジスタはオフ状態にある。反対に、PMOSトランジスタゲートが低いときには、トランジスタはオン状態にある。オン状態では、トランジスタのドレイン端子とソース端子との間の抵抗は最小化される。抵抗のこの低減によって、トランジスタ端子間の電圧が低くなる。低い抵抗および低い電圧は、トランジスタにおける電力損失の低下をもたらす。電圧と、電流と、抵抗と、電力損失との間の関係は、以下のように表すことができる。
P=VI=IR 式(1)
オフ状態では、トランジスタのドレイン端子とソース端子との間の抵抗は、最大化される。抵抗の増大は、トランジスタを流れる電流の減少をもたらす。トランジスタ電流の低減は、電力損失の低下をもたらす。トランジスタのオン状態中およびオフ状態中の低電力損失特性によって、スイッチング回路は、非常に低い電力損失と、その後の高い電力効率とを達成することができる。スイッチング回路の一例はクラスD回路である。
短絡から段を保護することは、出力電流を測定し、所与のしきい値が観測されたときに出力電流を低減することによって、達成されることができる。出力電流を測定可能な回路は、回路出力に直列に結合されることができる。しかしながら、直列回路構成は、そうでなければ負荷回路に運ばれたであろう追加の電力損失をもたらすことになろう。したがって、直列結合による解決法は、出力段の効率を低減することになろう。代替的に、出力電流を測定するために測定回路を並列に結合することは、同じ回路が、負荷回路に運ばれる電力の低減をもたらさず、したがって短絡条件に対して保護することができないという欠点を有する。
図2は、短絡保護を備えた典型的なスイッチ出力段200の一例を示す。スイッチ出力段200は、短絡保護回路201を介して出力トランジスタ204に結合されたドライバ203を含む。短絡保護回路201は、基準トランジスタM1a 202を含み、該基準トランジスタM1a 202のゲートは、出力トランジスタM 204のゲートおよびドライバ203の出力に結合される。トランジスタM1a 202およびM 204のゲート端子は、ドライバ出力端子に結合される。トランジスタM1a 202およびM 204のソース端子はグラウンドに結合される。トランジスタM1a 202は、出力トランジスタM 204のスケールされたバージョンである。飽和領域では、トランジスタM1a 202を流れる電流I1aは、出力トランジスタM 204を流れる電流Iのスケールされたバージョンである。電流制限回路205は、基準トランジスタM1a 202および出力トランジスタM1 204を流れる電流を制限するために、基準トランジスタM1aのドレインに結合される。
トランジスタM1 204を流れる出力電流Iと基準トランジスタM1a 202を流れる基準電流I1aとの間の関係は、次のように表されることができる。
Figure 0005420763
デバイスが飽和領域で動作していないときには、トランジスタM1a 202を流れる電流I1aは、トランジスタM 204を流れる電流Iに対して精確にスケールされることができない。したがって、飽和領域で動作していないときには、トランジスタ電流は、その代わりに、トランジスタのドレイン端子とソース端子の間に印加される電圧に大きく左右される。
スイッチング出力トランジスタが飽和領域で動作するようにのみ構成されているわけではない、クラスD段および容量チャージポンプ回路とともに利用されうるような、アナログのスイッチ出力段では、改善された短絡保護が望ましい。
図1は、典型的なアナログのスイッチ出力段の一例を示す。 図2は、短絡保護を備えた典型的なスイッチ出力段の一例を示す。 図3は、短絡保護を備えたアナログのスイッチ出力段の第1の例示的な実施形態である。 図4は、図3の演算増幅器が単一トランジスタ構成として実施される、第2の例示的な実施形態によるスイッチ出力段の例示的な一実施形態を示す。 図5は、各出力トランジスタが図4のものに類似したスイッチ出力段構成によって短絡保護される、2つの出力トランジスタを備えたスイッチ出力段のさらなる例示的な実施形態である。 図6は、図5のものに類似したスイッチ出力段の例示的な一実施形態であるが、出力電流を独立して調整するためにフィードバック構成内にインバータを備えて示されている。 図7はブースト電流機能を備えた、図6のものに類似したスイッチ出力段の例示的な一実施形態を示す。 図8は、比較器の代わりに使用される追加的なトランジスタを備えた、図7のものに類似したスイッチ出力段のさらなる例示的な実施形態である。 図9は、独立バイアスを含む、図8のものに類似したスイッチ出力段のさらなる例示的な実施形態である。 図10は、図9のスイッチ出力段900に対して、独立した別個の相補的なスイッチ出力段として使用するためのスイッチ出力段を示す。
単語「例示的(exemplary)」は、本明細書では「例、事例、説明として役立つこと」を意味するために使用される。「例示的」として本明細書で記載される実施形態は、必ずしもその他の諸実施形態よりも好ましい、または有利なものとして解釈されるべきではない。
添付図面に関連して以下で記述される詳細な説明は、本発明の例示的な諸実施形態の説明を目的としており、本発明が実施されることができる実施形態のみを示すことを意図したものではない。本明細書全体にわたって使用される用語「例示的」は、「例、事例、説明として役立つこと」を意味し、必ずしも他の例示的な諸実施形態よりも好ましい、または有利なものとして解釈されるべきではない。詳細な説明は、本発明の例示的な諸実施形態の完全な理解を提供することを目的とした特定の詳細を含む。本発明の例示的な諸実施形態が、これら特定の詳細なしに実施されうることが当業者には明らかであろう。いくつかの事例では、よく知られている構造およびデバイスは、本明細書に提示された例示的な諸実施形態の新規性が不明瞭になることを避けるために、ブロック図形態で図示されている。
本発明の例示的な諸実施形態は、スイッチ出力段における短絡保護を対象とする。これらの例示的な諸実施形態は、デバイスのダメージを引き起こしうる短絡条件における過度な出力電流から、スイッチ出力段を保護する。
この目的を達成するための設計技術は、ドレイン電圧を実質的に等しくするための回路と組み合わせて、スケールされたトランジスタをスイッチングトランジスタと並列に置くことによって、それらスイッチングトランジスタにおける電流を測定することを含む。短絡保護のための様々な技術は、(a)トランジスタと演算増幅器とを組み合わせて使用すること、(b)演算増幅器の代わりに単一のトランジスタを使用すること、(c)過電流検出信号を生成するための回路を使用すること、(d)出力電流を低減するために、ドライバ回路に過電流検出信号を提供すること、(e)出力電流を調整するためにフィードバックを使用すること、(f)通常動作中に電流調整器をバイパスするためにスイッチを使用すること、および(g)過電流状態において、このスイッチを自動的に開くこと、を具備する。これらの態様およびその他の態様は、図3〜図10に関してさらに詳細に記述される。
示されるスイッチ出力段は、集積回路の一部を形成することができ、またはディスクリート回路であることができる。同様に、ダメージから保護されたデバイスは、モバイルデバイス、ラップトップ、ノートブックなどを含む無線通信デバイスのようなデバイスを含む、スイッチ出力段を用いる任意のデバイスでありうる。
図3は、短絡保護を備えたスイッチ出力トランジスタを備えるスイッチ出力段300の第1の例示的な実施形態である。例示的な実施形態によれば、スイッチ出力トランジスタは、非飽和領域で操作されることができ、飽和領域で動作している場合と同様に保護されることができる。
スイッチ出力段300は、ドレイン等化回路301に結合された電流検出トランジスタM1a 306と、ドライバ303と、出力トランジスタM1 308を短絡保護するための電流制限回路305とを含む。
ドレイン等化回路301は、測定トランジスタM3 304と演算増幅器A1 302とを具備する。ドレイン等化回路301は、出力トランジスタM1 308のドレイン電圧を測定し、測定された電圧をフィードバックループを通じて電流検出トランジスタM1a 306のドレイン端子に印加する。このように、トランジスタ306、308の両方のドレイン電圧が、電流I1の精確なスケールされた測定量(measure)である基準電流I1aを生み出すように、類似した電位に設定される。
図示されるように、演算増幅器A1 302の出力は、トランジスタM3 304のゲート端子に結合される。トランジスタM3 304のソース端子は、トランジスタM1a 306のドレイン端子に結合される。トランジスタM3 304のドレイン端子は電流制限回路305に結合される。トランジスタM1a 306およびM1 308のソース端子はグラウンドに結合される。
ドレイン電圧等化回路301は、出力トランジスタM1 308の各端子に存在する電圧が電流検出トランジスタM1aの対応する各端子に存在するような方式で結合される。このように、出力トランジスタの飽和領域で動作していないときでも、適切な短絡保護が最小の追加電力消費で提供される。
ここでは、ただ1つの出力トランジスタM1 308と、そのそれぞれの短絡保護とを備えたスイッチ出力段が示されることに留意する。第2の演算増幅器は、ドレイン電圧を測定し、第2の出力トランジスタを保護するために必要とされ、それは、フィードバックループを通じて、第2の測定トランジスタのドレイン端子に適用されることになる。相補型トランジスタ形式で構成される第2のトランジスタの一例が、以下でさらに説明される代替の実施形態に関連して、図5および図10に示されている。
ラベルされた同様のコンポーネント(例えばM1、M2、M3など)は、後の図において同様に配置され機能するコンポーネントを同じ表記で表すよう意図されていることが理解されるべきである。各事例において、異なる参照番号は複数の図にわたって類似のコンポーネントを表すために使用されうる。これは、単に参照を容易にするためになされたものであり、当業者にはよく理解されるであろう明らかな技術的相違を除き、相違が含意または示唆されるものではない。
図4は、図3の演算増幅器が単一のトランジスタ構成として実施される第2の例示的な実施形態による、スイッチ出力段400の例示的な実施形態を示す。
ここでは、ドレイン等化回路401は、単一のトランジスタM 408に結合されたトランジスタM3 406で構成される様子が示され、その単一のトランジスタM 408は、図3に示された演算増幅器A 302を置き換えている。一対の電流源は、供給電圧Vsupに結合されたトランジスタM 402およびM 404を使用して実施され、スイッチ出力段400へ、特に、電流検出トランジスタ410へ供給される電流を調整する働きをする。
出力電流Iが保護しきい値未満であり、電流I1aがトランジスタM 402によって運ばれる公称電流未満である場合、ノードOCにおける過電流電圧は、供給電圧Vsupにほぼ等しい値において高くなる。出力電流I1が保護しきい値よりも大きい場合、I1aの公称値は、トランジスタM 402の公称ドレイン電流よりも大きい。これは、次には、ノードOCをグラウンドに近い電圧レベルにする。したがって、ノードOCは、通常動作条件下では、より高い電圧レベルにあり、出力段がしきい値よりも大きな電流を運ぶときには、より低い電圧レベルにある。
ノードOCに結合されたドライバ403は、ノードOCにおいて検出された電圧レベルを使用して出力トランジスタM 412をオフに切り替え、したがって、短絡電流から出力トランジスタM 412を保護する。ここでは、出力トランジスタM 412だけのための短絡保護が示されることに留意する。
図5は、各出力トランジスタが図4のものに類似したスイッチ出力段構成によって短絡保護される、2つの出力トランジスタM1およびM2(524、514)を備えたスイッチ出力段500のさらなる例示的な実施形態である。
示されたように、スイッチ出力段500の第2の出力トランジスタM2 514は、図4の出力トランジスタM1 412と同じやり方で構成され、動作する、第1の出力トランジスタM1 524と類似したやり方で保護される。
ここでは、2つのドレイン等化回路は、トランジスタM3、M4(506、508)およびM7、M8(516、518)でそれぞれ構成される、501および501aとされている。
ドレイン等化回路501aは、トランジスタM 514およびM2a 512のドレイン電圧を同じ電圧に設定する。M 514およびM2a 512のドレイン電圧が同じ電圧レベルに設定されることを考慮すると、トランジスタM2a 512における電流は、トランジスタM 514における電流の精確なスケールされた測定量(measure)である。トランジスタM 514を流れる電流がしきい値より大きいときには、ノードOC2における第2の過電流電圧は、高くなり、電源電圧に対応するVsupとほぼ等しい値になる。信号OCおよびOC2はドライバ590に過電流条件を伝達し、該ドライバ590は出力電流を低減することによって応答する。ドライバ590は、トランジスタM 524およびM 514の駆動電圧を低減することによって出力電流を低減する。代替的に、ドライバ590は、出力トランジスタM 524またはM 514をオフ状態に切り替えることによって出力電流を低減することもできる。
図6は、図5のものに類似したスイッチ出力段600のさらなる例示的な実施形態であるが、出力電流を独立して調整するためにフィードバック構成内にインバータを備えて示されている。
図5では、電流調整はドライバ590の介在により出力電流を制限することによって提供される。図6では、ドライバ出力電流は、ドライバ690から独立して調整される。ここでは、フィードバックが、出力電流を調整するために使用される。通常動作では、電圧Vは供給電圧に近い。この電圧は、トランジスタM11 612およびM12 610から構成されるインバータに電力を供給する。このインバータの入力電圧が低い場合、M12 610はオン状態にあり、M11の612はオフ状態にある。オン状態にあるとき、M12 610はMのゲートをVに結合し、したがって、トランジスタM 616をオン状態にセットする。トランジスタM 616における電流が大きくなりすぎる場合、トランジスタM1a 614における電流はトランジスタM 602によって運ばれる公称電流よりも大きくなる。これは、トランジスタM1a 614における電流がトランジスタM 602によって運ばれる電流に等しくなるまで、VおよびトランジスタM 614のゲート電圧を低減する。これは、トランジスタM 616における電流を、トランジスタM 616とM1a 614との間のスケール係数を乗じた、トランジスタM 602によって運ばれる電流に制限するだろう。
トランジスタM 616が大きなゲートキャパシタンスを有する大きなトランジスタである場合、トランジスタM 602は、トランジスタM 616をオン状態に切り替えるために、トランジスタM 616のゲートへ大量のチャージを運ばなければならない。トランジスタM 602が運ぶ電流は、許容可能な時間量でトランジスタM 616のゲートをチャージするのには十分ではないことがありうる。提供される電流をブーストすることが可能な回路が、このような状況において望まれうる。
図7は、ブースト電流機能が設けられた、図6のものに類似したスイッチ出力段700の例示的な一実施形態を示す。
ここでは、トランジスタM13 710およびM14 704は、短絡検出器の余分な出力(extra output)Vd2を提供する。トランジスタM15 702は出力トランジスタM 722に余分な電流(extra current)を提供する。トランジスタM15 702によって提供される余分な電流は、比較器790を通じて出力Vd2における電圧によって制御される。追加のバイアス回路は、トランジスタM 722が大きなゲートキャパシタンスを有する大きなトランジスタである場合、トランジスタM 722のゲートに大量のチャージを供給するように、増加した電流を提供する。
スイッチ出力段700は、また、トランジスタM15 702および比較器790で構成される電流ブースト制御回路を含む。M15 702のソースはVsupに結合され、一方、トランジスタM15 702のドレイン端子は、トランジスタM12 716のソースおよびトランジスタM 706のドレイン端子に結合される。トランジスタM15 702のゲート端子は、比較器790の出力端子に結合される。ノードVd2は比較器790の入力に結合される。基準電圧(図示せず)は、また、比較器790の入力に結合される。
ここでは、比較器がノードVd2における電圧変化に反応するように、比較レベルを設定することが有利でありうることに留意する。
通常動作では、スイッチM15 702は閉じられ、トランジスタM 722のゲートに電流を提供するための低い抵抗の経路を実現する。電流I1aはトランジスタM 712とM13 710とに分けられる。過電流状態では、電流I1aはノードVd2における電圧を低減するのに十分に大きい。比較器790は、これを検出し、トランジスタM15 702を開いてオフ状態にする。トランジスタM15 702がオフ状態になると、トランジスタM 712はノードVにおける電圧を制御し、それにより、上述された図6のスイッチ出力段600と同じ方式でトランジスタM 722における電流を調整する。
図7に示される比較器790が様々なトランジスタ構成で実施されうるということが理解されるべきである。
図8は、トランジスタM16 802およびM17 812が比較器790の代わりに使用される、図7のものに類似したスイッチ出力段800の例示的な一実施形態を示す。
ここでは、トランジスタM16 802およびM17 812は、図7に示される比較器790の代わりとなる。トランジスタM16 802のソース端子は、Vsupに結合され、一方、トランジスタM16 802のドレイン端子は、トランジスタM17 812のドレイン端子およびトランジスタM15 804のゲート端子に結合される。M16 802のゲート端子は、ノードVd2に結合される。トランジスタM17 812のゲート端子は、バイアス基準電圧に結合される。
M16およびM17は、ノードVd2上に存在する電圧を検出する。ノードVd2に存在する電圧がしきい値電圧未満に下がるとき、トランジスタM16 802のドレイン端子のところの電圧は高くなり、したがってトランジスタM15 804をオフ状態にする。トランジスタM15 804がオフ状態になると、トランジスタM 820はノードVdにおける電圧を制御し、それにより、上述された図7のスイッチ出力段700と同じ方式でトランジスタM 826における電流を調整する。
ノードVd2に存在する電圧がしきい値電圧を上回って上昇するとき、トランジスタM16 802のドレイン端子のところの電圧は低くなり、したがって、トランジスタM15 804をオン状態にする。トランジスタM15 804がオン状態になると、それは、ノードVdにおける電圧を制御し、トランジスタM 826のゲートを供給電圧へとチャージして、それを制御してオン状態にする。
図9は、独立したバイアスを含む、図8のものに類似したスイッチ出力段900のさらなる例示的な実施形態である。
ここでは、追加的なトランジスタM1b 918が、M13に独立してバイアスをかける働きをする供給電流を提供するために、トランジスタM13 920のソースに結合される。追加的なトランジスタM1b 918をこのように利用することによって、トランジスタM13 920内を流れる電流のより精確な制御が提供される。
図10は、図9のスイッチ型出力段900に対して、独立した別個の相補的なスイッチ型出力段として使用するためのスイッチ型出力段1000を示す。容易に理解されうるように、スイッチ型出力段1000内のトランジスタの配置は、出力トランジスタM1 928に対して相補的に動作するように構成された出力トランジスタM2 1012を短絡保護するために、スイッチ型出力段900内の類似して配置されたトランジスタと比較して、逆にされている。
当業者は、情報および信号が様々な異なる技術および技法のうち任意のものを使用して表わされうることを理解するだろう。例えば、上記説明全体を通して参照されうるデータ、命令、コマンド、情報、信号、ビット、シンボル、およびチップは、電圧、電流、電磁波、磁場もしくは磁性粒子、光場もしくは光学粒子、またはこれらの任意の組み合わせによって表現されることができる。
当業者はさらに、本明細書で開示された諸実施形態に関して説明された様々な例示的な論理ブロック、モジュール、回路、およびアルゴリズムステップが、電子ハードウェア、コンピュータソフトウェア、またはそれら両方の組み合わせとして実装されうることを理解するだろう。ハードウェアおよびソフトウェアのこの交換可能性を明確に説明するために、様々な例示的なコンポーネント、ブロック、モジュール、回路、およびステップが、以上でそれらの機能の観点から一般的に記載された。そのような機能がハードウェアとして実装されるかソフトウェアとして実装されるかは、特定のアプリケーションおよびシステム全体に課せられる設計制約によって決まる。当業者は、ここに記載された機能を特定のアプリケーションごとに様々な方法で実装することができるが、このような実装の決定は、本発明の例示的な諸実施形態の範囲からの逸脱をまねくものと解釈されるべきではない。
本明細書で開示された諸実施形態に関連して説明された様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)もしくはその他のプログラマブル論理デバイス、ディスクリートゲートもしくはトランジスタロジック、ディスクリートハードウェアコンポーネント、または本明細書で説明された機能を果たすように設計されたそれらの任意の組み合わせによって、実装または実施されることができる。汎用プロセッサは、マイクロプロセッサであることができるが、代替的に、プロセッサは、任意の従来のプロセッサ、コントローラ、マイクロコントローラ、またはステートマシンであることもできる。プロセッサは、また、コンピューティングデバイスの組み合わせ、例えば、DSPとマイクロプロセッサの組み合わせ、複数のマイクロプロセッサ、DSPコアと連携する1つもしくは複数のマイクロプロセッサ、またはその他任意のこのような構成として実装されることができる。
本明細書で開示された諸実施形態に関して説明された方法またはアルゴリズムの諸ステップは、ハードウェアにおいて直接実現されるか、プロセッサによって実行されるソフトウェアモジュールにおいて実現されるか、またはそれら2つの組み合わせにおいて実現されることができる。ソフトウェアモジュールは、ランダムアクセスメモリ(RAM)、フラッシュメモリ、読取専用メモリ(ROM)、電気的プログラマブルROM(EPROM)、電気的消去可能プログラマブルROM(EEPROM)、レジスタ、ハードディスク、リムーバブルディスク、CD−ROM、または当該技術分野において知られているその他任意の形態の記憶媒体に存在しうる。例示的な記憶媒体は、プロセッサが該記憶媒体から情報を読み取り、該記憶媒体に情報を書き込むことができるように、プロセッサに結合される。あるいは、記憶媒体は、プロセッサに一体化されることもできる。プロセッサおよび記憶媒体は、ASIC内に存在することができる。ASICは、ユーザ端末内に存在することができる。あるいは、プロセッサおよび記憶媒体は、ユーザ端末内にディスクリートコンポーネントとして存在することもできる。
1つまたは複数の例示的な実施形態では、説明された機能は、ハードウェア、ソフトウェア、ファームウェア、またはそれらの任意の組合せにおいて実装されることができる。ソフトウェアにおいて実装される場合、これら機能は、コンピュータ読取可能媒体上に1つもしくは複数の命令もしくはコードとして格納されることができ、または、コンピュータ読取可能媒体上で1つもしくは複数の命令もしくはコードとして伝送されることができる。コンピュータ読取可能媒体は、ある場所から別の場所へのコンピュータプログラムの移動を容易にする任意の媒体を含む通信媒体およびコンピュータ記憶媒体の両方を含む。記憶媒体は、コンピュータによってアクセスされうる利用可能な任意の媒体であることができる。制限するものではなく一例として、このようなコンピュータ読取可能媒体は、RAM、ROM、EEPROM、CD−ROMもしくはその他の光ディスク記憶装置、磁気ディスク記憶装置もしくはその他の磁気記憶デバイス、または、所望のプログラムコードを命令もしくはデータ構造の形態で搬送もしくは格納するために使用されることができ、コンピュータによってアクセスされることができる、その他任意の媒体を具備することができる。さらに、任意の接続が、コンピュータ読取可能媒体と適切に呼ばれる。例えば、ソフトウェアが、同軸ケーブル、光ファイバケーブル、ツイストペア、デジタル加入者線(DSL)、または、赤外線、無線およびマイクロ波のような無線技術を使用して、ウェブサイト、サーバ、またはその他の遠隔ソースから伝送される場合、該同軸ケーブル、光ファイバケーブル、ツイストペア、DSL、または、赤外線、無線およびマイクロ波のような無線技術は、媒体の定義に含まれる。本明細書で使用されるディスク(diskおよびdisc)は、コンパクトディスク(CD)、レーザディスク、光ディスク、デジタル多用途ディスク(DVD)、フロッピー(登録商標)ディスク、およびブルーレイディスクを含んでおり、ここで、diskは、通常、データを磁気的に再生し、一方、discは、レーザを用いてデータを光学的に再生する。上記の組み合わせもまた、コンピュータ読取可能媒体の範囲内に含まれるべきである。
開示された例示的な諸実施形態に関する以上の説明は、当業者が本発明を製造あるいは使用できるように提供される。これらの例示的な諸実施形態に対する様々な修正が、当業者には容易に明らかであり、本明細書で定義された一般的原理は、本発明の精神または範囲から逸脱することなくその他の実施形態に適用されうる。よって、本発明は本明細書に示される諸実施形態に限定されるよう意図されたものではなく、本明細書で開示された原理および新規の特徴と矛盾しない最大範囲であると認められるべきである。
以下に本願発明の当初の特許請求の範囲に記載された発明を付記する。
[C1]
下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段:
前記出力トランジスタに並列に結合された電流検出トランジスタ;および
前記出力トランジスタの各端子に存在する電圧が前記電流検出トランジスタの対応する各端子に存在するように、前記出力トランジスタおよび前記電流検出トランジスタに結合されたドレイン電圧等化回路。
[C2]
さらに下記を具備する、C1に記載のスイッチ型出力段:
前記電流検出トランジスタを流れる電流を調整するための回路。
[C3]
C2に記載のスイッチ型出力段、ここにおいて、前記調整するための回路は、過電流検出信号を生成する。
[C4]
C3に記載のスイッチ型出力段、ここにおいて、前記過電流検出信号は、ドライバを調節するために使用される。
[C5]
C4に記載のスイッチ型出力段、ここにおいて、前記ドライバは、前記過電流検出信号に応答して前記出力トランジスタの電流を調節する。
[C6]
C2に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
[C7]
さらに下記を具備する、C2に記載のスイッチ型出力段:
前記出力トランジスタに結合されたインバータ。
[C8]
C7に記載のスイッチ型出力段、ここにおいて、前記インバータは、過電流検出信号(Vd)に応答して、前記出力トランジスタ電流を調節する。
[C9]
さらに下記を具備する、C7に記載のスイッチ型出力段:
電流をブーストする手段。
[C10]
C9に記載のスイッチ型出力段、ここにおいて、電流をブーストする前記手段は、前記スイッチ型出力段にバイアス電流を提供する手段を具備する。
[C11]
C10に記載のスイッチ型出力段、ここにおいて、ブーストする前記手段は、比較器およびスイッチを含む。
[C12]
C11に記載のスイッチ型出力段、ここにおいて、前記比較器は、少なくとも1つのトランジスタを具備する。
[C13]
C10に記載のスイッチ型出力段、ここにおいて、前記バイアス電流は独立して設定される。
[C14]
C10に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
[C15]
C1に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
[C16]
さらに下記を具備する、C1に記載のスイッチ型出力段:
前記出力トランジスタに結合されたインバータ。
[C17]
C16に記載のスイッチ型出力段、ここにおいて、前記インバータは、過電流検出信号(Vd)に応答して、前記出力トランジスタ電流を調節する。
[C18]
さらに下記を具備する、C16に記載のスイッチ型出力段:
電流をブーストする手段。
[C19]
C18に記載のスイッチ型出力段、ここにおいて、電流をブーストする前記手段は、前記スイッチ型出力段にバイアス電流を提供する手段を具備する。
[C20]
C19に記載のスイッチ型出力段、ここにおいて、ブーストする前記手段は、比較器およびスイッチを含む。
[C21]
C20に記載のスイッチ型出力段、ここにおいて、前記比較器は少なくとも1つのトランジスタを具備する。
[C22]
C21に記載のスイッチ型出力段、ここにおいて、前記バイアス電流は独立して設定される。
[C23]
C22に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は少なくとも2つのトランジスタを含む。
[C24]
下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段:
前記出力トランジスタの電流を測定する手段;
前記出力トランジスタの端子のところの電圧を設定する手段;および
前記出力トランジスタの電流を調整する手段。
[C25]
さらに下記を具備する、C24に記載のスイッチ型出力段:
過電流イベントが生じているときを検出する手段;および
過電流イベントが検出されたときに、前記出力トランジスタの電流を調節する手段。
[C26]
さらに下記を具備する、C25に記載のスイッチ型出力段:
通常動作中は前記スイッチ型出力段にバイアス電流を提供し、過電流動作中はバイアス電流を提供しない手段。
[C27]
下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段を含むデバイス:
前記出力トランジスタに並列に結合された電流検出トランジスタ;および
前記出力トランジスタの各端子に存在する電圧が前記電流検出トランジスタの対応する各端子に存在するように、前記出力トランジスタおよび前記電流検出トランジスタに結合されたドレイン電圧等化回路。
[C28]
C27に記載のデバイス、ここにおいて、前記デバイスは、無線通信デバイスである。
[C29]
C27に記載のデバイス、ここにおいて、前記デバイスは集積回路である。

Claims (29)

  1. 下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段:
    前記出力トランジスタに並列に結合された電流検出トランジスタ
    記出力トランジスタの各端子に存在する電圧が前記電流検出トランジスタの対応する各端子に存在するように、前記出力トランジスタおよび前記電流検出トランジスタに結合されたドレイン電圧等化回路
    前記出力トランジスタにおける過電流条件を示すフィードバック信号をそこから受信するために前記ドレイン電圧等化回路に結合された、前記フィードバック信号に応答してそれを短絡保護するために前記出力トランジスタにインバータ出力電圧を提供する、インバータ
  2. さらに下記を具備する、請求項1に記載のスイッチ型出力段:
    前記電流検出トランジスタを流れる電流を調整するための電流調整回路。
  3. 請求項2に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
  4. 請求項2に記載のスイッチ型出力段、ここにおいて、前記インバータは、下記を具備する:
    前記フィードバック信号を受信するために前記ドレイン電圧等化回路に結合されたソースを有する第1のトランジスタ、
    前記出力トランジスタを短絡保護するために前記インバータ出力電圧を提供するために、前記第1のトランジスタのゲートに結合されたゲートと、前記第1のトランジスタのドレインに結合され、前記出力トランジスタおよび前記電流検出トランジスタの両方のゲートに結合されたドレインと、を有する、第2のトランジスタ。
  5. 請求項4に記載のスイッチ型出力段、ここにおいて、
    前記ドレイン電圧等化回路は、ゲートが互いに結合された、第3および第4のトランジスタを具備しており、前記第3のトランジスタは、前記出力トランジスタのドレインに結合されたソースと、そのゲートに結合されたドレインとを有しており、前記第4のトランジスタは、前記電流検出トランジスタのドレインに結合されたソースを有しており、
    前記第1のトランジスタのソースは、前記フィードバック信号を受信するために前記第4のトランジスタのドレインに結合される。
  6. さらに下記を具備する、請求項に記載のスイッチ型出力段:
    前記電流調節回路とは別個の、電流をブーストする手段。
  7. 請求項に記載のスイッチ型出力段、ここにおいて、電流をブーストする前記手段は、前記スイッチ型出力段にバイアス電流を提供する手段を具備する。
  8. 請求項に記載のスイッチ型出力段、ここにおいて、
    ブーストする前記手段は、比較器およびスイッチを含み、
    前記ドレイン電圧等化回路は、前記電流調節回路と、前記出力トランジスタに並列に結合された前記電流検出トランジスタを具備する回路部との間に結合され、
    前記スイッチは、前記電流調節器と並列に結合される
  9. 請求項に記載のスイッチ型出力段、ここにおいて、前記比較器は、少なくとも1つのトランジスタを具備する。
  10. 請求項に記載のスイッチ型出力段、ここにおいて、前記バイアス電流は独立して設定される。
  11. 請求項に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
  12. 請求項1に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は、少なくとも2つの出力トランジスタを含む。
  13. 下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段:
    前記出力トランジスタに並列に結合された電流検出トランジスタ;および
    前記出力トランジスタの各端子に存在する電圧が前記電流検出トランジスタの対応する各端子に存在するように、前記出力トランジスタおよび前記電流検出トランジスタに結合されたドレイン電圧等化回路、
    ここにおいて、前記ドレイン電圧等化回路は、ゲートが互いに結合された第1および第2のトランジスタを具備しており、前記第1のトランジスタは、前記出力トランジスタのドレインに結合されたソースと、そのゲートに対して短絡されたドレインとを有しており、前記第2のトランジスタは、前記電流検出トランジスタのドレインに結合されたソースを有する。
  14. 下記をさらに具備する、請求項13に記載のスイッチ型出力段:
    前記電流検出トランジスタを流れる電流を調節するための電流調節回路、ここにおいて、前記ドレイン電圧等化回路は、前記電流調節回路と、前記出力トランジスタに並列な前記電流検出トランジスタを具備する回路部と、の間に結合され、前記ドレイン電圧等化回路は、ドライバを調節するために使用される過電流検出信号を生成する。
  15. 請求項14に記載のスイッチ型出力段、ここにおいて、前記ドライバは、前記過電流検出信号に応答して前記出力トランジスタの電流を調節する。
  16. さらに下記を具備する、請求項1に記載のスイッチ型出力段:
    前記出力トランジスタに結合されたインバータ。
  17. 請求項16に記載のスイッチ型出力段、ここにおいて、前記インバータは、過電流検出信号に応答して、前記出力トランジスタ電流を調節する。
  18. さらに下記を具備する、請求項16に記載のスイッチ型出力段:
    電流をブーストする手段。
  19. 請求項18に記載のスイッチ型出力段、ここにおいて、電流をブーストする前記手段は、前記スイッチ型出力段にバイアス電流を提供する手段を具備する。
  20. 請求項19に記載のスイッチ型出力段、ここにおいて、ブーストする前記手段は、比較器およびスイッチを含む。
  21. 請求項20に記載のスイッチ型出力段、ここにおいて、前記比較器は少なくとも1つのトランジスタを具備する。
  22. 請求項21に記載のスイッチ型出力段、ここにおいて、前記バイアス電流は独立して設定される。
  23. 請求項22に記載のスイッチ型出力段、ここにおいて、前記スイッチ型出力段は少なくとも2つのトランジスタを含む。
  24. 下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段:
    前記出力トランジスタの電流を測定する手段;
    前記出力トランジスタの端子のところの電圧を設定する手段;および
    前記出力トランジスタの電流を調整する手段
    ここにおいて、調整する前記手段は、設定する前記手段および測定する前記手段に結合されたインバータ手段を含んでおり、前記インバータ手段は、前記出力トランジスタにおける過電流条件を示すフィードバック信号を受信し、前記フィードバック信号に応答して、前記出力トランジスタを短絡保護するために前記出力トランジスタにインバータ出力電圧を提供する
  25. 請求項24に記載のスイッチ型出力段ここにおいて、調整する前記手段は、電流調整回路手段をさらに具備し、
    設定する前記手段は、前記電流調整回路手段と前記出力トランジスタとの間に結合される。
  26. さらに下記を具備する、請求項25に記載のスイッチ型出力段:
    通常動作中は前記スイッチ型出力段にバイアス電流を提供し、過電流動作中はバイアス電流を提供しない手段。
  27. 下記を具備する、出力トランジスタのための短絡保護を有するスイッチ型出力段を含むデバイス:
    前記出力トランジスタに並列に結合された電流検出トランジスタ;および
    前記出力トランジスタの各端子に存在する電圧が前記電流検出トランジスタの対応する各端子に存在するように、前記出力トランジスタおよび前記電流検出トランジスタに結合されたドレイン電圧等化回路
    前記出力トランジスタにおける過電流条件を示すフィードバック信号をそこから受信するように前記ドレイン電圧等化回路に結合された、前記フィードバック信号に応答して前記出力トランジスタを短絡保護するために前記出力トランジスタにインバータ出力電圧を提供する、インバータ
  28. 請求項27に記載のデバイス、ここにおいて、前記デバイスは、無線通信デバイスである。
  29. 請求項27に記載のデバイス、ここにおいて、前記デバイスは集積回路である。
JP2012513333A 2009-05-28 2010-05-28 出力トランジスタのための短絡保護を有するスイッチ型出力段およびそれを含むデバイス Active JP5420763B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US18204509P 2009-05-28 2009-05-28
US61/182,045 2009-05-28
US12/542,615 2009-08-17
US12/542,615 US8325453B2 (en) 2009-05-28 2009-08-17 Short-circuit protection for switched output stages
PCT/US2010/036731 WO2010138917A2 (en) 2009-05-28 2010-05-28 Short-circuit protection for switched output stages

Publications (2)

Publication Number Publication Date
JP2012528412A JP2012528412A (ja) 2012-11-12
JP5420763B2 true JP5420763B2 (ja) 2014-02-19

Family

ID=43219949

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012513333A Active JP5420763B2 (ja) 2009-05-28 2010-05-28 出力トランジスタのための短絡保護を有するスイッチ型出力段およびそれを含むデバイス

Country Status (6)

Country Link
US (1) US8325453B2 (ja)
EP (1) EP2436117B1 (ja)
JP (1) JP5420763B2 (ja)
KR (1) KR101341702B1 (ja)
CN (1) CN102449908B (ja)
WO (1) WO2010138917A2 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5535258B2 (ja) * 2012-03-01 2014-07-02 旭化成エレクトロニクス株式会社 電源接続回路
CN102938797B (zh) * 2012-11-05 2015-09-23 Tcl通讯(宁波)有限公司 一种移动终端的电流检测控制装置
EP2843425B1 (en) * 2013-08-27 2018-11-21 Nxp B.V. Current measuring circuit
JP6301755B2 (ja) 2014-06-27 2018-03-28 パナソニック デバイスSunx株式会社 検出センサ、検出センサの制御方法
TWI552472B (zh) * 2015-05-13 2016-10-01 晶豪科技股份有限公司 具有保護電路之半導體元件
US10819543B2 (en) * 2016-01-11 2020-10-27 Texas Instruments Incorporated Common mode transient immunity circuit for opto-isolator emulation
CN106486041B (zh) 2017-01-03 2019-04-02 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关显示装置
JP6814085B2 (ja) * 2017-03-31 2021-01-13 エイブリック株式会社 監視回路及び半導体装置
CN108736863B (zh) * 2017-04-20 2022-02-25 上海和辉光电有限公司 一种输出驱动电路
CN109600133B (zh) * 2017-09-30 2023-05-12 瑞昱半导体股份有限公司 能够避免过电压的损害的电路
CN110277909B (zh) 2019-07-09 2022-09-20 南京矽力微电子技术有限公司 开关电容变换器、电流控制电路及电流控制方法
US11387826B1 (en) 2020-12-21 2022-07-12 Semiconductor Components Industries, Llc Short circuit detection circuit

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5159516A (en) * 1991-03-14 1992-10-27 Fuji Electric Co., Ltd. Overcurrent-detection circuit
DE69731501T2 (de) * 1996-05-17 2005-10-20 Denso Corp., Kariya Lastbetätigungsschaltung
JP3219019B2 (ja) * 1997-05-30 2001-10-15 関西日本電気株式会社 異常電流検出回路およびそれを用いた負荷駆動回路
US6768623B1 (en) * 2000-11-17 2004-07-27 Texas Instruments Incorporated IC excess current detection scheme
JP2003173211A (ja) * 2001-12-05 2003-06-20 Rohm Co Ltd レギュレータ
JP3889402B2 (ja) * 2004-01-22 2007-03-07 ローム株式会社 過電流検出回路及びそれを備えたレギュレータ
JP2005235932A (ja) * 2004-02-18 2005-09-02 Seiko Instruments Inc ボルテージレギュレータおよびその製造方法
JP2007086631A (ja) * 2005-09-26 2007-04-05 Nec Lcd Technologies Ltd 定電流駆動回路
US7292061B2 (en) 2005-09-30 2007-11-06 Masaid Technologies Incorporated Semiconductor integrated circuit having current leakage reduction scheme
US7602162B2 (en) * 2005-11-29 2009-10-13 Stmicroelectronics Pvt. Ltd. Voltage regulator with over-current protection
JP2007166444A (ja) * 2005-12-16 2007-06-28 Nec Electronics Corp 過電流検出回路及びスイッチング回路
CN100588114C (zh) * 2007-01-08 2010-02-03 震一科技股份有限公司 保护与自动回复系统
US7812647B2 (en) * 2007-05-21 2010-10-12 Advanced Analogic Technologies, Inc. MOSFET gate drive with reduced power loss
US7960997B2 (en) * 2007-08-08 2011-06-14 Advanced Analogic Technologies, Inc. Cascode current sensor for discrete power semiconductor devices

Also Published As

Publication number Publication date
JP2012528412A (ja) 2012-11-12
KR20120024865A (ko) 2012-03-14
EP2436117B1 (en) 2016-12-14
WO2010138917A2 (en) 2010-12-02
CN102449908A (zh) 2012-05-09
KR101341702B1 (ko) 2013-12-16
CN102449908B (zh) 2015-08-19
US20100302692A1 (en) 2010-12-02
EP2436117A2 (en) 2012-04-04
WO2010138917A3 (en) 2011-03-17
US8325453B2 (en) 2012-12-04

Similar Documents

Publication Publication Date Title
JP5420763B2 (ja) 出力トランジスタのための短絡保護を有するスイッチ型出力段およびそれを含むデバイス
JP6271589B2 (ja) 逆電流防止
US9933799B2 (en) Voltage regulator using a multi-power and gain-boosting technique and mobile devices including the same
US9537450B2 (en) Dynamic headroom for envelope tracking
JP6324981B2 (ja) エンベロープトラッキング用ブーストコンバータ制御
US8730636B2 (en) Adaptive protection circuit module for operational amplifier and adaptive protection method thereof
JP2016527640A (ja) Ldo調節器のためのスロースタート
US9395395B2 (en) Voltage detector, electronic device, and control method of voltage detector
JP4855886B2 (ja) 電力増幅装置
JP7149104B2 (ja) 半導体集積回路、オーディオ出力装置、電子機器
US11133663B2 (en) Reverse current protection circuit
KR20170035081A (ko) 선형성을 제고한 전압 레귤레이터
TW201716903A (zh) 使用多電源和增益提升技術之電壓調節器以及包含該電壓調節器的行動裝置
JP2019180044A (ja) オーディオアンプ、それを用いたオーディオ出力装置および電子機器、ならびにオーディオアンプの保護方法
JP2023117039A (ja) 電源システム、電源システムが実行する処理方法およびプログラム
JP5651388B2 (ja) 安定化電源回路

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130625

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130925

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131022

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131120

R150 Certificate of patent or registration of utility model

Ref document number: 5420763

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250