JP5308943B2 - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP5308943B2 JP5308943B2 JP2009167857A JP2009167857A JP5308943B2 JP 5308943 B2 JP5308943 B2 JP 5308943B2 JP 2009167857 A JP2009167857 A JP 2009167857A JP 2009167857 A JP2009167857 A JP 2009167857A JP 5308943 B2 JP5308943 B2 JP 5308943B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- state
- power supply
- output
- internal power
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
以下、図面を参照して本発明の実施の形態について説明する。図1に実施の形態1にかかる半導体装置1のブロック図を示す。図1に示すように、半導体装置1は、電源回路(以下、レギュレータと称す)10、論理回路20、動作モード制御回路30を有する。
実施の形態2にかかる半導体装置2のブロック図を図8に示す。図8に示すように、半導体装置2は、駆動段回路11〜13の変形例となる駆動段回路51〜53を含むレギュレータ10aを有する。駆動段回路11〜13では、スイッチ回路、インバータ、制御トランジスタから構成される活性状態切替回路41〜43を用いたが、駆動段回路51〜53は、活性状態切替回路41〜43に代えて遮断制御トランジスタP1〜P3を用いる。なお、実施の形態2の説明において実施の形態1にかかる構成要素と同一のものについては同一の符号を付して説明を省略する。
10、10a レギュレータ
11〜14、51〜53 駆動段回路
15 制御段回路
20 論理回路
21 クロック生成回路
22 CPU
23 タイマー
41〜43 活性状態切替回路
51〜53 駆動段回路
20 論理回路
30 動作モード制御回路
DR1〜DR4 出力トランジスタ
INV1〜INV3 インバータ
M1〜M3 制御トランジスタ
P1〜P3 遮断制御トランジスタ
NOUT 内部電源ノード
OP 差動増幅器
R1、R2 抵抗
S1〜S3 制御信号
S4 駆動信号
SW1〜SW3 スイッチ回路
Claims (1)
- 対応する制御信号に応じて動作状態と停止状態とを切り替える複数の回路ブロックに対して内部電源ノードを介して内部電源を供給する電源回路であって、
電源端子と前記内部電源ノードとの間に接続される複数の駆動段回路と、
前記複数の駆動段回路に対して前記内部電源ノードの電圧値に応じた共通の駆動信号を与える制御段回路と、を備え、
前記複数の駆動段回路は、それぞれ、対応する回路ブロックに与えられる制御信号に応じて導通状態と遮断状態とが切り替えられ、導通状態において前記駆動信号に基づき前記対応する回路ブロックの消費電流に応じた出力電流を出力する電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009167857A JP5308943B2 (ja) | 2009-07-16 | 2009-07-16 | 電源回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009167857A JP5308943B2 (ja) | 2009-07-16 | 2009-07-16 | 電源回路 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2011022837A JP2011022837A (ja) | 2011-02-03 |
JP2011022837A5 JP2011022837A5 (ja) | 2012-04-05 |
JP5308943B2 true JP5308943B2 (ja) | 2013-10-09 |
Family
ID=43632853
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009167857A Expired - Fee Related JP5308943B2 (ja) | 2009-07-16 | 2009-07-16 | 電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5308943B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140266103A1 (en) * | 2013-03-15 | 2014-09-18 | Qualcomm Incorporated | Digitally assisted regulation for an integrated capless low-dropout (ldo) voltage regulator |
US10038378B2 (en) * | 2016-09-21 | 2018-07-31 | Qualcomm Incorporated | Device and method to stabilize a supply voltage |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04167556A (ja) * | 1990-10-31 | 1992-06-15 | Fujitsu Ltd | 半導体装置 |
JP2001282371A (ja) * | 2000-03-31 | 2001-10-12 | Seiko Instruments Inc | ボルテージレギュレータ |
JP2002373942A (ja) * | 2001-04-11 | 2002-12-26 | Toshiba Corp | 半導体集積回路 |
JP2005107948A (ja) * | 2003-09-30 | 2005-04-21 | Seiko Instruments Inc | ボルテージ・レギュレータ |
JP4353826B2 (ja) * | 2004-02-26 | 2009-10-28 | 株式会社リコー | 定電圧回路 |
JP4711287B2 (ja) * | 2005-04-13 | 2011-06-29 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
US7248531B2 (en) * | 2005-08-03 | 2007-07-24 | Mosaid Technologies Incorporated | Voltage down converter for high speed memory |
JP4269008B2 (ja) * | 2005-10-04 | 2009-05-27 | マグナチップ セミコンダクター有限會社 | 電源回路、半導体集積回路 |
JP2007128454A (ja) * | 2005-11-07 | 2007-05-24 | Sanyo Electric Co Ltd | レギュレータ回路 |
JP2008046901A (ja) * | 2006-08-17 | 2008-02-28 | Oki Electric Ind Co Ltd | 電源回路 |
-
2009
- 2009-07-16 JP JP2009167857A patent/JP5308943B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011022837A (ja) | 2011-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7541787B2 (en) | Transistor drive circuit, constant voltage circuit, and method thereof using a plurality of error amplifying circuits to effectively drive a power transistor | |
JP2007026337A (ja) | 電圧レギュレータ | |
US7304458B2 (en) | Regulator circuit | |
JP5279544B2 (ja) | ボルテージレギュレータ | |
JP2007334400A (ja) | 電源電圧制御回路および半導体集積回路 | |
JP5398257B2 (ja) | 半導体装置及びそのスイッチトランジスタの制御方法 | |
JP2010010920A (ja) | 半導体集積回路 | |
JP2008131266A (ja) | 半導体装置 | |
JP2008070977A (ja) | 電源降圧回路及び半導体装置 | |
JP5308943B2 (ja) | 電源回路 | |
US11374568B2 (en) | Semiconductor apparatus including power gating circuits | |
JP2008083850A (ja) | レギュレータ回路 | |
JP2018007339A (ja) | 半導体集積回路及び電源切替方法 | |
JP2004047810A (ja) | 半導体集積回路 | |
JP2003330550A (ja) | 定電圧電源回路 | |
JP2007097395A (ja) | 低消費電流回路および該低消費電流回路を備えたボルテージレギュレータならびにdc−dcコンバータ | |
JP2009282908A (ja) | レギュレータ | |
JP4753663B2 (ja) | 出力回路 | |
JP4772480B2 (ja) | 半導体集積装置 | |
JP2011061289A (ja) | 入力バッファ回路 | |
JP2008072113A (ja) | 半導体集積回路 | |
JP2009123244A (ja) | 定電圧電源回路 | |
JP2000163144A (ja) | 電源降圧回路 | |
JP5507332B2 (ja) | 半導体集積回路及びそれを備えた電圧制御装置 | |
JP2010026793A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120217 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120217 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130618 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130620 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130701 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |