JP5292166B2 - タイミング回復のためのサイクルスリップ検出 - Google Patents
タイミング回復のためのサイクルスリップ検出 Download PDFInfo
- Publication number
- JP5292166B2 JP5292166B2 JP2009101276A JP2009101276A JP5292166B2 JP 5292166 B2 JP5292166 B2 JP 5292166B2 JP 2009101276 A JP2009101276 A JP 2009101276A JP 2009101276 A JP2009101276 A JP 2009101276A JP 5292166 B2 JP5292166 B2 JP 5292166B2
- Authority
- JP
- Japan
- Prior art keywords
- timing error
- timing
- cycle slip
- threshold
- cycle
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 60
- 238000001514 detection method Methods 0.000 title claims abstract description 48
- 238000000034 method Methods 0.000 claims abstract description 33
- 238000012217 deletion Methods 0.000 claims abstract description 8
- 230000037430 deletion Effects 0.000 claims abstract description 8
- 238000003780 insertion Methods 0.000 claims abstract description 8
- 230000037431 insertion Effects 0.000 claims abstract description 8
- 230000008859 change Effects 0.000 claims description 31
- 230000004044 response Effects 0.000 claims description 20
- 238000001914 filtration Methods 0.000 claims description 13
- 238000012937 correction Methods 0.000 abstract description 3
- 238000013500 data storage Methods 0.000 abstract description 2
- 238000012935 Averaging Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 11
- 238000011156 evaluation Methods 0.000 description 9
- 230000001186 cumulative effect Effects 0.000 description 7
- 238000005070 sampling Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 230000001419 dependent effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000001629 suppression Effects 0.000 description 3
- 238000012952 Resampling Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000007476 Maximum Likelihood Methods 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000013016 damping Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000010606 normalization Methods 0.000 description 1
- NRNCYVBFPDDJNE-UHFFFAOYSA-N pemoline Chemical compound O1C(N)=NC(=O)C1C1=CC=CC=C1 NRNCYVBFPDDJNE-UHFFFAOYSA-N 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0029—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/005—Correction by an elastic buffer
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/50—All digital phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0062—Detection of the synchronisation error by features other than the received signal transition detection of error based on data decision error, e.g. Mueller type detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0083—Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Description
・ nextBlk=1、すなわち、現在のブロックが前に検出されたサイクルスリップのまさに次のブロックである。
・ oldSign=sign{τi−τi-1}は、現在の変化が前に検出されたサイクルスリップと同じ方向であることを示し、ここで、oldSignは最後に検出されたサイクルスリップの方向を示す。
・ |oldSΔ+τi−τi-1|<THtolは、同じ方向の連続的する変化が許容閾値THtolによって予め定められた許容範囲を超えないことを示し、ここで、oldSΔは最後のサイクルスリップの累積したタイミング誤差変化を示す。
Claims (13)
- フィルタ処理後のタイミング誤差信号を供給するタイミング回復制御ループ中のループフィルタ(LF)と、サイクルスリップ検出器とを有するデジタル実装されたタイミング回復ユニットによるサイクルスリップ検出の方法であって、
前記フィルタ処理後のタイミング誤差信号から平均タイミング誤差値を生成するステップと、
第1の閾値(THΔ)を超える隣接するブロックの前記平均タイミング誤差値の変化を累積するステップと、
隣接するブロックの累積した平均タイミング誤差変化(SΔ)が第2の閾値(TH)を超える場合、サイクルスリップを表明するステップと
を含む、方法。 - 前記フィルタ処理後のタイミング誤差信号は、ブロックに対する平均タイミング誤差値を生成するためにサンプルのブロックに分割される、請求項1に記載の方法。
- ローパスフィルタが、前記フィルタ処理後のタイミング誤差信号から平均タイミング誤差値を生成するために使用される、請求項1に記載の方法。
- 2つの隣接するブロック間の平均タイミング誤差値変化(τi−τi-1)が比較され、差が前記第1の閾値(THΔ)を超えない場合、前記比較の結果はゼロにリセットされる、請求項1に記載の方法。
- サイクルスリップの方向が、累積した平均タイミング誤差変化(SΔ)の符号に従って決定される、請求項1に記載の方法。
- 累積した平均タイミング誤差変化(SΔ)は、サイクルスリップの数を決定するために第3の閾値(THtol)と比較される、請求項1に記載の方法。
- 第2の閾値(TH)を超える前記累積した平均タイミング誤差変化(SΔ)、累積した平均タイミング誤差変化(SΔ)の符号、および累積した平均タイミング誤差変化(SΔ)と第3の閾値(THtol)との比較が、タイミング回復のためのサイクルスリップ補償を行うために先入れ先出しメモリ(FIFO)におけるサンプル挿入または削除に使用される、請求項1に記載の方法。
- フィルタ処理後のタイミング誤差信号を供給するタイミング回復制御ループ中のループフィルタ(LF)と、サイクルスリップ検出器とを有するデジタル実装されたタイミング回復ユニットによるサイクルスリップ検出の構成であって、
前記フィルタ処理後のタイミング誤差信号から平均タイミング誤差値を生成する平均タイミング誤差値生成手段(ATE)が設けられ、
現在の平均タイミング誤差値と前の平均タイミング誤差値との間の差を第1の閾値(THΔ)と比較する第1の比較器(COMP1)が、前記平均タイミング誤差値生成手段(ATE)に接続され、
前記第1の閾値(THΔ)を超える隣接するブロックの平均タイミング誤差値の変化を累積するアキュムレータ(ACCU)が、前記第1の比較器(COMP1)に接続され、
累積した平均タイミング誤差変化(SΔ)が第2の閾値(TH)を超える場合、前記アキュムレータ(ACCU)に接続された第2の比較器(COMP2)がサイクルスリップ検出信号を供給する、構成。 - 前記平均タイミング誤差値生成手段(ATE)は、前記ループフィルタ(LF)によって供給されたフィルタ処理後のタイミング誤差値を累積するためのアキュムレータと、平均タイミング誤差値を生成するためにフィルタ処理後のタイミング誤差値の右シフトを決定するためのカウンタとを含む、請求項8に記載の構成。
- 累積した平均タイミング誤差変化(SΔ)を第3の閾値(THtol)と比較することによって、サイクルスリップの数を決定するための第3の比較器(COMP3)をさらに含む、請求項8に記載の構成。
- 前記サイクルスリップ検出器(CSD)は先入れ先出しメモリ(FIFO)に接続され、前記先入れ先出しメモリ(FIFO)は、サンプル挿入または削除によってサイクルスリップ補償を制御するための完全デジタル実装されたタイミング回復ユニット中のタイミング回復手段の出力に接続される、請求項8に記載の構成。
- 前記タイミング回復手段の前記出力は、完全デジタル実装されたタイミング回復ユニット中の補間回路(IP)の出力である、請求項11に記載の構成。
- 前記タイミング回復手段の前記出力は、前記完全デジタル実装されたタイミング回復ユニットの前記タイミング回復制御ループ中に配置された部分応答イコライザ(PREQ)の出力である、請求項11に記載の構成。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP08155294.5 | 2008-04-28 | ||
EP08155294A EP2114012A1 (en) | 2008-04-28 | 2008-04-28 | Cycle slip detection for timing recovery |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009278621A JP2009278621A (ja) | 2009-11-26 |
JP5292166B2 true JP5292166B2 (ja) | 2013-09-18 |
Family
ID=39672137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009101276A Expired - Fee Related JP5292166B2 (ja) | 2008-04-28 | 2009-04-17 | タイミング回復のためのサイクルスリップ検出 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8320511B2 (ja) |
EP (2) | EP2114012A1 (ja) |
JP (1) | JP5292166B2 (ja) |
KR (1) | KR101511155B1 (ja) |
CN (1) | CN101572542B (ja) |
AT (1) | ATE512502T1 (ja) |
TW (1) | TWI469526B (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8730079B2 (en) * | 2010-01-15 | 2014-05-20 | St-Ericsson Sa | Sampling rate converter data flow control mechanism |
CN102377557B (zh) * | 2010-08-23 | 2014-08-27 | 联咏科技股份有限公司 | 时序恢复控制器及其操作方法 |
EP2506516A1 (en) * | 2011-03-31 | 2012-10-03 | Alcatel Lucent | Method of decoding optical data signals |
US20140084676A1 (en) * | 2011-04-29 | 2014-03-27 | Aerovironment, Inc. | Positive biased pilot filter for electric vehicle supply equipment |
EP3016339B1 (en) * | 2013-07-15 | 2017-09-13 | Huawei Technologies Co., Ltd. | Cycle slip detection method and device, and receiver |
US9231690B2 (en) * | 2013-09-17 | 2016-01-05 | Qualcomm Incorporated | Signal tracking and decoding in GNSS |
CN105306957B (zh) * | 2015-10-23 | 2019-04-26 | 湘潭中星电子有限公司 | 自适应环路滤波方法和设备 |
US9960774B2 (en) * | 2016-07-07 | 2018-05-01 | Samsung Display Co., Ltd. | Spread spectrum clocking phase error cancellation for analog CDR/PLL |
US9819456B1 (en) | 2016-10-17 | 2017-11-14 | Seagate Technology Llc | Preamble detection and frequency offset determination |
US10164760B1 (en) | 2016-10-18 | 2018-12-25 | Seagate Technology Llc | Timing excursion recovery |
US10152457B1 (en) | 2016-10-25 | 2018-12-11 | Seagate Technology Llc | Target parameter adaptation |
US10277718B1 (en) | 2016-11-22 | 2019-04-30 | Seagate Technology Llc | Preamble defect detection and mitigation |
US10084553B1 (en) | 2016-12-22 | 2018-09-25 | Seagate Technology Llc | Iterative recovery from baseline or timing disturbances |
US9979573B1 (en) | 2016-12-23 | 2018-05-22 | Seagate Technology Llc | Position error signal burst demodulation |
US9954537B1 (en) | 2016-12-23 | 2018-04-24 | Seagate Technology Llc | Wide frequency range clock generation with phase interpolation |
US9998136B1 (en) | 2017-02-17 | 2018-06-12 | Seagate Technology Llc | Loop consistency using multiple channel estimates |
US10382166B1 (en) | 2017-02-22 | 2019-08-13 | Seagate Technology Llc | Constrained receiver parameter optimization |
CN108809869B (zh) * | 2017-04-28 | 2020-12-29 | 深圳市中兴微电子技术有限公司 | 一种对采样时刻的控制方法及装置 |
US9928854B1 (en) | 2017-05-03 | 2018-03-27 | Seagate Technology Llc | MISO equalization with ADC averaging |
WO2019057537A2 (en) | 2017-09-20 | 2019-03-28 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | ADAPTIVE TIME SYNCHRONIZATION FOR RECEIVING BURST AND CONTINUOUS SIGNALS |
CN112751730B (zh) * | 2020-12-31 | 2024-02-20 | 百果园技术(新加坡)有限公司 | 抗丢包引入时延的统计方法、评估方法、装置、设备及介质 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08161829A (ja) * | 1994-12-01 | 1996-06-21 | Canon Inc | デジタル情報再生装置及びデジタルpll装置 |
JP3453006B2 (ja) * | 1995-07-07 | 2003-10-06 | パイオニア株式会社 | 位相同期回路及びディジタル信号再生装置 |
US6430235B1 (en) * | 1998-11-05 | 2002-08-06 | Wireless Facilities, Inc. | Non-data-aided feedforward timing synchronization method |
US6265902B1 (en) * | 1999-11-02 | 2001-07-24 | Ericsson Inc. | Slip-detecting phase detector and method for improving phase-lock loop lock time |
US6973150B1 (en) | 2001-04-24 | 2005-12-06 | Rockwell Collins | Cycle slip detection using low pass filtering |
JP4666249B2 (ja) * | 2004-03-31 | 2011-04-06 | 日本ビクター株式会社 | ディジタルpllのロック状態判定回路 |
KR100655601B1 (ko) * | 2004-12-16 | 2006-12-08 | 한국전자통신연구원 | 윈도우 기반 타이밍 복원 장치 및 방법 |
JP3966342B2 (ja) * | 2005-04-25 | 2007-08-29 | 日本ビクター株式会社 | ディジタル信号再生装置 |
JP2006344294A (ja) * | 2005-06-09 | 2006-12-21 | Hitachi Ltd | 情報再生装置及び再生信号処理回路 |
-
2008
- 2008-04-28 EP EP08155294A patent/EP2114012A1/en not_active Withdrawn
-
2009
- 2009-04-03 TW TW98111093A patent/TWI469526B/zh not_active IP Right Cessation
- 2009-04-14 KR KR20090032404A patent/KR101511155B1/ko not_active IP Right Cessation
- 2009-04-17 AT AT09305327T patent/ATE512502T1/de not_active IP Right Cessation
- 2009-04-17 EP EP09305327A patent/EP2114011B1/en active Active
- 2009-04-17 JP JP2009101276A patent/JP5292166B2/ja not_active Expired - Fee Related
- 2009-04-28 CN CN2009101321954A patent/CN101572542B/zh not_active Expired - Fee Related
- 2009-04-28 US US12/387,128 patent/US8320511B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN101572542B (zh) | 2013-05-08 |
EP2114012A1 (en) | 2009-11-04 |
KR101511155B1 (ko) | 2015-04-10 |
EP2114011A1 (en) | 2009-11-04 |
TW200945794A (en) | 2009-11-01 |
JP2009278621A (ja) | 2009-11-26 |
ATE512502T1 (de) | 2011-06-15 |
CN101572542A (zh) | 2009-11-04 |
US20090268857A1 (en) | 2009-10-29 |
EP2114011B1 (en) | 2011-06-08 |
US8320511B2 (en) | 2012-11-27 |
TWI469526B (zh) | 2015-01-11 |
KR20090113763A (ko) | 2009-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5292166B2 (ja) | タイミング回復のためのサイクルスリップ検出 | |
US7167328B2 (en) | Synchronizing an asynchronously detected servo signal to synchronous servo demodulation | |
US6963528B2 (en) | Digital data reproduction apparatus | |
US7385900B2 (en) | Reproducing apparatus | |
JP2009296597A (ja) | 適応的等化器及びその方法 | |
US6765856B2 (en) | Information reproducing apparatus and phase lock control apparatus | |
JP4647926B2 (ja) | Dcレベル・シフトを含むサーボ・データの処理 | |
US20020009035A1 (en) | Reproducing apparatus | |
US9091711B1 (en) | Wide-range fast-lock frequency acquisition for clock and data recovery | |
KR100726787B1 (ko) | 적응등화회로 및 적응등화방법 | |
US20020154588A1 (en) | Reproducing apparatus | |
JP4556197B2 (ja) | 再生装置 | |
JP4666249B2 (ja) | ディジタルpllのロック状態判定回路 | |
JP3618787B2 (ja) | 信号処理装置 | |
CN116054990B (zh) | 参数自适应的高速SerDes相位跟踪方法及其系统 | |
EP1484761A1 (en) | Recovery of RLL encoded bit stream from an asymmetric data channel | |
WO2010037642A1 (en) | Signal level recovery for partial response channels | |
JP2006134501A (ja) | 位相同期装置及びデータ再生装置 | |
US8441910B1 (en) | System and method of adjusting gain and offset loops in data storage system | |
JP2009158080A (ja) | 光ディスク再生装置及びフェイズロックループ回路 | |
EP1629483A2 (en) | RF signal digital partial response asymmetry compensation | |
JP2000507068A (ja) | 簡単化したシンボル検出器を有する伝送系および記録系 | |
JP2001084708A (ja) | ディジタル信号再生装置 | |
JPH06338782A (ja) | ディジタルクロック再生装置 | |
WO2008111725A1 (en) | Data reproduction apparatus and method capable of determining level value of viterbi decoder, and recording medium having recorded thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120120 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130110 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130118 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130416 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130510 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130610 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5292166 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |