JP5164404B2 - 不揮発性半導体記憶装置 - Google Patents

不揮発性半導体記憶装置 Download PDF

Info

Publication number
JP5164404B2
JP5164404B2 JP2007073792A JP2007073792A JP5164404B2 JP 5164404 B2 JP5164404 B2 JP 5164404B2 JP 2007073792 A JP2007073792 A JP 2007073792A JP 2007073792 A JP2007073792 A JP 2007073792A JP 5164404 B2 JP5164404 B2 JP 5164404B2
Authority
JP
Japan
Prior art keywords
layer
semiconductor
insulating layer
semiconductor layer
floating gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007073792A
Other languages
English (en)
Other versions
JP2007288176A (ja
JP2007288176A5 (ja
Inventor
舜平 山崎
良信 浅見
圭恵 高野
誠 古野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2007073792A priority Critical patent/JP5164404B2/ja
Publication of JP2007288176A publication Critical patent/JP2007288176A/ja
Publication of JP2007288176A5 publication Critical patent/JP2007288176A5/ja
Application granted granted Critical
Publication of JP5164404B2 publication Critical patent/JP5164404B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

本発明は、電気的に書き込み、読み出し及び消去が可能な不揮発性半導体記憶装置並びにその作製方法に関する。特に当該不揮発性半導体記憶装置における浮遊ゲートの構成に関する。
データを電気的に書き換え可能であり、電源を切ってもデータを記憶しておくことのできる不揮発性メモリの市場が拡大している。不揮発性メモリは、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)と類似の構造を有し、電荷を長期間蓄積することのできる領域がチャネル形成領域上に設けられているところに特徴がある。この電荷蓄積領域は絶縁層上に形成され、周囲と絶縁分離されていることから浮遊ゲートとも呼ばれている。浮遊ゲートは絶縁物で囲まれて周囲とは電気的に絶縁されているので、浮遊ゲートに電荷が注入されるとその電荷を保持し続けるという特性を持っている。浮遊ゲート上には、さらに絶縁層を介して制御ゲートと呼ばれるゲート電極を備えている。制御ゲートは、データの書き込みや読み出しの時に所定の電圧が印加されることから浮遊ゲートとは区別されている。
このような構造を有する浮遊ゲート型の不揮発性メモリは、浮遊ゲートへの電荷の注入と、浮遊ゲートからの電荷の放出を電気的に制御してデータを記憶する仕組みとなっている。具体的に、浮遊ゲートへの電荷注入及び浮遊ゲートからの電荷放出は、チャネル形成領域が形成される半導体層と、制御ゲートの間に高電圧を印加して行われている。このときチャネル形成領域上の絶縁層には、ファウラー−ノルドハイム(Fowler−Nordheim)型(F−N型)トンネル電流(NAND型)又は熱電子(NOR型)が流れると言われている。このことより当該絶縁層はトンネル絶縁層とも呼ばれている。
浮遊ゲート型の不揮発性メモリは、信頼性を保証するために、浮遊ゲートに貯えた電荷を10年以上保持できる特性が要求されている。そのためトンネル絶縁層には、トンネル電流が流れる厚さで形成しつつ、電荷が漏れてしまわないように、高い絶縁性が求められている。
また、トンネル絶縁層上に形成される浮遊ゲートは、チャネル形成領域が形成される半導体層と同じ半導体材料であるシリコンで形成されてる。具体的には、浮遊ゲートを多結晶シリコンで形成する方法が普及しており、例えば400nmの厚さにポリシリコン膜を堆積して形成したものが知られている(特許文献1参照)。
特開2000−58685号公報(第7頁、第7図)
不揮発性メモリの浮遊ゲートとチャネル形成領域は同じシリコン材料で形成されるので、バンドモデルからみた伝導帯の底のエネルギーレベルは同じである。むしろ浮遊ゲートの方が、多結晶シリコンで形成され、その厚さを薄膜化しようとすると、伝導帯の底のエネルギーレベルがチャネル形成領域を形成する半導体層よりも高くなってしまう。このような状態が形成されると、チャネル形成領域を形成する半導体層から浮遊ゲートに電子が注入されにくくなってしまい、書き込み電圧を高くする必要がある。このため、浮遊ゲートを多結晶シリコンで形成する不揮発性メモリにおいて、書き込み電圧を少しでも下げるためには、当該浮遊ゲートにリン、ヒ素などのn型不純物を添加してフェルミ準位を伝導帯側にシフトさせる必要がある。
浮遊ゲートと半導体層の間に設けるゲート絶縁層に関しては、低電圧で浮遊ゲートに電荷を注入するためには当該ゲート絶縁層の厚さを薄くする必要がある。一方、浮遊ゲートの電荷を長期間安定的に保持させるためには、電荷の漏洩を防ぐために膜厚を厚くする必要がある。
結局、従来の不揮発性メモリは、高い書き込み電圧が必要とされている。また、電荷保持特性の繰り返しの書き換えによる劣化に対しては、冗長メモリセルを設けたりコントローラを工夫して、エラー検出/エラー訂正を行うなどの対処をして信頼性を確保している。
そこで本発明は、書き込み特性及び電荷保持特性に優れた不揮発性半導体記憶装置を提供することを目的とする。
本発明は、互いに離間して形成された一対の不純物領域の間にチャネル形成領域が設けられる半導体層と、半導体層の上層部であってチャネル形成領域と略重なる位置に、第1の絶縁層、浮遊ゲート、第2の絶縁層、制御ゲートを有する不揮発性半導体記憶装置である。本発明において、浮遊ゲートは半導体材料で形成される。その半導体材料は、チャネル形成領域を形成する半導体層との関係において複数種の中から選択することができる。
浮遊ゲートを形成する半導体材料として、次に示す一又は複数の条件を満たすものを選択することができる。浮遊ゲートを形成する半導体材料のバンドギャップは、半導体層のバンドギャップより小さいことが好ましい。例えば、浮遊ゲートを形成する半導体材料のバンドギャップと、半導体層のバンドギャップは、0.1eV以上の差があって、前者の方が小さいことが好ましい。
また、該半導体材料は、半導体層を形成する材料よりも電子親和力が大きい材料で形成されていることが好ましい。該半導体材料は、第1の絶縁層により形成される半導体層の電子に対する障壁エネルギーに対し、第1の絶縁層により形成される浮遊ゲートの電子に対する障壁エネルギーが高いことが好ましい。
浮遊ゲートを形成する半導体材料として、代表的にはゲルマニウム若しくはゲルマニウム化合物であることが好ましい。
浮遊ゲートは電荷を蓄積する目的で、本発明に係る不揮発性半導体記憶装置に適用されるが、同様の機能を備えるものであれば、すなわち、電荷蓄積層として機能するものであれば、ゲルマニウム若しくはゲルマニウム化合物に限定されず、当該ゲルマニウム若しくはゲルマニウム化合物の酸化物若しくは窒化物、又は当該ゲルマニウム若しくはゲルマニウム化合物を含む酸化物若しくは窒化物で置き換えることもできる。
本発明に係る不揮発性半導体記憶装置において、半導体層は絶縁表面に形成され、島状に分離していることが好ましい。少なくとも、記憶素子を形成する半導体層と、ロジック回路を形成する半導体層は分割されていることが好ましい。すなわち本発明は、互いに離間して形成された一対の不純物領域の間にチャネル形成領域を有する半導体層と、半導体層の上層部であってチャネル形成領域と略重なる位置に、第1の絶縁層、浮遊ゲート、第2の絶縁層、制御ゲートを有する不揮発性半導体記憶装置であって、絶縁表面に半導体層が形成されたものを含んでいる。
半導体層上にトンネル絶縁層として機能する第1の絶縁層を介して浮遊ゲートを形成する場合に、少なくともゲルマニウムを含む半導体材料で浮遊ゲートを形成することにより、半導体層から浮遊ゲートへの電荷を注入しやすくし、浮遊ゲートにおける電荷保持特性を向上させることができる。
また、シリコンと似た性質の材料を用いて浮遊ゲートを形成することにより、生産性を損なうことなく特性の優れた不揮発性半導体記憶装置を製造することができる。ゲルマニウムはシリコンと同じ元素周期表第14族の材料であり、半導体であるので、製造設備に負担を強いることなく、薄膜の微細加工を行うことができる。
本発明の実施の形態について、図面を用いて以下に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同じものを指す符号は異なる図面間で共通して用いる場合がある。
図1は本発明に係る不揮発性半導体記憶装置の主要な構成を説明するための断面図である。図1は、特に不揮発性メモリ素子の要部を示している。この不揮発性メモリ素子は、絶縁表面を有する基板10を用いて作製されている。絶縁表面を有する基板10としては、ガラス基板、石英基板、サファイア基板、セラミック基板、表面に絶縁層が形成された金属基板などを用いることができる。
この絶縁表面を有する基板10上に半導体層14が形成されている。基板10と半導体層14の間には、下地絶縁層12を設けても良い。この下地絶縁層12は、基板10から半導体層14へアルカリ金属などの不純物が拡散して汚染することを防ぐものであり、ブロッキング層として適宜設ければ良い。
下地絶縁層12としては、CVD法若しくはスパッタリング法等を用いて、酸化シリコン、窒化シリコン、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiN、(x>y))等の絶縁材料を用いて形成する。例えば、下地絶縁層12を2構造とする場合、第1層目の絶縁膜として窒化酸化シリコン膜を形成し、第2層目の絶縁膜として酸化窒化シリコン膜を形成するとよい。また、第1層目の絶縁膜として窒化シリコン膜を形成し、第2層目の絶縁膜として酸化シリコン膜を形成してもよい。
半導体層14は、単結晶半導体又は多結晶半導体で形成されたものを用いることが好ましい。例えば、基板10上にスパッタリング法、プラズマCVD法若しくは減圧CVD法によって基板10の全面に形成された半導体層を結晶化させた後、選択的にエッチングして半導体層14を形成することができる。すなわち、素子分離の目的から、絶縁表面に島状の半導体層を形成し、該半導体層に一又は複数の不揮発性メモリ素子を形成することが好ましい。半導体材料としては、シリコンが好ましく、その他、シリコンゲルマニウム半導体を用いることもできる。半導体膜の結晶化法としては、レーザー結晶化法、瞬間熱アニール(RTA)又はファーネスアニール炉を用いた熱処理による結晶化法、結晶化を助長する金属元素を用いる結晶化法又はこれら方法を組み合わせて行う方法を採用することができる。また、このような薄膜プロセスに換えて、絶縁表面に単結晶半導体層を形成した所謂SOI(Silicon on Insulator)基板を用いても良い。
このように、絶縁表面に形成された半導体層を島状に分離形成することで、同一基板上にメモリ素子アレイと周辺回路を形成した場合にも、有効に素子分離をすることができる。すなわち、10V乃至20V程度の電圧で書き込み、及び消去を行う必要のあるメモリ素子アレイと、3V乃至7V程度の電圧で動作してデータの入出力や命令の制御を主として行う周辺回路を同一基板上に形成した場合でも、各素子に印加する電圧の違いによる相互の干渉を防ぐことができる。
半導体層14にはp型不純物が注入されていても良い。p型不純物として、例えばホウ素が用いられ、5×1015atoms/cm乃至1×1016atoms/cm程度の濃度で添加されていても良い。これは、トランジスタのしきい値電圧を制御するためのものであり、チャネル形成領域に添加されることで有効に作用する。チャネル形成領域は、後述するゲート26と略一致する領域に形成されるものであり、半導体層14の一対の不純物領域18の間に位置するものである。
一対の不純物領域18は不揮発性メモリ素子においてソース領域及びドレイン領域として機能する領域である。一対の不純物領域18はn型不純物であるリン若しくはヒ素を1×1021atoms/cm乃至1×1021atoms/cm程度の濃度で添加することで形成される。
半導体層14上には第1の絶縁層16、浮遊ゲート電極20、第2の絶縁層22、制御ゲート電極24が形成されるが、本明細書では浮遊ゲート電極20から制御ゲート電極24までの積層構造をゲート26と呼ぶことがある。
第1の絶縁層16は酸化シリコン若しくは酸化シリコンと窒化シリコンの積層構造で形成する。第1の絶縁層16は、プラズマCVD法若しくは減圧CVD法により絶縁膜を堆積することで形成しても良いが、好ましくはプラズマ処理による固相酸化若しくは固相窒化で形成すると良い。半導体層(代表的にはシリコン層)を、プラズマ処理により酸化又は窒化することにより形成される絶縁層は、緻密で絶縁耐圧が高く信頼性に優れているからである。第1の絶縁層16は浮遊ゲート電極20に電荷を注入するためのトンネル絶縁層として用いるので、緻密で絶縁耐圧が高く信頼性に優れているものが好ましい。この第1の絶縁層16は1nm以上20nm以下、好ましくは3nm以上6nm以下の厚さに形成すると良い。例えば、ゲート長を600nmとする場合、第1の絶縁層16は3nm以上6nm以下の厚さに形成することができる。
プラズマ処理による固相酸化処理若しくは固相窒化処理として、マイクロ波(代表的には2.45GHz)で励起され、電子密度が1×1011cm−3以上1×1013cm−3以下、且つ電子温度が0.5eV以上1.5eV以下のプラズマを利用することが好ましい。固相酸化処理若しくは固相窒化処理において、500℃以下の温度において、緻密な絶縁膜を形成すると共に実用的な反応速度を得るためである。
このプラズマ処理により半導体層14の表面を酸化する場合には、酸素雰囲気下(例えば、酸素(O)又は一酸化二窒素(NO)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、若しくは酸素又は一酸化二窒素と水素(H)と希ガス雰囲気下)で行う。また、プラズマ処理により窒化をする場合には、窒素雰囲気下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、窒素と水素と希ガス雰囲気下、若しくはNHと希ガス雰囲気下)でプラズマ処理を行う。希ガスとしては、例えばArを用いることができる。また、ArとKrを混合したガスを用いてもよい。
図15にプラズマ処理を行うための装置の構成例を示す。このプラズマ処理装置は、基板10を配置するための支持台88と、ガスを導入するためのガス供給部84、ガスを排気するために真空ポンプに接続する排気口86、アンテナ80、誘電体板82、プラズマ発生用のマイクロ波を供給するマイクロ波供給部92を有している。また、支持台88に温度制御部90を設けることによって、基板10の温度を制御することも可能である。
以下に、プラズマ処理について説明する。なお、プラズマ処理とは、半導体層、絶縁層、導電層に対する酸化処理、窒化処理、酸化窒化処理、水素化処理、表面改質処理を含んでいる。これらの処理は、その目的に応じて、ガス供給部84から供給するガスを選択すれば良い。
酸化処理若しくは窒化処理を行うには以下のようにすれば良い。まず、処理室内を真空にし、ガス供給部84から酸素又は窒素を含むプラズマ処理用ガスを導入する。基板10は室温若しくは温度制御部90により100℃乃至550℃に加熱する。なお、基板10と誘電体板82との間隔は、20mm乃至80mm(好ましくは20mm乃至60mm)程度である。次に、マイクロ波供給部92からアンテナ80にマイクロ波を供給する。そしてマイクロ波をアンテナ80から誘電体板82を通して処理室内に導入することによって、プラズマ94を生成する。マイクロ波の導入によりプラズマの励起を行うと、低電子温度(3eV以下、好ましくは1.5eV以下)で高電子密度(1×1011cm−3以上)のプラズマを生成することができる。この高密度プラズマで生成された酸素ラジカル(OHラジカルを含む場合もある)及び/又は窒素ラジカル(NHラジカルを含む場合もある)によって、半導体層の表面を酸化及び/又は窒化することができる。プラズマ処理用ガスにアルゴンなどの希ガスを混合させると、希ガスの励起種により酸素ラジカル、窒素ラジカルを効率良く生成することができる。この方法は、プラズマで励起した活性なラジカルを有効に使うことにより、500℃以下の低温で固相反応による酸化、窒化若しくは酸化窒化を行うことができる。
図1において、第1の絶縁層16の好適な一例は、酸素雰囲気下のプラズマ処理により半導体層14を3nm以上6nm以下の厚さで酸化シリコン層16aを形成し、その後窒素雰囲気下でその酸化シリコン層の表面を窒化して窒化シリコン層16bを形成した積層構造である。半導体層14の代表例としてシリコン材料が適用される場合、そのシリコン層の表面をプラズマ処理で酸化することにより、界面に歪みのない緻密な酸化膜を形成することができる。また、当該酸化膜をプラズマ処理で窒化することで、表層部の酸素を窒素に置換して窒化層を形成すると、さらに緻密化することができる。それにより絶縁耐圧が高い絶縁層を形成することができる。
いずれにしても、上記のようなプラズマ処理による固相酸化処理若しくは固相窒化処理を用いることで、耐熱温度が700℃以下のガラス基板を用いても、950℃乃至1050℃で形成される熱酸化膜と同等な絶縁層を得ることができる。すなわち、不揮発性メモリ素子のトンネル絶縁層として信頼性の高いトンネル絶縁層を形成することができる。
浮遊ゲート電極20は第1の絶縁層16上に形成される。浮遊ゲート電極20は半導体材料で形成することが好ましく、次に示す一又は複数の条件を満たすものを選択することができる。
浮遊ゲート電極20を形成する半導体材料のバンドギャップは、半導体層14のバンドギャップより小さいことが好ましい。例えば、浮遊ゲートを形成する半導体材料のバンドギャップと、半導体層のバンドギャップは、0.1eV以上の差があって、前者の方が小さいことが好ましい。半導体層14の伝導帯の底のエネルギーレベルより、浮遊ゲート電極20の伝導帯の底のエネルギーレベルを低くすることにより、電荷(電子)の注入性を向上させて電荷保持特性を向上させるためである。
浮遊ゲート電極20を形成する半導体材料は、半導体層14を形成する材料よりも電子親和力が大きい材料であることが好ましい。半導体層14の伝導帯の底のエネルギーレベルより、浮遊ゲート電極20の伝導帯の底のエネルギーレベルを低くすることにより、電荷(電子)の注入性を向上させ、電荷保持特性を向上させるためである。電子親和力は半導体の場合、伝導帯の底から真空準位までのエネルギー差である。
浮遊ゲート電極20を形成する半導体材料は、第1の絶縁層16により形成される半導体層14の電子に対する障壁エネルギーに対し、第1の絶縁層16により形成される浮遊ゲート電極20の電子に対する障壁エネルギーが高くなるものであることが好ましい。半導体層14から浮遊ゲートへの電荷(電子)を注入しやすくし、浮遊ゲート電極20から電荷が消失することを防ぐためである。
浮遊ゲート電極20について、このような条件を満たすものとして、代表的にはゲルマニウム若しくはゲルマニウム化合物を選択することができる。ゲルマニウム化合物の代表例としては、シリコンゲルマニウムがあり、この場合シリコンに対してゲルマニウムが10原子%以上含まれていることが好ましい。ゲルマニウムの濃度が10原子%未満であると、構成元素としての効果が薄れ、バンドギャップが小さくならないためである。
勿論、浮遊ゲート電極20を形成するものとして同様な効果を発現するものであれば、他の材料を適用することもできる。例えば、ゲルマニウムを含む三元系の半導体材料を適用することができる。当該半導体材料が水素化されていても良い。また、不揮発性メモリ素子の電荷蓄積層としての機能を持つものとして、当該ゲルマニウム若しくはゲルマニウム化合物の酸化物若しくは窒化物、又は当該ゲルマニウム若しくはゲルマニウム化合物を含む酸化物若しくは窒化物の層で置き換えることもできる。
第2の絶縁層22は、酸化シリコン、酸化窒化シリコン(SiO、(x>y))、窒化シリコン(SiN)又は窒化酸化シリコン(SiN、(x>y))、酸化アルミニウム(Al)などの一層若しくは複数層を、減圧CVD法若しくはプラズマCVD法などで形成する。第2の絶縁層22の厚さは1nm以上20nm以下、好ましくは5nm以上10nm以下で形成すると良い。例えば、酸化シリコン層22aを3nmの厚さに堆積し、窒化シリコン層22bの厚さを5nmの厚さに堆積したものを用いることができる。また、浮遊ゲート電極20にプラズマ処理を行い、浮遊ゲート電極20の表面を窒化処理した窒化膜(例えば、浮遊ゲート電極20としてゲルマニウムを用いた場合には窒化ゲルマニウム)を形成してもよい。いずれにしても、第1の絶縁層16と第2の絶縁層22が、浮遊ゲート電極20と接する側の一方又は双方を窒化膜若しくは窒化処理された層とすることで、浮遊ゲート電極20の酸化を防ぐことができる。
制御ゲート電極24はタンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、クロム(Cr)、ニオブ(Nb)等から選択された金属、又はこれらの金属を主成分とする合金材料若しくは化合物材料で形成することが好ましい。その他、リン等の不純物元素を添加した多結晶シリコンを用いることができる。また、一層又は複数層の金属窒化物層24aと上記の金属層24bの積層構造で制御ゲート電極24を形成しても良い。金属窒化物としては、窒化タングステン、窒化モリブデン、窒化チタンを用いることができる。金属窒化物層24aを設けることにより、金属層24bの密着性を向上させることができ、剥離を防止することができる。窒化タンタルなどの金属窒化物は仕事関数が高いので、第2の絶縁層22との相乗効果により、第1の絶縁層16の厚さを厚くすることができる。
図1に示す不揮発性メモリ素子の動作メカニズムをバンド図を参照して説明する。以下に示すバンド図において、図1と同じ要素には同じ符号を付している。
図2は半導体層14、第1の絶縁層16、浮遊ゲート電極20、第2の絶縁層22、制御ゲート電極24が積層された状態を示している。図2は制御ゲート電極24に電圧を印加していない場合であって、半導体層14のフェルミ準位Efと制御ゲート電極24のフェルミ準位Efmが等しい場合を示している。
第1の絶縁層16を挟んで、半導体層14と浮遊ゲート電極20は異なる材料で形成している。半導体層14のバンドギャップEg1(伝導帯の下端Ecと価電子帯の上端Evのエネルギー差)と浮遊ゲート電極20のバンドギャップEg2は異なるものとし、後者のバンドギャップは小さくなるように組み合わせている。例えば、半導体層14としてシリコン(1.12eV)、浮遊ゲート電極20をとしてゲルマニウム(0.72eV)又はシリコンゲルマニウム(0.73eV乃至1.0eV)を組み合わせることができる。なお、第1の絶縁層16は酸化シリコン層16a(約8eV)と、当該酸化シリコンをプラズマ処理により窒化した窒化シリコン層16b(約5eV)で示してしている。また、第2の絶縁層22も、浮遊ゲート電極20側から、酸化シリコン層22aと窒化シリコン層22bが積層した状態を示している。
なお、真空準位を0eVとすると、シリコンの伝導帯のエネルギーレベルは−4.05eVであり、ゲルマニウムの伝導帯のエネルギーレベルは−4.1eVである。また酸化シリコンの伝導帯のエネルギーレベルは−0.9eVである。従って、このような半導体層14と浮遊ゲート電極20の組み合わせによって、第1の絶縁層16により形成される半導体層14の電子に対する障壁エネルギー(Be1)に対し、第1の絶縁層16により形成される浮遊ゲート電極20の電子に対する障壁エネルギー(Be2)を高くすることができる。電子に対するエネルギー障壁、すなわち第1障壁Be1と第2障壁Be2は異なる値となり、Be2>Be1の関係を持たせることができる。
また、このような状況において、半導体層14としてシリコンのバンドギャップEg1と、浮遊ゲート電極20としてゲルマニウムのバンドギャップEg2は、Eg1>Eg2の関係を満たしている。さらに上記したように電子親和力を考慮すると、半導体層14と浮遊ゲート電極20の伝導帯の底のエネルギーレベルのエネルギー差ΔEが発生する。後述するように、このエネルギー差ΔEは、半導体層14から浮遊ゲート電極20に電子を注入するとき、電子を加速する方向に作用するので、書き込み電圧を低下させるのに寄与する。
比較のために、半導体層と浮遊ゲート電極を同じ半導体材料で形成した場合のバンド図を図16に示す。このバンド図は、半導体層01、第1の絶縁層02、浮遊ゲート電極03、第2の絶縁層04、制御ゲート電極05が順次積層された状態を示している。半導体層01と浮遊ゲート電極03を同じシリコン材料で形成した場合でも、浮遊ゲート電極03を薄く形成するとバンドギャップが異なってくる。図16では、半導体層01のバンドギャップをEg1、浮遊ゲート電極03のバンドギャップをEg2で示している。例えば、シリコンは薄膜化すると、バンドギャップがバルクの1.12eVから1.4eV程度まで増大すると言われている。それにより、半導体層01と浮遊ゲート電極03の間には、電子の注入を遮る方向に−ΔEのエネルギー差が生じてしまう。このような状況では、半導体層01から浮遊ゲート電極03に電子を注入するために高電圧が必要になってしまう。すなわち、書き込み電圧を下げるために、浮遊ゲート電極03をバルクシリコン並に厚く形成するか、n型不純物としてリン、ヒ素を高濃度にドーピングする必要がある。このことは、従来の不揮発性メモリにおける欠陥である。
ところで、浮遊ゲート電極20に電子を注入するには、熱電子を利用する方法と、F−N型トンネル電流を利用する方法がある。熱電子を利用する場合には、正の電圧を制御ゲート電極24に印加して、ドレインに高電圧を印加して熱電子を発生させる。それにより、熱電子を浮遊ゲート電極20に注入することができる。F−N型トンネル電流を利用する場合には、正の電圧を制御ゲート電極24印加して半導体層14からF−N型トンネル電流により浮遊ゲート電極20に注入する。
図6(A)はF−N型トンネル電流により浮遊ゲート電極20に注入するときの印加電圧を示している。制御ゲート電極24に正の高電圧(10V乃至20V)を印加すると共に、ソース領域18aとドレイン領域18bは0Vとしておく。このときのバンド図は図3に示すようになる。高電界により半導体層14の電子は第1の絶縁層16に注入され、F−N型トンネル電流が流れる。図2で説明したように、半導体層14のバンドギャップEg1と、浮遊ゲート電極20のバンドギャップEg2の関係は、Eg1>Eg2である。この差が自己バイアスとして、半導体層14のチャネル形成領域より注入された電子を浮遊ゲート電極の方に加速するように作用する。それにより、電子の注入性を向上させることができる。
浮遊ゲート電極20の伝導帯の底のエネルギーレベルは、半導体層14の伝導帯の底のエネルギーレベルに対して電子エネルギー的にΔEだけ低い準位にある。そのため電子が浮遊ゲート電極20に注入されるに当たっては、このエネルギー差に起因する内部電界が作用する。これは、上記したような半導体層14と浮遊ゲート電極20の組み合わせによって実現する。すなわち、半導体層14から浮遊ゲート電極20へ電子を注入しやすくなり、不揮発性メモリ素子における書き込み特性を向上させることができる。この作用は、熱電子を利用して浮遊ゲート電極20に電子を注入する場合にも同様である。
浮遊ゲート電極20に電子が保持されている間は、不揮発性メモリ素子のしきい値電圧は正の方向にシフトする。この状態を、データ”0”が書き込まれた状態とすることができる。図4は、電荷保持状態のバンド図を示している。浮遊ゲート電極20の電子は、第1の絶縁層16と第2の絶縁層22に挟まれていることにより、エネルギー的に閉じこめられた状態にある。浮遊ゲート電極20に蓄積するキャリア(電子)によりポテンシャルは上がるが、障壁エネルギーを超えるエネルギーが電子に付与されない限り浮遊ゲート電極20から電子は放出されないことになる。また、浮遊ゲート電極20の伝導帯の底のエネルギーレベルは、半導体層14の伝導帯の底のエネルギーレベルに対して電子エネルギー的にΔEだけ低い準位にあり、電子に対してエネルギー的な障壁が形成される。この障壁により、トンネル電流によって半導体層14に電子が流出してしまうのを防ぐことができる。すなわち、150℃の恒温放置による信頼性試験においても、浮遊ゲート電極に蓄積した電荷保持特性を改善することができる。
データ”0”が書き込まれた状態を検出するには、中間電位Vreadを制御ゲート電極24に印加したときに、トランジスタがオンにならないことを回路によって判別すれば良い。中間電位とは、データ”1”におけるしきい値電圧Vth1と、データ”0”におけるしきい値電圧Vth2の中間の電位である(この場合、Vth1<Vread<Vth2)。又は、図6(B)に示すようにソース領域18aとドレイン領域18b間にバイアスを印加して、制御ゲート電極24を0Vとしたときに不揮発性メモリ素子が導通するか否かで判断することができる。
図7(A)は浮遊ゲート電極20から電荷を放出させ、不揮発性メモリ素子からデータを消去する状態を示している。この場合、制御ゲート電極24に負のバイアスを印加して、半導体層14と浮遊ゲート電極20の間にF−N型トンネル電流を流すことにより行う。或いは、図7(B)に示すように、制御ゲート電極24に負のバイアスを印加し、ソース領域18aに正の高電圧を印加することにより、F−N型トンネル電流を発生させ、ソース領域18a側に電子を引き抜いても良い。
図5は、この消去状態のバンド図を示している。消去動作では、第1の絶縁層16を薄く形成することができるので、F−N型トンネル電流により浮遊ゲート電極20の電子を半導体層14側に放出させることができる。また、半導体層14から正孔がより注入されやすく、浮遊ゲート電極20に注入することにより、実質的な消去動作をすることができる。
浮遊ゲート電極20をゲルマニウム若しくはゲルマニウム化合物で形成することにより、第1の絶縁層16の厚さを薄くすることができる。それにより、トンネル電流によって第1の絶縁層16を介して電子を浮遊ゲート電極20に注入することが容易となり、低電圧動作が可能となる。さらに、低エネルギーレベルで電荷を保存することが可能になり、電荷を安定した状態で保存できるという有意な効果を奏することができる。
本発明に係る不揮発性メモリでは、図2、図3で示すように、半導体層14と浮遊ゲート電極20の間でEg1>Eg2として自己バイアスが生じるように構成している。この関係は極めて重要であり、半導体層のチャネル形成領域から浮遊ゲート電極にキャリアを注入するときに、注入しやすくするように作用する。すなわち、書き込み電圧の低電圧化を図ることができる。逆に浮遊ゲート電極からキャリアを放出させにくくしている。このことは、不揮発性メモリ素子の記憶保持特性を向上させるように作用する。また、浮遊ゲート電極としてのゲルマニウム層にn型不純物をドーピングすることにより、伝導帯の底のエネルギーレベルをさらに下げることが出来、よりキャリアを浮遊ゲート電極に注入しやすくするように自己バイアスを作用させることができる。すなわち、書き込み電圧を下げ、不揮発性メモリ素子の記憶保持特性を向上させることができる。
以上説明したように、本発明に係る不揮発性メモリ素子は、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。つまり、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることが可能となる。
このような不揮発性メモリ素子を用いて、様々な態様の不揮発性半導体記憶装置を得ることができる。図8に不揮発性メモリセルアレイの等価回路の一例を示す。1ビットの情報を記憶するメモリセルMS01は、選択トランジスタS01と不揮発性メモリ素子M01で構成されている。選択トランジスタS01は、ビット線BL0と不揮発性メモリ素子M01の間に直列に挿入され、ゲートがワード線WL1に接続されている。不揮発性メモリ素子M01のゲートはワード線WL11に接続されている。不揮発性メモリ素子M01にデータの書き込むときは、ワード線WL1とビット線BL0をHレベル、BL1をLレベルとして、ワード線WL11に高電圧を印加すると、前述のいように浮遊ゲートに電荷が蓄積される。データを消去する場合には、ワード線WL1とビット線BL0をHレベルとし、ワード線WL11に負の高電圧を印加すれば良い。
このメモリセルMS01において、選択トランジスタS01と不揮発性メモリ素子M01をそれそれ、絶縁表面に島状に分離して形成された半導体層30、32で形成することにより、素子分離領域を特段設けなくても、他の選択トランジスタ若しくは不揮発性メモリ素子との干渉を防ぐことができる。また、メモリセルMS01内の選択トランジスタS01と不揮発性メモリ素子M01は共にnチャネル型なので、この両者を一つの島状に分離した半導体層で形成することにより、この二つの素子を接続する配線を省略することができる。
図9は、ビット線に不揮発性メモリ素子を直接接続したNOR型の等価回路を示している。このメモリセルアレイは、ワード線WLとビット線BLが互いに交差して配設し、各交差部に不揮発性メモリ素子を配置している。NOR型は、個々の不揮発性メモリ素子のドレインをビット線BLに接続する。ソース線SLには不揮発性メモリ素子のソースが共通接続される。
この場合もこのメモリセルMS01において、不揮発性メモリ素子M01を絶縁表面に島状に分離して形成された半導体層32で形成することにより、素子分離領域を特段設けなくても、他の不揮発性メモリ素子との干渉を防ぐことができる。また、複数の不揮発性メモリ素子(例えば、図9に示すM01乃至M23)を一つのブロックとして扱い、これらの不揮発性メモリ素子を一つの島状に分離した半導体層で形成することにより、ブロック単位で消去動作を行うことができる。
NOR型の動作は、例えば、次の通りである。データ書き込みは、ソース線SLを0Vとし、データを書き込むために選択されたワード線WLに高電圧を与え、ビット線BLにはデータ”0”と”1”に応じた電位を与える。例えば、”0”と”1”に対してそれぞれHレベル、Lレベルの電位をビット線BLに付与する。”0”データを書き込むべく、Hレベルが与えられた不揮発性メモリ素子ではドレイン近傍でホットエレクトロンが発生し、これが浮遊ゲートに注入される。”1”データの場合この様な電子注入は生じない。
“0”データが与えられたメモリセルでは、ドレインとソースとの間の強い横方向電界により、ドレインの近傍でホットエレクトロンが生成され、これが浮遊ゲート電極に注入される。これにより、浮遊ゲートに電子が注入されてしきい値電圧が高くなった状態が”0”である。”1”データの場合はホットエレクトロンが生成されず、浮遊ゲートに電子が注入されずしきい値電圧の低い状態、すなわち消去状態が保持される。
データを消去するときは、ソース線SLに10V程度の正の電圧を印加し、ビット線BLは浮遊状態としておく。そしてワード線WLに負の高電圧を印加して(制御ゲートに負の高電圧を印加して)、浮遊ゲートから電子を引き抜く。これにより、データ”1”の消去状態になる。
データ読み出しは、ソース線SLを0Vにすると共にビット線BLを0.8V程度とし、選択されたワード線WLに、データ”0”と”1”のしきい値の中間値に設定された読み出し電圧を与え、不揮発性メモリ素子の電流引き込みの有無を、ビット線BLに接続されるセンスアンプで判定することにより行う。
図10は、NAND型メモリセルアレイの等価回路を示す。ビット線BLには、複数の不揮発性メモリ素子を直列に接続したNANDセルNS1が接続されている。複数のNANDセルが集まってブロックBLKを構成している。図10で示すブロックBLK1のワード線は32本である(ワード線WL0乃至WL31)。ブロックBLK1の同一行に位置する不揮発性メモリ素子には、この行に対応するワード線が共通接続されている。
この場合、選択トランジスタS1、S2と不揮発性メモリ素子M0乃至M31が直列に接続されているので、これらを一つのまとまりとして一つの半導体層34で形成しても良い。それにより不揮発性メモリ素子を繋ぐ配線を省略することが出来るので、集積化を図ることができる。また、隣接するNANDセルとの分離を容易に行うことができる。また、選択トランジスタS1、S2の半導体層36とNANDセルの半導体層38を分離して形成しても良い。不揮発性メモリ素子M0乃至M31の浮遊ゲートから電荷を引き抜く消去動作を行うときに、そのNANDセルの単位で消去動作を行うことができる。また、一つのワード線に共通接続する不揮発性メモリ素子(例えばM30の行)を一つの半導体層40で形成しても良い。
書き込み動作では、NANDセルNS1が消去状態、つまりNANDセルNS1の各不揮発性メモリ素子のしきい値が負電圧の状態にしてから実行される。書き込みは、ソース線SL側の不揮発性メモリ素子M0から順に行う。不揮発性メモリ素子M0への書き込みを例として説明すると概略以下のようになる。
図11(A)は、”0”書き込みをする場合、選択ゲート線SG2に例えばVcc(電源電圧)を印加して選択トランジスタS2をオンにすると共にビット線BL0を0V(接地電圧)にする。選択ゲート線SG1は0Vとして、選択トランジスタS1はオフとする。次に、不揮発性メモリ素子M0のワード線WL0を高電圧Vpgm(20V程度)とし、これ以外のワード線を中間電圧Vpass(10V程度)にする。ビット線BL0の電圧は0Vなので、選択された不揮発性メモリ素子M0のチャネル形成領域の電位は0Vとなる。ワード線WL0とチャネル形成領域との間の電位差が大きいため、不揮発性メモリ素子M0の浮遊ゲートには前述のようにF−Nトンネル電流により電子が注入される。これにより、不揮発性メモリ素子M0のしきい値電圧が正の状態(”0”が書き込まれた状態)となる。
一方”1”書き込みをする場合は、図11(B)に示すように、ビット線BLを例えばVcc(電源電圧)にする。選択ゲート線SG2の電圧がVccであるため、選択トランジスタS2のしきい値電圧Vthに対して、VccマイナスVth(Vcc−Vth)になると、選択トランジスタS2がカットオフする。従って、不揮発性メモリ素子M0のチャネル形成領域はフローティング状態となる。次に、ワード線WL0に高電圧Vpgm(20V)、それ以外のワード線に中間電圧Vpass(10V)の電圧を印加すると、各ワード線とチャネル形成領域との容量カップリングにより、チャネル形成領域の電圧がVcc−Vthから上昇し例えば8V程度となる。チャネル形成領域の電圧が高電圧に昇圧されるため、”0”の書き込みの場合と異なり、ワード線WL0とチャネル形成領域の間の電位差が小さい。したがって、不揮発性メモリ素子M0の浮遊ゲートには、F−Nトンネル電流による電子注入が起こらない。よって、不揮発性メモリ素子M0のしきい値は、負の状態(”1”が書き込まれた状態)に保たれる。
消去動作をする場合は、図12(A)に示すように、選択されたブロック内の全てのワード線に負の高電圧(Vers)を印加する。ビット線BL、ソース線SLをフローティング状態とする。これにより、ブロックの全てのメモリセルにおいて浮遊ゲート中の電子がトンネル電流により半導体層に放出される。この結果、これらのメモリセルのしきい値電圧が負方向にシフトする。
図12(B)に示す読み出し動作では、読み出しの選択がされた不揮発性メモリ素子M0のワード線WL0の電圧Vr(例えば0V)とし、非選択のメモリセルのワード線WL1乃至WL31及び選択ゲート線SG1、SG2を電源電圧より少し高い読み出し用中間電圧Vreadとする。すなわち、図13に示すように、選択メモリ素子以外のメモリ素子はトランスファートランジスタとして働く。これにより、読み出しの選択がされた不揮発性メモリ素子M0に電流が流れるか否かを検出する。つまり、不揮発性メモリ素子M0に記憶されたデータが”0”の場合、不揮発性メモリ素子M0はオフなので、ビット線BLは放電しない。一方、”1”の場合、不揮発性メモリ素子M0はオンするので、ビット線BLが放電する。
図14は、不揮発性半導体記憶装置の回路ブロック図の一例を示している。不揮発性半導体記憶装置は、メモリセルアレイ52と周辺回路54が同一の基板上に形成されている。メモリセルアレイ52は、図8、図9、図10で示すような構成を有している。周辺回路54の構成は以下の通りである。
ワード線選択のためにロウデコーダ62と、ビット線選択のためにカラムデコーダ64が、メモリセルアレイ52の周囲に設けられている。アドレスは、アドレスバッファ56を介してコントロール回路58に送られ、内部ロウアドレス信号及び内部カラムアドレス信号がそれぞれロウデコーダ62及びカラムデコーダ64に転送される。
データ書き込み及び消去には、電源電位を昇圧した電位が用いられる。このため、コントロール回路58により動作モードに応じて制御される昇圧回路60が設けられている。昇圧回路60の出力はロウデコーダ62、カラムデコーダ64を介して、ワード線WL、ビット線BLに供給される。センスアンプ66はカラムデコーダ64から出力されたデータが入力される。センスアンプ66により読み出されたデータは、データバッファ68に保持され、コントロール回路58からの制御により、データがランダムアクセスされ、データ入出力バッファ70を介して出力されるようになっている。書き込みデータは、データ入出力バッファ70を介してデータバッファ68に一旦保持され、コントロール回路58の制御によりカラムデコーダ64に転送される。
このように、不揮発性半導体記憶装置では、メモリセルアレイ52において、電源電位とは異なる電位を用いる必要がある。そのため、少なくともメモリセルアレイ52と周辺回路54の間は、電気的に絶縁分離されているこことが望ましい。この場合、以下で説明する実施例のように、不揮発性メモリ素子及び周辺回路のトランジスタを絶縁表面に形成した半導体層で形成することにより、容易に絶縁分離をすることができる。それにより、誤動作を無くし、消費電力の低い不揮発性半導体記憶装置を得ることができる。
以下、本発明に係る不揮発性半導体記憶装置について、実施例により詳細に説明する。以下に説明する本発明の構成において、同じ要素を指す符号は異なる図面で共通して用い、その場合における繰り返しの説明は省略する場合がある。
本実施例では、不揮発性半導体記憶装置の一例について図面を参照して説明する。以下の説明では不揮発性半導体記憶装置において、メモリ部を構成する不揮発性メモリ素子と、当該メモリ部と同一の基板上に設けられメモリ部の制御等を行うロジック部を構成するトランジスタ等の素子とを同時に形成する場合を示す。
まず、不揮発性半導体記憶装置におけるメモリ部の等価回路を図8に示す。
本実施例で示すメモリ部は、選択トランジスタと不揮発性メモリ素子を有するメモリセルが複数設けられている。図8では、選択トランジスタS01と不揮発性メモリ素子M01により一つのメモリセルが形成されている。また、同様に、選択トランジスタS02と不揮発性メモリ素子M02、選択トランジスタS03と不揮発性メモリ素子M03、選択トランジスタS11と不揮発性メモリ素子M11、選択トランジスタS12と不揮発性メモリ素子M12、選択トランジスタS13と不揮発性メモリ素子M13とによりメモリセルが形成されている。
選択トランジスタS01のゲート電極はワード線WL1に接続され、ソース又はドレインの一方はビット線BL0に接続され、他方は不揮発性メモリ素子M01のソース又はドレインに接続されている。また、不揮発性メモリ素子M01のゲート電極はワード線WL11に接続され、ソース又はドレインの一方は選択トランジスタS01のソース又はドレインに接続され、他方はソース線SL0に接続されている。
なお、メモリ部に設けられる選択トランジスタは、ロジック部に設けられるトランジスタと比較して駆動電圧が高いため、メモリ部に設けるトランジスタとロジック部に設けるトランジスタのゲート絶縁膜等を異なる厚さで形成することが好ましい。例えば、駆動電圧が小さくしきい値電圧のばらつきを小さくしたい場合には、ゲート絶縁膜が薄い薄膜トランジスタを設けることが好ましく、駆動電圧が大きくゲート絶縁膜の耐圧性能が求められる場合には、ゲート絶縁膜が厚い薄膜トランジスタを設けることが好ましい。
従って、本実施例では、駆動電圧が小さくしきい値電圧のばらつきを小さくしたいロジック部のトランジスタに対しては膜厚が小さい絶縁層を形成し、駆動電圧が大きくゲート絶縁膜の耐圧性能が求められるメモリ部のトランジスタに対しては膜厚が大きい絶縁層を形成する場合に関して以下に図面を参照して説明する。なお、図32乃至図34は上面図を示し、図18乃至図21は図32乃至図34におけるA−B間、C−D間、E−F間及びG−H間の断面図を示している。また、A−B間及びC−D間はロジック部に設けられる薄膜トランジスタを示し、E−F間はメモリ部に設けられる不揮発性メモリ素子を示し、G−H間はメモリ部に設けられる薄膜トランジスタを示している。また、本実施例では、A−B間に設ける薄膜トランジスタをpチャネル型、C−D間、G−H間に設ける薄膜トランジスタをnチャネル型、E−F間に設けられる不揮発性メモリ素子のキャリアの移動を電子で行う場合に関して説明するが、本発明の不揮発性半導体装置はこれに限られるものでない。
まず、基板100上に絶縁層102を介して島状の半導体層104、106、108、110を形成し、当該島状の半導体層104、106、108、110を覆うように第1の絶縁層112、114、116、118をそれぞれ形成する。そして、第1の絶縁層112、114、116、118を覆うように不揮発性メモリ素子において浮遊ゲートとして機能する電荷蓄積層120(本例では、ゲルマニウム(Ge)を主成分とする膜)を形成する(図18(A)参照)。島状の半導体層104、106、108、110は、基板100上にあらかじめ形成された絶縁層102上にスパッタ法、LPCVD法、プラズマCVD法等を用いてシリコン(Si)を主成分とする材料(例えばSiGe1−x等)等を用いて非晶質半導体層を形成し、当該非晶質半導体層を結晶化させた後に選択的にエッチングすることにより設けることができる。なお、非晶質半導体層の結晶化は、レーザー結晶化法、RTA又はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法またはこれら方法を組み合わせた方法等により行うことができる。
また、レーザー光の照射によって半導体層の結晶化若しくは再結晶化を行う場合には、レーザー光の光源としてLD励起の連続発振(CW)レーザー(YVO、第2高調波(波長532nm))を用いることができる。特に第2高調波に限定する必要はないが、第2高調波はエネルギー効率の点で、さらに高次の高調波より優れている。CWレーザーを半導体層に照射すると、連続的に半導体層にエネルギーが与えられるため、一旦半導体層を溶融状態にすると、溶融状態を継続させることができる。さらに、CWレーザーを走査することによって半導体層の固液界面を移動させ、この移動の方向に沿って一方向に長い結晶粒を形成することができる。また、固体レーザーを用いるのは、気体レーザー等と比較して、出力の安定性が高く、安定した処理が見込まれるためである。なお、CWレーザーに限らず、繰り返し周波数が10MHz以上のパルスレーザを用いることも可能である。繰り返し周波数が高いパルスレーザを用いると、半導体層が溶融してから固化するまでの時間よりもレーザーのパルス間隔が短ければ、常に半導体層を溶融状態にとどめることができ、固液界面の移動により一方向に長い結晶粒で構成される半導体層を形成することができる。その他のCWレーザー及び繰り返し周波数が10MHz以上のパルスレーザを使用することもできる。例えば、気体レーザーとしては、Arレーザー、Krレーザー、COレーザー等がある。固体レーザーとして、YAGレーザー、YLFレーザー、YAlOレーザー、GdVOレーザー、KGWレーザー、KYWレーザー、アレキサンドライトレーザー、Ti:サファイアレーザー、Yレーザー、YVOレーザー等がある。また、YAGレーザー、Yレーザー、GdVOレーザー、YVOレーザーなどはセラミックスレーザとも呼ばれる。金属蒸気レーザーとしてはヘリウムカドミウムレーザ等が挙げられる。また、レーザー発振器において、レーザー光をTEM00(シングル横モード)で発振して射出すると、被照射面において得られる線状のビームスポットのエネルギー均一性を上げることができるので好ましい。その他、パルス発振のエキシマレーザーを用いても良い。
基板100は、ガラス基板、石英基板、金属基板(例えばステンレス基板など)、セラミック基板、シリコン基板等の半導体基板から選択されるものである。その他、プラスチック基板として、ポリエチレンテレフタラート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルスルホン(PES)、アクリルなどの基板を選択することもできる。
絶縁層102は、CVD法若しくはスパッタリング法等を用いて、酸化シリコン、窒化シリコン、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiN、(x>y))等の絶縁材料を用いて形成する。例えば、絶縁層102を2層構造とする場合、第1層目の絶縁層として窒化酸化シリコン膜を形成し、第2層目の絶縁層として酸化窒化シリコン膜を形成するとよい。また、第1層目の絶縁層として窒化シリコン膜を形成し、第2層目の絶縁層として酸化シリコン膜を形成してもよい。このように、ブロッキング層として機能する絶縁層102を形成することによって、基板100中のNaなどのアルカリ金属若しくはアルカリ土類金属が、この上に形成する素子に悪影響を与えることを防ぐことができる。なお、基板100として石英を用いるような場合には絶縁層102を省略してもよい。
第1の絶縁層112、114、116、118は、半導体層104、106、108、110に熱処理又はプラズマ処理等を行うことによって形成することができる。例えば、高密度プラズマ処理により当該半導体層104、106、108、110に酸化処理、窒化処理又は酸化窒化処理を行うことによって、当該半導体層104、106、108、110上にそれぞれ酸化膜、窒化膜又は酸化窒化膜となる第1の絶縁層112、114、116、118を形成する。なお、プラズマCVD法若しくはスパッタ法により形成してもよい。
例えば、半導体層104、106、108、110としてシリコンを主成分とする半導体層を用いて高密度プラズマ処理により酸化処理又は窒化処理を行った場合、第1の絶縁層112、114、116、118として酸化シリコン(SiO)膜又は窒化シリコン(SiN)膜が形成される。また、高密度プラズマ処理により半導体層104、106、108、110に酸化処理を行った後に、再度高密度プラズマ処理を行うことによって窒化処理を行ってもよい。この場合、半導体層104、106、108、110に接して酸化シリコン膜が形成され、当該酸化シリコン膜上に酸素と窒素を有する膜(以下、「酸化窒化シリコン膜」と記す)が形成され、第1の絶縁層112、114、116、118は酸化シリコン膜と酸化窒化シリコン膜とが積層された膜となる。
本例では、第1の絶縁層112、114、116、118を1nm以上10nm以下、好ましくは1nm以上5nm以下で形成する。例えば、高密度プラズマ処理により半導体層104、106、108、110に酸化処理を行い当該半導体層104、106、108、110の表面に概略5nmの酸化シリコン膜を形成した後、高密度プラズマ処理により窒化処理を行い酸化シリコン膜の表面に概略2nmの酸化窒化シリコン膜を形成する。この場合、半導体層104、106、108、110の表面に形成された酸化シリコン膜の膜厚は、概略3nmとなっている。これは、酸化窒化シリコン膜が形成された分だけ減少するためである。また、このとき、高密度プラズマ処理による酸化処理と窒化処理は大気に一度も曝されることなく連続して行うことが好ましい。高密度プラズマ処理を連続して行うことによって、汚染物の混入の防止、生産効率の向上を実現することができる。
なお、高密度プラズマ処理により半導体層を酸化する場合には、酸素を含む雰囲気下(例えば、酸素(O)又は一酸化二窒素(NO)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、若しくは酸素又は一酸化二窒素と水素(H)と希ガス雰囲気下)で行う。一方、高密度プラズマ処理により半導体層を窒化する場合には、窒素を含む雰囲気下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、窒素と水素と希ガス雰囲気下、若しくはNHと希ガス雰囲気下)でプラズマ処理を行う。
希ガスとしては、例えばArを用いることができる。また、ArとKrを混合したガスを用いてもよい。高密度プラズマ処理を希ガス雰囲気中で行った場合、第1の絶縁層112、114、116、118は、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)を含んでいる場合があり、Arを用いた場合には第1の絶縁層112、114、116、118にArが含まれている場合がある。
また、高密度プラズマ処理は、上記ガスの雰囲気中において、電子密度が1×1011cm−3以上であり、プラズマの電子温度が1.5eV以下で行う。より詳しくは、電子密度が1×1011cm−3以上1×1013cm−3以下で、プラズマの電子温度が0.5eV以上1.5eV以下で行う。プラズマの電子密度が高密度であり、基板100上に形成された被処理物(本例では、半導体層104、106、108、110)付近での電子温度が低いため、被処理物に対するプラズマによる損傷を防止することができる。また、プラズマの電子密度が1×1011cm−3以上と高密度であるため、プラズマ処理を用いて、被照射物を酸化または窒化することよって形成される酸化膜または窒化膜は、CVD法若しくはスパッタ法等により形成された膜と比較して膜厚等が均一性に優れ、且つ緻密な膜を形成することができる。また、プラズマの電子温度が1.5eV以下と低いため、従来のプラズマ処理や熱酸化法と比較して低温度で酸化または窒化処理を行うことができる。例えば、ガラス基板の歪点よりも100℃以上低い温度でプラズマ処理を行っても十分に酸化または窒化処理を行うことができる。プラズマを形成するための周波数としては、マイクロ波(例えば、2.45GHz)等の高周波を用いることができる。
本実施例では、高密度プラズマ処理により被処理物の酸化処理を行う場合、酸素(O)、水素(H)とアルゴン(Ar)との混合ガスを導入する。ここで用いる混合ガスは、酸素を0.1sccm乃至100sccm、水素を0.1sccm乃至100sccm、アルゴンを100sccm乃至5000sccmとして導入すればよい。なお、酸素:水素:アルゴン=1:1:100の比率で混合ガスを導入することが好ましい。例えば、酸素を5sccm、水素を5sccm、アルゴンを500sccmとして導入すればよい。
また、高密度プラズマ処理により窒化処理を行う場合、窒素(N)とアルゴン(Ar)との混合ガスを導入する。ここで用いる混合ガスは、窒素を20sccm乃至2000sccm、アルゴンを100sccm乃至10000sccmとして導入すればよい。例えば、窒素を200sccm、アルゴンを1000sccmとして導入すればよい。
本実施例において、メモリ部に設けられた半導体層108上に形成される第1の絶縁層116は、後に完成する不揮発性メモリ素子において、トンネル酸化膜として機能する。従って、第1の絶縁層116の膜厚が薄いほど、トンネル電流が流れやすく、メモリとして高速動作が可能となる。また、第1の絶縁層116の膜厚が薄いほど、後に形成される浮遊ゲートに低電圧で電荷を蓄積させることが可能となるため、不揮発性半導体記憶装置の消費電力を低減することができる。そのため、第1の絶縁層112、114、116、118は、膜厚を薄く形成することが好ましい。
一般的に、半導体層上に絶縁層を薄く形成する方法として熱酸化法があるが、基板100としてガラス基板等の融点が十分に高くない基板を用いる場合には、熱酸化法により第1の絶縁層112、114、116、118を形成することは非常に困難である。また、CVD法若しくはスパッタ法により形成した絶縁層は、膜の内部に欠陥を含んでいるため十分な耐圧が得られない問題があり、その膜厚を薄く形成した場合にはピンホール等の欠陥により絶縁性が損なわれる問題がある。また、CVD法若しくはスパッタ法により絶縁層を形成した場合には半導体層の端部の被覆が十分でなく、後に第1の絶縁層116上に形成される導電膜等と半導体層とがリークする場合がある。従って、本実施例で示すように高密度プラズマ処理により第1の絶縁層112、114、116、118を形成することによって、CVD法若しくはスパッタ法等により形成した絶縁層よりも緻密な絶縁層を形成することができ、また、半導体層104、106、108、110の端部を第1の絶縁層112、114、116、118で十分に被覆することができる。その結果、メモリとして高速動作や電荷保持特性を向上させることができる。なお、CVD法若しくはスパッタ法により第1の絶縁層112、114、116、118を形成した場合には、絶縁層を形成した後に高密度プラズマ処理を行い当該絶縁層の表面に酸化処理、窒化処理又は酸化窒化処理を行うことが好ましい。
電荷蓄積層120は、ゲルマニウム(Ge)、シリコンゲルマニウム合金等のゲルマニウムを含む膜で形成することができる。本例では、電荷蓄積層120として、ゲルマニウム元素を含む雰囲気中(例えば、GeH)でプラズマCVD法を行うことにより、ゲルマニウムを主成分とする膜を1nm以上20nm以下、好ましくは5nm以上10nm以下で形成する。このように、半導体層としてシリコンを主成分とする材料を用いて形成し、当該半導体層上にトンネル酸化膜として機能する第1の絶縁層を介してシリコンよりエネルギーギャップの小さいゲルマニウムを含む膜を電荷蓄積層として設けた場合、半導体層の電荷に対する絶縁層により形成される第1の障壁に対して電荷蓄積層の電荷に対する絶縁層により形成される第2の障壁がエネルギー的に高くなる。その結果、半導体層から電荷蓄積層へ電荷を注入しやすくすることができ、電荷蓄積層から電荷が消失することを防ぐことができる。つまり、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることができる。また、メモリ部に設けられた半導体層108上に形成される電荷蓄積層120は、後に完成する不揮発性メモリ素子において、浮遊ゲートとして機能する。
次に、半導体層104、106、110上に形成された、第1の絶縁層112、114、118と電荷蓄積層120を選択的に除去し、半導体層108上に形成された第1の絶縁層116と電荷蓄積層120を残存させる。本例では、メモリ部に設けられた半導体層108、第1の絶縁層116、電荷蓄積層120を選択的にレジストで覆い、半導体層104、106、110上に形成された第1の絶縁層112、114、118と電荷蓄積層120をエッチングすることによって選択的に除去する(図18(B)参照)。
次に、半導体層104、106、110と、半導体層108の上方に形成された電荷蓄積層120の一部を選択的に覆うようにレジスト122を形成し、当該レジスト122に覆われていない電荷蓄積層120をエッチングして選択的に除去することによって、電荷蓄積層120の一部を残存させ、電荷蓄積層121を形成する(図18(C)、図32参照)。
次に、半導体層110の特定の領域に不純物領域を形成する。本例では、レジスト122を除去後、半導体層104、106、108と、半導体層110の一部を選択的に覆うようにレジスト124を形成し、当該レジスト124に覆われていない半導体層110に不純物元素を導入することによって、不純物領域126を形成する(図19(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素として、リン(P)を半導体層110に導入する。
次に、半導体層104、106、110と、半導体層108の上方に形成された第1の絶縁層116と電荷蓄積層121を覆うように第2の絶縁層128を形成する(図19(B)参照)。
第2の絶縁層128は、CVD法若しくはスパッタリング法等を用いて、酸化シリコン、窒化シリコン、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiN、(x>y))等の絶縁材料を用いて単層又は積層して形成する。例えば、第2の絶縁層128を単層で設ける場合には、CVD法により酸化窒化シリコン膜又は窒化酸化シリコン膜を5nm以上50nm以下の膜厚で形成する。また、第2の絶縁層128を3層構造で設ける場合には、第1層目の絶縁層として酸化窒化シリコン膜を形成し、第2の絶縁層として窒化シリコン膜を形成し、第3の絶縁層として酸化窒化シリコン膜を形成する。また、第2の絶縁層128として、ゲルマニウムの酸化物又は窒化物を用いてもよい。
なお、半導体層108の上方に形成された第2の絶縁層128は、後に完成する不揮発性メモリ素子においてコントロール絶縁層として機能し、半導体層110の上方に形成された第2の絶縁層128は、後に完成するトランジスタにおいてゲート絶縁膜として機能する。
次に、半導体層108、110の上方に形成された第2の絶縁層128を覆うようにレジスト130を選択的に形成し、半導体層104、106上に形成された第2の絶縁層128を選択的に除去する(図19(C)参照)。
次に、半導体層104、106を覆うように第3の絶縁層132、134をそれぞれ形成する(図20(A)参照)。
第3の絶縁層132、134は、上記第1の絶縁層112、114、116、118の形成方法で示したいずれかの方法を用いて形成する。例えば、高密度プラズマ処理により半導体層104、106、108、110に酸化処理、窒化処理又は酸化窒化処理を行うことによって、当該半導体層104、106上にそれぞれシリコンの酸化膜、窒化膜又は酸化窒化膜となる第3の絶縁層132、134を形成する。
第3の絶縁層132、134を1nm以上20nm以下、好ましくは1nm以上10nm以下で形成する。例えば、高密度プラズマ処理により半導体層104、106に酸化処理を行い当該半導体層104、106の表面に酸化シリコン膜を形成した後、高密度プラズマ処理により窒化処理を行い酸化シリコン膜の表面に酸化窒化シリコン膜を形成する。この場合、半導体層108、110の上方に形成された第2の絶縁層128の表面にも酸化処理又は窒化処理が行われ、酸化膜又は酸化窒化膜が形成される。半導体層104、106の上方に形成された第3の絶縁層132、134は、後に完成するトランジスタにおいてゲート絶縁膜として機能する。
次に、半導体層104、106の上方に形成された第3の絶縁層132、134、半導体層108、110の上方に形成された第2の絶縁層128を覆うように導電膜を形成する(図20(B)参照)。本例では、導電膜として導電膜136と導電膜138を順に積層して形成した例を示している。勿論、導電膜は単層又は3層以上の積層構造で形成してもよい。
導電膜136、138としては、タンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、クロム(Cr)、ニオブ(Nb)等から選択された元素またはこれらの元素を主成分とする合金材料若しくは化合物材料で形成することができる。また、これらの元素を窒化した金属窒化膜で形成することもできる。その他、リン等の不純物元素をドーピングした多結晶シリコンに代表される半導体材料により形成することもできる。
本例では、導電膜136として窒化タンタルを用いて形成し、その上に導電膜138としてタングステンを用いて積層構造で設ける。また、導電膜136として窒化タングステン、窒化モリブデン又は窒化チタンから選ばれた単層又は積層膜を用い、導電膜138として、タンタル、モリブデン、チタンから選ばれた単層又は積層膜を用いることができる。
次に、積層して設けられた導電膜136、138を選択的にエッチングして除去することによって、半導体層104、106、108、110の上方の一部に導電膜136、138を残存させ、それぞれゲート電極として機能する導電膜140、142、144、146を形成する(図20(C)、図33参照)。なお、メモリ部に設けられた半導体層108の上方に形成される導電膜144は、後に完成する不揮発性メモリ素子において制御ゲートとして機能する。また、導電膜140、142、146は、後に完成するトランジスタにおいてゲート電極として機能する。
次に、半導体層104を覆うようにレジスト148を選択的に形成し、当該レジスト148、導電膜142、144、146をマスクとして半導体層106、108、110に不純物元素を導入することによって不純物領域を形成する(図21(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素として、リン(P)を用いる。
図21(A)においては、不純物元素を導入することによって、半導体層106にソース領域又はドレイン領域を形成する不純物領域152とチャネル形成領域150が形成される。また、半導体層108には、ソース領域又はドレイン領域を形成する不純物領域156とLDD領域を形成する低濃度不純物領域158とチャネル形成領域154が形成される。また、半導体層110には、ソース領域又はドレイン領域を形成する不純物領域162とLDD領域を形成する低濃度不純物領域164とチャネル形成領域160が形成される。
また、半導体層108に形成される低濃度不純物領域158は、図21(A)において導入された不純物元素が浮遊ゲートとして機能する電荷蓄積層121を突き抜けることによって形成される。従って、半導体層108において、導電膜144及び電荷蓄積層121の双方と重なる領域にチャネル形成領域154が形成され、電荷蓄積層121と重なり導電膜144と重ならない領域に低濃度不純物領域158が形成され、電荷蓄積層121及び導電膜144の双方と重ならない領域に高濃度不純物領域156が形成される。
次に、半導体層106、108、110を覆うようにレジスト166を選択的に形成し、当該レジスト166、導電膜140をマスクとして半導体層104に不純物元素を導入することによって不純物領域を形成する(図21(B)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、図21(A)で半導体層106、108、110に導入した不純物元素と異なる導電型を有する不純物元素(例えば、ボロン(B))を導入する。その結果、半導体層104にソース領域又はドレイン領域を形成する不純物領域170とチャネル形成領域168を形成される。
次に、第2の絶縁層128、第3の絶縁層132、134、導電膜140、142、144、146を覆うように絶縁層172を形成し、当該絶縁層172上に半導体層104、106、108、110にそれぞれ形成された不純物領域170、152、156、162と電気的に接続する導電膜174を形成する(図21(C)、図34参照)。
絶縁層172は、CVD法若しくはスパッタ法等により、酸化シリコン(SiO)、窒化シリコン(SiN)、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiN、(x>y))等の酸素または窒素を有する絶縁層、DLC(ダイヤモンドライクカーボン)等の炭素を含む膜、エポキシ、ポリイミド、ポリアミド、ポリビニルフェノール、ベンゾシクロブテン、アクリル等の有機材料またはシロキサン樹脂等のシロキサン材料からなる単層または積層構造で設けることができる。なお、シロキサン材料とは、Si−O−Si結合を含む材料に相当する。シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成される。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられる。置換基として、フルオロ基を用いることもできる。または置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
導電膜174は、CVD法若しくはスパッタリング法等により、アルミニウム(Al)、タングステン(W)、チタン(Ti)、タンタル(Ta)、モリブデン(Mo)、ニッケル(Ni)、白金(Pt)、銅(Cu)、金(Au)、銀(Ag)、マンガン(Mn)、ネオジウム(Nd)、炭素(C)、シリコン(Si)から選択された元素、又はこれらの元素を主成分とする合金材料若しくは化合物材料で、単層又は積層で形成する。アルミニウムを主成分とする合金材料とは、例えば、アルミニウムを主成分としニッケルを含む材料、又は、アルミニウムを主成分とし、ニッケルと、炭素とシリコンの一方又は両方とを含む合金材料に相当する。導電膜174は、例えば、バリア膜とアルミニウムシリコン(Al−Si)膜とバリア膜の積層構造、バリア膜とアルミニウムシリコン(Al−Si)膜と窒化チタン(TiN)膜とバリア膜の積層構造を採用するとよい。なお、バリア膜とは、チタン、チタンの窒化物、モリブデン、又はモリブデンの窒化物からなる薄膜に相当する。アルミニウム及びアルミニウムシリコンは抵抗値が低く、安価であるため、導電膜174を形成する材料として最適である。また、上層と下層のバリア層を設けると、アルミニウム及びアルミニウムシリコンのヒロックの発生を防止することができる。また、還元性の高い元素であるチタンからなるバリア膜を形成すると、結晶質半導体層上に薄い自然酸化膜ができていたとしても、この自然酸化膜を還元し、結晶質半導体層と良好なコンタクトをとることができる。
なお、本実施例では、不揮発性メモリ素子において浮遊ゲートとして機能する電荷蓄積層121が半導体層108の端部を乗り越えるように横断して形成している(図32参照)。従って、島状に設けられた半導体層108の端部においてはトンネル絶縁層として機能する第1の絶縁層116を介して浮遊ゲートとして機能する電荷蓄積層121が形成されている。そのため、半導体層108の端部において、第1の絶縁層116の被覆不良や作製プロセスに伴う何らかの電荷の蓄積により、不揮発性メモリ素子の特性に影響が生じるおそれがある。従って、上述した構成において、半導体層108の端部であって、電荷蓄積層121と重なる領域及びその近傍の領域に選択的に不純物領域194を設けた構成としてもよい(図35参照)。
不純物領域194は、半導体層108のソース領域又はドレイン領域として機能する不純物領域156と異なる導電型となるように設ける。例えば、不純物領域156をn型を示す導電型で設けた場合には、不純物領域194はp型を示す導電型で設ける。
また、図35においては、不純物領域194を半導体層108の端部であって電荷蓄積層121と重なる領域及びその近傍に不純物領域194を設けた例を示したが、これに限られない。例えば、不純物領域194を半導体層108の端部であって電荷蓄積層121と重なる領域にのみ設けてもよいし、半導体層108の端部の外周部分全てに設けることができる。また、例えば、不純物領域194を半導体層108の端部であって電荷蓄積層121と重なる領域の近傍に設け、電荷蓄積層121の下方には設けない構造としてもよい(図36参照)。
このように、不純物領域194を設けることにより、不純物領域156と不純物領域194の隣接する部分はpn接合により抵抗が高くなるため、半導体層108の端部における第1の絶縁層116の被覆不良や作製プロセスに伴う何らかの電荷の蓄積等による不揮発性メモリ素子の特性へ及ぼす影響を抑制することが可能となる。
なお、本例では、E−F間における不揮発性メモリ素子に関して説明を行ったが、同様にA−B間、C−D間、G−H間に設けるトランジスタにも図35、図36に示したように、不純物領域194を設けてもよい。
本実施例の不揮発性半導体記憶装置は、回路の構成に合わせてトランジスタにおけるゲート絶縁層の膜厚を異ならせることにより、低消費電力化を図ることができる。また、不揮発性半導体記憶装置の動作の安定化を図ることができる。具体的には、ロジック部を構成するトランジスタのゲート絶縁層の膜厚を薄くすることで、しきい値電圧のばらつきを小さくすることができ、低電圧で駆動させることが可能となる。メモリ部の選択トランジスタのゲート絶縁層の膜厚を厚くすることで、不揮発性メモリ素子に対する書き込み及び消去動作において、ロジック部よりも高電圧が適用される場合においても、動作の安定性を高めることができる。不揮発性メモリ素子においては、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。すなわち、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることが可能となる。本実施例によれば、このような優れた効果を奏する不揮発性半導体記憶装置を連続した工程で作製することが可能となる。
本実施例は、本明細書で示した他の実施の形態又は実施例と組み合わせて行うことができる。
本実施例では、上記実施例1で示した構造において、一つの島状の半導体層に複数の不揮発性メモリ素子を設けた場合に関して図面を参照して説明する。なお、上記実施例と同じものを指す場合には同様の符号を用いて示し説明を省略する。なお、図37は上面図を示し、図38は図37におけるE−F間、G−H間の断面図を示している。
本実施例で示す不揮発性半導体記憶装置は、ビット線BL0、BL1にそれぞれ電気的に接続された島状の半導体層200a、200bが設けられており、島状の半導体層200a、200bの各々に複数の不揮発性メモリ素子が設けられている(図37、図38参照)。具体的には、半導体層200aにおいて、選択トランジスタS01、S02の間に複数の不揮発性メモリ素子M0乃至M31を有するNANDセル202aが設けられている。また、半導体層200bにおいても、選択トランジスタの間に複数の不揮発性メモリ素子を有するNANDセル202bが設けられている。また、半導体層200a、200bを分離して設けることによって、隣接するNANDセル202aとNANDセル202bを絶縁分離することが可能となる。
また、一つの島状の半導体層に複数の不揮発性メモリ素子を設けることによって、より不揮発性メモリ素子の集積化が可能となり、大容量の不揮発性半導体記憶装置を形成することができる。
本実施例は、実施例1と同様にNANDセルの選択トランジスタのゲート絶縁層の膜厚を厚くすることで、不揮発性メモリ素子に対する書き込み及び消去動作において、ロジック部よりも高電圧が適用される場合においても、動作の安定性を高めることができる。不揮発性メモリ素子においては、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。このような構成により、本実施例の不揮発性半導体記憶装置は、不揮発性半導体記憶装置の動作の安定化を図ることができる。
本実施例は、本明細書で示した他の実施の形態又は実施例と組み合わせて行うことができる。
本実施例では、上記実施例と異なる不揮発性半導体記憶装置の作製方法に関して図面を参照して説明する。なお、上記実施例と同じものを指す場合には同様の符号を用いて示し説明を省略する。なお、図22乃至24において、A−B間及びC−D間はロジック部に設けられる薄膜トランジスタを示し、E−F間はメモリ部に設けられる不揮発性メモリ素子を示し、G−H間はメモリ部に設けられる薄膜トランジスタを示している。
まず、図18(C)まで、同様に形成後、レジスト122を除去し、半導体層104、106、110と、半導体層108の上方に形成された第1の絶縁層116と浮遊ゲートとして機能する電荷蓄積層121を覆うように第2の絶縁層128を形成する(図22(A)参照)。
次に、半導体層108、110の上方に形成された第2の絶縁層128を覆うようにレジスト130を選択的に形成し、半導体層104、106上に形成された第2の絶縁層128を選択的に除去する(図22(B)参照)。
次に、半導体層104、106を覆うように第3の絶縁層132、134をそれぞれ形成する(図22(C)参照)。
次に、半導体層104、106の上方に形成された第3の絶縁層132、134、半導体層108、110の上方に形成された第2の絶縁層128を覆うように導電膜を形成する(図23(A)参照)。本例では、導電膜として、導電膜136と導電膜138を順に積層して形成した例を示している。勿論、導電膜は単層又は3層以上の積層構造で形成してもよい。
次に、積層して設けられた導電膜136、138を選択的にエッチングして除去することによって、半導体層104、106、108、110の上方の一部に導電膜136、138を残存させ、それぞれゲート電極として機能する導電膜140、142、144、146を形成する(図23(B)参照)。なお、導電膜140は、残存した導電膜136、138により積層して設けられた導電膜182a、184aを有している。また、本実施例では、導電膜140において、下方に形成される導電膜182aの幅(キャリアがチャネル形成領域を流れる方向(ソース領域とドレイン領域を結ぶ方向)に概略平行な方向に対する幅)が導電膜184aの幅より大きくなるようにする。同様に、導電膜142においては導電膜182bと導電膜182bより幅の小さい184bを順に積層して形成し、導電膜144においては導電膜182cと導電膜182cより幅の小さい184cを順に積層して形成し、導電膜146においては導電膜182dと導電膜182dより幅の小さい184dを順に積層して形成する。
次に、半導体層104を覆うようにレジスト148を選択的に形成し、当該レジスト148、導電膜142、144、146をマスクとして半導体層106、108、110に不純物元素を導入することによって不純物領域を形成する(図23(C)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素としてリン(P)を用いる。
図23(C)においては、不純物元素を導入することによって、半導体層106にソース領域又はドレイン領域を形成する高濃度不純物領域152とLDD領域を形成する低濃度不純物領域186とチャネル形成領域150が形成される。また、半導体層108には、ソース領域又はドレイン領域を形成する不純物領域156とLDD領域を形成する低濃度不純物領域158とチャネル形成領域154が形成される。また、半導体層110には、ソース領域又はドレイン領域を形成する高濃度不純物領域162とLDD領域を形成する低濃度不純物領域164とチャネル形成領域160が形成される。
半導体層106に形成される低濃度不純物領域186は、図23(C)において導入された不純物元素が導電膜182bを突き抜けることによって形成される。従って、半導体層106において、導電膜182b及び導電膜184bの双方と重なる領域にチャネル形成領域150が形成され、導電膜182bと重なり導電膜184bと重ならない領域に低濃度不純物領域186が形成され、導電膜182b及び導電膜184bの双方と重ならない領域に高濃度不純物領域152が形成される。
また、半導体層108に形成される低濃度不純物領域158は、図23(C)において導入された不純物元素が電荷蓄積層121を突き抜けることによって形成される。従って、半導体層108において、導電膜182c及び電荷蓄積層121の双方と重なる領域にチャネル形成領域154が形成され、電荷蓄積層121と重なり導電膜182cと重ならない領域に低濃度不純物領域158が形成され、電荷蓄積層121及び導電膜182cの双方と重ならない領域に高濃度不純物領域156が形成される。なお、導電膜182cの膜厚を薄く形成した場合には、半導体層108において導電膜182c及び電荷蓄積層121の双方と重なり且つ導電膜184cと重ならない領域に低濃度不純物領域158と同等又はそれより低い濃度を有する低濃度不純物領域が形成される場合がある。
半導体層110に形成される低濃度不純物領域164は、図23(C)において導入された不純物元素が導電膜182dを突き抜けることによって形成される。従って、半導体層110において、導電膜182d及び導電膜184dの双方と重なる領域にチャネル形成領域160が形成され、導電膜182dと重なり導電膜184dと重ならない領域に低濃度不純物領域164が形成され、導電膜182d及び導電膜184dの双方と重ならない領域に高濃度不純物領域162が形成される。
次に、半導体層106、108、110を覆うようにレジスト166を選択的に形成し、当該レジスト166、導電膜140をマスクとして半導体層104に不純物元素を導入することによって不純物領域を形成する(図24(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、図23(C)で半導体層106、108、110に導入した不純物元素と異なる導電型を有する不純物元素(例えば、ボロン(B))を導入する。その結果、半導体層104にソース領域又はドレイン領域を形成する高濃度不純物領域170とLDD領域を形成する低濃度不純物領域188とチャネル形成領域168を形成される。
半導体層104に形成される低濃度不純物領域188は、図23(C)において導入された不純物元素が導電膜182aを突き抜けることによって形成される。従って、半導体層104において、導電膜182a及び導電膜184aの双方と重なる領域にチャネル形成領域168が形成され、導電膜182aと重なり導電膜184aと重ならない領域に低濃度不純物領域188が形成され、導電膜182a及び導電膜184aの双方と重ならない領域に高濃度不純物領域170が形成される。
次に、第2の絶縁層128、第3の絶縁層132、134、導電膜140、142、144、146を覆うように絶縁層172を形成し、当該絶縁層172上に半導体層104、106、108、110にそれぞれ形成された不純物領域170、152、156、162と電気的に接続する導電膜174を形成する(図24(B)参照)。
なお、本実施例で示した構造においても、上記図35、図36に示したように不純物領域194を設けてもよい。
本実施例の不揮発性半導体記憶装置は、回路の構成に合わせてトランジスタにおけるゲート絶縁層の膜厚を異ならせることにより、低消費電力化を図ることができる。また、不揮発性半導体記憶装置の動作の安定化を図ることができる。具体的には、ロジック部を構成するトランジスタのゲート絶縁層の膜厚を薄くすることで、しきい値電圧のばらつきを小さくすることができ、低電圧で駆動させることが可能となる。メモリ部の選択トランジスタのゲート絶縁層の膜厚を厚くすることで、不揮発性メモリ素子に対する書き込み及び消去動作において、ロジック部よりも高電圧が適用される場合においても、動作の安定性を高めることができる。不揮発性メモリ素子においては、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。すなわち、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることが可能となる。本実施例によれば、このような優れた効果を奏する不揮発性半導体記憶装置を連続した工程で作製することが可能となる。
本実施例は、本明細書で示した他の実施の形態又は実施例と組み合わせて行うことができる。
本実施例では、上記実施例と異なる不揮発性半導体記憶装置の作製方法に関して図面を参照して説明する。なお、上記実施例と同じものを指す場合には同様の符号を用いて示し説明を省略する。なお、図39乃至図41は上面図を示し、図28乃至図30は図41乃至図39におけるA−B間、C−D間、E−F間及びG−H間の断面図を示している。また、A−B間及びC−D間はロジック部に設けられる薄膜トランジスタを示し、E−F間はメモリ部に設けられる不揮発性メモリ素子を示し、G−H間はメモリ部に設けられる薄膜トランジスタを示している。
まず、上記実施例1の図18(C)まで、同様に形成後、レジスト122をマスクとして半導体層108に不純物元素を導入することによって不純物領域190を形成する(図28(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素として、リン(P)を半導体層108に導入する。なお、本実施例では、浮遊ゲートとして機能する電荷蓄積層121の幅が半導体層108の幅より小さくなるように形成する。つまり、電荷蓄積層121が半導体層108を乗り越えない(半導体層108と電荷蓄積層121が常に重なる)ように設ける(図39参照)。
次に、半導体層104、106、110と、半導体層108の上方に形成された第1の絶縁層116と電荷蓄積層121を覆うように第2の絶縁層128を形成する(図28(B)参照)。
次に、半導体層108、110の上方に形成された第2の絶縁層128を覆うようにレジスト130を選択的に形成し、半導体層104、106上に形成された第2の絶縁層128を選択的に除去する(図28(C)参照)。
次に、半導体層104、106を覆うように第3の絶縁層132、134をそれぞれ形成する(図29(A)参照)。
次に、半導体層104、106の上方に形成された第3の絶縁層132、134、半導体層108、110の上方に形成された第2の絶縁層128を覆うように導電膜を形成する(図29(B)参照)。本例では、導電膜として、導電膜136と導電膜138を順に積層して形成した例を示している。勿論、導電膜は、単層又は3層以上の積層構造で形成してもよい。
次に、積層して設けられた導電膜136、138を選択的にエッチングして除去することによって、半導体層104、106、108、110の上方の一部に導電膜136、138を残存させ、それぞれゲート電極として機能する導電膜140、142、144、146を形成する(図29(C)、図40参照)。
なお、本実施例では、半導体層108上に形成される導電膜144が電荷蓄積層121の幅(少なくともキャリアがチャネルを流れる方向に概略平行な方向に対する幅)よりも大きくなるように形成する。
次に、半導体層104を覆うようにレジスト148を選択的に形成し、当該レジスト148、導電膜142、144、146をマスクとして半導体層106、108、110に不純物元素を導入することによって不純物領域を形成する(図30(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素として、リン(P)を用いる。
図30(A)においては、不純物元素を導入することによって、半導体層106にソース領域又はドレイン領域を形成する高濃度不純物領域152とチャネル形成領域150が形成される。また、半導体層108には、ソース領域又はドレイン領域を形成する不純物領域156とLDD領域を形成する低濃度不純物領域158とチャネル形成領域154が形成される。また、半導体層110には、ソース領域又はドレイン領域を形成する高濃度不純物領域162とチャネル形成領域160が形成される。
次に、半導体層106、108、110を覆うようにレジスト166を選択的に形成し、当該レジスト166、導電膜140をマスクとして半導体層104に不純物元素を導入することによって不純物領域を形成する(図30(B)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、図30(A)で半導体層106、108、110に導入した不純物元素と異なる導電型を有する不純物元素(例えば、ボロン(B))を導入する。その結果、半導体層104にソース領域又はドレイン領域を形成する高濃度不純物領域170とチャネル形成領域168を形成される。
次に、第2の絶縁層128、第3の絶縁層132、134、導電膜140、142、144、146を覆うように絶縁層172を形成し、当該絶縁層172上に半導体層104、106、108、110にそれぞれ形成された不純物領域170、152、156、162と電気的に接続する導電膜174を形成する(図30(C)、図41参照)。
なお、本実施例では、電荷蓄積層121が半導体層108の幅より小さくなるように設けている(図40参照)。電荷蓄積層121の端部が半導体層108の上方に形成されており、半導体層108の端部においては制御ゲートとして機能する導電膜144が乗り越えるように横断して形成されている。そのため、電荷蓄積層121の端部において、作製プロセスに伴うエッチング等により不均一な形状で形成されることにより、不揮発性メモリ素子の特性に影響が生じるおそれがある。また、半導体層108の端部において、絶縁層の被覆不良や作製プロセスに伴う何らかの電荷の蓄積により、不揮発性メモリ素子の特性に影響が生じるおそれがある。従って、上述した構成において、電荷蓄積層121の端部(本例では、キャリアがチャネル形成領域を流れる方向(ソース領域とドレイン領域を結ぶ方向)に対して概略垂直な方向における電荷蓄積層121の端部)の領域と重なる半導体層108及びその近傍の領域に選択的に不純物領域194を設けた構成としてもよい(図42参照)。
不純物領域194は、半導体層108のソース領域又はドレイン領域として機能する不純物領域156と異なる導電型となるように設ける。例えば、不純物領域156をn型を示す導電型で設けた場合には、不純物領域194はp型を示す導電型で設ける。
図42においては、不純物領域194を導電膜144と重ならない領域にも延伸して形成した例を示したが、導電膜144と重なる領域にのみ形成してもよい。また、半導体層108の外周部分全てに設けてもよい。
このように、不純物領域194を設けることにより、不純物領域156と不純物領域194の隣接する部分はpn接合により抵抗が高くなるため、電荷蓄積層121の端部の形状等によって不揮発性メモリ素子の特性へ及ぼす影響を抑制することが可能となる。
なお、本例では、E−F間における不揮発性メモリ素子に関して説明を行ったが、同様にA−B間、C−D間、G−H間に設けるトランジスタにも図35乃至図42に示したように、不純物領域194を設けてもよい。
本実施例の不揮発性半導体記憶装置は、回路の構成に合わせてトランジスタにおけるゲート絶縁層の膜厚を異ならせることにより、低消費電力化を図ることができる。また、不揮発性半導体記憶装置の動作の安定化を図ることができる。具体的には、ロジック部を構成するトランジスタのゲート絶縁層の膜厚を薄くすることで、しきい値電圧のばらつきを小さくすることができ、低電圧で駆動させることが可能となる。メモリ部の選択トランジスタのゲート絶縁層の膜厚を厚くすることで、不揮発性メモリ素子に対する書き込み及び消去動作において、ロジック部よりも高電圧が適用される場合においても、動作の安定性を高めることができる。不揮発性メモリ素子においては、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。すなわち、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることが可能となる。本実施例によれば、このような優れた効果を奏する不揮発性半導体記憶装置を連続した工程で作製することが可能となる。
本実施例は、本明細書で示した他の実施の形態又は実施例と組み合わせて行うことができる。
本実施例では、上記実施例と異なる不揮発性半導体記憶装置の作製方法に関して図面を参照して説明する。なお、上記実施例のいずれかに示したものと同じものを指す場合には同様の符号を用いて示し説明を省略する。なお、図43乃至図45は上面図を示し、図25乃至図27は図43乃至図45におけるA−B間、C−D間、E−F間及びG−H間の断面図を示している。また、A−B間及びC−D間はロジック部に設けられる薄膜トランジスタを示し、E−F間はメモリ部に設けられる不揮発性メモリ素子を示し、G−H間はメモリ部に設けられる薄膜トランジスタを示している。
まず、図18(B)まで同様に形成した後、図19(A)に示したように、半導体層104、106、108と、半導体層110の一部を選択的に覆うようにレジストを形成し、当該レジストに覆われていない半導体層110に不純物元素を導入することによって、不純物領域126を形成する。そして、レジストを除去し、半導体層104、106、110と、半導体層108の上方に形成された第1の絶縁層116と電荷蓄積層120を覆うように第2の絶縁層128を形成する(図25(A)、図43参照)。
次に、半導体層108、110の上方に形成された第2の絶縁層128を覆うようにレジスト130を選択的に形成し、半導体層104、106上に形成された第2の絶縁層128を選択的に除去する(図25(B)参照)。
次に、半導体層104、106を覆うように第3の絶縁層132、134をそれぞれ形成する(図25(C)参照)。
次に、半導体層104、106の上方に形成された第3の絶縁層132、134、半導体層108、110の上方に形成された第2の絶縁層128を覆うように導電膜を形成する(図26(A)参照)。本例では、導電膜として、導電膜136と導電膜138を順に積層して形成した例を示している。勿論、導電膜は、単層又は3層以上の積層構造で形成してもよい。
次に、積層して設けられた導電膜136、138を選択的にエッチングして除去することによって、半導体層104、106、108、110の上方の一部に導電膜136、138を残存させ、それぞれゲート電極として機能する導電膜140、142、144、146を形成する(図26(B)図43参照)。また、本実施例では、導電膜140、142、144、146と重ならない部分の半導体層104、106、108、110の表面を露出させる。
具体的には、半導体層104において、導電膜140の下方に形成された第3の絶縁層132のうち当該導電膜140と重ならない部分を選択的に除去し、導電膜140と第3の絶縁層132の端部が概略一致するように形成する。また、半導体層106において、導電膜142の下方に形成された第3の絶縁層134のうち当該導電膜142と重ならない部分を選択的に除去し、導電膜142と第3の絶縁層134の端部が概略一致するように形成する。また、半導体層108において、導電膜144の下方に形成された第2の絶縁層128、電荷蓄積層120、第1の絶縁層116のうち当該導電膜144と重ならない部分を選択的に除去し、導電膜144と第2の絶縁層128、浮遊ゲートとして機能する電荷蓄積層121及び第1の絶縁層116の端部が概略一致するように形成する。また、半導体層110において、導電膜146の下方に形成された第2の絶縁層128うち当該導電膜146と重ならない部分を選択的に除去し、導電膜146と第2の絶縁層128の端部が概略一致するように形成する(図44参照)。
この場合、導電膜140、142、144、146の形成と同時に重ならない部分の絶縁層等を除去してもよいし、導電膜140、142、144、146を形成後残存したレジスト又は当該導電膜140、142、144、146をマスクとして重ならない部分の絶縁層等を除去してもよい。
次に、半導体層104を覆うようにレジスト148を選択的に形成し、当該レジスト148、導電膜142、144、146をマスクとして半導体層106、108、110に不純物元素を導入することによって不純物領域を形成する(図26(C)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、不純物元素として、リン(P)を用いる。
図26(C)においては、不純物元素を導入することによって、半導体層106にソース領域又はドレイン領域を形成する不純物領域152とチャネル形成領域150が形成される。また、半導体層108には、ソース領域又はドレイン領域を形成する不純物領域156とチャネル形成領域154が形成される。また、半導体層110には、ソース領域又はドレイン領域を形成する高濃度の不純物領域162とLDD領域を形成する低濃度不純物領域164とチャネル形成領域160が形成される。
次に、半導体層106、108、110を覆うようにレジスト166を選択的に形成し、当該レジスト166、導電膜140をマスクとして半導体層104に不純物元素を導入することによって不純物領域を形成する(図27(A)参照)。不純物元素としては、n型を付与する不純物元素又はp型を付与する不純物元素を用いる。n型を示す不純物元素としては、リン(P)、ヒ素(As)等を用いることができる。p型を示す不純物元素としては、ボロン(B)、アルミニウム(Al)、ガリウム(Ga)等を用いることができる。本例では、図26(C)で半導体層106、108、110に導入した不純物元素と異なる導電型を有する不純物元素(例えば、ボロン(B))を導入する。その結果、半導体層104にソース領域又はドレイン領域を形成する不純物領域170とチャネル形成領域168を形成される。
なお、本実施例では、図26(C)又は図27(A)において、導電膜140、142、144、146と重ならない部分の半導体層104、106、108、110を露出させた状態で不純物元素の導入を行っている。従って、半導体層104、106、108、110にそれぞれ形成されるチャネル形成領域168、150、154、160は導電膜140、142、144、146と自己整合的に形成することができる。
次に、露出した半導体層104、106、108、110と導電膜140、142、144、146を覆うように絶縁層192を形成する(図27(B)参照)。
絶縁層192は、CVD法若しくはスパッタ法等により、酸化シリコン(SiO)、窒化シリコン(SiN)、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiNOy、(x>y))等の酸素または窒素を有する絶縁層、DLC(ダイヤモンドライクカーボン)等を用いて単層又は積層構造で設けることができる。
次に、絶縁層192、導電膜140、142、144、146を覆うように絶縁層172を形成し、当該絶縁層172上に半導体層104、106、108、110にそれぞれ形成された不純物領域170、152、156、162と電気的に接続する導電膜174を形成する(図27(C)、図45参照)。
絶縁層172としては、上記実施例1で説明したいずれかの材料を用いることができる。例えば、絶縁層192として酸化シリコン(SiO)、窒化シリコン(SiN)、酸化窒化シリコン(SiO、(x>y))、窒化酸化シリコン(SiN、(x>y))等の酸素または窒素を有する無機材料を有する絶縁層を用い、絶縁層172としてエポキシ、ポリイミド、ポリアミド、ポリビニルフェノール、ベンゾシクロブテン、アクリル等の有機材料で設けることができる。勿論、絶縁層192と絶縁層172の双方を無機材料を有する絶縁層で形成してもよい。
なお、本実施例において、半導体層104、106、108、110にサイドウォールを利用してLDD領域を形成することも可能である。例えば、図26(B)まで形成した後に、導電膜140、142、144、146をマスクとして半導体層104、106、108、110に低濃度の不純物元素を導入した後に、導電膜140、142、144、146の側面に接する絶縁層198(サイドウォールともよばれる)を形成する(図31(A)参照)。
そして、当該絶縁層198と導電膜140、142、144、146をマスクとして高濃度の不純物元素を導入することによって、半導体層104にソース領域又はドレイン領域を形成する高濃度不純物領域170とLDD領域を形成する低濃度不純物領域188とチャネル形成領域168が形成される。また、半導体層106にソース領域又はドレイン領域を形成する高濃度不純物領域152とLDD領域を形成する低濃度不純物領域186とチャネル形成領域150が形成される。また、半導体層108には、ソース領域又はドレイン領域を形成する高濃度不純物領域156とLDD領域を形成する低濃度不純物領域158とチャネル形成領域154が形成される。また、半導体層110には、ソース領域又はドレイン領域を形成する高濃度不純物領域162とLDD領域を形成する低濃度不純物領域164とチャネル形成領域160が形成される(図31(A)参照)。
なお、絶縁層198の形成方法としては、プラズマCVD法若しくはスパッタリング法等により、シリコン、シリコンの酸化物又はシリコンの窒化物の無機材料を含む膜や、有機樹脂などの有機材料を含む膜を、単層又は積層して形成する。そして、当該絶縁層を、垂直方向を主体とした異方性エッチングにより選択的にエッチングして、導電膜140、142、144、146の側面に接するように形成することができる。なお、絶縁層198は、LDD(Lightly Doped drain)領域を形成する際のドーピング用のマスクとして用いる。また、本例では、絶縁層198は、導電膜140、142、144、146の下方に形成された絶縁層及び電荷蓄積層の側面にも接するように形成されている。
その後、上述したように、絶縁層192、172、導電膜174を形成することによって、不揮発性半導体記憶装置を得ることができる(図31(B)参照)。
なお、本実施例で示した構造においても、上記実施例3で示したように浮遊ゲートとして機能する電荷蓄積層121の幅が半導体層108の幅より小さくなるように設けた構造としてもよい。また、本実施例で示した構造においても、上記図35、図36に示したように不純物領域194を設けてもよい。
本実施例の不揮発性半導体記憶装置は、回路の構成に合わせてトランジスタにおけるゲート絶縁層の膜厚を異ならせることにより、低消費電力化を図ることができる。また、不揮発性半導体記憶装置の動作の安定化を図ることができる。具体的には、ロジック部を構成するトランジスタのゲート絶縁層の膜厚を薄くすることで、しきい値電圧のばらつきを小さくすることができ、低電圧で駆動させることが可能となる。メモリ部の選択トランジスタのゲート絶縁層の膜厚を厚くすることで、不揮発性メモリ素子に対する書き込み及び消去動作において、ロジック部よりも高電圧が適用される場合においても、動作の安定性を高めることができる。不揮発性メモリ素子においては、半導体層から浮遊ゲート電極へ電荷を注入しやすくすることができ、浮遊ゲート電極から電荷が消失することを防ぐことができる。すなわち、メモリとして動作する場合に、低電圧で高効率な書き込みをすることが出来、且つ電荷保持特性を向上させることが可能となる。本実施例によれば、このような優れた効果を奏する不揮発性半導体記憶装置を連続した工程で作製することが可能となる。
本実施例は、本明細書で示した他の実施の形態又は実施例と組み合わせて行うことができる。
本実施例では、上述した本発明の不揮発性半導体記憶装置を備えた非接触でデータの入出力が可能である半導体装置の適用例に関して図面を参照して以下に説明する。非接触でデータの入出力が可能である半導体装置は利用の形態によっては、RFIDタグ、IDタグ、ICタグ、ICチップ、RFタグ、無線タグ、電子タグまたは無線チップともよばれる。
半導体装置800は、非接触でデータを交信する機能を有し、高周波回路810、電源回路820、リセット回路830、クロック発生回路840、データ復調回路850、データ変調回路860、他の回路の制御を行う制御回路870、記憶回路880およびアンテナ890を有している(図46(A))。高周波回路810はアンテナ890より信号を受信して、データ変調回路860より受信した信号をアンテナ890から出力する回路であり、電源回路820は受信信号から電源電位を生成する回路であり、リセット回路830はリセット信号を生成する回路であり、クロック発生回路840はアンテナ890から入力された受信信号を基に各種クロック信号を生成する回路であり、データ復調回路850は受信信号を復調して制御回路870に出力する回路であり、データ変調回路860は制御回路870から受信した信号を変調する回路である。また、制御回路870としては、例えばコード抽出回路910、コード判定回路920、CRC判定回路930および出力ユニット回路940が設けられている。なお、コード抽出回路910は制御回路870に送られてきた命令に含まれる複数のコードをそれぞれ抽出する回路であり、コード判定回路920は抽出されたコードとリファレンスに相当するコードとを比較して命令の内容を判定する回路であり、CRC判定回路930は判定されたコードに基づいて送信エラー等の有無を検出する回路である。
次に、上述した半導体装置の動作の一例について説明する。まず、アンテナ890により無線信号が受信される。無線信号は高周波回路810を介して電源回路820に送られ、高電源電位(以下、VDDと記す)が生成される。VDDは半導体装置800が有する各回路に供給される。また、高周波回路810を介してデータ復調回路850に送られた信号は復調される(以下、復調信号)。さらに、高周波回路810を介してリセット回路830およびクロック発生回路840を通った信号及び復調信号は制御回路870に送られる。制御回路870に送られた信号は、コード抽出回路910、コード判定回路920およびCRC判定回路930等によって解析される。そして、解析された信号にしたがって、記憶回路880内に記憶されている半導体装置の情報が出力される。出力された半導体装置の情報は出力ユニット回路940を通って符号化される。さらに、符号化された半導体装置800の情報はデータ変調回路860を通って、アンテナ890により無線信号に載せて送信される。なお、半導体装置800を構成する複数の回路においては、低電源電位(以下、VSS)は共通であり、VSSはGNDとすることができる。また、本発明の不揮発性半導体記憶装置を記憶回路880に適用することができる。本発明の不揮発性半導体記憶装置は、駆動電圧を低くすることができるため、非接触でデータを交信できる距離をのばすことが可能となる。
このように、リーダ/ライタから半導体装置800に信号を送り、当該半導体装置800から送られてきた信号をリーダ/ライタで受信することによって、半導体装置のデータを読み取ることが可能となる。
また、半導体装置800は、各回路への電源電圧の供給を電源(バッテリー)を搭載せず電磁波により行うタイプとしてもよいし、電源(バッテリー)を搭載して電磁波と電源(バッテリー)により各回路に電源電圧を供給するタイプとしてもよい。
次に、非接触でデータの入出力が可能な半導体装置の使用形態の一例について説明する。表示部3210を含む携帯端末の側面には、リーダ/ライタ3200が設けられ、品物3220の側面には半導体装置3230が設けられる(図46(B))。品物3220が含む半導体装置3230にリーダ/ライタ3200をかざすと、表示部3210に品物の原材料や原産地、生産工程ごとの検査結果や流通過程の履歴等、更に商品の説明等の商品に関する情報が表示される。また、商品3260をベルトコンベアにより搬送する際に、リーダ/ライタ3240と、商品3260に設けられた半導体装置3250を用いて、該商品3260の検品を行うことができる(図46(C))。このように、システムに半導体装置を活用することで、情報の取得を簡単に行うことができ、高機能化と高付加価値化を実現する。
また、本発明の不揮発性半導体記憶装置は、メモリを具備したあらゆる分野の電子機器に用いることが可能である。例えば、本発明の不揮発性半導体記憶装置を適用した電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDVD(digital versatile disc)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。それら電子機器の具体例を図17に示す。
図17(A)、(B)は、デジタルカメラを示している。図17(B)は、図17(A)の裏側を示す図である。このデジタルカメラは、筐体2111、表示部2112、レンズ2113、操作キー2114、シャッター2115などを有する。また、取り出し可能な不揮発性メモリ2116を備えており、当該デジタルカメラで撮影したデータを不揮発性メモリ2116に記憶させておく構成となっている。本発明を用いて形成された不揮発性の半導体記憶装置は不揮発性メモリ2116に適用することができる。
また、図17(C)は、携帯電話を示しており、携帯端末の1つの代表例である。この携帯電話は筐体2121、表示部2122、操作キー2123などを含む。また、携帯電話は、取り出し可能な不揮発性メモリ2125を備えており、当該携帯電話の電話番号等のデータ、映像、音楽データ等を不揮発性メモリ2125に記憶させ再生することができる。本発明を用いて形成された不揮発性の半導体記憶装置は不揮発性メモリ2125に適用することができる。
また、図17(D)は、デジタルプレーヤーを示しており、オーディオ装置の1つの代表例である。図17(D)に示すデジタルプレーヤーは、本体2130、表示部2131、不揮発性メモリ部2132、操作部2133、イヤホン2134等を含んでいる。なお、イヤホン2134の代わりにヘッドホンや無線式イヤホンを用いることができる。不揮発性メモリ部2132は、本発明を用いて形成された不揮発性の半導体記憶装置を用いることができる。例えば、記録容量が20ギガバイト乃至200ギガバイトのNAND型不揮発性メモリを用い、操作部2133を操作することにより、映像や音声(音楽)を記録、再生することができる。なお、表示部2131は黒色の背景に白色の文字を表示することで消費電力を抑えられる。これは携帯型のオーディオ装置において特に有効である。なお、不揮発性メモリ部2132に設けられた不揮発性の半導体記憶装置は、取り出し可能な構成としてもよい。
また、図17(E)は、電子ブック(電子ペーパーともいう)を示している。この電子ブックは、本体2141、表示部2142、操作キー2143、不揮発性メモリ部2144を含んでいる。またモデムが本体2141に内蔵されていてもよいし、無線で情報を送受信できる構成としてもよい。不揮発性メモリ部2144は、本発明を用いて形成された不揮発性の半導体記憶装置を用いることができる。例えば、記録容量が20ギガバイト乃至200ギガバイトのNAND型不揮発性メモリを用い、操作キー2143を操作することにより、映像や音声(音楽)を記録、再生することができる。なお、不揮発性メモリ部2144に設けられた不揮発性の半導体記憶装置は、取り出し可能な構成としてもよい。
以上の様に、本発明の不揮発性半導体記憶装置の適用範囲は極めて広く、メモリを有するものであればあらゆる分野の電子機器に用いることが可能である。
本発明に係る不揮発性半導体記憶装置の主要な構成を説明するための断面図。 不揮発性メモリのバンド図。 書き込み状態における不揮発性メモリのバンド図。 電荷保持状態における不揮発性メモリのバンド図。 消去状態における不揮発性メモリのバンド図。 不揮発性メモリの書き込み及び読み出し動作を説明する図。 不揮発性メモリの消去動作を説明する図。 不揮発性メモリセルアレイの等価回路の一例を示す図。 NOR型不揮発性メモリセルアレイの等価回路の一例を示す図。 NAND型不揮発性メモリセルアレイの等価回路の一例を示す図。 NAND型不揮発性メモリの書き込み動作を説明する図。 NAND型不揮発性メモリの消去及び読み出し動作を説明する図。 電荷が蓄積された”0”の場合と消去された”1”の場合における不揮発性メモリのしきい値電圧の変化を示す図。 不揮発性半導体記憶装置の回路ブロック図の一例を示す図。 プラズマ処理装置の構成を説明する図。 従来の不揮発性メモリのバンド図。 本発明の不揮発性半導体記憶装置の使用形態の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の作製方法の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の一例を示す図。 本発明の不揮発性半導体記憶装置の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の上面の一例を示す図。 本発明の不揮発性半導体記憶装置の使用形態の一例を示す図。
符号の説明
M0 不揮発性メモリ素子
M01 不揮発性メモリ素子
M02 不揮発性メモリ素子
M03 不揮発性メモリ素子
M11 不揮発性メモリ素子
M12 不揮発性メモリ素子
M13 不揮発性メモリ素子
S1 選択トランジスタ
S2 選択トランジスタ
S01 選択トランジスタ
S02 選択トランジスタ
S03 選択トランジスタ
S11 選択トランジスタ
S12 選択トランジスタ
S13 選択トランジスタ
MS01 メモリセル
WL ワード線
WL0 ワード線
WL1 ワード線
WL11 ワード線
BL ビット線
BL0 ビット線
SL ソース線
NS1 NANDセル
01 半導体層
02 第1の絶縁層
03 浮遊ゲート電極
04 第2の絶縁層
05 制御ゲート電極
10 基板
12 下地絶縁層
14 半導体層
16 第1の絶縁層
16a 酸化シリコン層
16b 窒化シリコン層
18 不純物領域
18a ソース領域
18b ドレイン領域
20 浮遊ゲート電極
22 第2の絶縁層
22a 酸化シリコン層
22b 窒化シリコン層
24 制御ゲート電極
24a 金属窒化物層
24b 金属層
26 ゲート
30 半導体層
32 半導体層
34 半導体層
36 半導体層
38 半導体層
40 半導体層
52 メモリセルアレイ
54 周辺回路
56 アドレスバッファ
58 コントロール回路
60 昇圧回路
62 ロウデコーダ
64 カラムデコーダ
66 センスアンプ
68 データバッファ
70 データ入出力バッファ
80 アンテナ
82 誘電体板
84 ガス供給部
86 排気口
88 支持台
90 温度制御部
92 マイクロ波供給部
94 プラズマ
100 基板
101 基板
102 絶縁層
104 半導体層
106 半導体層
108 半導体層
110 半導体層
112 第1の絶縁層
116 第1の絶縁層
120 電荷蓄積層
121 電荷蓄積層
122 レジスト
124 レジスト
126 不純物領域
128 第2の絶縁層
130 レジスト
132 絶縁層
134 絶縁層
136 導電膜
138 導電膜
140 導電膜
142 導電膜
144 導電膜
146 導電膜
148 レジスト
150 チャネル形成領域
152 不純物領域
154 チャネル形成領域
156 不純物領域
158 低濃度不純物領域
160 チャネル形成領域
162 不純物領域
164 低濃度不純物領域
166 レジスト
168 チャネル形成領域
170 不純物領域
172 絶縁層
174 導電膜
182a 導電膜
182b 導電膜
182c 導電膜
182d 導電膜
184a 導電膜
184b 導電膜
184c 導電膜
184d 導電膜
186 低濃度不純物領域
188 低濃度不純物領域
190 不純物領域
192 絶縁層
194 不純物領域
198 絶縁層
200a 半導体層
200b 半導体層
202a NANDセル
202b NANDセル
800 半導体装置
810 高周波回路
820 電源回路
830 リセット回路
840 クロック発生回路
850 データ復調回路
860 データ変調回路
870 制御回路
880 記憶回路
890 アンテナ
910 コード抽出回路
920 コード判定回路
930 CRC判定回路
940 出力ユニット回路
2111 筐体
2112 表示部
2113 レンズ
2114 操作キー
2115 シャッター
2116 不揮発性メモリ
2121 筐体
2122 表示部
2123 操作キー
2125 不揮発性メモリ
2130 本体
2131 表示部
2132 不揮発性メモリ部
2133 操作部
2134 イヤホン
2141 本体
2142 表示部
2143 操作キー
2144 不揮発性メモリ部
3200 リーダ/ライタ
3210 表示部
3220 品物
3230 半導体装置
3240 リーダ/ライタ
3250 半導体装置
3260 商品

Claims (8)

  1. 一対の不純物領域の間にチャネル形成領域を有する半導体層と、
    前記チャネル形成領域の上方の第1の絶縁層と、
    前記第1の絶縁層の上方の第1のゲートと、
    前記第1のゲートの上方の第2の絶縁層と、
    前記第2の絶縁層の上方の第2のゲートと、を有し、
    前記第1のゲートは、ゲルマニウムと、酸素と、を有することを特徴とする不揮発性半導体記憶装置。
  2. 一対の不純物領域の間にチャネル形成領域を有する半導体層と、
    前記チャネル形成領域の上方の第1の絶縁層と、
    前記第1の絶縁層の上方の第1のゲートと、
    前記第1のゲートの上方の第2の絶縁層と、
    前記第2の絶縁層の上方の第2のゲートと、を有し、
    前記第1のゲートは、ゲルマニウムと、窒素と、を有することを特徴とする不揮発性半導体記憶装置。
  3. 請求項1又は2において、
    前記半導体層が有する材料のバンドギャップは、前記第1のゲートが有する材料のバンドギャップより大きいことを特徴とする不揮発性半導体記憶装置。
  4. 請求項において、
    前記半導体層が有する材料のバンドギャップと、前記第1のゲートが有る材料のバンドギャップと、の差が0.1V以上であることを特徴とする不揮発性半導体記憶装置。
  5. 請求項1乃至4のいずれか一項において、
    前記半導体層が有する材料の電子親和力は、前記第1のゲートが有する材料の電子親和力より小さいことを特徴とする不揮発性半導体記憶装置。
  6. 請求項1乃至5のいずれか一項において、
    前記第1の絶縁層は、第1の層と、前記第2の層と、を有し、
    前記第1の層は、酸素と、シリコンと、を有し、
    前記第2の層は、窒素と、シリコンと、を有することを特徴とする不揮発性半導体記憶装置。
  7. 請求項において、
    前記第1のゲートは、前記第2の層に接していることを特徴とする不揮発性半導体記憶装置。
  8. 請求項6又は7において、
    前記第1の層は、前記半導体層をプラズマ処理により酸化されたものであり、
    前記第2の層は、前記第1の層をプラズマ処理により窒化されたものであることを特徴とする不揮発性半導体記憶装置。
JP2007073792A 2006-03-21 2007-03-21 不揮発性半導体記憶装置 Expired - Fee Related JP5164404B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007073792A JP5164404B2 (ja) 2006-03-21 2007-03-21 不揮発性半導体記憶装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006077893 2006-03-21
JP2006077893 2006-03-21
JP2007073792A JP5164404B2 (ja) 2006-03-21 2007-03-21 不揮発性半導体記憶装置

Publications (3)

Publication Number Publication Date
JP2007288176A JP2007288176A (ja) 2007-11-01
JP2007288176A5 JP2007288176A5 (ja) 2010-04-15
JP5164404B2 true JP5164404B2 (ja) 2013-03-21

Family

ID=38759602

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007073792A Expired - Fee Related JP5164404B2 (ja) 2006-03-21 2007-03-21 不揮発性半導体記憶装置

Country Status (1)

Country Link
JP (1) JP5164404B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102017129B (zh) 2008-05-09 2013-10-23 株式会社半导体能源研究所 非易失性半导体存储装置
US8188535B2 (en) 2008-05-16 2012-05-29 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile semiconductor memory device and manufacturing method thereof
US8198666B2 (en) 2009-02-20 2012-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including a nonvolatile memory element having first, second and third insulating films

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03153085A (ja) * 1989-11-10 1991-07-01 Fujitsu Ltd 半導体記憶装置及びその製造方法
US5508543A (en) * 1994-04-29 1996-04-16 International Business Machines Corporation Low voltage memory
JP3594550B2 (ja) * 2000-11-27 2004-12-02 シャープ株式会社 半導体装置の製造方法
JP2002198446A (ja) * 2000-12-27 2002-07-12 Fujitsu Ltd 半導体記憶装置とその製造方法
JP4472934B2 (ja) * 2002-03-27 2010-06-02 イノテック株式会社 半導体装置および半導体メモリ
JP4896416B2 (ja) * 2004-03-08 2012-03-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR100688575B1 (ko) * 2004-10-08 2007-03-02 삼성전자주식회사 비휘발성 반도체 메모리 소자

Also Published As

Publication number Publication date
JP2007288176A (ja) 2007-11-01

Similar Documents

Publication Publication Date Title
KR101349879B1 (ko) 불휘발성 반도체 기억장치
US8729620B2 (en) Nonvolatile semiconductor memory device
JP5876908B2 (ja) 半導体装置の作製方法
JP5604492B2 (ja) 半導体装置
KR101324757B1 (ko) 불휘발성 반도체 기억장치
US8227863B2 (en) Nonvolatile semiconductor memory device
US7709883B2 (en) Nonvolatile semiconductor memory device
KR101406766B1 (ko) 불휘발성 반도체 기억장치 및 그 제작방법
JP5235333B2 (ja) 半導体装置の作製方法
KR101488517B1 (ko) 반도체장치
JP2012212892A (ja) Nand型不揮発性メモリのデータ消去方法
JP5483660B2 (ja) 半導体装置
JP5238178B2 (ja) 半導体装置
JP2007294082A (ja) Nand型不揮発性メモリのデータ消去方法
JP5164404B2 (ja) 不揮発性半導体記憶装置
JP5094179B2 (ja) 不揮発性半導体記憶装置
JP5183946B2 (ja) 不揮発性半導体記憶装置
JP5164405B2 (ja) 不揮発性半導体記憶装置
JP5132171B2 (ja) 不揮発性半導体記憶装置及びその作製方法並びに半導体装置及びその作製方法
JP5483659B2 (ja) 半導体装置
JP5466815B2 (ja) 半導体装置
JP2008047884A (ja) 半導体装置の作製方法及び不揮発性半導体記憶装置の作製方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100301

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100301

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120821

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121003

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121211

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121218

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151228

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5164404

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151228

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees