JP5148934B2 - マルチフェーズ型dc−dcコンバータ - Google Patents
マルチフェーズ型dc−dcコンバータ Download PDFInfo
- Publication number
- JP5148934B2 JP5148934B2 JP2007162899A JP2007162899A JP5148934B2 JP 5148934 B2 JP5148934 B2 JP 5148934B2 JP 2007162899 A JP2007162899 A JP 2007162899A JP 2007162899 A JP2007162899 A JP 2007162899A JP 5148934 B2 JP5148934 B2 JP 5148934B2
- Authority
- JP
- Japan
- Prior art keywords
- switching frequency
- converter
- output
- phase
- converter circuits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を検出する周波数検出手段と、
前記スイッチング周波数と出力位相数との対応関係を記憶している記憶手段と、
前記周波数検出手段が検出したスイッチング周波数と、前記記憶手段が記憶している前記対応関係とに基づいて、前記検出したスイッチング周波数に対応する出力位相数となるように、前記複数のDC−DCコンバータ回路の並列動作における出力位相を制御する制御手段と、
を備え、
前記記憶手段は、前記スイッチング周波数が低いほど、前記出力位相数が少なくなるように、前記スイッチング周波数と前記出力位相数との対応関係を記憶することを特徴とするものである。
出力電流を検出する電流検出手段を備え、
前記記憶手段は、さらに、前記スイッチング周波数と前記出力電流との対応関係を記憶し、
前記周波数検出手段は、前記電流検出手段が検出した出力電流と、前記記憶手段が記憶している前記対応関係とに基づいて、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を検出する、
ことを特徴とするものである。
前記制御手段は、前記検出したスイッチング周波数に対応する出力位相数が前記複数のDC−DCコンバータ回路の数よりも少ない場合に、前記複数のDC−DCコンバータ回路の並列動作における複数の出力位相を合わせるように制御する、ことを特徴とするものである。
出力電流を検出する電流検出手段と、
前記複数のDC−DCコンバータ回路が動作するスイッチング周波数と、出力位相数と、前記出力電流との対応関係を記憶している記憶手段と、
前記電流検出手段が検出した出力電流と、前記記憶手段が記憶している前記対応関係とに基づいて、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を、前記検出した出力電流に対応するスイッチング周波数に設定するとともに、前記設定したスイッチング周波数に対応する出力位相数となるように、前記複数のDC−DCコンバータ回路の各々に対する前記設定したスイッチング周波数の位相を制御する制御手段と、
を備え、
前記記憶手段は、前記出力電流が低いほど、前記スイッチング周波数が低く、かつ前記出力位相数が少なくなるように、前記出力電流、前記スイッチング周波数および前記出力位相数との対応関係を記憶することを特徴とするものである。
前記制御手段は、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を、前記検出した出力電流に対応するスイッチング周波数に設定するとともに、前記選定したスイッチング周波数に対応する出力位相数が前記複数のDC−DCコンバータ回路の数よりも少ない場合に、前記複数のDC−DCコンバータ回路に対する前記設定したスイッチング周波数の位相を合わせるように制御する、ことを特徴とするものである。
12−1〜12−4,13−1〜13−4 コンデンサ
14 抵抗
15 電流検出部
16 記憶部
17 制御部
21−1〜21−4,22−1〜22−4 スイッチング素子
23−1〜23−4 インダクタ
31 入力端子
32 出力端子
Claims (5)
- 並列に動作する複数のDC−DCコンバータ回路を有するマルチフェーズ型DC−DCコンバータにおいて、
前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を検出する周波数検出手段と、
前記スイッチング周波数と出力位相数との対応関係を記憶している記憶手段と、
前記周波数検出手段が検出したスイッチング周波数と、前記記憶手段が記憶している前記対応関係とに基づいて、前記検出したスイッチング周波数に対応する出力位相数となるように、前記複数のDC−DCコンバータ回路の並列動作における出力位相を制御する制御手段と、
を備え、
前記記憶手段は、前記スイッチング周波数が低いほど、前記出力位相数が少なくなるように、前記スイッチング周波数と前記出力位相数との対応関係を記憶することを特徴とするマルチフェーズ型DC−DCコンバータ。 - 出力電流を検出する電流検出手段を備え、
前記記憶手段は、さらに、前記スイッチング周波数と前記出力電流との対応関係を記憶し、
前記周波数検出手段は、前記電流検出手段が検出した出力電流と、前記記憶手段が記憶している前記対応関係とに基づいて、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を検出する、
ことを特徴とする請求項1に記載のマルチフェーズ型DC−DCコンバータ。 - 前記制御手段は、前記検出したスイッチング周波数に対応する出力位相数が前記複数のDC−DCコンバータ回路の数よりも少ない場合に、前記複数のDC−DCコンバータ回路の並列動作における複数の出力位相を合わせるように制御する、ことを特徴とする請求項1または2に記載のマルチフェーズ型DC−DCコンバータ。
- 並列に動作する複数のDC−DCコンバータ回路を有するマルチフェーズ型DC−DCコンバータにおいて、
出力電流を検出する電流検出手段と、
前記複数のDC−DCコンバータ回路が動作するスイッチング周波数と、出力位相数と、前記出力電流との対応関係を記憶している記憶手段と、
前記電流検出手段が検出した出力電流と、前記記憶手段が記憶している前記対応関係とに基づいて、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を、前記検出した出力電流に対応するスイッチング周波数に設定するとともに、前記設定したスイッチング周波数に対応する出力位相数となるように、前記複数のDC−DCコンバータ回路の各々に対する前記設定したスイッチング周波数の位相を制御する制御手段と、
を備え、
前記記憶手段は、前記出力電流が低いほど、前記スイッチング周波数が低く、かつ前記出力位相数が少なくなるように、前記出力電流、前記スイッチング周波数および前記出力位相数との対応関係を記憶することを特徴とするマルチフェーズ型DC−DCコンバータ。 - 前記制御手段は、前記複数のDC−DCコンバータ回路が動作するスイッチング周波数を、前記検出した出力電流に対応するスイッチング周波数に設定するとともに、前記選定したスイッチング周波数に対応する出力位相数が前記複数のDC−DCコンバータ回路の数よりも少ない場合に、前記複数のDC−DCコンバータ回路に対する前記設定したスイッチング周波数の位相を合わせるように制御する、ことを特徴とする請求項4に記載のマルチフェーズ型DC−DCコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007162899A JP5148934B2 (ja) | 2007-06-20 | 2007-06-20 | マルチフェーズ型dc−dcコンバータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007162899A JP5148934B2 (ja) | 2007-06-20 | 2007-06-20 | マルチフェーズ型dc−dcコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009005467A JP2009005467A (ja) | 2009-01-08 |
JP5148934B2 true JP5148934B2 (ja) | 2013-02-20 |
Family
ID=40321254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007162899A Expired - Fee Related JP5148934B2 (ja) | 2007-06-20 | 2007-06-20 | マルチフェーズ型dc−dcコンバータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5148934B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6034132B2 (ja) * | 2012-10-24 | 2016-11-30 | 株式会社ソニー・インタラクティブエンタテインメント | Dc/dcコンバータおよびそれを用いたゲーム機器 |
CN103745701B (zh) * | 2013-12-30 | 2016-05-04 | 深圳市华星光电技术有限公司 | 反激式升压电路、led背光驱动电路及液晶显示器 |
JP6763320B2 (ja) * | 2017-03-01 | 2020-09-30 | Tdk株式会社 | スイッチング電源装置 |
JP7525159B2 (ja) | 2020-12-25 | 2024-07-30 | 学校法人幾徳学園 | 電力推定装置および電源制御システム |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0622551A (ja) * | 1992-07-07 | 1994-01-28 | Hitachi Medical Corp | 共振型dc−dcコンバータ |
JP4452383B2 (ja) * | 2000-07-27 | 2010-04-21 | Fdk株式会社 | Dc−dcコンバータ |
JP2004015992A (ja) * | 2002-06-12 | 2004-01-15 | Matsushita Electric Ind Co Ltd | スイッチング電源装置 |
US7265522B2 (en) * | 2003-09-04 | 2007-09-04 | Marvell World Trade Ltd. | Dynamic multiphase operation |
JP2006340442A (ja) * | 2005-05-31 | 2006-12-14 | Mitsumi Electric Co Ltd | マルチフェーズdc/dcコンバータおよびその制御方法 |
JP4767960B2 (ja) * | 2005-08-24 | 2011-09-07 | 三菱電機株式会社 | Dc/dcコンバータ装置および放電灯点灯装置 |
-
2007
- 2007-06-20 JP JP2007162899A patent/JP5148934B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009005467A (ja) | 2009-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1661234B1 (en) | Power delivery system having cascaded buck stages | |
EP2466740B1 (en) | Circuit of high efficient buck-boost switching regulator and control method thereof | |
US7432614B2 (en) | Single-inductor multiple-output switching converters in PCCM with freewheel switching | |
US20200350821A1 (en) | Hybrid DC-DC Power Converter with Small Voltage Conversion Ratio | |
KR20180019242A (ko) | 스위칭된 커패시터 전력 컨버터들 | |
US8654551B2 (en) | Supply device, and LED lighting equipment using the same | |
TW201621507A (zh) | 多相切換功率轉換器 | |
TWI596875B (zh) | 具實質增加輸入對輸出電壓比之iii族氮化物開闢之降壓轉換器 | |
JP4075884B2 (ja) | 電荷蓄積素子の電力制御回路 | |
US20020113580A1 (en) | DC/DC up/down converter | |
JP2008253011A (ja) | 電気式車輌駆動用dc−dcコンバータ | |
JP5148934B2 (ja) | マルチフェーズ型dc−dcコンバータ | |
JP4204534B2 (ja) | 電力変換装置 | |
WO2017149906A1 (ja) | スイッチング電源回路 | |
CN109756136B (zh) | 开关电源 | |
JP6976145B2 (ja) | 電力変換装置 | |
US7583066B2 (en) | Method of operating a DC/DC up/down converter | |
CN115940654A (zh) | 一种电源及计算设备 | |
JP2015019545A (ja) | 電力変換装置 | |
JP2006238603A (ja) | スイッチングレギュレータ装置 | |
US6727605B1 (en) | Duty cycle phase number control of polyphase interleaved converters | |
JP2005027488A (ja) | 非絶縁降圧コンバータ | |
US20230188028A1 (en) | Two-phase smart power stage (sps) for multiphase buck converters | |
JP2013034338A (ja) | 電源回路 | |
US11843322B2 (en) | Power converter apparatus and a method of modulating thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100513 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120313 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120314 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120514 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121030 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121129 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5148934 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151207 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |