JP5090494B2 - 低位相雑音増幅回路 - Google Patents
低位相雑音増幅回路 Download PDFInfo
- Publication number
- JP5090494B2 JP5090494B2 JP2010088470A JP2010088470A JP5090494B2 JP 5090494 B2 JP5090494 B2 JP 5090494B2 JP 2010088470 A JP2010088470 A JP 2010088470A JP 2010088470 A JP2010088470 A JP 2010088470A JP 5090494 B2 JP5090494 B2 JP 5090494B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- transistors
- amplifier circuit
- differential pair
- current mirror
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000000295 complement effect Effects 0.000 claims abstract description 43
- 230000010355 oscillation Effects 0.000 claims description 19
- 239000003990 capacitor Substances 0.000 claims description 14
- 239000004020 conductor Substances 0.000 claims description 3
- 230000015556 catabolic process Effects 0.000 description 9
- 238000006731 degradation reaction Methods 0.000 description 9
- 239000013078 crystal Substances 0.000 description 7
- 230000007704 transition Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45366—Indexing scheme relating to differential amplifiers the AAC comprising multiple transistors parallel coupled at their gates only, e.g. in a cascode dif amp, only those forming the composite common source transistor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45476—Indexing scheme relating to differential amplifiers the CSC comprising a mirror circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45664—Indexing scheme relating to differential amplifiers the LC comprising one or more cascaded inverter stages as output stage at one output of the dif amp circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45674—Indexing scheme relating to differential amplifiers the LC comprising one current mirror
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Logic Circuits (AREA)
Description
P1 第3のカレント・ミラーの第2のPMOSトランジスタ
P2 第3のカレント・ミラーの第1の(ダイオード接続された)PMOSトランジスタ
P3 差動対の第1のPMOSトランジスタ
P4 差動対の第2のPMOSトランジスタ
P5 第4のカレント・ミラーの第1の(ダイオード接続された)PMOSトランジスタ
P6 第4のカレント・ミラーの第2のPMOSトランジスタ
P7 インバータのPMOSトランジスタ
N1 第1のカレント・ミラーの第2のNMOSトランジスタ
N2 第2のカレント・ミラーの第1の(ダイオード接続された)NMOSトランジスタ
N3 第2のカレント・ミラーの第1の(ダイオード接続された)NMOSトランジスタ
N4 第2のカレント・ミラーの第2のNMOSトランジスタ
N5 インバータのNMOSトランジスタ
N6 第1の相補形NMOSトランジスタ
N7 第2の相補形NMOSトランジスタ
XIN 反転入力; XOUT 非反転入力;
OUT1 出力信号; OUT 反転出力信号
I0 定電流; IP 分極電流; VDD 高電位端子;
C1 第1のキャパシタ; C2 第2のキャパシタ;
R1 第1の抵抗器; R2 第2の抵抗器。
Claims (9)
- 増幅回路であって、第1タイプの導電性をもつトランジスタ(P3、P4)の差動対を入力側に含み、前記差動対の各トランジスタのソースまたはエミッタが電流源(3)によって生成される電流(I0)を受けるように接続され; 前記差動対の第1のトランジスタ(P3)のゲートまたはベースが非反転入力(XOUT)となり、前記対の前記第2のトランジスタ(P4)のゲートまたはベースが反転入力(XIN)となり; 前記差動対の前記第1のトランジスタ(P3)のドレインまたはコレクタが第1のカレント・ミラー(N1、N2)の第2タイプの導電性をもつダイオード接続されたトランジスタ(N2)に接続され、前記差動対の前記第2のトランジスタ(P4)のドレインまたはコレクタが第2のカレント・ミラー(N3、N4)の第2タイプの導電性をもつダイオード接続されたトランジスタ(N3)に接続され; 第3のカレント・ミラーの第1のタイプの導電性をもつダイオード接続されたトランジスタ(P2)が前記第2のカレント・ミラーの第2のタイプの導電性をもつ第2のトランジスタ(N4)のドレインまたはコレクタに接続され、そして、前記第3のカレント・ミラーの第1のタイプの導電性をもつ第2のトランジスタ(P1)のドレインまたはコレクタが前記第1のカレント・ミラーの第2のタイプの導電性をもつ第2のトランジスタ(N1)のドレインまたはコレクタに接続されて、増幅回路の出力(OUT1)となり、前記第3のカレント・ミラーが、供給電圧源(VDD)の2つの端子間で、前記第1のカレント・ミラーに直列に接続され且つ前記第2のカレント・ミラーに直列に接続され、もって前記出力信号(OUT1)がレール・ツー・レールで動作できるようにされて成る増幅回路において、
第1のカレント・ミラーのダイオード接続されたトランジスタ(N2)に並列に接続され且つ差動対の第1のトランジスタ(P3)にインバータの形態で接続された、第2タイプの導電性をもつ第1の相補形トランジスタ(N6)が含まれ、第1の相補形トランジスタのゲートまたはベースが差動対の第1のトランジスタのゲートまたはベースに接続され、
第2のカレント・ミラーのダイオード接続されたトランジスタ(N3)に並列に接続され且つ差動対の第2のトランジスタ(P4)にインバータの形態で接続された、第2タイプの導電性をもつ第2の相補形トランジスタ(N7)が含まれ、第2の相補形トランジスタのゲートまたはベースが差動対の第2のトランジスタのゲートまたはベースに接続されており、
前記差動対の前記第1のMOSトランジスタ(P3)および前記第1の相補形トランジスタ(N6)の前記ゲートと前記ドレインとの間に配置された第1の抵抗器(R1)と、前記差動対の第2のMOSトランジスタ(P4)および前記第2の相補形トランジスタ(N7)の前記ゲートと前記ドレインとの間に配置された第2の抵抗器(R2)とを含む、
ことを特徴とする増幅回路。 - 前記供給電圧(VDD)の2つの端子間にあって、直列に前記電流源(3)に接続された第1タイプの導電性をもつダイオード接続されたトランジスタ(P5)と、そのダイオード接続されたトランジスタに接続された第1タイプの導電性をもつ第2のトランジスタ(P6)とを含んで成る第4のカレント・ミラーを備え、前記電流源の前記電流がある割合でミラーされた電流を、前記差動対の前記トランジスタ(P3、P4)の前記ソースまたはエミッタに供給するよう構成されている、ことを特徴とする請求項1に記載の増幅回路。
- 前記差動対の前記第1および第2のトランジスタがPMOSトランジスタであり、
前記第1および第2のカレント・ミラーの前記トランジスタがNMOSトランジスタであり、それらのソースが前記供給電圧源(VDD)の低電位端子に接続され、
前記第3のカレント・ミラーの前記トランジスタがPMOSトランジスタであり、そのソースが前記供給電圧源(VDD)の高電位端子に接続され、
前記第1および第2の相補形トランジスタがNMOSトランジスタであることとを特徴とする請求項1または2に記載の増幅回路。 - 前記差動対の前記第1および第2のトランジスタがPMOSトランジスタであり、
前記第1および第2のカレント・ミラーの前記トランジスタがNMOSトランジスタであり、それらのソースが前記供給電圧源(V DD )の低電位端子に接続され、
前記第3および第4のカレント・ミラーの前記トランジスタがPMOSトランジスタであり、そのソースが前記供給電圧源(V DD )の高電位端子に接続され、
前記第1および第2の相補形トランジスタがNMOSトランジスタであることとを特徴とする請求項2に記載の増幅回路。 - 前記供給電圧(V DD )の前記2つの端子間に、PMOSトランジスタ(P7)に直列に接続されたNMOSトランジスタ(N5)で形成されるインバータ(N5、P7)を含み、当該インバータの前記2つのMOSトランジスタのゲートが、前記第1のカレント・ミラーの前記第2のトランジスタ(N1)の前記ドレインまたはコレクタと、前記第3のカレント・ミラーの前記第2のトランジスタ(P1)の前記ドレインまたはコレクタとに接続され、当該インバータの前記2つのトランジスタのドレインが反転出力信号(OUT)を供給することを特徴とする請求項1から4のいずれかに記載の増幅回路。
- 第1のキャパシタ(C1)であって、その第1の電極が前記差動対の前記第1のMOSトランジスタ(P3)の前記ゲートに接続され、第2の電極(XOUT)が第1の発振信号を受け取るために設けられる第1のキャパシタ(C1)と、第2のキャパシタ(C2)であって、その第1の電極が前記差動対の前記第2のMOSトランジスタ(P4)の前記ゲートに接続され、第2の電極(XIN)が前記第1の発振信号と逆位相の第2の発振信号を受け取るために設けられる第2のキャパシタ(C2)とを含むことを特徴とする請求項5に記載の増幅回路。
- 前記回路の前記MOSトランジスタが、前記回路の前記反転入力(XIN)および前記非反転入力(XOUT)に供給されるそれぞれ10MHzよりも高い周波数の逆位相の2つの発振正弦波信号を少なくとも1つのレール・ツー・レールの出力パルス信号(OUT1、OUT)に変換することを可能にするように構成されることを特徴とする請求項1から6のいずれかに記載の増幅回路。
- 前記回路の前記MOSトランジスタが、回路入力における約16MHzの発振信号周波数について、相補形MOSトランジスタ(N6、N7)の全くない構造によって生成される雑音と比較して、位相雑音を少なくとも10dBだけ低減するように構成されることを特徴とする請求項1から7のいずれかに記載の増幅回路。
- 前記差動対の前記MOSトランジスタ(P3、P4)がPMOSトランジスタであり、そのウェルが前記ソースに電気的に接続され、増幅回路利得を増大させることを特徴とする請求項1から8のいずれかに記載の増幅回路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP09157505.0 | 2009-04-07 | ||
EP09157505A EP2239842B1 (fr) | 2009-04-07 | 2009-04-07 | Circuit amplificateur à faible bruit de phase |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010246124A JP2010246124A (ja) | 2010-10-28 |
JP5090494B2 true JP5090494B2 (ja) | 2012-12-05 |
Family
ID=41000060
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010088470A Active JP5090494B2 (ja) | 2009-04-07 | 2010-04-07 | 低位相雑音増幅回路 |
Country Status (8)
Country | Link |
---|---|
US (1) | US8102210B2 (ja) |
EP (1) | EP2239842B1 (ja) |
JP (1) | JP5090494B2 (ja) |
KR (1) | KR101209405B1 (ja) |
CN (1) | CN101860332B (ja) |
AT (1) | ATE531124T1 (ja) |
HK (1) | HK1149644A1 (ja) |
TW (1) | TWI448068B (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101604380B1 (ko) * | 2010-04-22 | 2016-03-18 | 삼성전자 주식회사 | 반도체 집적 회로 장치 |
CN102006020A (zh) * | 2010-12-14 | 2011-04-06 | 苏州华芯微电子股份有限公司 | 信号放大电路 |
CN102571005B (zh) * | 2010-12-27 | 2016-08-17 | 无锡华润上华半导体有限公司 | 轨到轨运算放大器 |
JP6092540B2 (ja) * | 2011-08-01 | 2017-03-08 | 日本電波工業株式会社 | 水晶発振器 |
US10295618B2 (en) * | 2014-09-19 | 2019-05-21 | Hitachi Metals, Ltd. | Magnetic permeability sensor and magnetic permeability detecting method, dielectric permittivity sensor and dielectric permittivity detecting method, and magnetic permeability and dielectric permittivity sensor and magnetic permeability and dielectric permittivity detecting method |
CN104538056A (zh) * | 2015-01-05 | 2015-04-22 | 武汉新芯集成电路制造有限公司 | 一种电熔丝感应放大器 |
US9559667B1 (en) | 2015-08-21 | 2017-01-31 | International Business Machines Corporation | Oscillator phase noise using active device stacking |
US11071499B2 (en) * | 2016-05-17 | 2021-07-27 | Case Western Reserve University | Multichannel ultra-low noise amplifier |
CN108155881B (zh) * | 2016-12-05 | 2021-10-29 | 华大半导体有限公司 | 轨到轨输入运放器 |
RU2652504C1 (ru) * | 2017-09-20 | 2018-04-26 | федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) | Быстродействующий дифференциальный операционный усилитель |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6282704A (ja) * | 1985-10-07 | 1987-04-16 | Nec Corp | 増幅回路 |
JPH0653758A (ja) * | 1992-07-31 | 1994-02-25 | Hitachi Ltd | 半導体集積回路 |
CH689088A5 (de) | 1994-05-10 | 1998-09-15 | Microdul Ag | Resonanzoszillator. |
US5631606A (en) * | 1995-08-01 | 1997-05-20 | Information Storage Devices, Inc. | Fully differential output CMOS power amplifier |
EP0987763A1 (en) | 1998-09-15 | 2000-03-22 | STMicroelectronics S.r.l. | Diode connected transistor and related process of fabrication |
US6512400B1 (en) * | 2000-08-30 | 2003-01-28 | Micron Technology, Inc. | Integrated circuit comparator or amplifier |
US6788113B2 (en) * | 2001-06-19 | 2004-09-07 | Fujitsu Limited | Differential signal output apparatus, semiconductor integrated circuit apparatus having the differential signal output apparatus, and differential signal transmission system |
JP4295109B2 (ja) * | 2001-10-23 | 2009-07-15 | エヌエックスピー ビー ヴィ | 電力増幅器モジュール |
DE10155526C2 (de) * | 2001-11-12 | 2003-09-04 | Infineon Technologies Ag | LVDS-Treiber für kleine Versorungsspannungen |
US6756847B2 (en) * | 2002-03-01 | 2004-06-29 | Broadcom Corporation | Operational amplifier with increased common mode input range |
JP2004112453A (ja) * | 2002-09-19 | 2004-04-08 | Ricoh Co Ltd | 信号伝送装置 |
US7068077B1 (en) * | 2003-04-17 | 2006-06-27 | Cypress Semiconductor Corporation | LVDS output driver having low supply voltage capability |
US6806744B1 (en) | 2003-10-03 | 2004-10-19 | National Semiconductor Corporation | High speed low voltage differential to rail-to-rail single ended converter |
JP2008052546A (ja) * | 2006-08-25 | 2008-03-06 | Seiko Instruments Inc | 定電圧回路及びそれを用いた水晶発振回路 |
JP2008092106A (ja) * | 2006-09-29 | 2008-04-17 | Nec Electronics Corp | 差動増幅回路 |
-
2009
- 2009-04-07 AT AT09157505T patent/ATE531124T1/de not_active IP Right Cessation
- 2009-04-07 EP EP09157505A patent/EP2239842B1/fr active Active
-
2010
- 2010-03-23 TW TW099108523A patent/TWI448068B/zh not_active IP Right Cessation
- 2010-03-31 KR KR1020100028956A patent/KR101209405B1/ko active IP Right Grant
- 2010-04-06 US US12/754,860 patent/US8102210B2/en active Active
- 2010-04-06 CN CN201010159457.9A patent/CN101860332B/zh active Active
- 2010-04-07 JP JP2010088470A patent/JP5090494B2/ja active Active
-
2011
- 2011-04-13 HK HK11103725.3A patent/HK1149644A1/xx unknown
Also Published As
Publication number | Publication date |
---|---|
KR101209405B1 (ko) | 2012-12-06 |
TW201108599A (en) | 2011-03-01 |
US8102210B2 (en) | 2012-01-24 |
HK1149644A1 (en) | 2011-10-07 |
EP2239842A1 (fr) | 2010-10-13 |
US20100253433A1 (en) | 2010-10-07 |
JP2010246124A (ja) | 2010-10-28 |
CN101860332B (zh) | 2014-04-30 |
EP2239842B1 (fr) | 2011-10-26 |
TWI448068B (zh) | 2014-08-01 |
ATE531124T1 (de) | 2011-11-15 |
CN101860332A (zh) | 2010-10-13 |
KR20100111617A (ko) | 2010-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5090494B2 (ja) | 低位相雑音増幅回路 | |
JP4188562B2 (ja) | 自己バイアス負荷を持つ可変遅延セル | |
JP2011528870A (ja) | 低ノイズ高効率バイアス生成回路及び方法 | |
KR101043418B1 (ko) | 부성저항을 개선시킨 차동 콜피츠 전압 제어 발진기 | |
KR101209321B1 (ko) | 능동 분극화 수단을 이용하는 저전력 소비 수정 발진기 회로 | |
CN211321307U (zh) | 晶体振荡器电路 | |
US7391278B2 (en) | Oscillator with stacked amplifier | |
US7372342B2 (en) | Oscillator | |
GB2362276A (en) | A low power clock oscillator with regulated amplitude | |
KR100433634B1 (ko) | 전압 제어 발진기를 위한 적응형 루프 이득 제어 회로 | |
US6611177B2 (en) | Voltage controlled oscillator including fluctuation transmitter for transmitting potential fluctuation by noise | |
US6194973B1 (en) | Oscillator with automatic gain control | |
US7362190B2 (en) | Oscillator circuit with high pass filter and low pass filter in output stage | |
US7768358B2 (en) | Oscillatory signal output circuit for capacitive coupling an oscillating signal with bias voltage applied | |
US7928810B2 (en) | Oscillator arrangement and method for operating an oscillating crystal | |
TWI790325B (zh) | 自偏壓放大器 | |
JP5035017B2 (ja) | 発振回路 | |
JP2007134940A (ja) | 差動電圧出力回路 | |
JPH07321649A (ja) | 電圧制御発振器及びpll回路 | |
Bhowmick et al. | Design of VCO with harmonic extraction circuits | |
CN115708310A (zh) | 振荡器、振荡器驱动电路及使用晶体建立振荡的方法 | |
TWI222270B (en) | On-chip high-pass filter with large time constant | |
JP2007067647A (ja) | 電圧制御発振回路 | |
JPH10303643A (ja) | 電圧制御発振回路 | |
JP2010239566A (ja) | 発振回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110210 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120104 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120330 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120821 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120912 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150921 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5090494 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |