JP4979012B2 - リーダライタ及びそれを備えたicタグシステム - Google Patents

リーダライタ及びそれを備えたicタグシステム Download PDF

Info

Publication number
JP4979012B2
JP4979012B2 JP2007223724A JP2007223724A JP4979012B2 JP 4979012 B2 JP4979012 B2 JP 4979012B2 JP 2007223724 A JP2007223724 A JP 2007223724A JP 2007223724 A JP2007223724 A JP 2007223724A JP 4979012 B2 JP4979012 B2 JP 4979012B2
Authority
JP
Japan
Prior art keywords
control signal
switch
reader
writer
switches
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007223724A
Other languages
English (en)
Other versions
JP2009059030A (ja
Inventor
義則 及川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokin Corp
Original Assignee
NEC Tokin Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Tokin Corp filed Critical NEC Tokin Corp
Priority to JP2007223724A priority Critical patent/JP4979012B2/ja
Publication of JP2009059030A publication Critical patent/JP2009059030A/ja
Application granted granted Critical
Publication of JP4979012B2 publication Critical patent/JP4979012B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、ICタグのリーダライタ及びそれを備えたICタグシステムに関する。
一台のリーダライタによりカバーできるエリアを拡大するためには、そのリーダライタに接続されるアンテナの数を増やすことが有効である。複数のアンテナを切り替えてICタグの読み取り若しくはICタグへの書き込みを行うシステムとしては、例えば、特許文献1又は特許文献2に開示されたものがある。
なお、リーダライタとしては、例えば、CPUなどからなる制御部と、変復調機能を有しベースバンド信号処理を行う論理回路と、高周波信号処理を行う送受信部とを備えているものが知られている(例えば、非特許文献1の図5参照)。
特開2003−072919号公報 特開2001−118037号公報 http://www2.nict.go.jp/pub/whatsnew/press/h17/060217/060217.html
前述したように、アンテナの数が多くなればなるほどカバーしうるエリアを拡大することが可能となるが、アンテナの数が一定数より多くなると、アンテナを切り替えるためのアンテナスイッチ回路の大型化に起因してリーダライタのサイズが大きくなってしまうという問題がある。
従って、アンテナの数が一定数を超える場合には、リーダライタの大型化を避けるため、アンテナスイッチ回路をリーダライタの外部に設けることが好ましい。
本発明は、アンテナスイッチ回路をリーダライタの外部に設ける場合を考慮し、比較的多くのアンテナを制御可能なリーダライタ及びそれを利用したICタグシステムを提供することを目的とする。
リーダライタには、種々の目的に使用可能なポートであって、CPUなどの制御部に接続された汎用I/Oポート(GPIOポート)が設けられているものがある。本発明は、その汎用I/Oポートをアンテナ切替制御に利用することにより、アンテナ切替制御の自由度の向上を図ることとする。
即ち、本発明によれば、第1のリーダライタとして、ICタグの読み取り及びICタグへの書き込みを行うリーダライタであって、制御信号に基づいて複数のアンテナを切り替えるためのアンテナスイッチ回路に接続されるリーダライタにおいて、汎用I/Oポート及び該汎用I/Oポートに接続された制御部を備えており、前記汎用I/Oポートを前記制御信号の入力及び/又は出力に使用するように前記制御部が構成されている、リーダライタが得られる。
また、本発明によれば、第1のICタグシステムとして、前記第1のリーダライタと、前記複数のアンテナと、前記アンテナスイッチ回路を備えたICタグシステムが得られる。
更に、本発明によれば、第2のリーダライタとして、前記第1のリーダライタにおいて、信号出力ポートと、該信号出力ポートに接続された変復調機能を有する論理回路を更に備えており、前記制御信号は、第1制御信号及び第2制御信号からなり、前記汎用I/Oポートは、前記第1制御信号の入力及び/又は出力に使用され、前記論理回路は、前記信号出力ポートを介して、前記第2制御信号を出力する、リーダライタが得られる。
また、本発明によれば、第2のICタグシステムとして、前記第2のリーダライタと、前記複数のアンテナと、前記アンテナスイッチ回路を備えたICタグシステムが得られる。
本発明によれば、第3のICタグシステムとして、前記第2のICタグシステムにおいて、前記リーダライタは、前記論理回路に接続された送受信部を備えており、前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチを備えており、前記第1スイッチは、前記制御部から入力される前記第1制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、該第2スイッチの夫々には、複数のアンテナが接続されており、前記第2スイッチの夫々は、前記論理回路から入力される前記第2制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものである、ICタグシステムが得られる。
本発明によれば、第4のICタグシステムとして、前記第2のICタグシステムにおいて、前記リーダライタは、前記論理回路に接続された送受信部を備えており、前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチを備えており、前記第1スイッチは、前記論理回路から入力される前記第2制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、該第2スイッチの夫々には、複数のアンテナが接続されており、前記第2スイッチの夫々は、前記制御部から入力される前記第1制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものである、ICタグシステムが得られる。
また、本発明によれば、第5のICタグシステムとして、前記第2のICタグシステムにおいて、前記リーダライタは、前記論理回路に接続された送受信部を備えており、前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチと、前記第1制御信号を生成する信号生成回路を備えており、前記第1スイッチは、前記信号生成回路から入力される前記第1制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、前記第1制御信号は、前記汎用I/Oポートを介して、いずれの前記第2スイッチが選択されているかを示す信号として前記制御部にも入力されており、該第2スイッチの夫々には、複数のアンテナが接続されており、前記第2スイッチの夫々は、前記論理回路から入力される前記第2制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものである、ICタグシステムが得られる。
また、本発明によれば、第6のICタグシステムとして、前記第2のICタグシステムにおいて、前記リーダライタは、前記論理回路に接続された送受信部を備えており、前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチと、前記第1制御信号を生成する信号生成回路を備えており、前記第1スイッチは、前記論理回路から入力される前記第2制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、該第2スイッチの夫々には、複数のアンテナが接続されており、前記第2スイッチの夫々は、前記信号生成回路から入力される前記第1制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものであり、前記第1制御信号は、前記汎用I/Oポートを介して、いずれの前記アンテナが選択されているかを示す信号として前記制御部にも入力される、ICタグシステムが得られる。
また、本発明によれば、第7のICタグシステムとして、前記第5又は前記第6のICタグシステムにおいて、前記信号生成回路は、前記第2制御信号を受けて、該第2制御信号に同期した前記第1制御信号を生成する、ICタグシステムが得られる。
更に、本発明によれば、第8のICタグシステムとして、前記第5乃至前記第7のICタグシステムのいずれかにおいて、前記信号生成回路は、前記第2制御信号を受けて、該第2制御信号をカウントして前記第1制御信号を生成する、ICタグシステムが得られる。
本発明によれば、リーダライタに設けられている汎用I/Oポートをアンテナ切替制御に利用することにより、アンテナ切替制御の自由度の向上を図ることができる。例えば、論路回路に接続されたポートのみをアンテナ切替制御に利用することとすると、制御可能なアンテナ数がポート数による制限を受けることとなるが、汎用I/Oポートをも利用することとすれば、制御可能なアンテナ数を大幅に増やすことが可能となる。また、棚に置いてある物品に付されたICタグをゆっくりと数時間に一回読み取るといった場合、切替タイミングに厳しい時間的制限はないことから、汎用I/Oのみで対応することも可能となる。
以下、本発明の実施の形態によるICタグシステムについて図面を参照して詳細に説明する。
(第1の実施の形態)
本発明の第1の実施の形態によるICタグシステムは、図1に示されるように、リーダライタ1と、リーダライタ1とは別筐体としたアンテナスイッチ回路2と、アンテナスイッチ回路2に接続された16個のアンテナ100〜115を備えている。
リーダライタ1は、CPUなどを有する制御部3と、制御部3に接続された論理回路4と、論理回路4に接続された送受信部5を備えている。論理回路4は、制御部3の指示に基づき、符号化及び複合化などの変復調処理を行う。送受信部5は、DA/AD変換器や、増幅等の高周波アナログ信号処理を行う信号処理部、及び送受信信号の分離を行うサーキュレータなどで構成されるものであり、アナログ信号用端子8及びアナログ信号線14を介して、アナログ信号を送受信するものである。
制御部3には、汎用I/Oポート6が接続されている。本実施の形態において、汎用I/Oポート6は、アンテナ切り替えに用いられる信号を構成する第1制御信号を出力するために用いられる。第1制御信号は、第1制御信号線15を介して、アンテナスイッチ回路2へ伝達される。論理回路4には、信号出力ポート7が接続されている。この信号出力ポート7は、アンテナ切り替えに用いられる信号を構成する第2制御信号を出力するために用いられる。第2制御信号は、第2制御信号線16を介して、アンテナスイッチ回路2へ伝達される。
アンテナスイッチ回路2は、アナログ信号用端子8及びアナログ信号線14を介して送受信部5に接続された第1スイッチ9と、第1スイッチ9に接続された4つの第2スイッチ10〜13を備えている。第1スイッチ9は、制御部3から入力される第1制御信号に応じて、第2スイッチ10〜13のうちのいずれか一つを送受信部5と接続する。第2スイッチ10〜13の夫々には、4つのアンテナ100−103,104−107,108−111,112−115が接続されている。第2スイッチ10は、論理回路4から入力される第2制御信号に応じて、アンテナ100−103のいずれか一つを第1スイッチ9と接続する。同様に、第2スイッチ11〜13は、夫々、アンテナ104−107,108−111,112−115のいずれか一つを第1スイッチ9に接続する。
本実施の形態における第1制御信号は2ビットの信号であり、第1スイッチの4つのポート#0〜#3のうちの一つを指定するものである。また、第2制御信号も2ビットの信号であり、各第2スイッチのポート#0〜#3のうちの一つを指定するものである。
図2において、第1制御信号が第1スイッチ9のポート#0を選択している間はアンテナ100〜103しか選択できないが、次に第1スイッチ9のポート#1を選択することによりアンテナ104〜107を選択することが可能となる。例えば、第1制御信号がポート#2(即ち、第2スイッチ12)を指定しており、且つ、第2制御信号が第2スイッチ12のポート#3を指定している場合、アンテナ111が送受信アンテナとして選択される。同様にして16個のアンテナを選択することが可能となる。
リーダライタ1の汎用I/Oポート6をアンテナ制御に流用しない場合、アンテナ制御に用いられる信号は論理回路4から出力される第2制御信号のみとなり、制御可能なアンテナの数は論理回路4から出力可能なビット数のみによって決まってしまうこととなるが、本実施の形態のように、汎用I/Oポート6をもアンテナ制御に流用することとすると、制御可能なアンテナの数を増やすことが可能となる。
なお、第2制御信号が論理回路4から出力されるのに対して第1制御信号は制御部3から送出されることから、第1制御信号は第2制御信号とは非同期である。従って、第1スイッチにおける第2スイッチ10〜13の選択切替タイミングによっては、あるアンテナに対する読み取り動作を行っている間に、別のアンテナに切り替わってしまい、読み取りエラーが発生することがある。しかし、図2では第2制御信号の約1周期毎に第1制御信号が変化することとなっているが、実際には第2制御信号の切り替え間隔に比べて第1制御信号の切り替え間隔がかなり大きい(例えば、第2制御信号の切替間隔が数msであるのに対して汎用I/Oポート6を介した第1制御信号の切替間隔は数十ms〜数百ms程度)ことから、第1制御信号を切り替える前に何回も同じアンテナで重複してICタグの読み取り動作を行うことができる。ICタグの読み取りは少なくとも一度行えればよいので、第1制御信号と第2制御信号との非同期は実用上問題にはならない。制御部3は第1制御信号の値を把握しており、また論理回路4から出力される第2制御信号の値も把握していることから、送受信に用いられるアンテナを特定することが可能となる。
(第2の実施の形態)
本発明の第2の実施の形態によるICタグシステムは、図3に示されるように、リーダライタ1と、リーダライタ1とは別筐体としたアンテナスイッチ回路2と、アンテナスイッチ回路2に接続された16個のアンテナ100〜115を備えている。
リーダライタ1は、第1の実施の形態と同様、制御部3と、論理回路4と、送受信部5を備えており、制御部3には汎用I/Oポート6が接続され、論理回路4には信号出力ポート7が接続されている。また、送受信部5は、アナログ信号用端子8を介してアナログ信号線14に接続されている。更に、論理回路4は信号出力ポート7を介して第2制御信号が出力される。しかし、本実施の形態における制御部3は、第1制御信号を出力しない。本実施の形態においては、後述するようにアンテナスイッチ回路2内に設けられた手段により、第1制御信号が生成され、その生成された第1制御信号が第1制御信号線15及び汎用I/Oポート6を介して制御部3に入力されることとなっている。
アンテナスイッチ回路2は、第1の実施の形態と同様、第1スイッチ9と、アンテナ100〜115に接続された第2スイッチ10〜13を備えていると共に、第2制御信号線16を介して伝達されてきた第2制御信号から第1制御信号を生成する信号生成回路17を更に備えている。第1スイッチ9は、信号生成回路17から入力される第1制御信号に応じて、第2スイッチ10〜13のうちのいずれか一つを送受信部5と接続する。第2スイッチ10は、論理回路4から入力される第2制御信号に応じて、アンテナ100−103のいずれか一つを第1スイッチ9と接続する。同様に、第2スイッチ11〜13は、夫々、アンテナ104−107,108−111,112−115のいずれか一つを第1スイッチ9に接続する。
本実施の形態における信号生成回路17は、図4に示されるように、2ビットの第2制御信号a,bのアンド演算を行うアンド回路18と、アンド回路18の出力cをカウントするカウンタ19からなる。特に、本実施の形態におけるカウンタ19は、4ビットカウンタであり、その下位2ビットの出力d,eを第1制御信号とすることとする。このように、本実施の形態による信号生成回路17は、論理回路4から出力される第2制御信号に同期した第1制御信号を生成する。この第1制御信号は、前述の通り、第1スイッチ9に入力される。従って、本実施の形態においても、第1制御信号及び第2制御信号の組み合わせにより、16個のアンテナ100〜115のうち1個を選択することが可能となる。本実施の形態によるアンテナ選択動作を図5に示す。図5に示されるように、本実施の形態によるカウンタ19はアンド回路18の出力cの立ち下がりをカウントアップし、第2制御信号に同期した第1制御信号が生成される。本実施の形態においては、カウンタ19の下位2ビットの出力d,eを第1制御信号としていることから、第1制御信号は、第2制御信号の変化の1周期毎に変化することとなっている。
本実施の形態における第1制御信号は、第1制御信号線15及び汎用I/Oポート6を介して制御部3に入力される。これにより、制御部は、第1制御信号の値を知ることができ、これと論理回路4から通知される第2制御信号の値とを用いることにより、送受信に用いられるアンテナを特定することが可能となる。
前述のように、図4に示される信号生成回路では、第2制御信号の1周期毎に第1制御信号が変化することとなっているため、各アンテナで読み取り落としが生じた場合、他のすべてのアンテナの読み取りを終えるまで、読み取りの機会が回ってこないこととなる。このような事態を避け一定期間に複数回読み取り可能とするためには、カウンタ19の出力のうち上位ビットを用いることとすれば良い。例えば、図6に示されるように、4ビットカウンタ19の上位2ビットの出力f,gを第1制御信号とすることとすると、図7に示されるように、第1制御信号は、第2制御信号の変化の4周期毎に変化することとなっている。即ち、第1制御信号が変化するまでの間、同じアンテナで4回読みとれる機会があることとなる。従って、読み取り落しを減らし認識率を上げることが可能となる。
以上説明した実施の形態において、リーダライタ1からみて前段のスイッチを第1制御信号にて切り替えることとし、後段のスイッチを第2制御信号にて切り替えることとしたが、前段のスイッチを第2制御信号にて切り替えることとし、後段のスイッチを第1制御信号にて切り替えることとしても良い。また、上述した実施の形態では、アンテナスイッチ回路2が1個の場合について説明してきたが、リーダライタ1のアナログ信号端子8が複数個の場合はそれに応じてアンテナスイッチ回路2を複数個設けることとしても良い。この場合、更なるアンテナ数の拡張のため、複数のアンテナスイッチ回路2とリーダライタの間に、第1又は第2制御信号で制御可能なスイッチを設け、アンテナスイッチ回路の切り替えを行うこととしても良い。また、上述した実施の形態においては、汎用I/Oポート6や信号出力ポート7の各ピンとビットとを対応付けることとしたが、例えば、特定のピンがオンの場合には特定のアンテナ(又はスイッチ)を選択するといったように、各スイッチを構成することとしても良い。
本発明の第1の実施の形態によるICタグシステムを概略的に示す図である。 図1に示されるICタグシステムにおけるアンテナ切替制御を示す図である。 本発明の第2の実施の形態によるICタグシステムを概略的に示す図である。 図3に示されるICタグシステムにおける信号生成回路の構成の一例を示す図である。 図4に示される信号生成回路を備えたICタグシステムにおけるアンテナ切替制御を示す図である。 図3に示されるICタグシステムにおける信号生成回路の構成の他の例を示す図である。 図6に示される信号生成回路を備えたICタグシステムにおけるアンテナ切替制御を示す図である。
符号の説明
1 リーダライタ
2 アンテナスイッチ回路
3 制御部
4 論理回路
5 送受信部
6 汎用I/Oポート
7 信号出力ポート
8 アナログ信号用端子
9 第1スイッチ
10,11,12,13 スイッチ
14 アナログ信号線
15 第1制御信号線
16 第2制御信号線
17 信号生成回路
18 アンド回路
19 カウンタ
100−115 アンテナ
a,b 第2制御信号
d,e,f,g 第1制御信号

Claims (8)

  1. 第1制御信号及び第2制御信号に基づいて複数のアンテナを切り替えるためのアンテナスイッチ回路に接続され、送受信部を備えると共にICタグの読み取り及びICタグへの書き込みを行うリーダライタであって、
    前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチを備えており、
    前記第1スイッチは、前記第1制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、
    該第2スイッチの夫々には、複数のアンテナが接続されており、
    前記第2スイッチの夫々は、前記第2制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものであり、
    前記リーダライタは、前記送受信部に加えて、汎用I/Oポートと、該汎用I/Oポートに接続され前記汎用I/Oポートを介して前記第1制御信号を前記第1スイッチに出力する制御部と、信号出力ポートと、前記送受信回路に接続されると共に該信号出力ポートに接続された変復調機能を有する論理回路であって前記信号出力ポートを介して前記第2制御信号を前記第2スイッチに出力する論理回路とを備えている
    リーダライタ。
  2. 第1制御信号及び第2制御信号に基づいて複数のアンテナを切り替えるためのアンテナスイッチ回路に接続され、送受信部を備えると共にICタグの読み取り及びICタグへの書き込みを行うリーダライタであって、
    前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチを備えており、
    前記第1スイッチは、前記第2制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、
    該第2スイッチの夫々には、複数のアンテナが接続されており、
    前記第2スイッチの夫々は、前記第1制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものであり、
    前記リーダライタは、前記送受信部に加えて、汎用I/Oポートと、該汎用I/Oポートに接続され前記汎用I/Oポートを介して前記第1制御信号を前記第2スイッチに出力する制御部と、信号出力ポートと、前記送受信回路に接続されると共に該信号出力ポートに接続された変復調機能を有する論理回路であって前記信号出力ポートを介して前記第2制御信号を前記第1スイッチに出力する論理回路とを備えている
    リーダライタ。
  3. 請求項1又は請求項2記載のリーダライタと、前記複数のアンテナと、前記アンテナスイッチ回路を備えたICタグシステム。
  4. 第1制御信号及び第2制御信号に基づいて複数のアンテナを切り替えるためのアンテナスイッチ回路に接続され、送受信部を備えると共にICタグの読み取り及びICタグへの書き込みを行うリーダライタであって、
    前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチと、前記第1制御信号を生成する信号生成回路とを備えており、
    前記第1スイッチは、前記信号生成回路から入力される前記第1制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、
    該第2スイッチの夫々には、複数のアンテナが接続されており、
    前記第2スイッチの夫々は、前記第2制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものであり、
    前記リーダライタは、前記送受信部に加えて、汎用I/Oポートと、該汎用I/Oポートに接続された制御部と、信号出力ポートと、前記送受信回路に接続されると共に該信号出力ポートに接続された変復調機能を有する論理回路であって前記信号出力ポートを介して前記第2制御信号を前記第2スイッチに出力する論理回路とを備えており、
    前記制御部は、前記汎用I/Oポートを介して、いずれの前記第2スイッチが選択されているかを示す信号として前記信号生成回路から前記第1制御信号を入力されている
    リーダライタ。
  5. 第1制御信号及び第2制御信号に基づいて複数のアンテナを切り替えるためのアンテナスイッチ回路に接続され、送受信部を備えると共にICタグの読み取り及びICタグへの書き込みを行うリーダライタであって、
    前記アンテナスイッチ回路は、前記送受信部に接続された第1スイッチと、該第1スイッチに接続された複数の第2スイッチと、前記第1制御信号を生成する信号生成回路とを備えており、
    前記第1スイッチは、前記第2制御信号に応じて、前記第2スイッチのうちのいずれか一つを前記送受信部と接続するものであり、
    該第2スイッチの夫々には、複数のアンテナが接続されており、
    前記第2スイッチの夫々は、前記信号生成回路から入力される前記第1制御信号に応じて、前記アンテナのいずれか一つを前記第1スイッチと接続するものであり、
    前記リーダライタは、前記送受信部に加えて、汎用I/Oポートと、該汎用I/Oポートに接続された制御部と、信号出力ポートと、前記送受信回路に接続されると共に該信号出力ポートに接続された変復調機能を有する論理回路であって前記信号出力ポートを介して前記第2制御信号を前記第1スイッチに出力する論理回路とを備えており、
    前記制御部は、前記汎用I/Oポートを介して、いずれの前記アンテナが選択されているかを示す信号として前記信号生成回路から前記第1制御信号を入力されている
    リーダライタ。
  6. 請求項4又は請求項5記載のリーダライタと、前記複数のアンテナと、前記アンテナスイッチ回路を備えたICタグシステム。
  7. 請求項6記載のICタグシステムであって、
    前記信号生成回路は、前記第2制御信号を受けて、該第2制御信号に同期した前記第1制御信号を生成する
    ICタグシステム。
  8. 請求項6又は請求項7記載のICタグシステムであって、
    前記信号生成回路は、前記第2制御信号を受けて、該第2制御信号をカウントして前記第1制御信号を生成する
    ICタグシステム。
JP2007223724A 2007-08-30 2007-08-30 リーダライタ及びそれを備えたicタグシステム Active JP4979012B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007223724A JP4979012B2 (ja) 2007-08-30 2007-08-30 リーダライタ及びそれを備えたicタグシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007223724A JP4979012B2 (ja) 2007-08-30 2007-08-30 リーダライタ及びそれを備えたicタグシステム

Publications (2)

Publication Number Publication Date
JP2009059030A JP2009059030A (ja) 2009-03-19
JP4979012B2 true JP4979012B2 (ja) 2012-07-18

Family

ID=40554742

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007223724A Active JP4979012B2 (ja) 2007-08-30 2007-08-30 リーダライタ及びそれを備えたicタグシステム

Country Status (1)

Country Link
JP (1) JP4979012B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108280383A (zh) * 2018-04-25 2018-07-13 广州周立功单片机科技有限公司 多天线rfid电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0935970A (ja) * 1995-07-25 1997-02-07 Tokimec Inc コイルの自己診断装置
JP2000268239A (ja) * 1999-03-18 2000-09-29 Rohm Co Ltd 商品選択装置
JP4602808B2 (ja) * 2005-03-18 2010-12-22 富士通株式会社 アンテナ切換器
US7692602B2 (en) * 2006-02-06 2010-04-06 G-Time Electronic Co., Ltd. Control system of antenna array of RFID reader applications
JP4657348B2 (ja) * 2007-02-26 2011-03-23 株式会社日立国際電気 リーダライタ装置

Also Published As

Publication number Publication date
JP2009059030A (ja) 2009-03-19

Similar Documents

Publication Publication Date Title
JP2011500116A5 (ja)
US7694039B2 (en) Data transmission interface system and method for electronic component
CN211670920U (zh) 视频拼接器
US20060132331A1 (en) Apparatus and method for decoding a key press
JP4979012B2 (ja) リーダライタ及びそれを備えたicタグシステム
JP5332428B2 (ja) レベルシフト回路及びその方法
CN109039329B (zh) 转发装置以及控制系统
EP1703687B1 (en) Data receiver and equalizer adapter
US20210119762A1 (en) Serial bidirectional communication circuit and method thereof
JP5312886B2 (ja) 符号化復号化システム、符号化回路、復号化回路およびタグ通信装置
WO2007049455A1 (ja) 半導体メモリカード
JP4863518B2 (ja) Rfid用アンテナ装置
US20060197675A1 (en) Remote control interface framework using an infrared module and a method thereof
JP5565623B2 (ja) 入出力モジュール
US11474964B2 (en) Configurable input/output device and operation method thereof
JP2010198396A (ja) 無線タグリーダライタ及びその通信方法
EP1949221A2 (en) A slave and a master device, a system incorporating the devices and a method of operating the slave device
CN112817893A (zh) 具备扩充外部装置功能的桥接芯片以及扩充方法
JP2009010483A (ja) 無線タグリーダライタ装置及びその信号送受信方法
JP4841192B2 (ja) 信号処理回路および方法、並びに情報処理装置
JP2010081371A (ja) フレーム処理回路
US9317295B2 (en) Asynchronous pipeline system, stage, and data transfer mechanism
EP2357750A1 (en) Authentication module, electric device, and interleaved signal restoring method
JP2019012884A (ja) 復号装置および受信装置
US10083145B2 (en) Motherboard module having switchable PCI-E lane

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100223

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120229

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120315

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120323

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120412

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120412

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150427

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4979012

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250