JP4843041B2 - 変調されたデューティサイクルによるパルス信号の生成 - Google Patents
変調されたデューティサイクルによるパルス信号の生成 Download PDFInfo
- Publication number
- JP4843041B2 JP4843041B2 JP2008530700A JP2008530700A JP4843041B2 JP 4843041 B2 JP4843041 B2 JP 4843041B2 JP 2008530700 A JP2008530700 A JP 2008530700A JP 2008530700 A JP2008530700 A JP 2008530700A JP 4843041 B2 JP4843041 B2 JP 4843041B2
- Authority
- JP
- Japan
- Prior art keywords
- period
- output signal
- clock cycle
- different
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 title 1
- 230000007704 transition Effects 0.000 claims abstract description 28
- 238000000034 method Methods 0.000 claims description 16
- 230000003247 decreasing effect Effects 0.000 claims description 3
- 230000001419 dependent effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 17
- 230000003321 amplification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 235000009508 confectionery Nutrition 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/157—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Manipulation Of Pulses (AREA)
- Pulse Circuits (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Analogue/Digital Conversion (AREA)
- Details Of Television Scanning (AREA)
- Amplitude Modulation (AREA)
Description
Claims (9)
- 振幅の遷移によって前部と終部とに分割される出力信号周期を有する出力パルス信号を生成する方法であって、各出力信号周期の間、前記出力信号周期の前部及び後部の一方の期間は、公称クロックサイクル期間による変調クロック信号の周期を第1のデジタル数のだけ倍増した値によって決定される方法において、各出力信号周期の間、前記出力信号周期の前部及び後部の一方又は両方の期間は、それぞれ、第1のデジタル数の値と、第2の最大ビットよりも少ないデジタル数の値とに依存して、異なるクロックサイクル期間のクロック信号を使用することによって粗い仕方及び細かい仕方において決定される、方法において、前記第2の最大ビットよりも少ないデジタル数は、各出力信号周期の一部の間の前記公称クロックサイクル期間を一時的に増加又は減少させることを特徴とする、方法。
- 前記第2のデジタル数は、前記クロックサイクル期間が前記公称クロックサイクル期間とは異なる値を有する期間を決定することを特徴とする、請求項1に記載の方法。
- 前記クロックサイクル期間が前記公称クロックサイクル期間とは異なる値を有する期間は、前記第2のデジタル数の値に等しいカウントについて前記クロックサイクルをカウントすることによって決定されることを特徴とする、請求項2に記載の方法。
- 前記公称クロックサイクル期間とは異なるクロックサイクル期間は、それぞれ前記出力信号周期の前記前部又は前記終部の間に異なる期間を使用する場合、ちょうど隣接する出力信号周期間の遷移から又は隣接する出力信号周期間の遷移まで供給されることを特徴とする、請求項1乃至3の何れか一項に記載の方法。
- 前記出力信号周期が一定に留まるように、前記出力信号周期の前部及び終部のうちの一方の間、前記公称クロックサイクル期間と異なるクロックサイクル期間が使用され、前記出力信号周期の前部及び終部のうちの他方の間、前記公称クロックサイクル期間と異なると共に前記出力信号周期の前部及び終部のうちの一方の前記クロックサイクル期間とも異なるクロックサイクル期間が使用されることを特徴とする、請求項1乃至4の何れか一項に記載の方法。
- 振幅の遷移によって前部と終部とに分割される出力信号周期を有する出力パルス信号を生成するパルス信号生成器であって、変調クロック信号の周期を第1のデジタル数だけ倍増した値に依存して、各変調された信号周期の前記出力信号周期の前部及び後部の一方の期間を決定する出力信号周期部分の変更手段を有するパルス信号生成器において、前記変更手段は、各出力信号周期の間、それぞれ、第1のデジタル数の値と、第2の最大ビットよりも少ないデジタル数の値とに依存して、異なるクロックサイクル期間のクロック信号を使用することによって前記出力信号周期の前部及び後部の一方又は両方の期間を、粗い又は細かい仕方において決定し、前記第2の最大ビットよりも少ないデジタル数は、各出力信号周期の一部の間の前記公称クロックサイクル期間を一時的に増加又は減少させることを特徴とする、パルス信号生成器。
- 前記変更手段は、前記公称クロックサイクル期間と異なる期間を有するクロックサイクルをカウントして、前記第2のデジタル数の値に等しいカウントされた数に対応する前記のような異なるクロックサイクル期間が使用される期間を規定することを特徴とする、請求項6に記載のパルス信号生成器。
- 前記公称クロックサイクル期間と異なるクロックサイクル期間を、それぞれ前記出力信号周期の前記前部又は前記後部の間において前記のような異なる期間を使用する場合、ちょうど隣接する出力信号周期間の遷移から又は隣接する出力信号周期間の遷移まで供給することを特徴とする、請求項6又は7に記載のパルス信号生成器。
- 前記出力信号周期が一定に留まるように、前記変更手段が、前記出力信号周期の前部及び後部のうちの一方の間、前記公称クロックサイクル期間とは異なるクロックサイクル期間を供給する場合、前記変更手段は、前記出力信号周期の前部及び後部のうちの他方の間、前記公称クロックサイクル期間とは異なると共に前記出力信号周期の前部及び後部のうちの一方の前記クロックサイクル期間とも異なるクロックサイクル期間を供給することを特徴とする、請求項6乃至8の何れか一項に記載のパルス信号生成器。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP05108521 | 2005-09-16 | ||
EP05108521.5 | 2005-09-16 | ||
PCT/IB2006/053224 WO2007031940A2 (en) | 2005-09-16 | 2006-09-12 | Generating a pulse signal with a modulated duty cycle |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009509378A JP2009509378A (ja) | 2009-03-05 |
JP4843041B2 true JP4843041B2 (ja) | 2011-12-21 |
Family
ID=37865346
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008530700A Expired - Fee Related JP4843041B2 (ja) | 2005-09-16 | 2006-09-12 | 変調されたデューティサイクルによるパルス信号の生成 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7656213B2 (ja) |
EP (1) | EP1929629B1 (ja) |
JP (1) | JP4843041B2 (ja) |
CN (1) | CN101263655B (ja) |
AT (1) | ATE463885T1 (ja) |
DE (1) | DE602006013483D1 (ja) |
WO (1) | WO2007031940A2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011234258A (ja) * | 2010-04-30 | 2011-11-17 | Fujitsu Semiconductor Ltd | デジタルアナログ変換器及びそれを有するデジタルオーディオ処理回路 |
US8405465B2 (en) * | 2010-11-18 | 2013-03-26 | Earl W. McCune, Jr. | Duty cycle translator methods and apparatus |
US9190906B2 (en) * | 2012-05-16 | 2015-11-17 | Intel Deutschland Gmbh | Digital event generator, comparator, switched mode energy converter and method |
CN103066811B (zh) * | 2013-01-08 | 2015-10-14 | 西南交通大学 | 开关变换器双缘恒定导通时间调制电压型控制方法 |
US9287884B2 (en) * | 2013-02-21 | 2016-03-15 | Microchip Technology Incorporated | Enhanced numerical controlled oscillator |
US9680375B2 (en) * | 2014-02-26 | 2017-06-13 | Texas Instruments Incorporated | Switching mode power supply with adaptively randomized spread spectrum |
CN109104171A (zh) * | 2018-08-09 | 2018-12-28 | 成都黎声科技有限公司 | 一种pwm波形发生器 |
CN114878879B (zh) * | 2022-07-11 | 2022-09-30 | 天津普智芯网络测控技术有限公司 | 一种适用于不同通信端口的检测脉冲调制和使用方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004055964A1 (en) * | 2002-12-13 | 2004-07-01 | Orr Raymond K | Digital programmable pulse modulator with digital frequency control |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5206889A (en) * | 1992-01-17 | 1993-04-27 | Hewlett-Packard Company | Timing interpolator |
JP3576140B2 (ja) * | 2001-12-26 | 2004-10-13 | Tdk株式会社 | スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置 |
JP2003298424A (ja) * | 2002-04-05 | 2003-10-17 | Matsushita Electric Ind Co Ltd | 信号処理装置およびd/a変換器 |
EP1554802A2 (en) * | 2002-10-16 | 2005-07-20 | Koninklijke Philips Electronics N.V. | Pulse generator |
TWI245178B (en) * | 2004-01-16 | 2005-12-11 | Realtek Semiconductor Corp | Clock generation method and apparatus |
US7106118B2 (en) * | 2004-01-16 | 2006-09-12 | Realtek Semiconductor Corp. | Clock signal generator with low power comsumption function and method thereof |
-
2006
- 2006-09-12 CN CN2006800339527A patent/CN101263655B/zh not_active Expired - Fee Related
- 2006-09-12 WO PCT/IB2006/053224 patent/WO2007031940A2/en active Application Filing
- 2006-09-12 JP JP2008530700A patent/JP4843041B2/ja not_active Expired - Fee Related
- 2006-09-12 US US12/066,513 patent/US7656213B2/en not_active Expired - Fee Related
- 2006-09-12 DE DE602006013483T patent/DE602006013483D1/de active Active
- 2006-09-12 EP EP06795997A patent/EP1929629B1/en not_active Not-in-force
- 2006-09-12 AT AT06795997T patent/ATE463885T1/de not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004055964A1 (en) * | 2002-12-13 | 2004-07-01 | Orr Raymond K | Digital programmable pulse modulator with digital frequency control |
Also Published As
Publication number | Publication date |
---|---|
EP1929629B1 (en) | 2010-04-07 |
CN101263655A (zh) | 2008-09-10 |
JP2009509378A (ja) | 2009-03-05 |
WO2007031940A2 (en) | 2007-03-22 |
US7656213B2 (en) | 2010-02-02 |
WO2007031940A3 (en) | 2007-12-21 |
US20080252351A1 (en) | 2008-10-16 |
EP1929629A2 (en) | 2008-06-11 |
DE602006013483D1 (de) | 2010-05-20 |
CN101263655B (zh) | 2012-05-23 |
ATE463885T1 (de) | 2010-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4843041B2 (ja) | 変調されたデューティサイクルによるパルス信号の生成 | |
US7920023B2 (en) | Switching amplifier | |
TWI395408B (zh) | 具有與外部時脈訊號同步之三角波產生電路 | |
JP3262760B2 (ja) | デルタシグマパルス幅変調器による制御回路 | |
JP3069322B2 (ja) | 電力制御回路及び電力制御方法 | |
EP1922810B1 (en) | Pwm signal generating circuit | |
US8253507B2 (en) | Fixed-frequency control circuit and method for pulse width modulation | |
KR20030024693A (ko) | 디지털 pwm 증폭기의 실시간 수정 | |
US8570083B2 (en) | Pulse width modulation circuit and switching amplifier using the same | |
KR20010021606A (ko) | 손실 펄스 검출기 | |
JP4874020B2 (ja) | スペクトラム拡散クロック発生回路 | |
US7061417B2 (en) | Method and system for increased effective resolution in an N-bit digital-to-analog converter | |
CN110235373B (zh) | D/a转换设备、方法、存储介质、电子乐器和信息处理装置 | |
US6043619A (en) | Method and circuit arrangement for commutation of a multiple winding electric motor | |
JP5527397B1 (ja) | パルス生成器 | |
US7498963B2 (en) | Method for generating a modulator input signal and premodulator | |
KR20060013204A (ko) | 위상변화가 없는 디지털 방식의 펄스 폭 제어 루프 회로 | |
TWI726460B (zh) | 控制數位脈衝寬度調變解析度的方法 | |
TW201332294A (zh) | 以計數器為基礎之可擴充解析度的數位脈寬調變裝置 | |
JP3411817B2 (ja) | 周波数シンセサイザ | |
JP2639315B2 (ja) | Pll回路 | |
Ulrich | A digital dithering phase shift modulator for enhanced resolution | |
JP2006121139A (ja) | ディジタルpwm手段 | |
GB2398192A (en) | Digitally controlled switching signal generator | |
JP2006080795A (ja) | ディジタルpwm手段 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090909 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110510 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110810 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110906 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111006 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141014 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |