JP4787146B2 - 液晶表示装置及びその駆動方法 - Google Patents

液晶表示装置及びその駆動方法 Download PDF

Info

Publication number
JP4787146B2
JP4787146B2 JP2006343135A JP2006343135A JP4787146B2 JP 4787146 B2 JP4787146 B2 JP 4787146B2 JP 2006343135 A JP2006343135 A JP 2006343135A JP 2006343135 A JP2006343135 A JP 2006343135A JP 4787146 B2 JP4787146 B2 JP 4787146B2
Authority
JP
Japan
Prior art keywords
signal
liquid crystal
period
gate
numbered
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006343135A
Other languages
English (en)
Other versions
JP2007304555A (ja
Inventor
チェソク・パク
ヨンジュ・ジョン
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2007304555A publication Critical patent/JP2007304555A/ja
Application granted granted Critical
Publication of JP4787146B2 publication Critical patent/JP4787146B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

本発明は、液晶表示装置に関し、特に、高いフレーム周波数で映像信号の入力時間を充分に確保する液晶表示装置及びその駆動方法に関する。
情報化社会が発展するにつれて、表示装置に対する要求も次第に多様な形態になってきている。これに応じて、液晶表示装置(LCD:Liquid Crystal Display device)、プラズマディスプレイパネル(PDP:Plasma Display Panel)、エレクトロルミネッセンスディスプレイ(ELD:Electro Luminescent Display)など、様々なフラットパネルディスプレイが研究開発されており、一部は既に様々な機器において表示装置として活用されている。
その中でも液晶表示装置は、高画質、軽量、薄型、低消費電力などの利点を有するため、モバイル型の画像表示装置としてブラウン管(CRT:Cathode Ray Tube)に代わって現在最も広く使用されている。液晶表示装置は、ノート型コンピュータのモニタなどのモバイル型の液晶表示装置としてだけでなく、テレビモニタなどとしても多様に開発されている。
液晶表示装置は、液晶の光学的異方性と分極特性とを利用して画像を表示する。液晶に含まれる液晶分子は、所定の(または一定の)方向に配列されている。また、液晶分子の配列方向は、液晶に電界を印加することによって制御することができる。従って、液晶分子の配列方向を任意に調節することにより、液晶分子の配列が変化し、光学的異方性によって液晶分子の配列方向に沿って光の偏光状態が変化して画像情報を表現することができる。
液晶表示装置は、画像を表示する液晶パネルと、この液晶パネルを駆動するための駆動部とを備える。液晶パネルは、2つの基板間に形成された液晶層を備える。2つの基板のいずれか一方の基板において、複数のゲートラインと複数のデータラインとが交差することによって画定された各画素領域には、画素電極がそれぞれ形成される。この各画素電極は、2つの基板のいずれか一方の基板に形成される共通電極、及び液晶層の一部と共に液晶セルを構成する。
また、ゲートラインとデータラインとが交差する各交差部には、薄膜トランジスタがそれぞれ形成される。薄膜トランジスタは、対応するゲートライン上のゲート信号(またはスキャン信号)に応答して、対応するデータラインから対応する画素電極に供給されるデータ信号を切り替える。
このような液晶パネル上の液晶セルは、複数のゲートラインがゲート信号によって順次イネーブルされる度に、複数のデータラインに供給されるデータ信号によって1ライン分ずつ順次アクセスされる。よって、各液晶セルの分子配列方向が調節されて映像データに応じた画像が表示される。
駆動部は、液晶パネル上のゲートラインを駆動するゲートドライバと、液晶パネル上のデータラインを駆動するデータドライバと、これらゲートドライバ及びデータドライバの駆動タイミングを制御するタイミングコントローラとを含む。さらに、液晶表示装置は、液晶パネルに光を照射するバックライトユニットを含む。
このように構成される液晶表示装置は、60Hzのフレーム周波数で液晶パネルを駆動する。つまり、液晶表示装置は、1秒に60枚の画像を液晶パネルに表示している。このように、60Hzのフレーム周波数で動画像が液晶パネル上に表示される場合、映像がぼけるようなモーションブラー(Motion Blur)現象が発生する。よって、60Hzのフレーム周波数で液晶パネルを駆動する液晶表示装置においては、良質の動画像を表示することが困難であった。
このような問題を解決するための方法として、120Hzのフレーム周波数で液晶パネルを駆動する液晶表示装置が提案されている。フレーム周波数が120Hzの液晶表示装置は、フレーム周波数が60Hzの液晶表示装置に比べて2倍の速度で画像を切り替える。
また、他の方法として、液晶パネル上の液晶セルをインパルス状に駆動する疑似インパルス(Pseudo−Impulse)駆動方式の液晶表示装置が提案されている。疑似インパルス駆動方式の液晶表示装置は、液晶パネル上の液晶セルにデータ信号とブラック信号とを交互に入力する。このような疑似インパルス駆動方式の液晶表示装置においても、液晶パネルは120Hzで駆動される。液晶パネル上の各液晶セルには、データ信号及びブラック信号が交互に60回ずつ記録される。つまり、疑似インパルス駆動方式においても、液晶パネルは120Hzで駆動される。
上記のように、液晶パネルが120Hzのフレーム周波数で駆動される場合、液晶パネル上の各ゲートラインがイネーブルされる期間は、フレーム周波数が60Hzの液晶表示装置に比べて半分に減る。よって、データ信号が薄膜トランジスタを介して液晶セルに入力される時間を充分に確保することは困難である。従って、フレーム周波数が120Hzの液晶表示装置によって表示される画像の画質が低下するという問題点があった。
本発明は、上記の問題点を解決するためになされたもので、高いフレーム周波数でも映像信号の入力時間を充分に確保することのできる液晶表示装置及びその駆動方法を提供することを目的とする。
上記目的を達成するための本発明に係る液晶表示装置は、液晶パネルと、前記液晶パネル上の複数のゲートラインに対して、水平同期信号の1周期に所定期間αを加算した第1期間ずつイネーブルされる複数のゲート信号を供給するとともに、隣接する2つのゲートラインにそれぞれ供給されるゲート信号を互いに重畳させるゲートドライバと、前記液晶パネル上の複数のデータラインに対して、画素データ信号を供給するデータドライバと、前記複数のデータラインに対して、ブラックデータ信号及び前記データドライバからの前記画素データ信号を交互に供給する信号切替部とを備え、前記期間αは、1水平同期信号よりも短く設定され、複数のゲートラインのうちの奇数番目のゲートラインに供給される奇数番目のゲート信号と、前記奇数番目のゲートラインに隣接する次の偶数番目のゲートラインに供給される偶数番目のゲート信号とは、前記所定期間αの2倍の期間2αの間、同時にイネーブルされ、前記信号切替部に対する信号選択は、ソースイネーブル信号により決定され、前記ソースイネーブル信号が基底論理を有する場合、画素データ信号の選択がなされ、前記ソースイネーブル信号が特定論理を有する場合、ブラックデータ信号の選択がなされ、前記信号切替部は、前記水平同期信号の1周期に所定期間αを加算した前記第1期間の間、前記画素データ信号を前記データラインに供給するとともに、前記水平同期信号の1周期よりも所定期間α短い第2期間の間、前記ブラックデータ信号を前記データラインに供給し、前記ソースイネーブル信号の前記基底論理区間は、前記期間1H+αに該当する幅を有し、前記ソースイネーブル信号の前記特定論理区間は、前記期間1H−αに該当する幅を有し、前記特定論理区間は、フレームにしたがって垂直走査期間に含まれる奇数及び偶数番目の水平同期信号と同一位相をさらに有し、前記データドライバは、前記水平同期信号の2周期毎に前記画素データ信号を出力し、前記画素データ信号の極性を、フレームの2周期毎に反転させ、前記奇数番目のゲート信号は、前記水平同期信号と同一位相を有し、前記偶数番目のゲート信号は、前記水平同期信号よりも前記所定期間αだけ進んだ位相を有し、互いに重畳するゲート信号のうち偶数番目のゲート信号は、フレームによって、以前及び次の奇数番目のゲート信号のいずれか一方と、前記期間2αの間、同時にイネーブルされることを特徴とする。
また、本発明に係る液晶表示装置の駆動方法は、液晶パネル上の複数のゲートラインに対して、水平同期信号の1周期に所定期間αを加算した第1期間ずつイネーブルされる複数のゲート信号を供給するとともに、隣接する2つのゲートラインにそれぞれ供給されるゲート信号を互いに重畳させる段階と、前記液晶パネル上の複数のデータラインに供給すべき画素データ信号を生成する段階と、前記複数のデータラインに2水平同期信号の周期毎に素信号を供給する段階と、前記データラインにブラックデータ信号と画素信号を交互に供給する段階とを含み、前記期間αは、1水平同期信号よりも短く設定され、複数のゲートラインのうちの奇数番目のゲートラインに供給されるゲート信号と、前記奇数番目のゲートラインに隣接する次の偶数番目のゲートラインに供給されるゲート信号とは、前記所定期間αの2倍の期間2αの間、同時にイネーブルされ、前記複数のデータラインに供給される前記画素データ信号の極性を、前記水平同期信号の2周期毎に反転させ、前記ゲート信号を供給する段階は、奇数番目のフレームでは、奇数番目のゲート信号が前記水平同期信号と同一位相を有し、偶数番目のゲート信号が前記水平同期信号よりも前記所定期間αだけ進んだ位相を有するようにする段階と、偶数番目のフレームでは、前記偶数番目のゲート信号が前記水平同期信号と同一位相を有し、前記奇数番目のゲート信号が前記水平同期信号よりも所定期間αだけ進んだ位相を有するようにする段階とを含み、前記ブラックデータ信号と前記画素データ信号とを交互に前記複数のデータラインに供給する段階は、前記水平同期信号の1周期に所定期間αを加算した前記第1期間の間、前記画素データ信号を前記複数のデータラインに供給する段階と、前記水平同期信号の1周期よりも所定期間α短い第2期間の間、前記ブラックデータ信号を前記データラインに供給する段階とを含むことを特徴とする。

前述したような構成によれば、本発明に係る液晶表示装置によれば、液晶パネル上の液晶セルの充電時間が、水平同期信号の周期より長くなるようにし、画素データ信号が、液晶パネル102上の液晶セルに正確に充電されるようにする。よって、本発明に係る液晶表示装置は、高いフレーム周波数でも高画質の画像を提供することができる。
また、本発明に係る液晶表示装置によれば、画素データ信号及びブラックデータ信号が、ライン及びフレームの変更によって交互に液晶パネル上の液晶セルに充電されるので、モーションブラー現象の発生及び残像の発生が最小化される。
また、画素データ信号の充電時間が、水平同期信号の周期より長くなり、画素データ信号が、正確に液晶パネル上の液晶セルに充電される。よって、本発明に係る液晶表示装置は、液晶パネル上に表示される画像の画質を高画質に改善するとともに、残像がほとんどない画像を提供することができる。
上記目的以外にも、本発明の他の目的、他の利点、及び他の特徴が、添付図面を参照した次の実施形態の詳細な説明により明白になるであろう。
以下、添付図面を参照して本発明の各実施の形態について詳細に説明する。
実施の形態1.
図1は、本発明の実施の形態1に係る液晶表示装置の概略構成を説明するブロック図である。図1に示すように、本発明の実施の形態1に係る液晶表示装置は、液晶パネル102と、液晶パネル102上の複数のゲートラインGL1〜GLnを駆動するゲートドライバ104と、液晶パネル102上の複数のデータラインDL1〜DLmを駆動するデータドライバ106とを備える。液晶パネル102は、ゲートラインGL1〜GLnとデータラインDL1〜DLmとが交差することによって複数の画素領域に画定される。これら各画素領域には、図2に示すような画素が形成される。
図2に示す画素は、対応するデータラインDLと共通電極Vcomとの間に直列接続された薄膜トランジスタMT及び液晶セルCLCを備える。薄膜トランジスタMTは、対応するゲートラインGL上のゲート信号(またはスキャン信号)に応答して、対応するデータラインDLから対応する液晶セルCLCに供給されるデータ信号を切り替える。
図示していないが、液晶セルCLCは、2つの基板間に形成された液晶層と、2つの基板に分散されるか、または2つの基板のいずれか一方に全て形成された画素電極及び共通電極とを備える。また、画素電極が薄膜トランジスタMTに接続される。
このように構成された液晶セルCLCは、薄膜トランジスタMTからのデータ信号と共通電極Vcom上の共通電圧との電位差により、液晶分子の配列方向が変えられる。これにより、液晶セルCLCを通過する光量が変わって映像データに応じた画像が液晶パネル102上に表示される。
液晶パネル102には、複数の画素領域を画定する複数のゲートラインGL1〜GLnとデータラインDL1〜DLmとが配列され、その交差部には、薄膜トランジスタTFTと、薄膜トランジスタTFTに電気的に接続された画素電極110とが形成される。液晶パネル102は、2つのガラス基板と、2つのガラス基板間に形成された液晶層とからなる。
図1に示すように、ゲートドライバ104は、液晶パネル102上のゲートラインGL1〜GLnを順次イネーブル(Enable)させる複数のゲート信号を発生する。複数のゲート信号は、図4に示すように、それぞれ1つの水平同期信号の1周期1Hよりも所定期間αだけ長い幅を有する。
これにより、ゲートラインGL1〜GLnは、それぞれ水平同期信号の1周期1Hよりも所定期間αだけ長い第1期間(1H+α)の間イネーブルされる。所定期間αは、水平同期信号のうち走査期間よりも短く設定される。
複数のゲート信号のうち、奇数番目のゲート信号は、水平同期信号と同一位相を有するが、偶数番目のゲート信号は、水平同期信号よりも所定期間αだけ進んだ位相を有する。つまり、奇数番目のゲート信号とその次の偶数番目のゲート信号とは、所定期間αの2倍の期間2αの間、重畳する。
これにより、液晶パネル102上の各奇数番目のゲートラインGL1、GL3、…、GLn−1では、水平同期信号間の境界部において、期間2αの間は、隣接する次の偶数番目のゲートラインGL2、GL4、…、GLnと同時にイネーブルされるが、水平同期信号の残りの第2期間(1H−α)は、排他的にイネーブルされる。
データドライバ106は、液晶パネル102上のゲートラインGL1〜GLnのいずれか1つがイネーブルされる度に、水平同期信号の1周期1Hの間、1ライン分のデータ信号を複数のデータラインDL1〜DLmに供給し、1ライン分の液晶セルCLCは、データ信号の電圧を充電する。
また、データドライバ106は、水平同期信号の1周期1H毎に1ライン分の画素データを入力し、その入力された1ライン分の画素データをアナログ形態の画素データ信号に変換する。この変換された画素データ信号は、液晶パネル102上のデータラインDL1〜DLmにそれぞれ供給される。1ライン分の画素データには、赤色R、緑色G、及び青色Bの画素データが含まれる。よって、1ライン分の画素データ信号も赤色R、緑色G、及び青色Bの画素データ信号を含む。
また、データドライバ106から出力される画素データ信号は、水平同期信号の2周期2H毎に、共通電圧Vcomを基準として正極性及び負極性が反転する。つまり、液晶パネル102は、2ドット反転方式で駆動される。
このように、液晶パネル102上の垂直方向の液晶セルCLC(すなわち、1カラムの液晶セル)には、垂直方向で、かつ2つの画素領域毎に相反する極性の画素データ信号が充電される。同じ極性の画素データ信号が充電される垂直方向の隣接する液晶セルCLCは、相手の液晶セルCLCに供給される画素データ信号を、所定期間αの間、さらに充電する。
奇数番目のゲートラインGL1、GL3、…、GLn−1上の各液晶セルCLCは、水平同期信号の1周期1Hの間、各液晶セルCLCに供給される画素データ信号を充電した後、追加期間である所定期間αの間、隣接する偶数番目のゲートラインGL2、GL4、…、GLnに供給される画素データ信号を充電する。
一方、偶数番目のゲートラインGL2、GL4、…、GLn上の各液晶セルCLCは、まず、追加期間である所定期間αの間に、先行の奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCに供給される画素データ信号を充電した後、水平同期信号の1周期1Hの間、各液晶セルCLCに供給される画素データ信号を充電する。
これにより、液晶パネル102上の液晶セルCLCについて、高いフレーム周波数でも画素データ信号を充電するのに充分な時間が確保される。
この結果、本発明の実施の形態1に係る液晶表示装置は、高いフレーム周波数の映像データによって表示される画像の画質を向上させることができる。
図1の液晶表示装置は、ゲートドライバ104及びデータドライバ106の駆動タイミングを制御するタイミングコントローラ108を備える。タイミングコントローラ108は、図示していない外部のシステム(例えば、コンピュータシステムのグラフィックモジュール、またはテレビシステムの映像復調モジュール)からの垂直同期信号Vsync、水平同期信号Hsync、データイネーブル信号DE、及びクロック信号CLKを利用し、ゲートドライバ104の駆動タイミング制御のためのゲート制御信号GCSと、データドライバ106の駆動タイミング制御のためのデータ制御信号DCSとを発生する。
データ制御信号DCSには、ソースイネーブル信号SOE、クロック信号CLK、及び極性反転信号POLが含まれる。極性反転信号POLは、水平同期信号の2周期2H毎に極性が反転し、画素データ信号の極性が、2つのゲートラインGL1〜GLn毎に反転するようになっている。また、極性反転信号POLは、フレーム毎に反転し、液晶パネル102上の液晶セルCLCに供給される画素データ信号の極性が反転するようになっている。
例えば、極性反転信号POLが、奇数番目のフレームでは、特定論理(すなわち、ハイ論理レベル)を有するが、偶数番目のフレームでは、基底論理(例えば、ロー論理レベル)を有するとする。このとき、奇数番目のフレームで発生する画素データ信号は、図3Aに示すように、液晶パネル102の左側上段から水平及び垂直方向に進むことにより、2つの画素(または液晶セルCLC)毎に正極性及び負極性が交互に反転する。反対に、偶数番目のフレームでの画素データ信号は、図3Bのように、液晶パネル102の左側上段から水平及び垂直方向に進むことにより、2つの画素(または液晶セルCLC)毎に負極性及び正極性が交互に反転する。
ゲート制御信号GCSは、第1及び第2ゲートスタートパルスGSP1、GSP2、並びに少なくとも2つのシフトクロックを含む。第1ゲートスタートパルスGSP1は、奇数番目のゲートラインGL1、GL3、…、GLn−1に供給されるゲート信号を発生するために使用され、第2ゲートスタートパルスGSP2は、偶数番目のゲートラインGL2、GL4、…、GLnに供給されるゲート信号を発生するために使用される。
また、第1ゲートスタートパルスGSP1は、水平同期信号Hsyncと位相が同一であり、第2ゲートスタートパルスGSP2は、第1ゲートスタートパルスGSP1の次に続く水平同期信号Hsyncよりも所定期間αだけ進んだ位相を有する。つまり、第2ゲートスタートパルスGSP2は、第1ゲートスタートパルスGSP1に比べて、水平同期信号の1周期1Hから所定期間αが減算された第2期間(1H−α)だけ遅れた位相を有する。
これにより、奇数番目のゲートラインGL1、GL3、…、GLn−1に供給される各ゲート信号と、隣接する次の偶数番目のゲートラインGL2、GL4、…、GLnに供給される各ゲート信号とは、期間2αの間、同時にイネーブルされる。よって、奇数番目のゲートラインGL1、GL3、…、GLn−1上の各液晶セルCLCは、水平同期信号の1周期1Hの間、各液晶セルCLCに供給される画素データ信号を充電した後、追加期間である所定期間αの間、隣接する偶数番目のゲートラインGL2、GL4、…、GLnに供給される画素データ信号を充電する。
一方、偶数番目のゲートラインGL2、GL4、…、GLn上の各液晶セルCLCは、まず、追加期間である所定期間αの間に、先行の奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCに供給される画素データ信号を充電した後、水平同期信号の1周期1Hの間、各液晶セルCLCに供給される画素データ信号を充電する。
ここで、奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCに供給される画素データ信号と、偶数番目のゲートラインGL2、GL4、…、GLn上の液晶セルCLCに供給される画素データ信号とは、同じ極性を有する。
従って、液晶パネル102上の液晶セルCLCについて、高いフレーム周波数でも画素データ信号を充電するのに充分な時間が確保される。
この結果、本発明の実施の形態1に係る液晶表示装置は、高いフレーム周波数の映像データによって表示される画像の画質を向上させることができる。
また、タイミングコントローラ108は、外部のシステムから赤色R、緑色G、及び青色Bの画素データをフレーム単位で入力する。1フレーム単位の赤色R、緑色G、及び青色Bの画素データは、タイミングコントローラ108によって1ライン分ずつ並び替えられる。このように並び替えられたフレーム単位の赤色R、緑色G、及び青色の画素データは、1ライン分ずつデータドライバ106に供給される。
すると、データドライバ106は、水平同期信号の1周期1H毎に1ライン分の赤色R、緑色G、及び青色Bの画素データを、アナログ形態の赤色R、緑色G、及び青色Bの画素データ信号に変換する。このように変換された1ライン分の赤色R、緑色G、及び青色Bの画素データ信号は、水平同期信号の1周期1Hの間、液晶パネル102上の複数のデータラインDL1〜DLmをそれぞれ介して、1ライン分の液晶セルCLCにそれぞれ充電される。
このように、本発明の実施の形態1に係る液晶表示装置によれば、液晶パネル102上の液晶セルCLCの充電時間が、水平同期信号の1周期1Hよりも長くなり、画素データ信号が、液晶パネル102上の液晶セルCLCに正確に充電される。よって、液晶パネル102上に表示される画像の画質を高画質に改善することができる。
実施の形態2.
図5は、本発明の実施の形態2に係る液晶表示装置の概略を説明するブロック図である。図5の液晶表示装置は、液晶パネル202と、液晶パネル202上の複数のゲートラインGL1〜GLnを駆動するゲートドライバ204と、液晶パネル202上の複数のデータラインDL1〜DLmを駆動するデータドライバ206と、データドライバ204と液晶パネル202上のデータラインDL1〜DLmとの間に接続された信号切替部208とを備える。液晶パネル202は、図1に示す液晶パネル102と同じ構成を有する。従って、液晶パネル202の構成、動作、及び作用効果は、図1の液晶パネル102についての説明により容易に理解されるので、その説明は省略する。
ゲートドライバ204は、液晶パネル202上のゲートラインGL1〜GLnを順次イネーブル(Enable)させる複数のゲート信号を発生する。複数のゲート信号は、図6A及び図6Bに示すように、それぞれ1つの水平同期信号の1周期1Hよりも所定期間αだけ長い幅を有する。
これにより、ゲートラインGL1〜GLnは、それぞれ水平同期信号の1周期1Hよりも所定期間αだけ長い第1期間(1H+α)の間イネーブルされる。所定期間αは、水平同期信号のうち走査期間よりも短く設定される。
ここで、奇数番目のゲートラインGL1、GL3、…、GLn−1に供給されるゲート信号と、偶数番目のゲートラインGL2、GL4、…、GLnに供給されるゲート信号とは、奇数番目のフレーム(すなわち、奇数番目の垂直同期期間)と偶数番目のフレーム(すなわち、偶数番目の垂直同期期間)とによって異なる位相を有する。
図6Aに示すように、奇数番目のフレームでは、奇数番目のゲートラインGL1、GL3、…、GLn−1上のゲート信号は、水平同期信号と同一位相を有するが、偶数番目のゲートラインGL2、GL4、…、GLn上のゲート信号は、水平同期信号よりも所定期間αだけ進んだ位相を有する。
つまり、奇数番目のフレームでは、奇数番目のゲートラインGL1、GL3、…、GLn−1上の各ゲート信号と、直後に発生する偶数番目のゲートラインGL2、GL4、…、GLn上のゲート信号とは、所定期間αの2倍の期間2αだけ重畳する。
奇数番目のゲート信号と直後の偶数番目のゲート信号とは、水平同期信号の2周期2Hだけを占有する。これにより、奇数番目のゲートラインGL1、GL3、…、GLn−1と、次に隣接する偶数番目のゲートラインGL2、GL4、…、GLnとは、水平同期信号間の境界部の付近で、期間2αだけ同時にイネーブルされる。
また、図6Bに示すように、偶数番目のフレームでは、奇数番目のゲートラインGL1、GL3、…、GLn−1上のゲート信号は、水平同期信号よりも所定期間αだけ進んだ位相を有するが、偶数番目のゲートラインGL2、GL4、…、GLn上のゲート信号は、水平同期信号と同一位相を有する。
つまり、偶数番目のフレームでは、偶数番目のゲートラインGL2、GL4、…、GLn−2上の各ゲート信号と、直後に発生する奇数番目のゲートラインGL3、GL5、…、GLn−1上のゲート信号とは、期間2αだけ重畳する。
なお、偶数番目のゲートラインGL2、GL4、…、GLn−2上の各ゲート信号は、直前の奇数番目のゲートラインGL1、GL3、…、GLn−3上のゲート信号と、期間2αだけ重畳してもよい。
偶数番目のゲート信号と直後に発生する奇数番目のゲート信号とは、水平同期信号の2周期2Hだけを占有する。これにより、偶数番目のゲートラインGL2、GL4、…、GLn−2と、次に隣接する奇数番目のゲートラインGL3、GL5、…、GLn−1とは、水平同期信号間の境界部の付近で、期間2αだけ同時にイネーブルされる。
この場合、第1のゲートラインGL1上に供給されるゲート信号は、垂直走査パルスに比べて所定期間αだけ進んだ位相を有するが、最後のゲートラインGLnに供給されるゲート信号は、垂直走査パルスの終了時点より所定期間αだけ長くなる。
データドライバ206は、液晶パネル202上のゲートラインGL1〜GLnのうち、奇数番目のゲートラインGL1、GL3、…、GLn−1、または偶数番目のゲートラインGL2、GL4、…、GLnのいずれか一方がイネーブルされる度に、水平同期信号の1周期1Hよりも所定期間αだけ長い第1期間(1H+α)以上、または水平同期信号の2周期2Hの間、1ライン分の画素データ信号を複数のデータラインDL1〜DLmに供給し、1ライン分の液晶セルCLCは、画素データ信号の電圧を充電する。
つまり、奇数番目のフレーム(すなわち、奇数番目の垂直走査区間)では、データドライバ206は、奇数番目のゲートラインGL1、GL3、…、GLn−1がイネーブルされるときに、1ライン分の画素データ信号を出力する。また、偶数番目のフレーム(すなわち、偶数番目の垂直走査区間)では、データドライバ206は、偶数番目のゲートラインGL2、GL4、…、GLnがイネーブルされるときに、1ライン分の画素データ信号を出力する。
また、データドライバ206は、水平同期信号の2周期2H毎に1ライン分の画素データを入力し、その入力された1ライン分の画素データをアナログ形態の画素データ信号に変換する。この変換された画素データ信号は、信号切替部208を介して液晶パネル202上のデータラインDL1〜DLmにそれぞれ供給される。1ライン分の画素データには、赤色R、緑色G、及び青色Bの画素データが含まれる。よって、1ライン分の画素データ信号も赤色R、緑色G、及び青色Bの画素データ信号を含む。
また、データドライバ206から出力される画素データ信号は、水平同期信号の2周期2H毎に、共通電圧Vcomを基準として正極性及び負極性が反転する。
信号切替部208は、ブラックデータ信号BDとデータドライバ206からの画素データ信号とを交互に液晶パネル202上のデータラインDL1〜DLmに供給する。信号切替部208の信号選択は、ソースイネーブル信号SOEによって決定される。ソースイネーブル信号SOEは、図6A及び図6Bに示すように、画素データ信号の選択を指定する基底論理(例えば、ロー論理レベル)区間と、ブラックデータ信号BDの選択を指定する特定論理(例えば、ハイ論理レベル)区間とを繰り返し有する。
ソースイネーブル信号SOEにおいて、基底論理区間は、水平同期信号の1周期1Hに所定期間αが付加された第1期間(1H+α)に該当する幅を有し、特定論理区間は、水平同期信号の1周期1Hよりも所定期間αだけ少ない第2期間(1H−α)に該当する幅を有する。また、ソースイネーブル信号SOEの特定論理区間は、フレームによって垂直走査期間に含まれる奇数番目または偶数番目の水平同期信号と同一位相を有する。
図6Aに示すように、奇数番目のフレーム(すなわち、奇数番目の垂直走査期間)においては、ソースイネーブル信号SOEの基底論理区間は、奇数番目の水平同期信号と同一位相を有する。信号切替部208は、奇数番目の水平同期信号の1周期1H、及び次の偶数番目の水平同期信号の最初の所定期間αは、データドライバ206からの画素データ信号を液晶パネル202上のデータラインDL1〜DLmに供給する。それに対して、次の偶数番目の水平同期信号の最初の所定期間αを除いた残りの第2期間(1H−α)は、ブラックデータ信号を液晶パネル202上のデータラインDL1〜DLmに供給する。
また、図6AのVdataのように、液晶パネル202上の奇数番目のライン上の液晶セルCLCは、第1期間(1H+α)の間、画素データ信号を充電するが、次の偶数番目のライン上の液晶セルCLCは、第2期間(1H−α)の間、ブラックデータ信号BDを充電する。液晶パネル202上の奇数番目のラインには、映像データによる画像が表示されるが、偶数番目のラインには、ブラックデータによる画像が表示される。これにより、奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCには、画素データ信号を正確に充電できる。
奇数番目のライン上の液晶セルCLCに充電される画素データ信号は、水平及び垂直方向に進むにつれて正極性及び負極性が交互に反転する。また、奇数番目のライン上の液晶セルCLCに充電される画素データ信号は、フレームによって正極性及び負極性が交互に反転する。
例えば、4k+1番目のフレームでは、最初の奇数番目のラインの左側の2つの液晶セルCLCに正極性の画素データ信号が充電され、右側及び下方に進むにつれて負極性及び正極性の画素データ信号が残りの液晶セルCLCに交互に充電される。また、4k+3番目のフレームでは、最初の奇数番目のラインの左側の2つの液晶セルCLCに負極性の画素データ信号が充電され、右側及び下方に進むにつれて正極性及び負極性の画素データ信号が残りの液晶セルCLCに交互に充電される。
図6Bに示すように、偶数番目のフレーム(すなわち、偶数番目の垂直走査期間)においては、ソースイネーブル信号SOEの基底論理区間は、偶数番目の水平同期信号と同一位相を有する。信号切替部208は、偶数番目の水平同期信号の1周期1H、及び次の奇数番目の水平同期信号の最初の所定期間αは、データドライバ206からの画素データ信号を液晶パネル202上のデータラインDL1〜DLmに供給する。それに対して、最初の所定期間αを除いた次の奇数番目の水平同期信号の残りの第2期間(1H−α)は、ブラックデータ信号を液晶パネル202上のデータラインDL1〜DLmに供給する。
また、図6BのVdataのように、液晶パネル202上の偶数番目のライン上の液晶セルCLCは、第1期間(1H+α)の間、画素データ信号を充電するが、次の奇数番目のライン上の液晶セルCLCは、第2期間(1H−α)の間、ブラックデータ信号BDを充電する。液晶パネル202上の偶数番目のラインには、映像データによる画像が表示されるが、奇数番目のラインには、ブラックデータによる画像が表示される。これにより、偶数番目のゲートラインGL2、GL4、…、GLn上の液晶セルCLCには、画素データ信号を正確に充電できる。
偶数番目のライン上の液晶セルCLCに充電される画素データ信号は、水平及び垂直方向に進むにつれて正極性及び負極性が交互に反転する。また、偶数番目のライン上の液晶セルCLCに充電される画素データ信号は、フレームによって正極性及び負極性が交互に反転する。
例えば、4k+2番目のフレームでは、最初の偶数番目のラインの左側の2つの液晶セルCLCに正極性の画素データ信号が充電され、右側及び下方に進むにつれて負極性及び正極性の画素データ信号が残りの液晶セルCLCに交互に充電される。また、4k+0番目のフレームでは、最初の偶数番目のラインの左側の2つの液晶セルCLCに負極性の画素データ信号が充電され、右側及び下方に進むにつれて正極性及び負極性の画素データ信号が残りの液晶セルCLCに交互に充電される。
図5の液晶表示装置は、ゲートドライバ204、データドライバ206、及び信号切替部208の駆動タイミングを制御するタイミングコントローラ210を備える。タイミングコントローラ210は、図示していない外部のシステム(例えば、コンピュータシステムのグラフィックモジュール、またはテレビシステムの映像復調モジュール)からの垂直同期信号Vsync、水平同期信号Hsync、データイネーブル信号DE、及びクロック信号CLKを利用し、ゲートドライバ204の駆動タイミング制御のためのゲート制御信号GCSと、データドライバ206及び信号切替部208の駆動タイミング制御のためのデータ制御信号DCSとを発生する。
データ制御信号DCSには、ソースイネーブル信号SOE、クロック信号CLK、及び極性反転信号POLが含まれる。極性反転信号POLは、水平同期信号の2周期2H毎に極性が反転し、画素データ信号の極性が、2つのゲートラインGL1〜GLn毎に反転するようになっている。また、極性反転信号POLは、フレーム毎に位相が90゜ずつ遅れて、液晶パネル202上の液晶セルCLCに供給される画素データ信号の極性が反転するようになっている。
図7に示すように、極性反転信号POLは、4k+1番目のフレームでは、POL1と同じ波形を、4k+2番目のフレームでは、POL2と同じ波形を、4k+3番目のフレームでは、POL3と同じ波形を、4k+0番目のフレームでは、POL4と同じ波形をそれぞれ有する。
従って、4k+1及び4k+3番目のフレームでは、奇数番目のゲートラインGL1、GL3、…、GLn−1及び次に隣接する偶数番目のゲートラインGL2、GL4、…、GLnがイネーブルされるとき、正極性または負極性の画素データ信号がデータドライバ206から出力される。
例えば、4k+1番目のフレームで最初の奇数番目のゲートライン上の左側の2つの液晶セルCLCに正極性の画素データ信号が供給されると、4k+3番目のフレームでは、最初の奇数番目のゲートライン上の左側の2つの液晶セルCLCに負極性の画素データ信号が供給される。すなわち、4k+1及び4k+3番目のフレームでは、奇数番目のゲートラインGL1、GL3、…、GLn−1及び次に隣接する偶数番目のゲートラインGL2、GL4、…、GLnがイネーブルされるとき、正極性または負極性の画素データ信号がデータドライバ206から出力される。
例えば、4k+2番目のフレームで最初の偶数番目のゲートライン上の左側の2つの液晶セルCLCに正極性の画素データ信号が供給されると、4k+0番目のフレームでは、最初の偶数番目のゲートライン上の左側の2つの液晶セルCLCに負極性の画素データ信号が供給される。
このような極性反転信号POLは、タイミングコントローラ210に設置された極性信号発生部210Aで発生してデータドライバ206に供給される。ソースイネーブル信号SOEの説明は、信号切替部208についての記載から十分に理解できるので省略する。
ゲート制御信号GCSは、第1及び第2ゲートスタートパルスGSP1、GSP2、並びに少なくとも2つのシフトクロックを含む。第1ゲートスタートパルスGSP1は、奇数番目のゲートラインGL1、GL3、…、GLn−1に供給されるゲート信号を発生するために使用され、第2ゲートスタートパルスGSP2は、偶数番目のゲートラインGL2、GL4、…、GLnに供給されるゲート信号を発生するために使用される。これら第1及び第2ゲートスタートパルスGSP1、GSP2は、奇数番目のフレームか、偶数番目のフレームかによって位相が異なる。
奇数番目のフレームでは、図6Aに示すように、第1ゲートスタートパルスGSP11は、水平同期信号Hsyncと位相が同一であり、第2ゲートスタートパルスGSP12は、第1ゲートスタートパルスGSP11の次に続く水平同期信号Hsyncよりも所定期間αだけ進んだ位相を有する。つまり、第2ゲートスタートパルスGSP12は、第1ゲートスタートパルスGSP11に比べて、水平同期信号の1周期1Hから所定期間αが減算された第2期間(1H−α)だけ遅れた位相を有する。
これにより、奇数番目のゲートラインGL1、GL3、…、GLn−1に供給される各ゲート信号と、隣接する次の偶数番目のゲートラインGL2、GL4、…、GLnに供給される各ゲート信号とは、期間2αの間、同時にイネーブルされる。これにより、奇数番目のゲートラインGL1、GL3、…、GLn−1上の各液晶セルCLCは、水平同期信号の1周期1Hと、追加期間である所定期間αとの間、画素データ信号を充電する。
一方、偶数番目のゲートラインGL2、GL4、…、GLn上の各液晶セルCLCは、まず、期間2αの間に、先行の奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCに供給される画素データ信号を充電した後、残りの第2期間(1H−α)の間、各液晶セルCLCに供給されるブラックデータ信号を充電する。
また、偶数番目のフレームでは、図6Bのように、第1ゲートスタートパルスGSP21は、第1ゲートスタートパルスGSP21の次に続く水平同期信号Hsyncよりも所定期間αだけ進んだ位相を有し、第2ゲートスタートパルスGSP22は、水平同期信号Hsyncと同一位相を有する。つまり、第2ゲートスタートパルスGSP22は、第1ゲートスタートパルスGSP21に比べて、水平同期信号の1周期1Hから所定期間αが減算された第2期間(1H−α)だけ遅れた位相を有する。
これにより、偶数番目のゲートラインGL2、GL4、…、GLn−2に供給される各ゲート信号と、隣接する次の奇数番目のゲートラインGL3、GL5、…、GLn−1に供給される各ゲート信号とは、期間2αの間、同時にイネーブルされる。これにより、偶数番目のゲートラインGL2、GL4、…、GLn−2上の各液晶セルCLCは、水平同期信号の1周期1Hと、追加期間である所定期間αとの間、画素データ信号を充電する。
一方、奇数番目のゲートラインGL3、GL5、…、GLn−1上の各液晶セルCLCは、まず、期間2αの間に、先行の偶数番目のゲートラインGL2、GL4、…、GLn−2上の液晶セルCLCに供給される画素データ信号を充電した後、残りの第2期間(1H−α)の間、各液晶セルCLCに供給されるブラックデータ信号を充電する。
この場合、最初の奇数番目のゲートラインGL1上の液晶セルCLCは、第1期間(1H+α)の間、信号切替部208からのブラックデータ信号BDを充電する。また、最後の偶数番目のゲートラインGLn上の液晶セルCLCは、第1期間(1H+α)の間、データドライバ206から信号切替部208を介して供給される画素データ信号を充電する。
また、タイミングコントローラ210は、外部のシステムから赤色R、緑色G、及び青色Bの画素データをフレーム単位で入力する。1フレーム単位の赤色R、緑色G、及び青色Bの画素データは、タイミングコントローラ210によって1ライン分ずつ並び替えられると共に、2つのフレームに分割される。この場合、分割された奇数番目のフレームには、奇数番目のゲートラインGL1、GL3、…、GLn−1上の液晶セルCLCに供給される画素データが含まれ、偶数番目のフレームには、偶数番目のゲートラインGL2、GL4、…、GLn上の液晶セルCLCに供給される画素データが含まれる。
このように並び替えられたフレーム単位の赤色R、緑色G、及び青色Bの画素データは、水平同期信号の2周期2H毎に、1ライン分ずつデータドライバ206に供給される。すると、データドライバ206は、水平同期信号の1周期1H毎に1ライン分の赤色R、緑色G、及び青色Bの画素データを、アナログ形態の赤色R、緑色G、及び青色Bの画素データ信号に変換する。このように変換された1ライン分の赤色R、緑色G、及び青色Bの画素データ信号は、水平同期信号の1周期1Hと、所定期間αとを加算した第1期間(1H+α)の間、信号切替部208及び液晶パネル202上の複数のデータラインDL1〜DLmを介して、1ライン分の液晶セルCLCにそれぞれ充電される。
このように、本発明の実施の形態2に係る液晶表示装置によれば、画素データ信号及びブラックデータ信号が、ライン及びフレームの変更によって交互に液晶パネル202上の液晶セルCLCに充電されるので、モーションブラー現象の発生及び残像の発生が最小化される。
また、画素データ信号の充電時間が、水平同期信号の1周期1Hよりも長くなり、画素データ信号が、正確に液晶パネル202上の液晶セルCLCに充電される。よって、液晶パネル202上に表示される画像の画質を高画質に改善することができる。
図8は、図5の信号切替部208を詳細に説明する説明図である。図8に示すように、信号切替部208は、液晶パネル202上のデータラインDL1〜DLmにそれぞれ接続された第1〜第m制御用スイッチSW1〜SWmを備える。
第1〜第m制御用スイッチSW1〜SWmの基準接点は、液晶パネル202上のデータラインDL1〜DLmにそれぞれ接続される。第1〜第m制御用スイッチSW1〜SWmの第1選択接点は、全てデータドライバ206に接続される。第1〜第m制御用スイッチSW1〜SWmの第2選択接点は、タイミングコントローラ210からのブラックデータ信号を共通に入力する。
このような第1〜第m制御用スイッチSW1〜SWmは、タイミングコントローラ210からのソースイネーブル信号SOEに応答し、ブラックデータ信号BD及びデータドライバ206からの画素データ信号を選択的に液晶パネル202上のデータラインDL1〜DLmに向けて伝送する。例えば、ソースイネーブル信号SOEが基底論理(すなわち、ロー論理レベル)である場合、第1〜第m制御用スイッチSW1〜SWmは、データドライバ206からの画素データ信号を液晶パネル202上のデータラインDL1〜DLmに向けて伝送する。反対に、ソースイネーブル信号SOEが特定論理(すなわち、ハイ論理レベル)である場合、第1〜第m制御用スイッチSW1〜SWmは、タイミングコントローラ210からのブラックデータ信号BDを液晶パネル202上のデータラインDL1〜DLmに供給する。
図9は、図5の極性信号発生部210Aを詳細に説明するブロック図である。図9の極性信号発生部210Aは、極性信号発生器300と、第1〜第3遅延器302、304、306と、極性信号発生器300及び第1〜第3遅延器302、304、306からの第1〜第4極性反転信号POL1〜POL4を入力する選択器310と、垂直同期信号Vsyncに応答する循環カウンタ320とを備える。
極性信号発生器300は、水平同期信号Hsyncを1/4の比率で周波数分周して、図7に示すような第1極性信号POL1を発生する。第1〜第3遅延器302、304、306は、極性信号発生器300に従属接続される。また、第1〜第3遅延器302、304、306は、前段の極性信号発生器300、第1遅延器302または第2遅延器304からの極性反転信号を水平同期信号の1周期1H毎に遅延させる。
つまり、第1遅延器302は、極性信号発生器300からの第1極性反転信号POL1を水平同期信号の1周期1H遅延させて、図7のような第2極性反転信号POL2を発生する。第2遅延器304は、第1遅延器302からの第2極性反転信号POL2を再び水平同期信号の1周期1H遅延させて、図7のような第3極性反転信号POL3を発生する。第3遅延器306は、第2遅延器304からの第3極性反転信号POL3を再び水平同期信号の1周期1H遅延させて、図7のような第4極性反転信号POL3を発生する。選択器310は、極性信号発生器300及び第1〜第3遅延器302、304、306からの第1〜第4極性反転信号POL1〜POL4のいずれか1つを選択して、図5に示すデータドライバ206に供給する。
循環カウンタ320は、垂直同期信号Vsyncの立ち上がりまたは立ち下がりエッジのいずれか一方が入力される度に「1」ずつ加算カウントし、そのカウントデータを選択制御信号として選択器310に供給する。循環カウンタ320から出力されるカウントデータは、「0」から「3」までの値を循環・反復して取る。
これにより、循環カウンタ320からのカウントデータに応答する選択器310は、4k+1番目のフレームでは、第1極性反転信号POL1を、4k+2番目のフレームでは、第2極性反転信号POL2を、4k+3番目のフレームでは、第3極性反転信号POL3を、4k+0番目のフレームでは、第4極性反転信号POL4を図5に示すデータドライバ206に供給する。
前述したように、本発明の実施の形態2に係る液晶表示装置によれば、液晶パネル202上の液晶セルCLCの充電時間が、水平同期信号の1周期1Hよりも長くなるようにし、画素データ信号が、液晶パネル202上の液晶セルCLCに正確に充電されるようにする。よって、本発明の実施の形態2に係る液晶表示装置は、高いフレーム周波数でも高画質の画像を提供することができる。
また、本発明の実施の形態2に係る液晶表示装置によれば、画素データ信号及びブラックデータ信号が、ライン及びフレームの変更によって交互に液晶パネル202上の液晶セルCLCに充電されるので、モーションブラー現象の発生及び残像の発生が最小化される。
また、画素データ信号の充電時間が、水平同期信号の1周期1Hよりも長くなり、画素データ信号が、正確に液晶パネル202上の液晶セルCLCに充電される。よって、本発明の実施の形態2に係る液晶表示装置は、液晶パネル202上に表示される画像の画質を高画質に改善するとともに、残像がほとんどない画像を提供することができる。
以上のように、本発明を図面に示す各実施の形態に限定して説明したが、本発明の属する技術分野における通常の知識を有する者であれば、本発明の技術思想を逸脱しない範囲で多様な変更及び修正が可能であろう。従って、本発明の技術的範囲は、明細書の詳細な説明に記載された内容に限定されるのでなく、特許請求の範囲により定められるべきである。
本発明の実施の形態1に係る液晶表示装置の概略構成を説明するブロック図である。 図1の液晶パネルに形成された画素を詳細に説明する説明図である。 図1の液晶パネルにおいて、2ドット反転方式で奇数番目のフレームに映像データが充電された場合の極性分布を示す説明図である。 図1の液晶パネルにおいて、2ドット反転方式で偶数番目のフレームに映像データが充電された場合の極性分布を示す説明図である。 図1の液晶表示装置で発生するゲート信号及び画素データ信号を説明する波形図である。 本発明の実施の形態2に係る液晶表示装置の概略構成を説明するブロック図である。 奇数番目のフレームについて、図5の液晶表示装置の各部分から出力される信号を説明する波形図である。 偶数番目のフレームについて、図5の液晶表示装置の各部分から出力される信号を説明する波形図である。 図5の極性信号発生部で発生する極性反転信号を説明する波形図である。 図5の信号切替部を詳細に説明する説明図である。 図5の極性信号発生部を詳細に説明するブロック図である。
符号の説明
102、202 液晶パネル、104、204 ゲートドライバ、106、206 データドライバ、108、210 タイミングコントローラ、208 信号切替部、210A 極性信号発生部、300 極性信号発生器、302、304、306 遅延器、310 選択器、320 循環カウンタ、CLC 液晶セル、MT 薄膜トランジスタ。

Claims (2)

  1. 液晶パネルと、
    前記液晶パネル上の複数のゲートラインに対して、水平同期信号の1周期に所定期間αを加算した第1期間ずつイネーブルされる複数のゲート信号を供給するとともに、隣接する2つのゲートラインにそれぞれ供給されるゲート信号を互いに重畳させるゲートドライバと、
    前記液晶パネル上の複数のデータラインに対して、画素データ信号を供給するデータドライバと、
    前記複数のデータラインに対して、ブラックデータ信号及び前記データドライバからの前記画素データ信号を交互に供給する信号切替部と
    を備え、
    前記期間αは、1水平同期信号よりも短く設定され、
    複数のゲートラインのうちの奇数番目のゲートラインに供給される奇数番目のゲート信号と、前記奇数番目のゲートラインに隣接する次の偶数番目のゲートラインに供給される偶数番目のゲート信号とは、前記所定期間αの2倍の期間2αの間、同時にイネーブルされ、
    記信号切替部に対する信号選択は、ソースイネーブル信号により決定され、
    前記ソースイネーブル信号が基底論理を有する場合、画素データ信号の選択がなされ、
    前記ソースイネーブル信号が特定論理を有する場合、ブラックデータ信号の選択がなされ、
    前記信号切替部は、前記水平同期信号の1周期に所定期間αを加算した前記第1期間の間、前記画素データ信号を前記データラインに供給するとともに、前記水平同期信号の1周期よりも所定期間α短い第2期間の間、前記ブラックデータ信号を前記データラインに供給し、
    前記ソースイネーブル信号の前記基底論理区間は、前記期間1H+αに該当する幅を有し、
    前記ソースイネーブル信号の前記特定論理区間は、前記期間1H−αに該当する幅を有し、
    前記特定論理区間は、フレームにしたがって垂直走査期間に含まれる奇数及び偶数番目の水平同期信号と同一位相をさらに有し、
    前記データドライバは、前記水平同期信号の2周期毎に前記画素データ信号を出力し、
    前記画素データ信号の極性を、フレームの2周期毎に反転させ、
    前記奇数番目のゲート信号は、前記水平同期信号と同一位相を有し、前記偶数番目のゲート信号は、前記水平同期信号よりも前記所定期間αだけ進んだ位相を有し、
    互いに重畳するゲート信号のうち偶数番目のゲート信号は、フレームによって、以前及び次の奇数番目のゲート信号のいずれか一方と、前記期間2αの間、同時にイネーブルされる
    ことを特徴とする液晶表示装置。
  2. 液晶パネル上の複数のゲートラインに対して、水平同期信号の1周期に所定期間αを加算した第1期間ずつイネーブルされる複数のゲート信号を供給するとともに、隣接する2つのゲートラインにそれぞれ供給されるゲート信号を互いに重畳させる段階と、
    前記液晶パネル上の複数のデータラインに供給すべき画素データ信号を生成する段階と、
    前記複数のデータラインに2水平同期信号の周期毎に素信号を供給する段階と
    前記データラインにブラックデータ信号と画素信号を交互に供給する段階と
    を含み、
    前記期間αは、1水平同期信号よりも短く設定され、
    複数のゲートラインのうちの奇数番目のゲートラインに供給されるゲート信号と、前記奇数番目のゲートラインに隣接する次の偶数番目のゲートラインに供給されるゲート信号とは、前記所定期間αの2倍の期間2αの間、同時にイネーブルされ、
    前記複数のデータラインに供給される前記画素データ信号の極性を、前記水平同期信号の2周期毎に反転させ、
    前記ゲート信号を供給する段階は、
    奇数番目のフレームでは、奇数番目のゲート信号が前記水平同期信号と同一位相を有し、偶数番目のゲート信号が前記水平同期信号よりも前記所定期間αだけ進んだ位相を有するようにする段階と、
    偶数番目のフレームでは、前記偶数番目のゲート信号が前記水平同期信号と同一位相を有し、前記奇数番目のゲート信号が前記水平同期信号よりも所定期間αだけ進んだ位相を有するようにする段階と
    を含み、
    前記ブラックデータ信号と前記画素データ信号とを交互に前記複数のデータラインに供給する段階は、
    前記水平同期信号の1周期に所定期間αを加算した前記第1期間の間、前記画素データ信号を前記複数のデータラインに供給する段階と、
    前記水平同期信号の1周期よりも所定期間α短い第2期間の間、前記ブラックデータ信号を前記データラインに供給する段階と
    を含む
    ことを特徴とする液晶表示装置の駆動方法。
JP2006343135A 2006-05-11 2006-12-20 液晶表示装置及びその駆動方法 Expired - Fee Related JP4787146B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060042193A KR101234422B1 (ko) 2006-05-11 2006-05-11 액정표시장치 및 그의 구동방법
KR10-2006-0042193 2006-05-11

Publications (2)

Publication Number Publication Date
JP2007304555A JP2007304555A (ja) 2007-11-22
JP4787146B2 true JP4787146B2 (ja) 2011-10-05

Family

ID=38580186

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006343135A Expired - Fee Related JP4787146B2 (ja) 2006-05-11 2006-12-20 液晶表示装置及びその駆動方法

Country Status (4)

Country Link
US (1) US7855707B2 (ja)
JP (1) JP4787146B2 (ja)
KR (1) KR101234422B1 (ja)
DE (1) DE102006059153B4 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101323090B1 (ko) * 2009-03-11 2013-10-29 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
WO2011024444A1 (ja) * 2009-08-26 2011-03-03 パナソニック株式会社 極性反転信号生成回路及び極性反転信号生成方法
KR101065322B1 (ko) * 2010-03-16 2011-09-16 삼성모바일디스플레이주식회사 스캔 드라이버 및 이를 이용한 유기 발광 표시 장치
TWI423241B (zh) * 2010-12-27 2014-01-11 Au Optronics Corp 液晶顯示裝置之驅動方法
JP2012242761A (ja) * 2011-05-23 2012-12-10 Kyocera Display Corp 液晶表示装置の駆動装置
CN103021369A (zh) 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
KR102250951B1 (ko) * 2014-09-22 2021-05-12 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
US10297215B2 (en) * 2017-08-03 2019-05-21 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal display panel having alternate polarities for pairs of pixels in column and liquid crystal display device having the same
US20210401492A1 (en) 2019-02-21 2021-12-30 St. Jude Medical, Cardiology Division, Inc. Systems and methods for assessing ablation lesions
US11741880B2 (en) * 2020-09-02 2023-08-29 Hefei Boe Optoelectronics Technology Co., Ltd. Driving method, driving circuitry and display device
CN112130390A (zh) * 2020-10-09 2020-12-25 格科微电子(上海)有限公司 具有双栅极结构的显示面板、液晶显示器及其驱动方法
KR20220092294A (ko) * 2020-12-24 2022-07-01 엘지디스플레이 주식회사 게이트 구동 회로, 표시 장치 및 게이트 구동 방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6374036A (ja) * 1986-09-18 1988-04-04 Fujitsu Ltd アクテイブマトリクス型液晶パネルの駆動方法
JP3155996B2 (ja) * 1995-12-12 2001-04-16 アルプス電気株式会社 カラー液晶表示装置
JP3957403B2 (ja) * 1997-11-13 2007-08-15 三菱電機株式会社 液晶表示装置およびその駆動方法
JPH11282434A (ja) * 1998-03-31 1999-10-15 Toshiba Corp 平面表示装置
JP3556150B2 (ja) * 1999-06-15 2004-08-18 シャープ株式会社 液晶表示方法および液晶表示装置
JP3385530B2 (ja) * 1999-07-29 2003-03-10 日本電気株式会社 液晶表示装置およびその駆動方法
JP3428550B2 (ja) * 2000-02-04 2003-07-22 日本電気株式会社 液晶表示装置
KR100350726B1 (ko) * 2000-09-08 2002-08-30 권오경 액정표시장치의 게이트 구동방법
JP2002108288A (ja) * 2000-09-27 2002-04-10 Matsushita Electric Ind Co Ltd 液晶駆動方法および液晶駆動装置、液晶表示装置
WO2002063384A1 (fr) * 2001-02-05 2002-08-15 Matsushita Electric Industrial Co., Ltd. Unite d"affichage a cristaux liquides et procede d"attaque de ce dernier
KR100806907B1 (ko) * 2001-09-26 2008-02-22 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
TW552573B (en) * 2001-08-21 2003-09-11 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
JP2003280600A (ja) * 2002-03-20 2003-10-02 Hitachi Ltd 表示装置およびその駆動方法
KR100859666B1 (ko) * 2002-07-22 2008-09-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
JP2004271719A (ja) * 2003-03-06 2004-09-30 Advanced Display Inc 液晶表示装置の駆動方法及び液晶表示装置
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TWI278820B (en) * 2004-06-07 2007-04-11 Hannstar Display Corp Impulse driving method and apparatus for liquid crystal device
KR20060010223A (ko) * 2004-07-27 2006-02-02 삼성전자주식회사 어레이 기판과, 이를 갖는 표시 장치와, 이의 구동 장치및 구동 방법

Also Published As

Publication number Publication date
KR101234422B1 (ko) 2013-02-18
DE102006059153A1 (de) 2007-11-15
US7855707B2 (en) 2010-12-21
KR20070109345A (ko) 2007-11-15
JP2007304555A (ja) 2007-11-22
DE102006059153B4 (de) 2012-06-21
US20070262310A1 (en) 2007-11-15

Similar Documents

Publication Publication Date Title
JP4787146B2 (ja) 液晶表示装置及びその駆動方法
US9548031B2 (en) Display device capable of driving at low speed
KR101310379B1 (ko) 액정표시장치와 그 구동방법
KR101323090B1 (ko) 액정표시장치와 그 구동방법
US9390666B2 (en) Display device capable of driving at low speed
JP5419321B2 (ja) 表示装置
JP4566975B2 (ja) 液晶表示装置とその駆動方法
JP2007128035A (ja) 液晶表示装置及びその駆動方法
JP5619119B2 (ja) 液晶表示装置とそのフレームレートコントロール方法
US20140320478A1 (en) Display Device For Low Speed Drive And Method For Driving The Same
US20140320465A1 (en) Display Device For Low Speed Drive And Method For Driving The Same
US8803778B2 (en) Liquid crystal display device capable of reducing number of output channels of data driving circuit
US8791892B2 (en) Liquid crystal display capable of rendering video data in accordance with a rendering structure of a double rate driving panel
KR101992855B1 (ko) 액정표시장치와 그 구동방법
KR20090073261A (ko) 액정표시장치와 그 구동방법
KR20180042511A (ko) 액정표시장치와 그 구동 방법
KR20070109296A (ko) 액정표시장치와 그 구동방법
KR101660977B1 (ko) 액정표시장치
KR20100067389A (ko) 액정표시장치와 그 구동방법
JP2004046236A (ja) 液晶表示装置の駆動方法
KR20150076442A (ko) 액정표시장치
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
KR101786882B1 (ko) 액정 표시장치
KR101016754B1 (ko) 듀얼 쉬프트 레지스터를 포함한 게이트 드라이버와 그를이용한 액정 패널 구동 장치 및 방법
KR20070079103A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100420

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100716

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100817

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101117

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101122

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101216

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110117

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110208

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110509

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110621

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110714

R150 Certificate of patent or registration of utility model

Ref document number: 4787146

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140722

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees