TWI423241B - 液晶顯示裝置之驅動方法 - Google Patents

液晶顯示裝置之驅動方法 Download PDF

Info

Publication number
TWI423241B
TWI423241B TW099146063A TW99146063A TWI423241B TW I423241 B TWI423241 B TW I423241B TW 099146063 A TW099146063 A TW 099146063A TW 99146063 A TW99146063 A TW 99146063A TW I423241 B TWI423241 B TW I423241B
Authority
TW
Taiwan
Prior art keywords
sub
gate
pixel
gate pulse
adjacent
Prior art date
Application number
TW099146063A
Other languages
English (en)
Other versions
TW201227692A (en
Inventor
Chin An Tseng
Tien Lun Ting
Yu Ching Wu
yi cheng Li
Wen Hao Hsu
Yen Heng Huang
Ming Yung Huang
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW099146063A priority Critical patent/TWI423241B/zh
Priority to CN201110035404.0A priority patent/CN102054459B/zh
Priority to US13/084,570 priority patent/US20120162173A1/en
Publication of TW201227692A publication Critical patent/TW201227692A/zh
Application granted granted Critical
Publication of TWI423241B publication Critical patent/TWI423241B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0847Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory without any storage capacitor, i.e. with use of parasitic capacitances as storage elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0213Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

液晶顯示裝置之驅動方法
本發明係有關於一種驅動方法,尤指一種液晶顯示裝置之驅動方法。
液晶顯示裝置(Liquid Crystal Display;LCD)是目前廣泛使用的一種平面顯示器,其具有外型輕薄、省電以及低輻射等優點。液晶顯示裝置的工作原理係利用改變液晶層兩端的電壓差來改變液晶層內之液晶分子的排列狀態,用以改變液晶層的透光性,再配合背光模組所提供的光源以顯示影像。一般而言,液晶顯示裝置包含複數畫素單元、源極驅動器以及閘極驅動器。源極驅動器係用來提供複數資料訊號至複數畫素單元。閘極驅動器係用來提供複數閘極訊號以控制將複數資料訊號寫入複數畫素單元之運作。此外,為使液晶顯示裝置具有廣視角特性,目前已發展出可增加視角的基於多區域垂直配向(Multi-domain Vertical Alignment,MVA)技術之液晶顯示裝置。在基於MVA技術之液晶顯示裝置的結構中,每一畫素單元包含第一子畫素與第二子畫素,當第一子畫素與第二子畫素根據一資料訊號與一閘極訊號執行充電運作以產生實質上相同之二子畫素電壓後,第二子畫素還會再根據另一閘極訊號執行電荷分享運作以降低第二子畫素之子畫素電壓,如此第一子畫素與第二子畫素就具有對應於該資料訊號的不同透光率,據以達到MVA廣視角顯示特性。
然而,在閘極驅動器所運用之習知驅動方法中,閘極訊號的準位切換會透過電容性耦合使上述二子畫素電壓發生顯著電壓偏移,其電壓偏移量即為饋通電壓(Feed-through Voltage),而且對應於此二子畫素電壓的饋通電壓係有顯著差異,故會導致色偏與閃爍現象。就基於COA(Color-filter On Array;COA)技術之液晶顯示裝置而言,亦即將彩色濾光結構整合於具畫素陣列之基板上,不同顏色之濾光層的相異介電常數(Dielectric Constant)會進一步使對應於各子畫素電壓之饋通電壓差異更大,從而導致更嚴重的色偏與閃爍現象。
第1圖為基於MVA與COA技術之液晶顯示裝置的畫素陣列電路之一實施例示意圖。如第1圖所示,畫素陣列電路100包含複數用來傳輸閘極訊號的閘極線110、複數用來傳輸資料訊號的資料線120、以及複數畫素單元150,其中每一畫素單元150具有第一子畫素160與第二子畫素170,譬如畫素單元PXa具有第一子畫素PSn-1_m與第二子畫素PSn_m,畫素單元PXb具有第一子畫素PSn+1_m與第二子畫素PSn+2_m。第一子畫素160包括第一資料開關161、第一液晶電容162、第一儲存電容163及第一寄生電容164。第二子畫素170包括第二資料開關171、第二液晶電容172、第二儲存電容173、第二寄生電容174、輔助開關176及輔助電容177。
就畫素單元PXa而言,第一資料開關161包括一電連接於資料線DLm以接收資料訊號SDm的第一端、一電連接於閘極線GLn以接收閘極訊號SGn的閘極端及一電連接於第一子畫素PSn-1_m之第一畫素電極169、第一液晶電容162與第一儲存電容163的第二端,第一寄生電容164係由第一畫素電極169與閘極線GLn-1之重疊區域配合夾置其間的第一彩色濾光層165所造成,第二資料開關171包括一電連接於資料線DLm以接收資料訊號SDm的第一端、一電連接於閘極線GLn以接收閘極訊號SGn的閘極端及一電連接於第二子畫素PSn_m之第二畫素電極179、第二液晶電容172與第二儲存電容173的第二端,第二寄生電容174係由第二畫素電極179與閘極線GLn+1之重疊區域配合夾置其間的第二彩色濾光層175所造成,輔助開關176包括一電連接於第二資料開關171之第二端的第一端、一電連接於閘極線GLn+1以接收閘極訊號SGn+1的閘極端、及一電連接於輔助電容177的第二端。其餘畫素單元之元件耦接關係可同理類推,不再贅述。
在畫素單元PXa的運作中,當第一資料開關161與第二資料開關171根據閘極訊號SGn之閘極脈衝而導通時,第一子畫素PSn-1_m可根據資料訊號SDm進行充電運作以產生第一子畫素電壓Vp1,且第二子畫素PSn_m可根據資料訊號SDm進行充電運作以產生第二子畫素電壓Vp2,此時第二子畫素電壓Vp2實質上等於第一子畫素電壓Vp1。當輔助開關176根據閘極訊號SGn+1之閘極脈衝而導通時,第二子畫素PSn_m會進行電荷分享運作以調整第二子畫素電壓Vp2,如此第二子畫素電壓Vp2即異於第一子畫素電壓Vp1,而第一子畫素PSn-1_m與第二子畫素PSn_m就具有對應於資料訊號SDm的不同透光率以達到MVA廣視角顯示特性。
第2圖為第1圖之畫素陣列電路100基於習知驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第2圖中,由上往下的訊號分別為閘極訊號SGn、閘極訊號SGn+1、閘極訊號SGn+2、閘極訊號SGn+3、資料訊號SDm、第一子畫素電壓Vp1、第二子畫素電壓Vp2、第一子畫素電壓Vp3、及第二子畫素電壓Vp4。參閱第2圖與第1圖,於時段T1內,閘極訊號SGn之第一閘極脈衝可驅動第一子畫素PSn-1_m與第二子畫素PSn_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vs1。於時段T2內,閘極訊號SGn+1之第二閘極脈衝可驅動第二子畫素PSn_m進行電荷分享運作,據以將第二子畫素電壓Vp2下拉至電壓Vs12。此外,於時段T2內,閘極訊號SGn+2之第三閘極脈衝可驅動第一子畫素PSn+1_m與第二子畫素PSn+2_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs2。於時段T3內,閘極訊號SGn+3之第四閘極脈衝可驅動第二子畫素PSn+2_m進行電荷分享運作,據以將第二子畫素電壓Vp4下拉至電壓Vs22。
然而,在基於習知驅動方法的上述運作中,第二閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以下拉第一子畫素電壓Vp3,並且第三閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一資料開關161的元件電容耦合效應以下拉第一子畫素電壓Vp3,故會導致第一子畫素電壓Vp3的高饋通電壓偏移。請注意,於時段T2內,由於第三閘極脈衝導通第一子畫素PSn+1_m之第一資料開關161,故第一子畫素電壓Vp3並不受第二閘極脈衝之昇緣所影響。此外,第三閘極脈衝之降緣另可透過第二子畫素PSn+2_m之第二資料開關171的元件電容耦合效應以下拉第二子畫素電壓Vp4,至於第四閘極脈衝之昇緣與降緣分別用來上拉與下拉第二子畫素電壓Vp4,亦即第四閘極脈衝之昇緣與降緣對第二子畫素電壓Vp4之作用係互相抵消,故第二子畫素電壓Vp4的饋通電壓偏移大體上僅由第三閘極脈衝之降緣所造成。也就是說,習知驅動方法會導致第一子畫素電壓Vp3的高饋通電壓偏移,並會使對應於第一子畫素電壓Vp3與第二子畫素電壓Vp4的二饋通電壓具有顯著差異,因而造成色偏與閃爍現象。另由於相鄰畫素單元150之第一寄生電容164與第二寄生電容174會因具不同顏色之第一彩色濾光層165與第二彩色濾光層175而有容值差異,故對應於各子畫素電壓之饋通電壓就具有更大差異,從而導致更嚴重的色偏與閃爍現象。
依據本發明之實施例,揭露一種液晶顯示裝置之驅動方法,用以驅動具有複數閘極線與複數子畫素之液晶顯示裝置。此種驅動方法包含:於第一時段內,提供第一閘極脈衝至第一閘極線;於第一時段內,電連接於第一閘極線且相鄰之第一子畫素與第二子畫素根據第一閘極脈衝以執行充電運作;於第二時段內,提供第二閘極脈衝至與第一閘極線不相鄰的第二閘極線,其中第二閘極脈衝前緣係在第一閘極脈衝前緣之後;於第二時段內,電連接於第二閘極線且相鄰之第三子畫素與第四子畫素根據第二閘極脈衝以執行充電運作;於第三時段內,提供第三閘極脈衝至與第一閘極線相鄰的第三閘極線,其中第三閘極脈衝前緣係在第二閘極脈衝前緣之後;於第三時段內,電連接於第三閘極線的第二子畫素根據第三閘極脈衝以執行電荷分享運作;於第四時段內,提供第四閘極脈衝至與第二閘極線相鄰的第四閘極線,其中第四閘極脈衝前緣係在第三閘極脈衝前緣之後;以及於第四時段內,電連接於第四閘極線的第四子畫素根據第四閘極脈衝以執行電荷分享運作。
下文依本發明的液晶顯示裝置之驅動方法,特舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍。
第3圖為第1圖之畫素陣列電路100基於本發明第一實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第3圖中,由上往下的訊號分別為閘極訊號SGn、閘極訊號SGn+1、閘極訊號SGn+2、閘極訊號SGn+3、資料訊號SDm、第一子畫素電壓Vp1、第二子畫素電壓Vp2、第一子畫素電壓Vp3、及第二子畫素電壓Vp4。參閱第3圖與第1圖,於時段T1內,閘極訊號SGn之第一閘極脈衝可驅動相鄰之第一子畫素PSn-1_m與第二子畫素PSn_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vs1。於時段T2內,閘極訊號SGn+2之第二閘極脈衝可驅動相鄰之第一子畫素PSn+1_m與第二子畫素PSn+2_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs2,其中第二閘極脈衝前緣係在第一閘極脈衝前緣之後。請注意,用來傳輸第二閘極脈衝之閘極線GLn+2與用來傳輸第一閘極脈衝之閘極線GLn係間隔至少一閘極線,並不限於第1圖所示之僅間隔一閘極線的狀況,至於第一子畫素PSn+1_m可相鄰或不相鄰於第二子畫素PSn_m。第二閘極脈衝與第一閘極脈衝係不互相重疊。
於時段T3內,閘極訊號SGn+1之與第二閘極脈衝不互相重疊的第三閘極脈衝可驅動第二子畫素PSn_m進行電荷分享運作,據以將第二子畫素電壓Vp2下拉至電壓Vs12,其中第三閘極脈衝前緣係在第二閘極脈衝前緣之後。於時段T4內,閘極訊號SGn+3之第四閘極脈衝可驅動第二子畫素PSn+2_m進行電荷分享運作,據以將第二子畫素電壓Vp4下拉至電壓Vs22,其中第四閘極脈衝前緣係在第三閘極脈衝前緣之後。第四閘極脈衝與第三閘極脈衝可部分重疊或不互相重疊。請注意,用來傳輸第三閘極脈衝之閘極線GLn+1係相鄰於用來傳輸第一閘極脈衝之閘極線GLn,且用來傳輸第四閘極脈衝之閘極線GLn+3係相鄰於用來傳輸第二閘極脈衝之閘極線GLn+2。
在基於本發明驅動方法之第一實施例的上述運作中,第二閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一資料開關161的元件電容耦合效應以下拉第一子畫素電壓Vp3,此時第一子畫素PSn+1_m之第一資料開關161因第二閘極脈衝之降緣而截止,故第三閘極脈衝之昇緣可透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以上拉第一子畫素電壓Vp3,其後第三閘極脈衝之降緣亦透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以下拉第一子畫素電壓Vp3,亦即第三閘極脈衝之昇緣對第一子畫素電壓Vp3的上拉作用可補償第三閘極脈衝之降緣對第一子畫素電壓Vp3的下拉作用,所以第一子畫素電壓Vp3的饋通電壓偏移大體上僅由第二閘極脈衝之降緣所造成。
此外,第二閘極脈衝之降緣另可透過第二子畫素PSn+2_m之第二資料開關171的元件電容耦合效應以下拉第二子畫素電壓Vp4,至於第四閘極脈衝之昇緣與降緣分別用來上拉與下拉第二子畫素電壓Vp4,亦即第四閘極脈衝之昇緣與降緣對第二子畫素電壓Vp4之作用係互相抵消,故第二子畫素電壓Vp4的饋通電壓偏移大體上僅由第二閘極脈衝之降緣所造成。亦即,第一子畫素電壓Vp3與第二子畫素電壓Vp4的饋通電壓偏移均由閘極脈衝之降緣透過資料開關的元件電容耦合效應所造成,而且不會受各畫素單元150之第一寄生電容164與第二寄生電容174的容值差異所影響,故對應於第一子畫素電壓Vp3與第二子畫素電壓Vp4的二饋通電壓差異很小。由上述可知,本發明第一實施例之驅動方法可顯著減小第一子畫素電壓的饋通電壓偏移,並可使對應於第一子畫素電壓與第二子畫素電壓的二饋通電壓僅具有微小差異,所以可顯著降低色偏與閃爍現象以提高顯示品質。
第4圖為第1圖之畫素陣列電路100基於本發明第二實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第4圖中,由上往下的訊號分別為閘極訊號SGn、閘極訊號SGn+1、閘極訊號SGn+2、閘極訊號SGn+3、資料訊號SDm、第一子畫素電壓Vp1、第二子畫素電壓Vp2、第一子畫素電壓Vp3、及第二子畫素電壓Vp4。參閱第4圖與第1圖,於時段T1內,閘極訊號SGn+2之第一閘極脈衝可驅動相鄰之第一子畫素PSn+1_m與第二子畫素PSn+2_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs2。於時段T2內,閘極訊號SGn之第二閘極脈衝可驅動相鄰之第一子畫素PSn-1_m與第二子畫素PSn_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vs1,其中第二閘極脈衝前緣係在第一閘極脈衝前緣之後。請注意,用來傳輸第二閘極脈衝之閘極線GLn與用來傳輸第一閘極脈衝之閘極線GLn+2係間隔至少一閘極線,並不限於第1圖所示之僅間隔一閘極線的狀況,至於第一子畫素PSn+1_m可相鄰或不相鄰於第二子畫素PSn_m。第二閘極脈衝與第一閘極脈衝係不互相重疊。
於時段T3內,閘極訊號SGn+3之第三閘極脈衝可驅動第二子畫素PSn+2_m進行電荷分享運作,據以將第二子畫素電壓Vp4下拉至電壓Vs22,其中第三閘極脈衝前緣係在第二閘極脈衝前緣之後。第三閘極脈衝與第二閘極脈衝可部分重疊或不互相重疊。於時段T4內,閘極訊號SGn+1之第四閘極脈衝可驅動第二子畫素PSn_m進行電荷分享運作,據以將第二子畫素電壓Vp2下拉至電壓Vs12,其中第四閘極脈衝前緣係在第三閘極脈衝前緣之後。第四閘極脈衝與第三閘極脈衝可部分重疊或不互相重疊,第四閘極脈衝與第一閘極脈衝係不互相重疊。請注意,用來傳輸第三閘極脈衝之閘極線GLn+3係相鄰於用來傳輸第一閘極脈衝之閘極線GLn+2,且用來傳輸第四閘極脈衝之閘極線GLn+1係相鄰於用來傳輸第二閘極脈衝之閘極線GLn。
在基於本發明驅動方法之第二實施例的上述運作中,第一閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一資料開關161的元件電容耦合效應以下拉第一子畫素電壓Vp3,此時第一子畫素PSn+1_m之第一資料開關161因第一閘極脈衝之降緣而截止,故第四閘極脈衝之昇緣可透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以上拉第一子畫素電壓Vp3,其後第四閘極脈衝之降緣亦透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以下拉第一子畫素電壓Vp3,亦即第四閘極脈衝之昇緣對第一子畫素電壓Vp3的上拉作用可補償第四閘極脈衝之降緣對第一子畫素電壓Vp3的下拉作用,所以第一子畫素電壓Vp3的饋通電壓偏移大體上僅由第一閘極脈衝之降緣所造成。
此外,第一閘極脈衝之降緣另可透過第二子畫素PSn+2_m之第二資料開關171的元件電容耦合效應以下拉第二子畫素電壓Vp4,至於第三閘極脈衝之昇緣與降緣分別用來上拉與下拉第二子畫素電壓Vp4,亦即第三閘極脈衝之昇緣與降緣對第二子畫素電壓Vp4之作用係互相抵消,故第二子畫素電壓Vp4的饋通電壓偏移大體上僅由第一閘極脈衝之降緣所造成。亦即,第一子畫素電壓Vp3與第二子畫素電壓Vp4的饋通電壓偏移均由閘極脈衝之降緣透過資料開關的元件電容耦合效應所造成,而且不會受各畫素單元150之第一寄生電容164與第二寄生電容174的容值差異所影響,故對應於第一子畫素電壓Vp3與第二子畫素電壓Vp4的二饋通電壓差異很小。由上述可知,本發明第二實施例之驅動方法可顯著減小第一子畫素電壓的饋通電壓偏移,並可使對應於第一子畫素電壓與第二子畫素電壓的二饋通電壓僅具有微小差異,所以可顯著降低色偏與閃爍現象以提高顯示品質。
第5圖為第1圖之畫素陣列電路100基於本發明第三實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第5圖中,由上往下的訊號分別為閘極訊號SGn、閘極訊號SGn+1、閘極訊號SGn+2、閘極訊號SGn+3、資料訊號SDm、第一子畫素電壓Vp1、第二子畫素電壓Vp2、第一子畫素電壓Vp3、及第二子畫素電壓Vp4。參閱第5圖與第1圖,於時段T1之前半時段內,閘極訊號SGn之第一閘極脈衝可驅動相鄰之第一子畫素PSn-1_m與第二子畫素PSn_m進行預充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vsx。於時段T1之後半時段內,第一閘極脈衝可驅動第一子畫素PSn-1_m與第二子畫素PSn_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vs1。
於時段T2之與T1後半時段重疊的前半時段內,閘極訊號SGn+2之與第一閘極脈衝部分重疊的第二閘極脈衝可驅動相鄰之第一子畫素PSn+1_m與第二子畫素PSn+2_m進行預充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs1。於時段T2之後半時段內,第二閘極脈衝可驅動第一子畫素PSn+1_m與第二子畫素PSn+2_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs2。請注意,用來傳輸第二閘極脈衝之閘極線GLn+2與用來傳輸第一閘極脈衝之閘極線GLn係間隔至少一閘極線,並不限於第1圖所示之僅間隔一閘極線的狀況,至於第一子畫素PSn+1_m可相鄰或不相鄰於第二子畫素PSn_m。
於時段T3內,閘極訊號SGn+1之與第二閘極脈衝不互相重疊的第三閘極脈衝可驅動第二子畫素PSn_m進行電荷分享運作,據以將第二子畫素電壓Vp2下拉至電壓Vs12,其中第三閘極脈衝前緣係在第二閘極脈衝前緣之後。於時段T4內,閘極訊號SGn+3之第四閘極脈衝可驅動第二子畫素PSn+2_m進行電荷分享運作,據以將第二子畫素電壓Vp4下拉至電壓Vs22,其中第四閘極脈衝前緣係在第三閘極脈衝前緣之後。第四閘極脈衝與第三閘極脈衝可部分重疊或不互相重疊。請注意,用來傳輸第三閘極脈衝之閘極線GLn+1係相鄰於用來傳輸第一閘極脈衝之閘極線GLn,且用來傳輸第四閘極脈衝之閘極線GLn+3係相鄰於用來傳輸第二閘極脈衝之閘極線GLn+2。
在基於本發明驅動方法之第三實施例的上述運作中,第二閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一資料開關161的元件電容耦合效應以下拉第一子畫素電壓Vp3,此時第一子畫素PSn+1_m之第一資料開關161因第二閘極脈衝之降緣而截止,故第三閘極脈衝之昇緣可透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以上拉第一子畫素電壓Vp3,其後第三閘極脈衝之降緣亦透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以下拉第一子畫素電壓Vp3,亦即第三閘極脈衝之昇緣對第一子畫素電壓Vp3的上拉作用可補償第三閘極脈衝之降緣對第一子畫素電壓Vp3的下拉作用,所以第一子畫素電壓Vp3的饋通電壓偏移大體上僅由第二閘極脈衝之降緣所造成。
此外,第二閘極脈衝之降緣另可透過第二子畫素PSn+2_m之第二資料開關171的元件電容耦合效應以下拉第二子畫素電壓Vp4,至於第四閘極脈衝之昇緣與降緣分別用來上拉與下拉第二子畫素電壓Vp4,亦即第四閘極脈衝之昇緣與降緣對第二子畫素電壓Vp4之作用係互相抵消,故第二子畫素電壓Vp4的饋通電壓偏移大體上僅由第二閘極脈衝之降緣所造成。亦即,第一子畫素電壓Vp3與第二子畫素電壓Vp4的饋通電壓偏移均由閘極脈衝之降緣透過資料開關的元件電容耦合效應所造成,而且不會受各畫素單元150之第一寄生電容164與第二寄生電容174的容值差異所影響,故對應於第一子畫素電壓Vp3與第二子畫素電壓Vp4的二饋通電壓差異很小。由上述可知,本發明第三實施例之驅動方法可顯著減小第一子畫素電壓的饋通電壓偏移,並可使對應於第一子畫素電壓與第二子畫素電壓的二饋通電壓僅具有微小差異,所以可顯著降低色偏與閃爍現象以提高顯示品質。
第6圖為第1圖之畫素陣列電路100基於本發明第四實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。在第6圖中,由上往下的訊號分別為閘極訊號SGn、閘極訊號SGn+1、閘極訊號SGn+2、閘極訊號SGn+3、資料訊號SDm、第一子畫素電壓Vp1、第二子畫素電壓Vp2、第一子畫素電壓Vp3、及第二子畫素電壓Vp4。參閱第6圖與第1圖,於時段T1之前半時段內,閘極訊號SGn+2之第一閘極脈衝可驅動相鄰之第一子畫素PSn+1_m與第二子畫素PSn+2_m進行預充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vsy。於時段T1之後半時段內,第一閘極脈衝可驅動第一子畫素PSn+1_m與第二子畫素PSn+2_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp3與第二子畫素電壓Vp4上拉至電壓Vs2。
於時段T2之與T1後半時段重疊的前半時段內,閘極訊號SGn之與第一閘極脈衝部分重疊的第二閘極脈衝可驅動相鄰之第一子畫素PSn-1_m與第二子畫素PSn_m進行預充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2上拉至電壓Vs2。於時段T2之後半時段內,第二閘極脈衝可驅動第一子畫素PSn-1_m與第二子畫素PSn_m進行充電運作,用來根據資料訊號SDm將第一子畫素電壓Vp1與第二子畫素電壓Vp2下拉至電壓Vs1。請注意,用來傳輸第二閘極脈衝之閘極線GLn與用來傳輸第一閘極脈衝之閘極線GLn+2係間隔至少一閘極線,並不限於第1圖所示之僅間隔一閘極線的狀況,至於第一子畫素PSn+1_m可相鄰或不相鄰於第二子畫素PSn_m。
於時段T3內,閘極訊號SGn+3之第三閘極脈衝可驅動第二子畫素PSn+2_m進行電荷分享運作,據以將第二子畫素電壓Vp4下拉至電壓Vs22,其中第三閘極脈衝前緣係在第二閘極脈衝前緣之後。第三閘極脈衝與第二閘極脈衝可部分重疊或不互相重疊。於時段T4內,閘極訊號SGn+1之第四閘極脈衝可驅動第二子畫素PSn_m進行電荷分享運作,據以將第二子畫素電壓Vp2下拉至電壓Vs12,其中第四閘極脈衝前緣係在第三閘極脈衝前緣之後。第四閘極脈衝與第三閘極脈衝可部分重疊或不互相重疊,第三閘極脈衝與第一閘極脈衝係不互相重疊。請注意,用來傳輸第三閘極脈衝之閘極線GLn+3係相鄰於用來傳輸第一閘極脈衝之閘極線GLn+2,且用來傳輸第四閘極脈衝之閘極線GLn+1係相鄰於用來傳輸第二閘極脈衝之閘極線GLn。
在基於本發明驅動方法之第四實施例的上述運作中,第一閘極脈衝之降緣可透過第一子畫素PSn+1_m之第一資料開關161的元件電容耦合效應以下拉第一子畫素電壓Vp3,此時第一子畫素PSn+1_m之第一資料開關161因第一閘極脈衝之降緣而截止,故第四閘極脈衝之昇緣可透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以上拉第一子畫素電壓Vp3,其後第四閘極脈衝之降緣亦透過第一子畫素PSn+1_m之第一寄生電容164的耦合效應以下拉第一子畫素電壓Vp3,亦即第四閘極脈衝之昇緣對第一子畫素電壓Vp3的上拉作用可補償第四閘極脈衝之降緣對第一子畫素電壓Vp3的下拉作用,所以第一子畫素電壓Vp3的饋通電壓偏移大體上僅由第一閘極脈衝之降緣所造成。
此外,第一閘極脈衝之降緣另可透過第二子畫素PSn+2_m之第二資料開關171的元件電容耦合效應以下拉第二子畫素電壓Vp4,至於第三閘極脈衝之昇緣與降緣分別用來上拉與下拉第二子畫素電壓Vp4,亦即第三閘極脈衝之昇緣與降緣對第二子畫素電壓Vp4之作用係互相抵消,故第二子畫素電壓Vp4的饋通電壓偏移大體上僅由第一閘極脈衝之降緣所造成。亦即,第一子畫素電壓Vp3與第二子畫素電壓Vp4的饋通電壓偏移均由閘極脈衝之降緣透過資料開關的元件電容耦合效應所造成,而且不會受各畫素單元150之第一寄生電容164與第二寄生電容174的容值差異所影響,故對應於第一子畫素電壓Vp3與第二子畫素電壓Vp4的二饋通電壓差異很小。由上述可知,本發明第四實施例之驅動方法可顯著減小第一子畫素電壓的饋通電壓偏移,並可使對應於第一子畫素電壓與第二子畫素電壓的二饋通電壓僅具有微小差異,所以可顯著降低色偏與閃爍現象以提高顯示品質。
綜上所述,在本發明的液晶顯示裝置之驅動方法運作中,一方面可顯著減小部分子畫素電壓的饋通電壓偏移,另一方面可使對應於所有子畫素電壓的饋通電壓僅具有微小差異,亦即具有均勻饋通電壓,所以可顯著降低色偏與閃爍現象以提高顯示品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何具有本發明所屬技術領域之通常知識者,在不脫離本發明之精神和範圍內,當可作各種更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100...畫素陣列電路
110...閘極線
120...資料線
150...畫素單元
160...第一子畫素
161...第一資料開關
162...第一液晶電容
163...第一儲存電容
164...第一寄生電容
165...第一彩色濾光層
169...第一畫素電極
170...第二子畫素
171...第二資料開關
172...第二液晶電容
173...第二儲存電容
174...第二寄生電容
175...第二彩色濾光層
176‧‧‧輔助開關
177‧‧‧輔助電容
179‧‧‧第二畫素電極
DLm‧‧‧資料線
GLn-1、GLn、GLn+1、GLn+2、GLn+3、GLn+4‧‧‧閘極線
SDm‧‧‧資料訊號
SGn-1、SGn、SGn+1、SGn+2、SGn+3、SGn+4‧‧‧閘極訊號
PSn-1_m、PSn+1_m‧‧‧第一子畫素
PSn_m、PSn+2_m‧‧‧第二子畫素
PXa、PXb‧‧‧畫素單元
T1、T2、T3、T4‧‧‧時段
Vp1、Vp3‧‧‧第一子畫素電壓
Vp2、Vp4‧‧‧第二子畫素電壓
Vs1、Vs12、Vs2、Vs22、Vsx、Vsy‧‧‧電壓
第1圖為基於MVA與COA技術之液晶顯示裝置的一實施例之畫素陣列電路示意圖。
第2圖為第1圖之畫素陣列電路基於習知驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第3圖為第1圖之畫素陣列電路基於本發明第一實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第4圖為第1圖之畫素陣列電路基於本發明第二實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第5圖為第1圖之畫素陣列電路基於本發明第三實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
第6圖為第1圖之畫素陣列電路基於本發明第四實施例之驅動方法的工作相關訊號波形示意圖,其中橫軸為時間軸。
SDm...資料訊號
SGn、SGn+1、SGn+2、SGn+3...閘極訊號
T1、T2、T3、T4...時段
Vp1、Vp3...第一子畫素電壓
Vp2、Vp4...第二子畫素電壓
Vs1、Vs12、Vs2、Vs22...電壓

Claims (18)

  1. 一種液晶顯示裝置之驅動方法,用以驅動具有複數閘極線與複數子畫素之該液晶顯示裝置,該驅動方法包含:於一第一時段內,提供一第一閘極脈衝至該些閘極線之一第一閘極線;於該第一時段內,該些子畫素之一第一子畫素根據該第一閘極脈衝以執行充電運作,且該些子畫素之一與該第一子畫素相鄰的第二子畫素根據該第一閘極脈衝以執行充電運作,其中該第一子畫素與該第二子畫素係電連接於該第一閘極線;於一第二時段內,提供一第二閘極脈衝至該些閘極線之一與該第一閘極線不相鄰的第二閘極線,其中該第二閘極脈衝前緣係在該第一閘極脈衝前緣之後,且該第二時段係晚於該第一時段;於該第二時段內,該些子畫素之一第三子畫素根據該第二閘極脈衝以執行充電運作,且該些子畫素之一與該第三子畫素相鄰的第四子畫素根據該第二閘極脈衝以執行充電運作,其中該第三子畫素與該第四子畫素係電連接於該第二閘極線;於一第三時段內,提供一第三閘極脈衝至該些閘極線之一與該第一閘極線相鄰的第三閘極線,其中該第三閘極脈衝前緣係在該第二閘極脈衝前緣之後,且該第三時段係晚於該第二時段;於該第三時段內,該第二子畫素根據該第三閘極脈衝以執行電 荷分享運作,其中該第二子畫素係電連接於該第三閘極線;於一第四時段內,提供一第四閘極脈衝至該些閘極線之一與該第二閘極線相鄰的第四閘極線,其中該第四閘極脈衝前緣係在該第三閘極脈衝前緣之後,且該第四時段係晚於該第三時段;以及於該第四時段內,該第四子畫素根據該第四閘極脈衝以執行電荷分享運作,其中該第四子畫素係電連接於該第四閘極線。
  2. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第二閘極脈衝與該第一閘極脈衝係不互相重疊。
  3. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第二閘極脈衝與該第一閘極脈衝係部分重疊。
  4. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第三閘極脈衝與該第二閘極脈衝係不互相重疊。
  5. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第三閘極脈衝與該第二閘極脈衝係部分重疊。
  6. 如請求項5所述之液晶顯示裝置之驅動方法,其中該第三閘極脈衝與該第一閘極脈衝係不互相重疊。
  7. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第四閘極脈衝與該第三閘極脈衝係不互相重疊。
  8. 如請求項1所述之液晶顯示裝置之驅動方法,其中該第四閘極脈衝與該第三閘極脈衝係部分重疊。
  9. 如請求項1所述之液晶顯示裝置之驅動方法,其中提供該第三閘極脈衝至該些閘極線之與該第一閘極線相鄰的該第三閘極線係為提供該第三閘極脈衝至該些閘極線之與該第一閘極線相鄰且與該第二閘極線相鄰的該第三閘極線。
  10. 如請求項1所述之液晶顯示裝置之驅動方法,其中提供該第三閘極脈衝至該些閘極線之與該第一閘極線相鄰的該第三閘極線係為提供該第三閘極脈衝至該些閘極線之與該第一閘極線相鄰且與該第二閘極線不相鄰的該第三閘極線。
  11. 如請求項1所述之液晶顯示裝置之驅動方法,其中提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰的該第四閘極線係為提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰且與該第一閘極線相鄰的該第四閘極線。
  12. 如請求項1所述之液晶顯示裝置之驅動方法,其中提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰的該第四閘極線 係為提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰且與該第一閘極線不相鄰的該第四閘極線。
  13. 如請求項1所述之液晶顯示裝置之驅動方法,其中提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰的該第四閘極線係為提供該第四閘極脈衝至該些閘極線之與該第二閘極線相鄰且與該第三閘極線不相鄰的該第四閘極線。
  14. 如請求項1所述之液晶顯示裝置之驅動方法,其中該些子畫素之該第三子畫素根據該第二閘極脈衝以執行充電運作係為該些子畫素之與該第二子畫素相鄰的該第三子畫素根據該第二閘極脈衝以執行充電運作。
  15. 如請求項1所述之液晶顯示裝置之驅動方法,其中該些子畫素之該第三子畫素根據該第二閘極脈衝以執行充電運作係為該些子畫素之與該第二子畫素不相鄰的該第三子畫素根據該第二閘極脈衝以執行充電運作。
  16. 如請求項1所述之液晶顯示裝置之驅動方法,其中該些子畫素之與該第三子畫素相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作係為該些子畫素之與該第三子畫素相鄰且與該第一子畫素相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作。
  17. 如請求項1所述之液晶顯示裝置之驅動方法,其中該些子畫素之與該第三子畫素相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作係為該些子畫素之與該第三子畫素相鄰且與該第一子畫素不相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作。
  18. 如請求項1所述之液晶顯示裝置之驅動方法,其中該些子畫素之與該第三子畫素相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作係為該些子畫素之與該第三子畫素相鄰且與該第二子畫素不相鄰的該第四子畫素根據該第二閘極脈衝以執行充電運作。
TW099146063A 2010-12-27 2010-12-27 液晶顯示裝置之驅動方法 TWI423241B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW099146063A TWI423241B (zh) 2010-12-27 2010-12-27 液晶顯示裝置之驅動方法
CN201110035404.0A CN102054459B (zh) 2010-12-27 2011-01-31 液晶显示装置的驱动方法
US13/084,570 US20120162173A1 (en) 2010-12-27 2011-04-12 Driving method for a liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099146063A TWI423241B (zh) 2010-12-27 2010-12-27 液晶顯示裝置之驅動方法

Publications (2)

Publication Number Publication Date
TW201227692A TW201227692A (en) 2012-07-01
TWI423241B true TWI423241B (zh) 2014-01-11

Family

ID=43958715

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099146063A TWI423241B (zh) 2010-12-27 2010-12-27 液晶顯示裝置之驅動方法

Country Status (3)

Country Link
US (1) US20120162173A1 (zh)
CN (1) CN102054459B (zh)
TW (1) TWI423241B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104299559B (zh) * 2014-10-20 2017-01-25 深圳市华星光电技术有限公司 一种三栅型显示面板
KR102434634B1 (ko) * 2015-07-23 2022-08-22 엘지디스플레이 주식회사 유기전계발광표시장치의 구동방법
CN109960433B (zh) * 2017-12-25 2022-11-01 敦泰电子有限公司 触控显示设备及其控制方法
TWI640971B (zh) * 2018-01-04 2018-11-11 友達光電股份有限公司 顯示裝置及其驅動方法
CN109637488A (zh) 2019-01-30 2019-04-16 惠科股份有限公司 一种驱动方法、显示面板和驱动模块
CN110349550A (zh) * 2019-07-18 2019-10-18 京东方科技集团股份有限公司 像素驱动方法及其电路、和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200643860A (en) * 2005-06-15 2006-12-16 Lg Philips Lcd Co Ltd Apparatus and method for driving liquid crystal display device
US20070262310A1 (en) * 2006-05-11 2007-11-15 Jea Seok Park Liquid crystal display device and driving method thereof
US20070290978A1 (en) * 2006-06-15 2007-12-20 Au Optronics Corporation Timing controller for controlling pixel level multiplexing display panel
TW200949400A (en) * 2008-05-30 2009-12-01 Chi Mei Optoelectronics Corp Liquid crystal display panel and driving method thereof

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20060023395A (ko) * 2004-09-09 2006-03-14 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
CN100365695C (zh) * 2004-10-08 2008-01-30 中华映管股份有限公司 驱动方法
US8031153B2 (en) * 2006-11-30 2011-10-04 Lg Display Co., Ltd. Liquid crystal display and driving method thereof
TWI385619B (zh) * 2008-04-09 2013-02-11 Au Optronics Corp 一種顯示裝置及其驅動方法
US8373633B2 (en) * 2008-07-10 2013-02-12 Au Optronics Corporation Multi-domain vertical alignment liquid crystal display with charge sharing
TWI402590B (zh) * 2008-12-26 2013-07-21 Chunghwa Picture Tubes Ltd 用來改善色偏現象之液晶顯示裝置
CN101504503B (zh) * 2009-04-10 2011-01-05 友达光电股份有限公司 像素阵列、液晶显示面板以及光电装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200643860A (en) * 2005-06-15 2006-12-16 Lg Philips Lcd Co Ltd Apparatus and method for driving liquid crystal display device
US20070262310A1 (en) * 2006-05-11 2007-11-15 Jea Seok Park Liquid crystal display device and driving method thereof
US20070290978A1 (en) * 2006-06-15 2007-12-20 Au Optronics Corporation Timing controller for controlling pixel level multiplexing display panel
TW200949400A (en) * 2008-05-30 2009-12-01 Chi Mei Optoelectronics Corp Liquid crystal display panel and driving method thereof

Also Published As

Publication number Publication date
TW201227692A (en) 2012-07-01
CN102054459B (zh) 2012-07-04
CN102054459A (zh) 2011-05-11
US20120162173A1 (en) 2012-06-28

Similar Documents

Publication Publication Date Title
US8928568B2 (en) Sub-pixel voltage control using coupling capacitors
JP5616662B2 (ja) 液晶表示装置
US8373633B2 (en) Multi-domain vertical alignment liquid crystal display with charge sharing
US8957926B2 (en) Liquid crystal display apparatus
US7567228B1 (en) Multi switch pixel design using column inversion data driving
US8471972B2 (en) Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, television receiver
KR101458903B1 (ko) 액정 표시 장치 및 그 구동 방법
TWI423241B (zh) 液晶顯示裝置之驅動方法
CN103744206B (zh) 一种阵列基板驱动电路、阵列基板及相应的液晶显示器
US8169391B2 (en) Display apparatus
JP5426167B2 (ja) 表示装置
US8441424B2 (en) Liquid crystal display device and method of driving the same
WO2013056536A1 (en) Liquid crystal display with color washout improvement and method of driving same
JP2006085131A (ja) 液晶表示装置
JP5025252B2 (ja) 半透過型液晶表示装置
WO2021103130A1 (zh) 像素驱动电路和液晶显示面板
US20110221731A1 (en) Display device having increased aperture ratio
US20210335306A1 (en) Display panel, driving method and display device
US7576823B2 (en) In-plane switching mode liquid crystal display device
US7843419B2 (en) Transflective LCD and driving method thereof
US8872747B2 (en) LCD panel with structure of Cs-on-gate type storage capacitor connecting with thin film transistor
KR20080001052A (ko) 액정표시장치 및 그의 구동방법
US20060139543A1 (en) In-plane switching mode liquid crystal display device
US8766888B2 (en) In plane switching mode liquid crystal display device
CN101776825A (zh) 液晶显示器及其像素单元