TWI640971B - 顯示裝置及其驅動方法 - Google Patents

顯示裝置及其驅動方法 Download PDF

Info

Publication number
TWI640971B
TWI640971B TW107100389A TW107100389A TWI640971B TW I640971 B TWI640971 B TW I640971B TW 107100389 A TW107100389 A TW 107100389A TW 107100389 A TW107100389 A TW 107100389A TW I640971 B TWI640971 B TW I640971B
Authority
TW
Taiwan
Prior art keywords
period
data
driving
signal
driving signal
Prior art date
Application number
TW107100389A
Other languages
English (en)
Other versions
TW201931344A (zh
Inventor
張碩文
羅睿騏
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW107100389A priority Critical patent/TWI640971B/zh
Priority to CN201810203838.9A priority patent/CN108257545A/zh
Application granted granted Critical
Publication of TWI640971B publication Critical patent/TWI640971B/zh
Publication of TW201931344A publication Critical patent/TW201931344A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Abstract

一種驅動方法包含依序產生複數驅動訊號,以及分別輸出此些驅動訊號至顯示裝置的複數閘極線。其中,各驅動訊號具有複數個時段的導通期間。各閘極線的驅動訊號之導通期間和相鄰的閘極線的驅動訊號之導通期間不重疊,且各閘極線之驅動訊號的複數時段中的最後一個時段之導通期間和後續相隔至少一條的閘極線之驅動訊號的複數時段中之一的導通期間重疊。

Description

顯示裝置及其驅動方法
本發明是關於驅動顯示技術,特別是一種顯示裝置及其驅動方法。
顯示裝置因具有低功率消耗、薄型量輕、色彩飽和度高、壽命長等優點而成為現代顯示科技產品的主流之一。
在近年來顯示裝置之一般架構中,顯示裝置的閘極驅動電路是經由複數閘極線依序逐列驅動各顯示單元,並且經由閘極線輸出至每一橫列的驅動訊號之導通期間會和輸出至下一橫列的驅動訊號之導通期間重疊,使得當前橫列之顯示單元在進行顯示之時,其下一橫列之顯示單元可預先進行充電(pre-charge),以改善顯示裝置因充電時間過短所致之顯色異常問題。此外,顯示裝置更藉由多工電路(Multiplexer)之協助,使得源極驅動電路可經由同一輸出腳位控制多個顯示單元(例如,3個顯示單元)的資料訊號,以窄化顯示裝置之邊框。
然而,在此種一般架構中,當顯示裝置中的任一顯示單元因製程缺陷無法發光而形成暗點且此顯示單元所耦接的資料線亦為浮接(floating)時,位於此顯示單元之下一橫列且和其耦接於同一條資料線的顯示單元便會受其影響而亦形成暗點。並且,此種上下成對出現的暗點會導致顯示裝置的品質評比被降階,甚至致使此顯示裝置無法出貨,並且降低顯示裝置的生產良率。
在一實施例中,一種適用於顯示裝置的驅動方法包含依序產生複數個驅動訊號,以及分別輸出驅動訊號至顯示裝置的複數閘極線。其中,各驅動訊號具有複數個時段的導通期間。各閘極線的驅動訊號之導通期間與相鄰的閘極線的驅動訊號之導通期間不重疊,且各閘極線的驅動訊號的複數時段中的最後一個時段之導通期間和後續相隔至少一條的閘極線的驅動訊號的複數時段中之一的導通期間重疊。
在一實施例中,一種顯示裝置包含複數條閘極線以及閘極驅動電路。複數條閘極線沿第一方向依序排列。閘極驅動電路依序產生複數個驅動訊號,並且分別輸出此些驅動訊號至複數條閘極線。其中,各驅動訊號具有複數個時段的導通期間。各閘極線的驅動訊號之導通期間與相鄰的閘極線的驅動訊號之導通期間不重疊,且各閘極線的驅動訊號的複數時段中的最後一個時段之導通期間和後續相隔至少一條的閘極線的驅動訊號的複數時段中之一的導通期間重疊。
綜上所述,本發明實施例之顯示裝置及其驅動方法,其藉由輸出至各閘極線的驅動訊號之導通期間可和後續相隔至少一條閘極線的驅動訊號之導通期間有部分重疊,以增加各顯示單元的充電時間,並且藉由輸出至各閘極線的驅動訊號之導通期間和相鄰之閘極線的驅動訊號之導通期間不重疊,而可有效避免上下成對之暗點的產生,進而得以維持顯示裝置的品質階級並大幅提升顯示裝置的生產良率。
以下在實施方式中詳細敘述本發明之詳細特徵及優點,其內容足以使任何熟習相關技藝者瞭解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。
圖1為顯示裝置之一實施例的概要示意圖。請參閱圖1,顯示裝置100包含複數條閘極線L11-L1y與閘極驅動電路111。此外,顯示裝置100更包含複數條資料線L21-L2x、複數個顯示單元U11-Uxy以及源極驅動電路112。其中,x、y為大於1之正整數。
複數閘極線L11-L1y彼此相互平行,且沿第一方向V1依序排列。複數資料線L21-L2x彼此相互平行,且沿正交於第一方向V1之第二方向V2依序排列。複數顯示單元U11-Uxy以陣列型式排列,且各顯示單元U11-Uxy耦接於複數閘極線L11-L1y中之一以及複數資料線L21-L2x中之一。閘極驅動電路111耦接於複數閘極線L11-L1y,且源極驅動電路112耦接於複數資料線L21-L2x。
圖2為顯示裝置之另一實施例的概要示意圖。請參閱圖2,在一實施例中,顯示裝置100可更包含多工電路113,且多工電路113耦接於源極驅動電路112與複數資料線L21-L2x之間。於此,多工電路113可用以減縮源極驅動電路112之輸出腳位的所需數量。在一些實施例中,多工電路113可包含複數多工模組1131-113z,其中z為大於1之正整數。此些多工模組1131-113z耦接於源極驅動電路112,且分別耦接於多條資料線L21-L2x,例如三條。舉例而言,多工模組1131可耦接於資料線L21-L23,且多工模組1132可耦接於資料線L24-L26,並以此類推至多工模組113z,但本發明並非以此為限。
在一實施例中,閘極驅動電路111、源極驅動電路112與多工電路113可組合成一個驅動裝置110,例如,透過積體電路製程技術整合於驅動晶片中,但本發明並非僅限於此。在另一實施例中,閘極驅動電路111可透過GOA(Gate On Array)直接製作於顯示裝置100之基板上,而源極驅動電路112與多工電路113則可透過積體電路製程技術另製而成。
圖3為驅動方法之一實施例的流程示意圖,圖4為複數驅動訊號之第一實施例的波形圖,且圖5為複數驅動訊號之第二實施例的波形圖。請參閱圖1至圖5,顯示裝置100可根據本發明任一實施例之驅動方法驅動複數顯示單元U11-Uxy進行每一幀(frame)的畫面顯示。
在驅動方法之一實施例中,顯示裝置100可致使閘極驅動電路111於作動時序上依序產生複數個驅動訊號G1-Gy(步驟S10)。於此,在各驅動訊號G1-Gy之每一個掃描週期內可具有複數個時段的導通期間。並且,各驅動訊號G1-Gy之導通期間的複數時段於時間上具有先後順序。其中,在各驅動訊號G1-Gy之導通期間的複數時段中,於時間上最先出現的時段可稱為第一個時段。接續於第一個時段之後出現的時段可稱為第二個時段。以此類推,最後一個出現的時段可稱為最後一個時段。
顯示裝置100於致使閘極驅動電路111產生各驅動訊號G1-Gy時,閘極驅動電路111可於每一驅動訊號G1-Gy的產生後即根據此驅動訊號G1-Gy與各閘極線L11-L1y之間的配置關係將此驅動訊號G1-Gy輸出至對應的閘極線L11-L1y上,以使各閘極線L11-L1y所接收到的驅動訊號之導通期間與相鄰之閘極線所接收到的驅動訊號之導通期間於時間上互不重疊,且各閘極線L11-L1y所接收到的驅動訊號G1-Gy的多個時段中的最後一個時段之導通期間可和後續與其相隔至少一條閘極線的另一條閘極線所接收到的驅動訊號的多個時段中之一的導通期間重疊(步驟S20)。
於此,各閘極線L11-L1y所接收到的驅動訊號之導通期間與相鄰之閘極線所接收到的驅動訊號之導通期間於時間上互不重疊是指,例如,第二條閘極線L12所接收到的驅動訊號之導通期間不會與位於其上方之第一條閘極線L11所接收到的驅動訊號之導通期間重疊,且亦不會與位於其下方之第三條閘極線L13所接收到的驅動訊號之導通期間重疊。同樣地,第四條閘極線L14所接收的驅動訊號之導通期間不會與位於其上方之第三條閘極線L13所接收到的驅動訊號之導通期間重疊,且亦不會與位於其下方之第五條閘極線L15所接收到的驅動訊號之導通期間重疊。依此類推,第y-1條閘極線L1(y-1)所接收的驅動訊號之導通期間不會與第y-2條閘極線L1(y-2)所接收到的驅動訊號之導通期間重疊,且亦不會與第y條閘極線L1y所接收到的驅動訊號之導通期間重疊。
換言之,當耦接於第a條閘極線L1a的各顯示單元U1a-Uxa於根據驅動訊號進行充電動作時,耦接於第(a-1)條閘極線L1(a-1)的各顯示單元U1(a-1)-Ux(a-1)以及耦接於第(a+1)條閘極線L1(a+1)的各顯示單元U1(a+1)-Ux(a+1)並不會進行充電動作。其中,a為大於1且小於y之正整數。
此外,各閘極線L11-L1y所接收到的驅動訊號G1-Gy的多個時段中的最後一個時段之導通期間可和後續與其相隔至少一條閘極線的另一條閘極線所接收到的驅動訊號的多個時段中之一的導通期間重疊是指,例如以相隔一條閘極線為例來進行說明時,如圖4所示,第一條閘極線L11的驅動訊號G1的最後一個時段之導通期間是和位於其下方之第三條閘極線L13的驅動訊號G2的第一個時段之導通期間重疊。而第二條閘極線L12的驅動訊號G4的最後一個時段之導通期間是和位於其下方之第四條閘極線L14的驅動訊號G6的第一個時段之導通期間重疊。
換言之,當耦接於第a條閘極線L1a的各顯示單元U1a-Uxa於驅動訊號的最後一個時段之導通期間進行充電動作時,耦接於第b條閘極線L1b的各顯示單元U1b-Uxb可因其驅動訊號的第一個時段之導通期間重疊於第a條閘極線L1a上之驅動訊號的最後一個時段之導通期間而亦開始進行充電動作(此即預先充電(pre-charge))。其中a與b為1至y中任一正整數,b大於a,且a與b之間的差值大於1。
在驅動方法之一實施例中,顯示裝置100於致使閘極驅動電路111輸出驅動訊號G1-Gy時,更可致使源極驅動電路112在每一個驅動訊號G1-Gy的各時段之導通期間中產生對應於此時段之導通期間的複數資料訊號D1-Dx(步驟S30),並且分別輸出資料訊號D1-Dx至資料線L21-L2x上(步驟S40),以致使顯示單元U11-Uxy可於對應之驅動訊號G1-Gy的各時段之導通期間中經由對應之資料線L21-L2x載入相應之資料訊號D1-Dx。
在驅動訊號G1-Gy之第一實施例中,各驅動訊號G1-Gy之導通期間的複數時段可於時間上相連,如圖4所示。以下,以九條閘極線L11-L19分別接收對應之九個驅動訊號G1-G9為例來進行說明。其中,各驅動訊號G1-G9分別具有三個於時間上依序相連的時段t1-t3之導通期間。
閘極驅動電路111可依序產生驅動訊號G1-G9,並且各驅動訊號G1-G9的導通期間和後一個驅動訊號的至少一個時段的導通期間重疊。例如,如圖4所示,驅動訊號G1可和驅動訊號G2於時間上重疊了一個時段的導通期間(即,驅動訊號G1的時段t3之導通時間重疊於驅動訊號G2的時段t1之導通時間)。而驅動訊號G3則可和驅動訊號G4於時間上重疊了兩個時段的導通期間(即,驅動訊號G3的時段t2-t3之導通時間重疊於驅動訊號G4的時段t1-t2之導通時間)。
在第一實施例中,閘極驅動電路111可使得各閘極線L11-L19上的驅動訊號之導通期間和相鄰之閘極線上的驅動訊號之導通期間彼此交錯而不重疊,並且使得各閘極線上L11-L19的驅動訊號之最後一個時段t3的導通期間是和後續相隔至少一條閘極線的驅動訊號之多個時段t1-t3中之任一個時段的導通期間重疊。
以下,是以相隔一條閘極線為例,但此相隔之數量並非用以限定本發明。舉例而言,在一實施態樣中,如圖4所示,於此由上至下所示的驅動訊號之順序是依據對應之閘極線L11-L19的排列順序進行排序,因此,從閘極驅動電路111之作動時序來看時,閘極驅動電路111可先於閘極線L11上產生並輸出驅動訊號G1,之後於閘極線L13上產生並輸出驅動訊號G2,接續再於閘極線L15上產生並輸出驅動訊號G3。之後,閘極驅動電路111接續於閘極線L12上產生並輸出驅動訊號G4,再接續於閘極線L17上產生並輸出驅動訊號G5,並且接續於閘極線L14上產生並輸出驅動訊號G6。之後,閘極驅動電路111接續於閘極線L19上產生並輸出驅動訊號G7,再接續於閘極線L16上產生並輸出驅動訊號G8,並且接續於閘極線L18上產生並輸出驅動訊號G9。
接續,以閘極驅動電路111於時間上之作動時序來說明顯示裝置100之運作。首先,耦接於閘極線L11的各顯示單元U11-Ux1可最先接收到驅動訊號G1。並且,於驅動訊號G1的第一個時段t1中,顯示單元U11-Ux1可經由對應之資料線L21-L2x接收對應的資料d(-1),以開始進行預先充電。其中,資料d(-1)是指源極驅動電路112於此時(即驅動訊號G1的第一個時段t1)經由複數資料線L21-L2x所輸出的複數個資料訊號。於此,資料d(-1)是用以致使顯示單元U11-Ux1預先充電至某一電位的預充資料,而並非為顯示單元U11-Ux1於此幀中充電至真正的顯示電位所需的最終資料。但須注意的是,此並非用以限定資料d(-1)不可和顯示單元U11-Ux1於此幀中進行顯示時的最終資料相同。
之後,於驅動訊號G1的第二個時段t2中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(-4)。其中,資料d(-4)是指源極驅動電路112於此時(即驅動訊號G1的第二個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號。因此,於驅動訊號G1的第二個時段t2中,顯示單元U11-Ux1可分別根據資料d(-4)中對應的資料訊號接續進行預先充電。於此,資料d(-4)同樣地是用以致使顯示單元U11-Ux1預先充電至某一電位的預充資料,而非為顯示單元U11-Ux1於此幀中充電至真正的顯示電位所需的最終資料。須注意的是,此非用以限定資料d(-4)不可和顯示單元U11-Ux1於此幀中所需的最終資料(如後方所述的資料d(1))相同。此外,在一些實施態樣中,資料d(-4)可和資料d(-1)相同,但並非以此為限。
接續,在驅動訊號G1的最後一個時段t3中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(1)。其中,資料d(1)是指源極驅動電路112於此時(即驅動訊號G1的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(1)為顯示單元U11-Ux1於此幀中充電至真正的顯示電位所需的最終資料。因此,在驅動訊號G1的最後一個時段t3中,顯示單元U11-Ux1可根據資料d(1)中對應的資料訊號充電至真正的顯示電位。
於此,由於驅動訊號G2的第一個時段t1之導通期間重疊於驅動訊號G1的最後一個時段t3之導通期間,故當顯示單元U11-Ux1於根據資料d(1)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L13的各顯示單元U13-Ux3亦可經由對應之資料線L21-L2x接收到資料d(1),並且根據資料d(1)中對應的資料訊號進行預先充電。因此,資料d(1)除了為顯示單元U11-Ux1於此幀中進行顯示時的最終資料,亦是用以致使顯示單元U13-Ux3預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G2的第一個時段t1之導通期間可和驅動訊號G1的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G2的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G1的最後一個時段t3之導通期間。
之後,於驅動訊號G2的第二個時段t2中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(-2)。其中,資料d(-2)是指源極驅動電路112於此時(即驅動訊號G2的第二個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號。因此,於驅動訊號G2的第二個時段t2中,顯示單元U13-Ux3可分別根據資料d(-2)中對應的資料訊號接續進行預先充電。於此,資料d(-2)同樣地是用以致使顯示單元U13-Ux3預先充電至某一電位的預充資料,而非為顯示單元U13-Ux3於此幀中充電至真正的顯示電位所需的最終資料(如後方所述的資料d(3))。須注意的是,此非用以限定資料d(-2)不可和顯示單元U13-Ux3於此幀中所需的最終資料相同。此外,在一些實施態樣中,資料d(-2)可和資料d(1)相同,但並非以此為限。
接續,在驅動訊號G2的最後一個時段t3中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(3)。其中,資料d(3)是指源極驅動電路112於此時(即驅動訊號G2的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(3)為顯示單元U13-Ux3於此幀中充電至真正的顯示電位所需的最終資料。因此,在驅動訊號G2的最後一個時段t3中,顯示單元U13-Ux3可根據資料d(3) 中對應的資料訊號進行顯示。並且,由於驅動訊號G3的第一個時段t1之導通期間重疊於驅動訊號G2的最後一個時段t3之導通期間,故當顯示單元U13-Ux3於根據資料d(3)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L15的各顯示單元U15-Ux5亦可經由對應之資料線L21-L2x接收到資料d(3),並且根據資料d(3)中對應的資料訊號開始進行預先充電。因此,資料d(3) 除了為顯示單元U13-Ux3於此幀中所需的最終資料,亦是用以致使顯示單元U15-Ux5預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G3的第一個時段t1之導通期間可和驅動訊號G2的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G3的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G2的最後一個時段t3之導通期間。
之後,於驅動訊號G3的第二個時段t2中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(0)。其中,資料d(0)是指源極驅動電路112於此時(即驅動訊號G3的第二個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號。因此,於驅動訊號G3的第二個時段t2中,顯示單元U15-Ux5可分別根據資料d (0)中對應的資料訊號接續進行預先充電。於此,資料d(0) 同樣地是用以致使顯示單元U15-Ux5預先充電至某一電位的預充資料,而非為顯示單元U15-Ux5於此幀中充電至真正的顯示電位所需的最終資料。須注意的是,此非用以限定資料d(0)不可和顯示單元U15-Ux5於此幀中所需的最終資料(如後方所述的資料d(5))相同。此外,在一些實施態樣中,資料d(0)可和資料d(3)相同,但並非以此為限。
此外,由於驅動訊號G4第一個時段t1之導通期間重疊於驅動訊號G3的第二個時段t2之導通期間,故當顯示單元U15-Ux5於根據資料d(0)中對應的資料訊號預先充電時,耦接於閘極線L12的各顯示單元U12-Ux2亦可經由對應之資料線L21-L2x接收到資料d(0),並且根據資料d(0)中對應的資料訊號開始進行預先充電。換言之,資料d(0) 除了為用以致使顯示單元U15-Ux5預先充電至某一電位的預充資料,亦是用以致使顯示單元U12-Ux2預先充電至某一電位的預充資料。在一些實施態樣中,驅動訊號G4的第一個時段t1之導通期間可和驅動訊號G3的第二個時段t2之導通期間完全重疊,但本發明並非以此為限,驅動訊號G4的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G3的第二個時段t2之導通期間。
接續,在驅動訊號G3的最後一個時段t3中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(5)。其中,資料d(5)是指源極驅動電路112於此時(即驅動訊號G3的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(5)為顯示單元U15-Ux5於此幀中充電至真正的顯示電位所需的最終資料。因此,在驅動訊號G3的最後一個時段t3中,顯示單元U15-Ux5可根據資料d(5)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G4的第二個時段t2之導通期間、驅動訊號G5的第一個時段t1之導通期間重疊於驅動訊號G3的最後一個時段t3之導通期間,故當顯示單元U15-Ux5於根據資料d(5)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L12的各顯示單元U12-Ux2亦可經由對應之資料線L21-L2x接收到資料d(5)並根據資料d(5)中對應的資料訊號接續進行預先充電,且耦接於閘極線L17的各顯示單元U17-Ux7亦可經由對應之資料線L21-L2x接收到資料d(5)並根據資料d(5)中對應的資料訊號開始進行預先充電。換言之,資料d(5)除了為顯示單元U15-Ux5於此幀中所需的最終資料,亦是用以致使顯示單元U12-Ux2以及顯示單元U17-Ux7預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G4的第二個時段t2之導通期間、驅動訊號G5的第一個時段t1之導通期間可和驅動訊號G3的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G4的第二個時段t2之導通期間、驅動訊號G5的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G3的最後一個時段t3之導通期間。
接續,於驅動訊號G4的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(2)。其中,資料d(2)是指源極驅動電路112於此時(即驅動訊號G4的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號。因此,於驅動訊號G4的最後一個時段t3中,顯示單元U12-Ux2可分別根據資料d(2)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G5的第二個時段t2之導通期間、驅動訊號G6的第一個時段t1之導通期間重疊於驅動訊號G4的最後一個時段t3之導通期間,故當顯示單元U12-Ux2於根據資料d(2)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L17的各顯示單元U17-Ux7亦可經由對應之資料線L21-L2x接收到資料d(2)並根據資料d(2)中對應的資料訊號接續進行預先充電,且耦接於閘極線L14的各顯示單元U14-Ux4亦可經由對應之資料線L21-L2x接收到資料d(2)並根據資料d(2)中對應的資料訊號開始進行預先充電。換言之,資料d(2)除了為顯示單元U12-Ux2於此幀中所需的最終資料,亦是用以致使顯示單元U17-Ux7以及顯示單元U14-Ux4預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G5的第二個時段t2之導通期間、驅動訊號G6的第一個時段t1之導通期間可和驅動訊號G4的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G5的第二個時段t2之導通期間、驅動訊號G6的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G4的最後一個時段t3之導通期間。
接續,於驅動訊號G5的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(7)。其中,資料d(7)是指源極驅動電路112於此時(即驅動訊號G5的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(7)為顯示單元U17-Ux7於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G5的最後一個時段t3中,顯示單元U17-Ux7可分別根據資料d(7)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G6的第二個時段t2之導通期間、驅動訊號G7的第一個時段t1之導通期間重疊於驅動訊號G5的最後一個時段t3之導通期間,故當顯示單元U17-Ux7於根據資料d(7)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L14的各顯示單元U14-Ux4亦可經由對應之資料線L21-L2x接收到資料d(7)並根據資料d(7)中對應的資料訊號接續進行預先充電,且耦接於閘極線L19的各顯示單元U19-Ux9亦可經由對應之資料線L21-L2x接收到資料d(7)並根據資料d(7)中對應的資料訊號開始進行預先充電。換言之,資料d(7)除了為顯示單元U17-Ux7於此幀中進所需的最終資料,亦是用以致使顯示單元U14-Ux4以及顯示單元U19-Ux9預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G6的第二個時段t2之導通期間、驅動訊號G7的第一個時段t1之導通期間可和驅動訊號G5的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G6的第二個時段t2之導通期間、驅動訊號G7的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G5的最後一個時段t3之導通期間。
接續,於驅動訊號G6的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(4)。其中,資料d(4)是指源極驅動電路112於此時(即驅動訊號G6的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(4)為顯示單元U14-Ux4於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G6的最後一個時段t3中,顯示單元U14-Ux4可分別根據資料d(4)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G7的第二個時段t2之導通期間、驅動訊號G8的第一個時段t1之導通期間重疊於驅動訊號G6的最後一個時段t3之導通期間,故當顯示單元U14-Ux4於根據資料d(4)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L19的各顯示單元U19-Ux9亦可經由對應之資料線L21-L2x接收到資料d(4)並根據資料d(4)中對應的資料訊號接續進行預先充電,且耦接於閘極線L16的各顯示單元U16-Ux6亦可經由對應之資料線L21-L2x接收到資料d(4)並根據資料d(4)中對應的資料訊號開始進行預先充電。換言之,資料d(4)除了為顯示單元U14-Ux4於此幀中所需的最終資料,亦是用以致使顯示單元U19-Ux9以及顯示單元U16-Ux6預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G7的第二個時段t2之導通期間、驅動訊號G8的第一個時段t1之導通期間可和驅動訊號G6的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G7的第二個時段t2之導通期間、驅動訊號G8的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G6的最後一個時段t3之導通期間。
接續,於驅動訊號G7的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(9)。其中,資料d(9)是指源極驅動電路112於此時(即驅動訊號G7的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(9)為顯示單元U19-Ux9於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G7的最後一個時段t3中,顯示單元U19-Ux9可分別根據資料d(9)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G8的第二個時段t2之導通期間重疊於驅動訊號G7的最後一個時段t3之導通期間,故當顯示單元U19-Ux9於根據資料d(9)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L16的各顯示單元U16-Ux6亦可經由對應之資料線L21-L2x接收到資料d(9)並根據資料d(9)中對應的資料訊號接續進行預先充電。換言之,資料d(9)除了為顯示單元U19-Ux9於此幀中所需的最終資料,亦是用以致使顯示單元U16-Ux6預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G8的第二個時段t2之導通期間可和驅動訊號G7的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G8的第二個時段t2之導通期間亦可僅部分重疊於驅動訊號G7的最後一個時段t3之導通期間。
接續,於驅動訊號G8的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(6)。其中,資料d(6)是指源極驅動電路112於此時(即驅動訊號G8的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(6)為顯示單元U16-Ux6於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G8的最後一個時段t3中,顯示單元U16-Ux6可分別根據資料d(6)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G9的第一個時段t1之導通期間重疊於驅動訊號G8的最後一個時段t3之導通期間,故當顯示單元U16-Ux6於根據資料d(6)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L18的各顯示單元U18-Ux8亦可經由對應之資料線L21-L2x接收到資料d(6)並根據資料d(6)中對應的資料訊號開始進行預先充電。換言之,資料d(6)除了為顯示單元U16-Ux6於此幀中所需的最終資料,亦是用以致使顯示單元U18-Ux8預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G9的第一個時段t1之導通期間可和驅動訊號G8的最後一個時段t3之導通期間完全重疊,但本發明並非以此為限,驅動訊號G9的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G8的最後一個時段t3之導通期間。
接續,於驅動訊號G9的第二個時段t2之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(11)。其中,資料d(11)是指源極驅動電路112於此時(即驅動訊號G9的第二個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號。因此,於驅動訊號G9的第二個時段t2中,顯示單元U18-Ux8可分別根據資料d(11)中對應的資料訊號接續進行預先充電。
最後,於驅動訊號G9的最後一個時段t3之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(8)。其中,資料d(8)是指源極驅動電路112於此時(即驅動訊號G9的最後一個時段t3)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(8)為顯示單元U18-Ux8於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G9的最後一個時段t3中,顯示單元U18-Ux8可分別根據資料d(8)中對應的資料訊號充電至真正的顯示電位。
在一些實施例中,各時段t1、t2、t3的時間長度大於或等於顯示裝置100的線路時間 (line time)。因此,各驅動訊號G1-G9之導通期間的時間長度可至少大於或等於三個顯示裝置100的線路時間。但本發明並非僅限於此,在另一些實施例中,各時段t1、t2、t3的時間長度亦可小於顯示裝置100的線路時間。
在一些實施例中,各時段t1、t2、t3的時間長度可彼此相同。但本發明並非以此為限,在另一些實施例中,各時段t1、t2、t3的時間長度亦可相互不同。
在本實施例中,源極驅動電路112輸出至資料線L21-L2x上之資料於時間上出現的次序如後順序所示:資料d(-1)、資料d(-4)、資料d(1)、資料d(-2)、資料d(3)、資料d(0)、資料d(5)、資料d(2)、資料d(7)、資料d(4)、資料d(9)、資料d(6)、資料d(11)、資料d(8)。須注意的是,此資料之輸出順序並非用以限定本發明,其資料之輸出順序可配合各閘極線L11-L19上所接收到之驅動訊號的導通期間進行調整。
圖6為產生圖4複數驅動訊號之閘極驅動電路之一實施例的概要示意圖,且圖7為圖6中複數時脈訊號與複數驅動訊號之一實施例的波形圖。請參閱圖1至圖7,在一實施例中,閘極驅動電路111可包含複數個驅動單元。以下,以九個驅動單元111a-111i為例來進行說明,但其數量並用以限定本發明。於此,奇數級的驅動單元111a、111c、111e、111g、111i可設置在顯示裝置100之影像顯示區A1的左側,且偶數級的驅動單元111b、111d、111f、111h相對地設置在影像顯示區A1的右側,以藉此形成雙邊驅動的架構,但本發明並非以此為限。
在一實施例中,閘極驅動電路111可根據多個時脈訊號產生驅動訊號G1-G8。於此,閘極驅動電路111可包含八個時脈訊號XCK_L1、CK_L1、XCK_L2、CK_L2、XCK_R1、CK_R1、XCK_R2、CK_R2,且每一驅動單元111a-111h用以接收多個時脈訊號XCK_L1、CK_L1、XCK_L2、CK_L2、XCK_R1、CK_R1、XCK_R2、CK_R2中之一,並根據對應的時脈訊號產生驅動訊號。
其中,時脈訊號XCK_L1與時脈訊號CK_L1在時序上彼此交錯且互不重疊。時脈訊號XCK_L2與時脈訊號CK_L2在時序上彼此交錯且互不重疊。時脈訊號XCK_ R1與時脈訊號CK_ R1在時序上彼此交錯且互不重疊。並且,時脈訊號XCK_ R2與時脈訊號CK_ R2在時序上彼此交錯且互不重疊。
在一實施例中,奇數級的驅動單元111a、111c、111e、111g、111i可由時脈訊號XCK_L1、XCK_L2、CK_L1、CK_L2依序交替控制,且偶數級的驅動單元111b、111d、111f、111h則由時脈訊號XCK_R1、XCK_R2、CK_R1、CK_R2依序交替控制。
舉例而言,如圖6所示,驅動單元111a可根據時脈訊號XCK_L1產生驅動訊號G1;驅動單元111b可根據時脈訊號XCK_R1產生驅動訊號G4;驅動單元111c可根據時脈訊號XCK_L2產生驅動訊號G2;驅動單元111d可根據時脈訊號XCK_R2產生驅動訊號G6;驅動單元111e可根據時脈訊號CK_L1以及驅動訊號G1產生驅動訊號G3;驅動單元111f可根據時脈訊號CK_R1以及驅動訊號G4產生驅動訊號G8;驅動單元111g可根據時脈訊號CK_L2以及驅動訊號G2產生驅動訊號G5;驅動單元111h可根據時脈訊號CK_R2以及驅動訊號G6產生驅動訊號G9;且驅動單元111i可根據時脈訊號XCK_L1以及驅動訊號G3產生驅動訊號G7。
在驅動訊號G1-Gy之第二實施例中,各驅動訊號G1-Gy之導通期間的複數時段亦可於時間上不相連,如圖5所示。以下,以五條閘極線L11-L15分別接收對應之五個驅動訊號G1-G5為例來進行說明。於此,各驅動訊號G1-G5分別具有於時間上依序相隔一時間間隔td的兩個時段t1-t2之導通期間。
閘極驅動電路111可依序產生驅動訊號G1-G5。於此,各驅動訊號G1-G5的導通期間和後一個驅動訊號的導通期間彼此交錯而不重疊。並且,各驅動訊號G1-G5之最後一個時段t2的導通期間可和後續相隔至少一個驅動訊號之第一個時段t1的導通期間重疊。因此,閘極驅動電路111可將驅動訊號G1-G5直接依序輸出至閘極線L11-L15,以使得各閘極線L11-L15的驅動訊號之導通期間和相鄰之閘極線上的驅動訊號之導通期間彼此交錯而不重疊,並且使得各閘極線L11-L15上的驅動訊號之最後一個時段t2的導通期間是和後續相隔至少一條閘極線的驅動訊號之第一個時段t1的導通期間重疊。
以下,是以相隔一條閘極線為例,但此相隔之數量並非用以限定本發明。舉例而言,如圖5所示,於此由上至下所示的驅動訊號之順序是依據對應之閘極線L11-L15的順序進行排序。閘極線L11的驅動訊號G1的最後一個時段t2可與閘極線L13的驅動訊號G3的第一個時段t1重疊。閘極線L12的驅動訊號G2的最後一個時段t2可與閘極線L14的驅動訊號G4的第一個時段t1重疊。並且,閘極線L13的驅動訊號G3的最後一個時段t2可與閘極線L15的驅動訊號G5的第一個時段t1重疊。
以下,以閘極驅動電路111於時間上之作動時序來說明顯示裝置100之運作。首先,耦接於閘極線L11的各顯示單元U11-Ux1可最先接收到驅動訊號G1。並且,於驅動訊號G1的第一個時段t1中,顯示單元U11-Ux1可經由對應之資料線L21-L2x接收對應的資料d(-1),以進行預先充電。其中,資料d(-1)是指源極驅動電路112於此時(即驅動訊號G1的第一個時段t1)經由複數資料線L21-L2x所輸出的複數個資料訊號。並且,資料d(-1)是用以致使顯示單元U11-Ux1預先充電至某一電位的預充資料,而非為顯示單元U11-Ux1於此幀中充電至真正的顯示電位所需的最終資料(如後方所述的資料d(1))。但須注意的是,此非用以限定資料d(-1)不可和顯示單元U11-Ux1於此幀中所需的最終資料相同。
之後,耦接於閘極線L12的各顯示單元U12-Ux2可接收到驅動訊號G2。並且,於驅動訊號G2的第一個時段t1中,顯示單元U12-Ux2可經由對應之資料線L21-L2x接收對應的資料d(0),以開始進行預先充電。其中,資料d(0)是指源極驅動電路112於此時(即驅動訊號G2的第一個時段t1)經由複數資料線L21-L2x所輸出的複數個資料訊號。並且,資料d(0)是用以致使顯示單元U12-Ux2預先充電至某一電位的預充資料,而並非為顯示單元U12-Ux2於此幀中所需的最終資料(如後方所述的資料d(2))。但須注意的是,此非用以限定資料d(0)不可和顯示單元U12-Ux2於此幀中所需的最終資料相同。
接續,源極驅動電路112可於驅動訊號G1的最後一個時段t2經由對應之資料線L21-L2x輸出資料d(1)。其中,資料d(1)是指源極驅動電路112於此時(即驅動訊號G1的最後一個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號,且資料d(1)為顯示單元U11-Ux1於此幀中充電至真正的顯示電位所需的最終資料。因此,在驅動訊號G1的最後一個時段t2中,顯示單元U11-Ux1可根據資料d(1)中對應的資料訊號充電至真正的顯示電位。
於此,由於驅動訊號G3的第一個時段t1之導通期間重疊於驅動訊號G1的最後一個時段t2之導通期間,故當顯示單元U11-Ux1於根據資料d(1)充電至真正所需的顯示電位時,耦接於閘極線L13的各顯示單元U13-Ux3亦可根據資料d(1)進行預先充電。換言之,資料d(1)除了為顯示單元U11-Ux1於此幀中所需的最終資料,亦是用以致使顯示單元U13-Ux3預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G3的第一個時段t1之導通期間可和驅動訊號G1的最後一個時段t2之導通期間完全重疊,但本發明並非以此為限,驅動訊號G3的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G1的最後一個時段t2之導通期間。
接續,於驅動訊號G2的最後一個時段t2之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(2)。其中,資料d(2)是指源極驅動電路112於此時(即驅動訊號G2的最後一個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(2)為顯示單元U12-Ux2於此幀中充電至真正的顯示電位所需的最終資料。因此,於驅動訊號G2的最後一個時段t2之導通期間中,顯示單元U12-Ux2可分別根據資料d(2)中對應的資料訊號充電至真正的顯示電位。
此外,由於驅動訊號G4的第一個時段t1之導通期間重疊於驅動訊號G2的最後一個時段t2之導通期間,故當顯示單元U12-Ux2於根據資料d(2)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L14的各顯示單元U14-Ux4亦可經由對應之資料線L21-L2x接收到資料d(2)並根據資料d(2)中對應的資料訊號開始進行預先充電。換言之,資料d(2)除了為顯示單元U12-Ux2於此幀中所需的最終資料,亦是用以致使顯示單元U14-Ux4預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G4的第一個時段t1之導通期間可和驅動訊號G2的最後一個時段t2之導通期間完全重疊,但本發明並非以此為限,驅動訊號G4的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G2的最後一個時段t2之導通期間。
接續,於驅動訊號G3的最後一個時段t2之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(3)。其中,資料d(3)是指源極驅動電路112於此時(即驅動訊號G3的最後一個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(3)為顯示單元U13-Ux3於此幀中充電至真正的顯示電位所需的最終資料。
此外,由於驅動訊號G5的第一個時段t1之導通期間重疊於驅動訊號G3的最後一個時段t2之導通期間,故當顯示單元U13-Ux3於根據資料d(3)中對應的資料訊號充電至真正的顯示電位時,耦接於閘極線L15的各顯示單元U15-Ux5亦可經由對應之資料線L21-L2x接收到資料d(3),並根據資料d(3)中對應的資料訊號開始進行預先充電。換言之,資料d(3)除了為顯示單元U13-Ux3於此幀中所需的最終資料,亦是用以致使顯示單元U15-Ux5預先充電至某一電位的預充資料。
在一些實施態樣中,驅動訊號G5的第一個時段t1之導通期間可和驅動訊號G3的最後一個時段t2之導通期間完全重疊,但本發明並非以此為限,驅動訊號G5的第一個時段t1之導通期間亦可僅部分重疊於驅動訊號G3的最後一個時段t2之導通期間。
之後,於驅動訊號G4的最後一個時段t2之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(4)。其中,資料d(4)是指源極驅動電路112於此時(即驅動訊號G4的最後一個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(4)為顯示單元U14-Ux4於此幀中充電至真正的顯示電位所需的最終資料。
最後,於驅動訊號G5的最後一個時段t2之導通期間中,源極驅動電路112可經由複數資料線L21-L2x輸出資料d(5)。其中,資料d(5)是指源極驅動電路112於此時(即驅動訊號G5的最後一個時段t2)經由複數資料線L21-L2x所輸出的複數個資料訊號,並且資料d(5)為顯示單元U15-Ux5於此幀中充電至真正的顯示電位所需的最終資料。
在一些實施例中,各時段t1、t2的時間長度大於或等於顯示裝置100的線路時間。並且,時段t1與時段t2相隔的時間間隔td至少大於顯示裝置100的線路時間。但本發明並非僅限於此,在另一些實施例中,各時段t1、t2的時間長度亦可小於顯示裝置100的線路時間。
在一些實施例中,各時段t1、t2、t3的時間長度可彼此相同。但本發明並非以此為限,在另一些實施例中,各時段t1、t2、t3的時間長度亦可相互不同。
圖8為產生圖5複數驅動訊號之閘極驅動電路之一實施例的概要示意圖,且圖9為圖8中複數時脈訊號與複數驅動訊號之一實施例的波形圖。請參閱圖1至圖9,在一實施例中,閘極驅動電路111可包含複數個驅動單元。以下,以五個驅動單元111a-111e為例來進行說明,但其數量並用以限定本發明。於此,奇數級的驅動單元111a、111c、111e可設置在顯示裝置100之影像顯示區A1的左側,且偶數級的驅動單元111b、111d相對地設置在影像顯示區A1的右側,以藉此形成雙邊驅動的架構,但本發明並非以此為限。
在一實施例中,各驅動單元111a-111e可包含移位暫存器R1與及閘(AND Gate)AND1。在每一個奇數級的驅動單元111a、111c、111e中,及閘AND1的第一輸入端耦接於移位暫存器R1之輸出端,且及閘的第二輸入端接收奇數控制訊號OE_O。而在每一個偶數級的驅動單元111b、111d中,及閘AND1的第一輸入端耦接於移位暫存器R1之輸出端,且及閘AND1的第二輸入端則接收偶數控制訊號OE_E。
於此,每一個奇數級之驅動單元111a、111c、111e的及閘AND1是根據移位暫存器R1輸出的移位訊號SR1、SR3、SR5與奇數控制訊號OE_O產生對應的驅動訊號G1、G3、G5。並且,每一個偶數級之驅動單元111b、111d的及閘AND1是根據移位暫存器R1輸出的移位訊號SR2、SR4與偶數控制訊號OE_E產生對應的驅動訊號G2、G4。
在一實施例中,奇數控制訊號OE_O具有複數個時段的導通期間。其中,奇數控制訊號OE_O之複數個時段於時間上不相連,且各個時段之間可彼此相隔一時間間隔ts1。同樣地,偶數控制訊號OE_E具有複數個時段的導通期間。其中,偶數控制訊號OE_E之複數個時段於時間上不相連,且各個時段之間可彼此相隔一時間間隔ts2。於此,奇數控制訊號OE_O之導通期間和偶數控制訊號OE_E之導通期間彼此交錯而不重疊。
在一些實施例中,奇數控制訊號OE_O之各個時段的時間長度至少大於或等於顯示裝置100的線路時間。並且,偶數控制訊號OE_E之各個時段的時間長度至少大於或等於顯示裝置100的線路時間。此外,奇數控制訊號OE_O中的各個時段間相隔的時間間隔ts1至少大於或等於顯示裝置100的線路時間。並且,偶數控制訊號OE_E中的各個時段間相隔的時間間隔ts2至少大於或等於顯示裝置100的線路時間。
在一些實施例中,時間間隔ts1大致上與時間間隔ts2相同。
在一實施例中,各移位訊號SR1-SR5之訊號上升緣的時間點依序兩兩之間具有時間差。於此,各移位訊號SR1-SR5之導通期間最多可與奇數控制訊號OE_O(或偶數控制訊號OE_E)之兩個時段的導通期間重疊。
在一些實施例中,各驅動單元111a-111e更可包含緩衝器Buf1。各驅動單元111a-111e之緩衝器Buf1耦接於各驅動單元111a-111e之及閘AND1的輸出端。換言之,各驅動單元111a-111e所輸出的驅動訊號G1-G5可經由緩衝器Buf1之緩衝後再輸出。
綜上所述,本發明實施例之顯示裝置及其驅動方法,其藉由輸出至各閘極線的驅動訊號之導通期間可和後續相隔至少一條閘極線的驅動訊號之導通期間有部分重疊,以增加各顯示單元的充電時間,並且藉由輸出至各閘極線的驅動訊號之導通期間和相鄰之閘極線的驅動訊號之導通期間不重疊,而可有效避免上下成對之暗點的產生,進而得以維持顯示裝置的品質階級並大幅提升顯示裝置的生產良率。
雖然本發明的技術內容已經以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神所作些許之更動與潤飾,皆應涵蓋於本發明的範疇內,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧顯示裝置
110‧‧‧驅動裝置
111‧‧‧閘極驅動電路
111a-111i‧‧‧驅動單元
112‧‧‧源極驅動電路
A1‧‧‧影像顯示區
AND1‧‧‧及閘
Buf1‧‧‧緩衝器
CK_L1‧‧‧時脈訊號
CK_L2‧‧‧時脈訊號
CK_R1‧‧‧時脈訊號
CK_R2‧‧‧時脈訊號
D1-Dx‧‧‧資料訊號
d(-4)-d(11)‧‧‧資料
G1-Gy‧‧‧驅動訊號
L11-L1y‧‧‧閘極線
L21-L2x‧‧‧資料線
OE_E‧‧‧偶數控制訊號
OE_O‧‧‧奇數控制訊號
R1‧‧‧移位暫存器
SR1-SR5‧‧‧移位訊號
t1-t3‧‧‧時段
td‧‧‧時間間隔
ts1‧‧‧時間間隔
ts2‧‧‧時間間隔
U11-Uxy‧‧‧顯示單元
V1‧‧‧第一方向
V2‧‧‧第二方向
XCK_L1‧‧‧時脈訊號
XCK_L2‧‧‧時脈訊號
XCK_R1‧‧‧時脈訊號
XCK_R2‧‧‧時脈訊號
S10~S40‧‧‧步驟
113‧‧‧多工電路
1131-113z‧‧‧多工模組
圖1為顯示裝置之一實施例的概要示意圖。 圖2為顯示裝置之另一實施例的概要示意圖。 圖3為驅動方法之一實施例的流程示意圖。 圖4為複數驅動訊號之第一實施例的波形圖。 圖5為複數驅動訊號之第二實施例的波形圖。 圖6為產生圖4複數驅動訊號之閘極驅動電路之一實施例的概要示意圖。 圖7為圖6中複數時脈訊號與複數驅動訊號之一實施例的波形圖。 圖8為產生圖5複數驅動訊號之閘極驅動電路之一實施例的概要示意圖。 圖9為圖8中複數時脈訊號與複數驅動訊號之一實施例的波形圖。

Claims (8)

  1. 一種驅動方法,適用於一顯示裝置,該驅動方法包含: 依序產生複數個驅動訊號,其中各該驅動訊號具有複數個時段的導通期間;及 分別輸出該些驅動訊號至該顯示裝置的複數閘極線,其中各該閘極線的該驅動訊號之該導通期間與相鄰的該閘極線的該驅動訊號之該導通期間不重疊,各該閘極線的該驅動訊號的該些時段中的最後一個時段之該導通期間與後續相隔至少一條的該閘極線的該驅動訊號的該些時段中之一的該導通期間重疊。
  2. 如請求項1所述的驅動方法,其中各該驅動訊號的該導通期間的該些時段於時間上相連。
  3. 如請求項1所述的驅動方法,其中各該驅動訊號的該導通期間的該些時段於時間上不相連。
  4. 如請求項1所述的驅動方法,其中該顯示裝置更包含複數條資料線與複數顯示單元,各該顯示單元耦接於該些閘極線中之一與該些資料線中之一,該驅動方法更包含: 產生複數資料訊號;及 分別輸出該些資料訊號至該些資料線,其中各該顯示單元在對應的該閘極線的該驅動訊號的該導通期間經由對應的該資料線接收該資料訊號。
  5. 一種顯示裝置,包含: 複數條閘極線,沿一第一方向依序排列;及 一閘極驅動電路,依序產生複數個驅動訊號,並分別輸出該些驅動訊號至該些閘極線,其中各該驅動訊號具有複數個時段的導通期間,各該閘極線的該驅動訊號之該導通期間與相鄰的該閘極線的該驅動訊號不重疊,各該閘極線的該驅動訊號的該些時段中的最後一個時段之該導通期間與後續相隔至少一條的該閘極線的該驅動訊號的該些時段中之一的該導通期間重疊。
  6. 如請求項5所述的顯示裝置,其中各該驅動訊號的該導通期間的該些時段於時間上相連。
  7. 如請求項5所述的顯示裝置,其中各該驅動訊號的該導通期間的該些時段於時間上不相連。
  8. 如請求項5所述的顯示裝置,更包含: 複數條資料線; 複數顯示單元,耦接於該些閘極線中之一與該些資料線中之一;及 一源極驅動電路,產生複數資料訊號,並分別輸出該些資料訊號至該些資料線,其中各該顯示單元在對應的該閘極線的該驅動訊號的該導通期間經由對應的該資料線接收該資料訊號。
TW107100389A 2018-01-04 2018-01-04 顯示裝置及其驅動方法 TWI640971B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107100389A TWI640971B (zh) 2018-01-04 2018-01-04 顯示裝置及其驅動方法
CN201810203838.9A CN108257545A (zh) 2018-01-04 2018-03-13 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107100389A TWI640971B (zh) 2018-01-04 2018-01-04 顯示裝置及其驅動方法

Publications (2)

Publication Number Publication Date
TWI640971B true TWI640971B (zh) 2018-11-11
TW201931344A TW201931344A (zh) 2019-08-01

Family

ID=62746205

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107100389A TWI640971B (zh) 2018-01-04 2018-01-04 顯示裝置及其驅動方法

Country Status (2)

Country Link
CN (1) CN108257545A (zh)
TW (1) TWI640971B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080246713A1 (en) * 2007-04-04 2008-10-09 Samsung Electronics Co., Ltd. Display apparatus and control method thereof
TW201227692A (en) * 2010-12-27 2012-07-01 Au Optronics Corp Driving method for a liquid crystal display
US20160078826A1 (en) * 2014-09-17 2016-03-17 Lg Display Co., Ltd. Display device
US20170116910A1 (en) * 2015-10-27 2017-04-27 Boe Technology Group Co., Ltd. Method for controlling a display panel, a circuit of controlling a display panel and a display apparatus

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070063952A1 (en) * 2005-09-19 2007-03-22 Toppoly Optoelectronics Corp. Driving methods and devices using the same
TWI432828B (zh) * 2010-03-11 2014-04-01 Chunghwa Picture Tubes Ltd 顯示面板
WO2013018597A1 (ja) * 2011-08-02 2013-02-07 シャープ株式会社 表示装置およびその駆動方法
CN103474039B (zh) * 2013-08-20 2016-09-28 北京京东方光电科技有限公司 栅线驱动方法、栅极驱动电路以及显示装置
KR20160025146A (ko) * 2014-08-26 2016-03-08 삼성디스플레이 주식회사 표시 장치
CN105989792B (zh) * 2015-01-27 2018-11-16 上海和辉光电有限公司 一种电流控制的显示面板的驱动方法及显示面板
US10204581B2 (en) * 2016-07-01 2019-02-12 Shenzhen China Star Optoelectronics Technology Co., Ltd Scan driving circuit and flat panel display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080246713A1 (en) * 2007-04-04 2008-10-09 Samsung Electronics Co., Ltd. Display apparatus and control method thereof
TW201227692A (en) * 2010-12-27 2012-07-01 Au Optronics Corp Driving method for a liquid crystal display
US20160078826A1 (en) * 2014-09-17 2016-03-17 Lg Display Co., Ltd. Display device
US20170116910A1 (en) * 2015-10-27 2017-04-27 Boe Technology Group Co., Ltd. Method for controlling a display panel, a circuit of controlling a display panel and a display apparatus

Also Published As

Publication number Publication date
TW201931344A (zh) 2019-08-01
CN108257545A (zh) 2018-07-06

Similar Documents

Publication Publication Date Title
KR101521706B1 (ko) 게이트 구동 회로, 어레이 기판 및 디스플레이 장치
CN101719382B (zh) 移位寄存器、显示装置及移位寄存器的驱动方法
KR101692656B1 (ko) 게이트 구동 회로, 디스플레이 디바이스 및 구동 방법
KR101310004B1 (ko) 주사 신호선 구동 회로 및 그것을 구비한 표시 장치
JP5346741B2 (ja) シフトレジスタ、当該シフトレジスタを有するゲートドライバ、液晶ディスプレイ装置及びゲート駆動信号としてのパルスを発生する方法
JP2006350289A (ja) 液晶表示装置の駆動装置及び駆動方法
US8760381B2 (en) Display device and driving method
WO2009104322A1 (ja) 表示装置および表示装置の駆動方法ならびに走査信号線駆動回路
WO2013168603A1 (ja) 走査信号線駆動回路およびそれを備える表示装置
KR101832950B1 (ko) 표시 장치
US20160240129A1 (en) Gate circuit, driving metohd for gate circuit and display device using the same
WO2015007052A1 (zh) Goa电路、阵列基板、显示装置及驱动方法
US20200258457A1 (en) Driving device and driving method of display panel
WO2013104235A1 (zh) 移位寄存器及其驱动方法、栅极驱动装置与显示装置
KR20100075019A (ko) 게이트 구동 장치 및 이를 포함하는 액정 표시 장치
CN101246672A (zh) 显示设备的驱动装置和包括驱动装置的显示设备
US10262617B2 (en) Gate driving circuit and driving method thereof, display substrate, and display device
CN102087827A (zh) 移位寄存器
US10372002B2 (en) Display device
TW201543453A (zh) 多相閘極驅動器及其顯示面板
KR20160009793A (ko) 표시 장치 및 이의 구동 방법
TWI640971B (zh) 顯示裝置及其驅動方法
US9711075B2 (en) Display panel and gate driver with reduced power consumption
JP5520587B2 (ja) データ処理方法、これを実行するための駆動装置及びこの駆動装置を具備する表示装置
KR101147091B1 (ko) 액정 표시장치의 구동장치