JP4724506B2 - 整数分周回路 - Google Patents
整数分周回路 Download PDFInfo
- Publication number
- JP4724506B2 JP4724506B2 JP2005262005A JP2005262005A JP4724506B2 JP 4724506 B2 JP4724506 B2 JP 4724506B2 JP 2005262005 A JP2005262005 A JP 2005262005A JP 2005262005 A JP2005262005 A JP 2005262005A JP 4724506 B2 JP4724506 B2 JP 4724506B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- flip
- flop
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Manipulation Of Pulses (AREA)
Description
2,310 信号反転回路
3,100 シフトレジスタ
4 排他的論理和回路
110,120,130,140,150 FF
200 帰還信号作成部
210,220 NAND回路
300 分周出力作成部
320 D−FF
330 論理積回路
A 第1の出力信号
B 第2の出力信号
C 帰還信号
F 第3の出力信号
CLK 被分周信号
ODDEVEN 切替指令信号
DEVOUT 分周信号出力
Claims (2)
- 帰還信号とクロック信号とを入力する第1のフリップフロップ、該第1のフリップフロップの出力信号と前記クロック信号とを入力する第2のフリップフロップ、該第2のフリップフロップの出力信号と前記クロック信号とを入力する第3のフリップフロップ、該第3のフリップフロップの出力信号と前記クロック信号とを入力する第4のフリップフロップ、該第4のフリップフロップの出力信号と前記クロック信号とを入力する第5のフリップフロップからなるシフトレジスタと、
前記第5のフリップフロップの出力信号と切替信号とを入力する第1の論理回路と、
前記第4のフリップフロップの出力信号と前記第1の論理回路の出力信号とを入力し、前記帰還信号を出力する第2の論理回路と、
前記帰還信号と反転させた前記クロック信号とに加え、前記切替信号をセット信号として入力する第6のフリップフロップと、
前記第1のフリップフロップの出力信号と前記第6のフリップフロップの出力信号とを入力し、前記切替信号に応じて前記クロック信号が奇数分周あるいは偶数分周されたクロック信号を出力する第3の論理回路とを備えたことを特徴とする整数分周回路。 - 前記シフトレジスタを構成するフリップフロップで隣接する第1,第2の出力信号を隣接する対として任意に選択することを特徴とする請求項1記載の整数分周回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005262005A JP4724506B2 (ja) | 2005-09-09 | 2005-09-09 | 整数分周回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005262005A JP4724506B2 (ja) | 2005-09-09 | 2005-09-09 | 整数分周回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007074636A JP2007074636A (ja) | 2007-03-22 |
JP4724506B2 true JP4724506B2 (ja) | 2011-07-13 |
Family
ID=37935650
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005262005A Expired - Fee Related JP4724506B2 (ja) | 2005-09-09 | 2005-09-09 | 整数分周回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4724506B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015149516A (ja) | 2014-02-04 | 2015-08-20 | ソニー株式会社 | 分周回路および位相同期回路 |
CN106374898B (zh) * | 2016-10-18 | 2019-08-20 | 天津大学 | 多通道输出选通开关时序产生结构 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62265815A (ja) * | 1986-05-13 | 1987-11-18 | Mitsubishi Electric Corp | デユ−テイ変換回路 |
JPH034618A (ja) * | 1989-05-31 | 1991-01-10 | Nec Eng Ltd | クロック分周回路 |
JPH04104614A (ja) * | 1990-08-24 | 1992-04-07 | Mitsubishi Electric Corp | 分周回路及びパルス信号作成回路 |
JPH04212521A (ja) * | 1990-09-07 | 1992-08-04 | Fujitsu Ltd | リングカウンタ |
JPH04312016A (ja) * | 1991-04-11 | 1992-11-04 | Nec Corp | 分周器 |
JPH07321642A (ja) * | 1994-05-27 | 1995-12-08 | Nec Corp | 分周回路 |
JPH10261953A (ja) * | 1997-03-17 | 1998-09-29 | Rohm Co Ltd | 奇数分周クロック発生回路 |
JPH10276083A (ja) * | 1997-03-28 | 1998-10-13 | Rohm Co Ltd | 偶数奇数分周回路 |
JP2003174359A (ja) * | 2001-12-07 | 2003-06-20 | Matsushita Electric Ind Co Ltd | 分周比可変型奇数分周回路 |
-
2005
- 2005-09-09 JP JP2005262005A patent/JP4724506B2/ja not_active Expired - Fee Related
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62265815A (ja) * | 1986-05-13 | 1987-11-18 | Mitsubishi Electric Corp | デユ−テイ変換回路 |
JPH034618A (ja) * | 1989-05-31 | 1991-01-10 | Nec Eng Ltd | クロック分周回路 |
JPH04104614A (ja) * | 1990-08-24 | 1992-04-07 | Mitsubishi Electric Corp | 分周回路及びパルス信号作成回路 |
JPH04212521A (ja) * | 1990-09-07 | 1992-08-04 | Fujitsu Ltd | リングカウンタ |
JPH04312016A (ja) * | 1991-04-11 | 1992-11-04 | Nec Corp | 分周器 |
JPH07321642A (ja) * | 1994-05-27 | 1995-12-08 | Nec Corp | 分周回路 |
JPH10261953A (ja) * | 1997-03-17 | 1998-09-29 | Rohm Co Ltd | 奇数分周クロック発生回路 |
JPH10276083A (ja) * | 1997-03-28 | 1998-10-13 | Rohm Co Ltd | 偶数奇数分周回路 |
JP2003174359A (ja) * | 2001-12-07 | 2003-06-20 | Matsushita Electric Ind Co Ltd | 分周比可変型奇数分周回路 |
Also Published As
Publication number | Publication date |
---|---|
JP2007074636A (ja) | 2007-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8040315B2 (en) | Device for driving a display panel with sequentially delayed drive signal | |
US7012455B2 (en) | Frequency divider and related method of design | |
JP2004227751A (ja) | シフトレジスタ | |
KR101995389B1 (ko) | 위상 혼합 회로, 이를 포함하는 반도체 장치 및 반도체 시스템 | |
TWI473069B (zh) | 閘極驅動裝置 | |
JP2020532033A (ja) | シフトレジスター及びその駆動方法、ゲート駆動回路、並び表示装置 | |
KR20000017243A (ko) | 펄스폭 변조 파형 발생 회로 | |
US4882505A (en) | Fully synchronous half-frequency clock generator | |
US7342425B1 (en) | Method and apparatus for a symmetrical odd-number clock divider | |
CN106024065B (zh) | 移位寄存器、栅极驱动电路、阵列基板和显示装置 | |
JP4724506B2 (ja) | 整数分周回路 | |
JP4817241B2 (ja) | 4相出力2(2n+1)分周移相器 | |
TW201243799A (en) | Image display system, shift register and a method for controlling a shift register | |
JP5491454B2 (ja) | パラレル−シリアル変換回路 | |
CN107888166B (zh) | 多相位不交叠时钟信号产生电路及相应的方法 | |
WO2011142148A1 (ja) | レベルシフト回路およびそれを備えた表示装置 | |
US20100201409A1 (en) | Frequency Divider Circuit | |
US7521972B2 (en) | Fifty percent duty cycle clock divider circuit and method | |
KR100556455B1 (ko) | 티에프티-엘시디(tft-lcd)의게이트구동회로 | |
JP2007140256A (ja) | 駆動回路、ラッチ回路及びそれを用いたアレイ基板及び画像表示装置 | |
JPH04295280A (ja) | Pwm信号演算回路 | |
CN107818749B (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
US7551015B2 (en) | Operating frequency generating method and circuit for switching voltage converter | |
EP2391007A2 (en) | Division circuit, division device, and electronic apparatus | |
JP2010124228A (ja) | 分周回路および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080609 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100907 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20100913 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100930 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100930 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110405 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110411 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140415 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |