JP4674299B2 - 反転増幅器及びこれを有する水晶発振器 - Google Patents

反転増幅器及びこれを有する水晶発振器 Download PDF

Info

Publication number
JP4674299B2
JP4674299B2 JP2005138970A JP2005138970A JP4674299B2 JP 4674299 B2 JP4674299 B2 JP 4674299B2 JP 2005138970 A JP2005138970 A JP 2005138970A JP 2005138970 A JP2005138970 A JP 2005138970A JP 4674299 B2 JP4674299 B2 JP 4674299B2
Authority
JP
Japan
Prior art keywords
self
inverting amplifier
bias resistor
bias
mos transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005138970A
Other languages
English (en)
Other versions
JP2006319576A (ja
Inventor
昌明 神谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
INTERCHIP CO.,LTD.
Original Assignee
INTERCHIP CO.,LTD.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by INTERCHIP CO.,LTD. filed Critical INTERCHIP CO.,LTD.
Priority to JP2005138970A priority Critical patent/JP4674299B2/ja
Priority to US11/430,952 priority patent/US7391279B2/en
Publication of JP2006319576A publication Critical patent/JP2006319576A/ja
Application granted granted Critical
Publication of JP4674299B2 publication Critical patent/JP4674299B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • H03B5/36Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device
    • H03B5/366Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device and comprising means for varying the frequency by a variable voltage or current
    • H03B5/368Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device and comprising means for varying the frequency by a variable voltage or current the means being voltage variable capacitance diodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator
    • H03B5/36Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device
    • H03B5/364Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator active element in amplifier being semiconductor device the amplifier comprising field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B2200/00Indexing scheme relating to details of oscillators covered by H03B
    • H03B2200/0002Types of oscillators
    • H03B2200/0012Pierce oscillator

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Logic Circuits (AREA)

Description

本発明は反転増幅器及びこれを有する水晶発振器に関し、特に高入力インピーダンスが要求されるFET入力、MOS入力あるいはCMOS入力の交流反転増幅器及び水晶発振器に適用して有用なものである。
図8は従来技術に係るCMOS型回路の反転増幅器を示す回路図である。同図に示すように、この反転増幅器は、PチャンネルMOSトランジスタ1とNチャンネルMOSトランジスタ2とを直列に接続してなるCMOSインバータと、その入力端子Inと出力端子Outとの間に接続されたセルフバイアス抵抗Rfとにより構成されている。
図9は、図8に示す反転増幅器の入力電圧と出力電圧及びセルフバイアス抵抗Rf内の電圧分布を示している。本図において、入力電圧をVin、CMOSインバータの電圧ゲインをAv、出力電圧をVoと表している。この図から、セルフバイアス抵抗Rfに流れる電流Ifは、
If=(1+Av)Vin/Rf
と表される。従って、入力側から見た入力インピーダンスZinは
Zin=Rf/(1+Av)
となり、電圧ゲインAvが大きいCMOSインバータの場合、実効的な入力インピーダンスは大幅な減少を余儀なくされる。例えば、100KHz以下で使用するCMOSインバータの場合、微小信号に対するCMOSインバータの電圧ゲインAvは20以上となり、このため入力インピーダンスは20分の1以下にまで減少する。この現象は一般にミラー効果と呼ばれている。
通常、増幅器の入力インピーダンスは高い程よい。従って、ミラー効果による入力インピーダンスの減少を考えると、セルフバイアス抵抗Rfを非常に大きな値にする必要がある。
なお、本発明に関連する公知技術としては、次の特許文献を挙げることができる。
特開2004−096711号公報
上記従来技術の問題点を、図10に示す32KHzの水晶発振回路における反転増幅器を例に採って説明する。この場合、発振器としてのループゲインを大きくとるためには、反転増幅器の入力インピーダンスは10MΩ以上であることが望まれる。反転増幅器のゲインAvを20とすると、10MΩ以上の入力インピーダンスを得るためには、セルフバイアス抵抗Rfの値を200MΩ以上としなければならない。セルフバイアス抵抗Rfの値を200MΩ以上にすると、実用上以下のような問題が発生する。
1) 反転増幅器の入出力端子に設けられた静電気保護回路や、水晶振動子などのIC外部の素子と接続する配線における僅かな電流漏れなどがあると、反転増幅器のバイアス電圧が大きく変動し、発振動作に支障をきたす。
2) 反転増幅器をIC化する場合、200MΩのような大きな抵抗をICの中に作りこむことは容易でない。
次に、図11に示すVCXO(電圧制御水晶発振器)の場合について説明する。このVCXOにおいてセルフバイアス抵抗Rfが大きい場合、コントロール電圧VCの変動に対してバイアス電圧が変動し易くなる。即ちDCバイアスが不安定であるため、コントロール電圧VCの変動は発振器の入力に伝わり易く、その影響は出力波形のデューティ変動となって現れる。一方、デューティ変動を嫌ってセルフバイアス抵抗Rfを小さくすると、当然反転増幅器の入力インピーダンスが低下し、発振器としてのループゲインの低下を招くことになる。
本発明は、上記従来技術の問題点に鑑み、反転増幅器の入力インピーダンスを下げることなく、セルフバイアス抵抗を低減可能な反転増幅器及びこれを有する水晶発振器を提供することを目的とする。
上記目的を達成する本発明の構成は、次の点を特徴とする。
1) インバータと、このインバータの入力に一端が接続された第一のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗の他端と前記インバータの出力に接続された第二のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗との節点と、接地との間に接続されたバイパス容量とを有すること。
2) 上記1)に記載するインバータが、CMOSインバータであること。
3) 相互に直列接続されたPチャンネルMOSトランジスタとNチャンネルMOSトランジスタと、前記PチャンネルMOSトランジスタと前記NチャンネルMOSトランジスタとのゲート間に接続された容量と、前記PチャンネルMOSトランジスタ又は前記NチャンネルMOSトランジスタの何れか一方のゲートに接続された直流バイアス回路と、他方のN又はPチャンネルMOSトランジスタのゲートにその一端が接続された第一のセルフバイアス抵抗と、この第一のセルフバイアス抵抗の他端とインバータの出力に接続された第二のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗との節点と、接地との間に接続されたバイパス容量とを有すること。
4) 上記1)〜3)に記載する何れか一つの反転増幅器において、
増幅する信号の周波数における前記バイパス容量のインピーダンスが、第二のセルフバイアス抵抗の値を反転増幅器の電圧ゲインで割った値よりも小さいこと。
5) 上記1)〜4)に記載する何れか一つの反転増幅器において、
第一のセルフバイアス抵抗の抵抗値が第二のセルフバイアス抵抗の抵抗値よりも大きいこと。
6) 上記1)〜5)に記載する何れか一つの反転増幅器において、
前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗の一部あるいは全てをMOSトランジスタで置き換えたこと。
7) 水晶発振器が、上記1)〜6)に記載する何れか一つの反転増幅器を有すること。
上述の如き本発明によれば、大きなセルフバイアス抵抗を用いることなく入力インピーダンスの高い反転増幅器を容易に実現することができる。この結果、この反転増幅器を使用した発振回路の発振余裕度を高くすることができ、かつ回路としての動作点も安定させることができる。また、この反転増幅器を集積化することも容易になる。
以下、本発明の実施の形態を図面に基づき詳細に説明する。なお、図8と同一部分乃至各実施の形態において同一部分には同一番号を付し、重複する説明は省略する。
<実施の形態1>
図1は本発明の実施の形態1に係る反転増幅器を示す回路図である。同図に示すように、本形態に係る反転増幅器は、増幅器の入出力間を結ぶセルフバイアス抵抗が第一のセルフバイアス抵抗Rf1と第二のセルフバイアス抵抗Rf2の2つに分割され、第一のセルフバイアス抵抗Rf1と第二のセルフバイアス抵抗Rf2との節点Mはバイパス容量Cmを介して接地されている。
この反転増幅器の動作原理を説明するため、まず、周波数fの入力信号Vinに対してバイパス容量Cmが十分大きく、節点Mの電圧変動は殆どないものとする。この場合、入力端子Inから出力端子Outまでの第一のセルフバイアス抵抗Rf1及び第二のセルフバイアス抵抗Rf2内の電圧は図2のようになる。即ち、この反転増幅器の入力インピーダンスはRf1と等しくなり、インバータの電圧ゲインに依存しなくなる。
第一のセルフバイアス抵抗Rf1が第二のセルフバイアス抵抗Rf2より大きい場合、前記のような効果を得るに必要な容量Cmとしては、増幅しようとする信号の周波数fでの容量Cmのインピーダンスが
1/(2πfCm)≦ Rf2/Av
を満足できれば十分である。近似的にこの場合の入力インピーダンスは図3に示すようにRfeとインダクタンスLeの直列回路で表され、そのインピーダンスの絶対値|Zin|は、
|Zin|>Rf1/√2
となり、第一のセルフバイアス抵抗Rf1より少し減少する程度である。
ここで、本形態に係る反転増幅器の具体例を示しておく。入力信号周波数f=32KHz、反転増幅器のゲインAv=20、必要とされる入力インピーダンス|Zin|>10MΩの時、
Rf1=15MΩ、
Rf2=5MΩ、
Cm =20pF
であればよい。ここで、20pF程度の容量をICチップの中に作り込むことは容易である。なお、従来技術であればセルフバイアス抵抗Rfとして200MΩ以上が必要であった。また、ICチップの中に15MΩの抵抗を抵抗体により作ることの困難性は、後述するように抵抗体をMOSトランジスタで置き換えることで解決することができる。
<実施の形態2>
図4は本発明の実施の形態2に係る反転増幅器を示す回路図である。同図に示すように、本形態に係る反転増幅器は、低電圧動作化のため、PチャンネルMOSトランジスタ1のゲートとNチャンネルMOSトランジスタ2のゲートの間に容量Cgを挿入し、それぞれのゲートに別々のバイアス電圧を与えることができる構成としてPチャンネルMOSトランジスタ1は定電圧回路で形成したバイアス電源7により、またNチャンネルMOSトランジスタ2は第一のセルフバイアス抵抗Rf1と第二のセルフバイアス抵抗Rf2とによりバイアスされる構成としている。この場合も動作原理は<実施の形態1>と同じである。第一のセルフバイアス抵抗Rf1と第二のセルフバイアス抵抗Rf2との間に挿入したキャパシタCmにより、入力端子In1又は入力端子In2から見た交流入力インピーダンスは、ほぼ第一のセルフバイアス抵抗Rf1とバイアス抵抗Rbの並列抵抗の値に維持される。ここでキャパシタCgのインピーダンスは第一のセルフバイアス抵抗Rf1やバイアス抵抗Rbと比較し十分小さく設定されているものとする。
<実施の形態3>
図5は本発明の実施の形態3に係る反転増幅器を示す回路図である。同図に示すように、本形態に係る反転増幅器は、実施の形態1(図1参照)における第一のセルフバイアス抵抗Rf1及び第二のセルフバイアス抵抗Rf2をデプレッションのMOSトランジスタ3、4、5で置き換えたものである。デプレッションのMOSトランジスタ3、4、5を使用するとポリシリコンなどで作られる抵抗体よりも少ない面積で、大きな抵抗を作ることが可能となる。
<実施の形態4>
図6は図1に示す反転増幅器を適用した32kHzの水晶発振回路を示す回路図である。同図に示すように、水晶振動子8に接続される容量Cg、Cdは共に10pF程度であり、このインピーダンスは約500KΩである。従って反転増幅器の入力インピーダンスとしては、その20倍以上、即ち10MΩ以上であることが望まれる。本形態における第一及び第二のセルフバイアス抵抗Rf1、Rf2、バイパス容量Cmの値は、<実施の形態1>の具体例で用いた値と同じである。従って、この反転増幅器の入力インピーダンスは10MΩ以上となる。またバイアス抵抗の和も20MΩで、この程度であれば、静電気保護ダイオードに漏れ電流があっても、直流バイアス点が大きく損なわれることは無い。
<実施の形態5>
図7は図1に示す反転増幅器を適用した32MHzの電圧制御水晶発振回路を示す回路図である。本実施の形態では、32MHzでのインバータの電圧ゲインAvは5程度を想定している。また、可変容量CG、CDの値はコントロール電圧VCに印加される電圧により5〜20pFの範囲を変化するものとする。この場合、可変容量CGのインピーダンスは250Ωから1000Ωの値をとる。ここで、反転増幅器の入力インピーダンスが常に可変容量CGのインピーダンスの20倍以上であることが望まれる場合、第一及び第二のセルフバイアス抵抗Rf1、Rf2、バイパス容量Cmの値としては図7に示すような値であればよい。
従来技術に係る図8の反転増幅器を用いると、20KΩ以上の入力インピーダンスのためにはバイアス抵抗として120KΩが必要となる。従って、本発明の反転増幅器においては、コントロール電圧VCの変化に対するバイアス電圧の変動は、従来技術と較べ半分以下で済むことになる。即ち、発振回路の発振余裕度などの特性を劣化させることなく、出力波形のデューティ変動の少ない電圧制御水晶発振回路の実現が可能となる。
本発明は水晶発振器等の電子機器を製造、販売する産業分野で利用することができる。
本発明の実施の形態1に係る反転増幅器を示す回路図である。 図1に示す反転増幅器の入力電圧及び出力電圧と、セルフバイアス抵抗に沿った電圧分布を示す図である。 図1に示す反転増幅器の入力から見た等価入力インピーダンスを示す回路図である。 本発明の実施の形態2に係る反転増幅器を示す回路図である。 本発明の実施の形態3に係る反転増幅器を示す回路図である。 本発明の実施の形態4に係る水晶発振回路を示す回路図である。 本発明の実施の形態5に係る電圧制御水晶発振回路を示す回路図である。 従来技術に係るCMOS型反転増幅器を示す回路図である。 図8に示す反転増幅器の入力電圧及び出力電圧と、セルフバイアス抵抗に沿った電圧分布を示す特性図である。 図8に示す従来の反転増幅器を32KHzの水晶発振回路に適用した例を示す回路図である。 図8に示す従来の反転増幅器を32MHzの電圧制御水晶発振回路に適用した例を示す回路図である。
符号の説明
1 PチャンネルMOSトランジスタ
2 NチャンネルMOSトランジスタ
3、4、5 デプレッションのMOSトランジスタ
7 バイアス電源
8 水晶振動子
9 デプレションNチャンネルMOSトランジスタ
Rf1 第一のセルフバイアス抵抗
Rf2 第二のセルフバイアス抵抗
Cm バイパス容量
In 入力端子
In1、In2 入力端子
Out 出力端子
M 節点
Cg、Cd 容量
CG,CD 可変容量
Vc コントロール電圧


Claims (7)

  1. インバータと、このインバータの入力に一端が接続された第一のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗の他端と前記インバータの出力に接続された第二のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗との節点と、接地との間に接続されたバイパス容量とを有することを特徴とする反転増幅器。
  2. 請求項1に記載するインバータが、CMOSインバータであることを特徴とする反転増幅器。
  3. 相互に直列接続されたPチャンネルMOSトランジスタとNチャンネルMOSトランジスタと、前記PチャンネルMOSトランジスタと前記NチャンネルMOSトランジスタとのゲート間に接続された容量と、前記PチャンネルMOSトランジスタ又は前記NチャンネルMOSトランジスタの何れか一方のゲートに接続された直流バイアス回路と、他方のN又はPチャンネルMOSトランジスタのゲートにその一端が接続された第一のセルフバイアス抵抗と、この第一のセルフバイアス抵抗の他端とインバータの出力に接続された第二のセルフバイアス抵抗と、前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗との節点と、接地との間に接続されたバイパス容量とを有することを特徴とする反転増幅器。
  4. 請求項1〜請求項3に記載する何れか一つの反転増幅器において、
    増幅する信号の周波数における前記バイパス容量のインピーダンスが、第二のセルフバイアス抵抗の値を反転増幅器の電圧ゲインで割った値よりも小さいことを特徴とする反転増幅器。
  5. 請求項1〜請求項4に記載する何れか一つの反転増幅器において、
    第一のセルフバイアス抵抗の抵抗値が第二のセルフバイアス抵抗の抵抗値よりも大きいことを特徴とする反転増幅器。
  6. 請求項1〜請求項5に記載する何れか一つの反転増幅器において、
    前記第一のセルフバイアス抵抗と前記第二のセルフバイアス抵抗の一部あるいは全てをMOSトランジスタで置き換えたことを特徴とする反転増幅器。
  7. 請求項1〜請求項6に記載する何れか一つの反転増幅器を有することを特徴とする水晶発振器。
JP2005138970A 2005-05-11 2005-05-11 反転増幅器及びこれを有する水晶発振器 Expired - Fee Related JP4674299B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005138970A JP4674299B2 (ja) 2005-05-11 2005-05-11 反転増幅器及びこれを有する水晶発振器
US11/430,952 US7391279B2 (en) 2005-05-11 2006-05-10 Inverting amplifier and crystal oscillator having same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005138970A JP4674299B2 (ja) 2005-05-11 2005-05-11 反転増幅器及びこれを有する水晶発振器

Publications (2)

Publication Number Publication Date
JP2006319576A JP2006319576A (ja) 2006-11-24
JP4674299B2 true JP4674299B2 (ja) 2011-04-20

Family

ID=37418543

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005138970A Expired - Fee Related JP4674299B2 (ja) 2005-05-11 2005-05-11 反転増幅器及びこれを有する水晶発振器

Country Status (2)

Country Link
US (1) US7391279B2 (ja)
JP (1) JP4674299B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8766746B2 (en) * 2011-09-21 2014-07-01 Fujitsu Limited Active inductor
US8975976B2 (en) * 2013-03-06 2015-03-10 Qualcomm Incorporated Multi-power mode reference clock with constant duty cycle
US9369122B2 (en) * 2014-09-05 2016-06-14 Marvell World Trade Ltd. Low phase noise technique for a crystal oscillator circuit
US10291180B2 (en) * 2017-10-06 2019-05-14 Realtek Semiconductor Corp. Crystal oscillator circuit and method thereof
GB201801161D0 (en) * 2018-01-24 2018-03-07 Eosemi Ltd Oscillator circuits

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3725822A (en) * 1971-05-20 1973-04-03 Rca Corp Phase shift oscillators using insulated-gate field-effect transistors
JPS53139959A (en) * 1977-05-13 1978-12-06 Hitachi Ltd Amplifying circuit
JPS6037642B2 (ja) * 1977-05-18 1985-08-27 株式会社東芝 相補型mosトランジスタ回路
JPS56132588A (en) * 1980-03-22 1981-10-16 Citizen Watch Co Ltd Crystal oscillation type electronic watch
JPS60140908A (ja) * 1983-12-27 1985-07-25 Nec Corp 増幅回路
JP2004096711A (ja) 2002-07-10 2004-03-25 Seiko Epson Corp 発振回路、電子機器、時計

Also Published As

Publication number Publication date
US7391279B2 (en) 2008-06-24
US20060255871A1 (en) 2006-11-16
JP2006319576A (ja) 2006-11-24

Similar Documents

Publication Publication Date Title
KR100432933B1 (ko) 발진회로 및 발진용 집적회로
US5939945A (en) Amplifier with neuron MOS transistors
US7633338B1 (en) Compensation circuit for amplifiers having multiple stages
US8461812B2 (en) Shunt regulator having over-voltage protection circuit and semiconductor device including the same
KR102528632B1 (ko) 볼티지 레귤레이터
US7821324B2 (en) Reference current generating circuit using on-chip constant resistor
US20150200635A1 (en) Operational transconductance amplifier, reconfigurable fully differential voltage sensing amplifier and reconfigurable fully differential capacitive sensing amplifier
US7675374B2 (en) Voltage controlled oscillator with switching bias
US6882216B2 (en) On-chip high-pass filter with large time constant
US6879212B2 (en) Operational amplifier having large output current with low supply voltage
JP4681007B2 (ja) 電圧制御発振器
US7061309B2 (en) Transconductance-adjusting circuit
EP1686686A1 (en) Am intermediate frequency variable gain amplifier circuit, variable gain amplifier circuit, and semiconductor integrated circuit thereof
JP4674299B2 (ja) 反転増幅器及びこれを有する水晶発振器
US11835977B2 (en) Constant voltage circuit for improvement of load transient response with stable operation in high frequency, and electronic device therewith
US20080211591A1 (en) Oscillatory signal output circuit for capacitive coupling an oscillating signal with bias voltage applied
JP4331550B2 (ja) 位相補償回路
US20050156663A1 (en) Noise filter circuit
US7443207B2 (en) Differential output circuit with stable duty
JP3885875B2 (ja) 等価インダクタ回路
JP4427566B2 (ja) 半導体装置
JP2002280876A (ja) 半導体集積回路
JP3057840B2 (ja) 演算増幅器
KR100668364B1 (ko) 가변 이득 증폭기
JP2718378B2 (ja) 半導体増幅回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080512

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101029

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101117

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101214

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140204

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees