JP4640424B2 - 電力変換装置 - Google Patents
電力変換装置 Download PDFInfo
- Publication number
- JP4640424B2 JP4640424B2 JP2008054049A JP2008054049A JP4640424B2 JP 4640424 B2 JP4640424 B2 JP 4640424B2 JP 2008054049 A JP2008054049 A JP 2008054049A JP 2008054049 A JP2008054049 A JP 2008054049A JP 4640424 B2 JP4640424 B2 JP 4640424B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring member
- electrode wiring
- substrate
- main body
- negative electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Inverter Devices (AREA)
- Power Conversion In General (AREA)
Description
また、前記正極用配線部材及び負極用配線部材における基板側延設部には電流の流れを規制する切り欠き部が設けられているので、電流の流れが規制されることにより、電流の流れの影響が抑制される。
また、前記切り欠き部の幅はゲルの通過に支障のない大きさに形成されているので、切り欠きを通してゲルを容易に通過させることができ、ゲルを効率良く必要な位置に入れることができる。
先ずインバータ装置の回路構成を説明する。図1(a)に示すように、インバータ装置11は、6個のスイッチング素子Q1〜Q6を有するインバータ回路12を備えている。各スイッチング素子Q1〜Q6には、MOSFET(metal oxide semiconductor 電界効果トランジスタ)が使用されている。インバータ回路12は、第1及び第2のスイッチング素子Q1,Q2、第3及び第4のスイッチング素子Q3,Q4、第5及び第6のスイッチング素子Q5,Q6がそれぞれ直列に接続されている。各スイッチング素子Q1〜Q6のドレインとソース間には、ダイオードD1〜D6が、逆並列に接続されている。第1、第3及び第5のスイッチング素子Q1,Q3,Q5及び各第1、第3及び第5のスイッチング素子Q1,Q3,Q5に接続されたダイオードD1,D3,D5の組はそれぞれ上アームと呼ばれる。また、第2、第4及び第6のスイッチング素子Q2,Q4,Q6及び第2、第4及び第6のスイッチング素子Q2,Q4,Q6に接続されたダイオードD2,D4,D6の組はそれぞれ下アームと呼ばれる。
図2は、インバータ装置のカバーを省略した模式斜視図であり、図3は同じく平面図である。図4について(a)は図3のA−A線断面図であり、(b)は(a)の一部省略部分拡大図である。図5は基板上の結線状態を示す部分平面図である。図6について、(a)は図3のB−B線断面図であり、(b)は(a)の部分拡大図である。図7について、(a)はチップ部品が実装されたセラミック基板21の模式斜視図であり、(b)はセラミック基板21が実装された金属ベース20の模式斜視図である。図8について、(a)は金属ベース20に支持枠30が取り付けられた状態の模式斜視図であり、(b)は出力電極部材32U,32V,32Wを取り付けた状態の模式斜視図である。
先ずセラミック基板21上への半導体チップ23の実装工程が行われる。この工程では、図7(a)に示すように、セラミック基板21のドレイン用の回路パターン24b上に2個の半導体チップ23を、回路パターン24bの長手方向の中央部にスペースが存在するように半田付けにより接合する。次に図5に示したように半導体チップ23のゲートとゲート信号用の回路パターン24aとの間、半導体チップ23のソースとソース用の回路パターン24cとの間及び半導体チップ23のソースとソース信号用の回路パターン24dとの間をワイヤボンディングにより電気的に接続する。
インバータ装置11は、例えば、車両の電源装置の一部を構成するものとして使用される。図1においてインバータ装置11は、プラス入力端子14及びマイナス入力端子16が直流電源(図示せず)に接続され、U相端子U、V相端子V及びW相端子Wがモータ(図示せず)に接続され、駆動信号入力端子G1〜G6及び信号端子S1〜S6が制御装置(図示せず)に接続された状態で使用される。
(1)正極用配線部材27及び負極用配線部材28は、本体部27a,28aから基板22に向かって延びる基板側延設部としての垂下部27b,28bが平板状に形成され、かつ、基板22との接合部の直近まで平行状態で互いに近接した状態に保持されている。これにより、コンデンサの配線に寄生するインダクタンスをより小さくすることができる。
○ 図4(b)での絶縁シート29に代わり板状のもの(例えば樹脂板)を用いることができ、他にも、正極用配線部材27及び負極用配線部材28の全体をゲルで絶縁してもよい。
○ コンデンサ17は電解コンデンサに限らず、例えば電気二重層コンデンサであってもよい。
○ コンデンサ17の正極端子17aと正極用配線部材27との接合及び負極端子17bと負極用配線部材28との接合は、ねじによる締め付け固定に限らず、コンデンサ17に対する熱の影響が半田付けに比較して小さな接合方法、例えば、精密抵抗溶接やレーザビーム溶接で行ってもよい。
Claims (3)
- スイッチング素子が実装された基板と、
平板状の本体部が前記基板の上方において前記基板と平行に、かつ相互に電気的に絶縁された状態で近接して重なるように配置された正極用配線部材及び負極用配線部材と、
正極端子が前記正極用配線部材の本体部に接続され、負極端子が前記負極用配線部材の本体部に接続されたコンデンサと、
を備え、
前記正極用配線部材及び負極用配線部材は、前記本体部から前記基板に向かって延びる基板側延設部が平板状に形成され、かつ、前記基板側延設部は前記基板との接合部の直近まで平行状態で互いに近接した状態に保持され、
前記正極用配線部材及び負極用配線部材における基板側延設部には電流の流れを規制する切り欠き部が設けられ、
前記切り欠き部の幅はゲルの通過に支障のない大きさに形成されていることを特徴とする電力変換装置。 - 前記正極用配線部材の本体部と負極用配線部材の本体部との間、及び、正極用配線部材の基板側延設部と負極用配線部材の基板側延設部との間には絶縁部材が配置されていることを特徴とする請求項1に記載の電力変換装置。
- 前記基板と平行に配置した前記正極用配線部材の本体部及び負極用配線部材の本体部のうちの前記基板と対向しない一方の本体部上にコンデンサが搭載されていることを特徴とする請求項1または2に記載の電力変換装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008054049A JP4640424B2 (ja) | 2008-03-04 | 2008-03-04 | 電力変換装置 |
CNA2009101181253A CN101527502A (zh) | 2008-03-04 | 2009-03-02 | 电力变换装置 |
EP09154214.2A EP2099121B1 (en) | 2008-03-04 | 2009-03-03 | Power converter apparatus |
US12/397,151 US8018730B2 (en) | 2008-03-04 | 2009-03-03 | Power converter apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008054049A JP4640424B2 (ja) | 2008-03-04 | 2008-03-04 | 電力変換装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009213270A JP2009213270A (ja) | 2009-09-17 |
JP4640424B2 true JP4640424B2 (ja) | 2011-03-02 |
Family
ID=41095235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008054049A Expired - Fee Related JP4640424B2 (ja) | 2008-03-04 | 2008-03-04 | 電力変換装置 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4640424B2 (ja) |
CN (1) | CN101527502A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4640425B2 (ja) * | 2008-03-04 | 2011-03-02 | 株式会社豊田自動織機 | 電力変換装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000060126A (ja) * | 1998-08-11 | 2000-02-25 | Hitachi Ltd | 電力変換器の主回路構造 |
JP2002044964A (ja) * | 2000-07-21 | 2002-02-08 | Hitachi Ltd | 半導体装置,電力変換装置及び自動車 |
JP2004214452A (ja) * | 2003-01-06 | 2004-07-29 | Fuji Electric Device Technology Co Ltd | 電力用半導体モジュールおよび外部電極との結線方法 |
JP2005261035A (ja) * | 2004-03-10 | 2005-09-22 | Toyota Motor Corp | 半導体装置 |
JP2005347561A (ja) * | 2004-06-03 | 2005-12-15 | Toshiba Corp | パワー半導体モジュールおよび電力変換装置 |
JP2007143272A (ja) * | 2005-11-17 | 2007-06-07 | Hitachi Ltd | コンデンサモジュール,電力変換装置及び車載用電機システム |
-
2008
- 2008-03-04 JP JP2008054049A patent/JP4640424B2/ja not_active Expired - Fee Related
-
2009
- 2009-03-02 CN CNA2009101181253A patent/CN101527502A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000060126A (ja) * | 1998-08-11 | 2000-02-25 | Hitachi Ltd | 電力変換器の主回路構造 |
JP2002044964A (ja) * | 2000-07-21 | 2002-02-08 | Hitachi Ltd | 半導体装置,電力変換装置及び自動車 |
JP2004214452A (ja) * | 2003-01-06 | 2004-07-29 | Fuji Electric Device Technology Co Ltd | 電力用半導体モジュールおよび外部電極との結線方法 |
JP2005261035A (ja) * | 2004-03-10 | 2005-09-22 | Toyota Motor Corp | 半導体装置 |
JP2005347561A (ja) * | 2004-06-03 | 2005-12-15 | Toshiba Corp | パワー半導体モジュールおよび電力変換装置 |
JP2007143272A (ja) * | 2005-11-17 | 2007-06-07 | Hitachi Ltd | コンデンサモジュール,電力変換装置及び車載用電機システム |
Also Published As
Publication number | Publication date |
---|---|
CN101527502A (zh) | 2009-09-09 |
JP2009213270A (ja) | 2009-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4582161B2 (ja) | 電力変換装置 | |
JP4640425B2 (ja) | 電力変換装置 | |
JP4561874B2 (ja) | 電力変換装置 | |
JP4640423B2 (ja) | 電力変換装置 | |
EP2099119B1 (en) | Power converter apparatus | |
JP6665926B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6836201B2 (ja) | 電力変換装置 | |
JP4640213B2 (ja) | 電力半導体装置及びそれを使用したインバータブリッジモジュール | |
US20220319976A1 (en) | Three-level power module | |
WO2023065602A1 (zh) | 功率模块及电机控制器 | |
JP2009278772A (ja) | インバータモジュール | |
JP5056595B2 (ja) | 電力変換装置 | |
JP4798170B2 (ja) | 半導体装置 | |
JP5092804B2 (ja) | 電力変換装置 | |
JP5092892B2 (ja) | 半導体装置 | |
EP2099121B1 (en) | Power converter apparatus | |
JP3173511U (ja) | 半導体装置 | |
JP2012089794A (ja) | 半導体装置 | |
JP5062029B2 (ja) | 半導体装置 | |
CN110622307B (zh) | 半导体模块以及电力变换装置 | |
JP4640424B2 (ja) | 電力変換装置 | |
JP4246040B2 (ja) | 半導体装置の実装体 | |
JP3922698B2 (ja) | 半導体装置 | |
JP2012209598A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100224 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100629 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100630 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100825 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101102 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101115 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4640424 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131210 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |