JP4484757B2 - 情報処理装置 - Google Patents
情報処理装置 Download PDFInfo
- Publication number
- JP4484757B2 JP4484757B2 JP2005130746A JP2005130746A JP4484757B2 JP 4484757 B2 JP4484757 B2 JP 4484757B2 JP 2005130746 A JP2005130746 A JP 2005130746A JP 2005130746 A JP2005130746 A JP 2005130746A JP 4484757 B2 JP4484757 B2 JP 4484757B2
- Authority
- JP
- Japan
- Prior art keywords
- server
- node
- reference clock
- module
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17337—Direct connection machines, e.g. completely connected computers, point to point communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Small-Scale Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
ノードリンクコントローラインタフェース306は、ブロードキャストトランザクションのノード間転送、コヒーレンシ応答トランザクションのノード間転送、1 to 1トランザクションのノード間転送の機能を持つ。ノードリンクを流れるトランザクションは、ECC(Error Correction Coding)によって保護される。
ノード間の同期をとっていたとしても、ノードコントローラ内のキューの状態により応答のタイミングがずれてしまわないように、ファームウェアの制御により余裕のあるノードが応答に時間のかかるノードの処理を待つことでトランザクションの選択順序が必ず同じになることを保証している。
11 サービスプロセッサユニット
13 バックプレーン
14 基準クロック分配ユニット
20 ノードコントローラ
21 基準クロック分配回路
22 CPU
23 メモリ
24 I/O回路
25 モジュール管理部
26 基準クロック発生部
27 クロック分配器
28 サービスプロセッサユニット内メモリ
29 第2のクロック分配器
30 第1のクロック分配器
1500 SMPサーバA
1501 SMPサーバB
S20 SMP結合インタフェース
S21〜S25 基準クロック
201 バックプレーン
202〜205 ノード(ブレードサーバモジュール)
301 ノード(ブレードサーバモジュール)
302 ノードコントローラ
303 ノードリンクコントローラ
304 ラッチ
305 ノードコントローラ内のローカルループ配線
306 ノードリンクコントローラインタフェース
307 ノード間結合インタフェース
401 ノード(ブレードサーバモジュール)
402 ノードコントローラ
403 ノードリンクコントローラ
404 ノードコントローラ上のローカルループ配線
405 ノードリンクコントローラインタフェース
406 ノード間結合インタフェース
501 ノード(ブレードサーバモジュール)
502 ノードコントローラ
503 ノードリンクコントローラ
504 ノードリンクコントローラインタフェース
505 ノード上のローカルループ配線
506 ノード間結合インタフェース
601 ノードリンク間を等長配線したバックプレーン
602〜605 ノード(ブレードサーバモジュール)
606〜609 自ノードへのローカルループ配線
701 ノード(ブレードサーバモジュール)
702ノードコントローラ
703 ノードリンクコントローラ
704 ノードリンクコントローラインタフェース
705 ノード間結合インタフェース
801〜804 ノード(ブレードサーバモジュール)
1101 CPU
1102 ノードコントローラ
1103 タグ
1104 タグ制御回路
1105 コヒーレンシ送信部
1106 HOSTi/f
1107 シーケンサ
1108 コヒーレンシ受信部
1109 メモリi/f
1110 待ち合わせ回路
1111 メモリ
1201 ノードコントローラ
1202 コヒーレンシ送信部
1203 シーケンサ
1204 待ち合わせ回路
1205 コヒーレンシ受信部
1206 ファームウェア
Claims (4)
- 複数のサーバモジュール、装置全体を管理する管理ユニット、及び前記複数のサーバモジュールと前記管理ユニットを搭載して相互に信号伝達を可能とするバックプレーンとからなるサーバ装置であって、
各サーバモジュールは、
基準クロックを出力する基準クロック発生回路と、
該基準クロック発生回路から出力された基準クロック信号を入力して、自サーバモジュールの第2のクロック分配器に前記バックプレーンを経由せず出力すると共に、前記自サーバモジュールの第2のクロック分配器及び全ての他のサーバモジュールの第2のクロック分配器に前記バックプレーンを経由して出力する第1のクロック分配器と、
前記自サーバモジュールの第1のクロック分配器から出力され前記バックプレーンを経由せず入力された基準クロック信号と、前記自サーバモジュールの第1のクロック分配器から出力され前記バックプレーンを経由して入力された基準クロック信号と、前記全ての他のサーバモジュールの第1のクロック分配器から出力され前記バックプレーンを経由して入力された基準クロック信号との中からいずれか1つの基準クロック信号を選択して前記自サーバモジュール内に分配する前記第2のクロック分配器と、
前記管理ユニットから伝達される構成情報に従って前記自サーバモジュール内に分配する基準クロックの切り換えを前記第2のクロック分配器に指示するモジュール管理部とを備え、
前記自サーバモジュールの第1のクロック分配器と前記自サーバモジュールの第2のクロック分配器とを前記バックプレーンを経由して直接接続する配線と、自サーバモジュールの第1のクロック分配器と他のサーバモジュールの第2のクロック分配器とを前記バックプレーンを経由して直接接続する配線とが、等長であることを特徴とするサーバ装置。 - 前記各サーバモジュールは他のサーバモジュールとSMP結合するための手段を備え、前記モジュール管理部からの指示により該サーバモジュール内に分配する基準クロックとして該サーバモジュール内の第1のクロック分配器からの基準クロックを選択することにより該サーバモジュールをブレードサーバとして単独で動作させるか、あるいは、前記モジュール管理部からの指示により該サーバモジュール内に分配する基準クロックとして前記バックプレーンを経由して入力された自サーバモジュール及び他のサーバモジュールからの基準クロック信号の中からいずれか1つの基準クロック信号を選択することにより該サーバモジュールをSMPサーバの構成モジュールとして動作させることを特徴とする請求項1記載のサーバ装置。
- 前記管理ユニットから伝達される構成情報の設定により同一装置内におけるブレードサーバとSMPサーバの共存を可能とした請求項2記載のサーバ装置。
- 前記基準クロック発生回路から出力される基準クロックの周波数が他のサーバモジュールの基準クロック周波数と異なるサーバモジュールを前記バックプレーンに搭載することにより同一装置内に異種のブレードサーバ又はSMPサーバを共存させることを可能とした請求項3記載のサーバ装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005130746A JP4484757B2 (ja) | 2004-12-09 | 2005-04-28 | 情報処理装置 |
TW094131109A TWI287716B (en) | 2004-12-09 | 2005-09-09 | Multi node server system |
CN 200510103402 CN1786936B (zh) | 2004-12-09 | 2005-09-15 | 多节点服务器装置 |
US11/227,112 US7840675B2 (en) | 2004-12-09 | 2005-09-16 | Multi node server system |
US12/895,085 US8700779B2 (en) | 2004-12-09 | 2010-09-30 | Multi node server system with plane interconnects the individual nodes equidistantly |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004356157 | 2004-12-09 | ||
JP2005130746A JP4484757B2 (ja) | 2004-12-09 | 2005-04-28 | 情報処理装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009237839A Division JP5050028B2 (ja) | 2004-12-09 | 2009-10-15 | サーバ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006190240A JP2006190240A (ja) | 2006-07-20 |
JP4484757B2 true JP4484757B2 (ja) | 2010-06-16 |
Family
ID=36585312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005130746A Expired - Fee Related JP4484757B2 (ja) | 2004-12-09 | 2005-04-28 | 情報処理装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7840675B2 (ja) |
JP (1) | JP4484757B2 (ja) |
TW (1) | TWI287716B (ja) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9088748B2 (en) * | 2004-07-16 | 2015-07-21 | Universal Electronics Inc. | System for providing electronic media and commands via remote control and docking station |
US7870413B2 (en) * | 2006-08-15 | 2011-01-11 | Mitac International Corp. | Synchronization clocking scheme for small scalable multi-processor system |
JP5115075B2 (ja) * | 2007-07-25 | 2013-01-09 | 富士通株式会社 | 転送装置、転送装置を有する情報処理装置及び制御方法 |
US7882232B2 (en) * | 2008-09-29 | 2011-02-01 | International Business Machines Corporation | Rapid resource provisioning with automated throttling |
JP2010102523A (ja) * | 2008-10-24 | 2010-05-06 | Hitachi Ltd | ブレードサーバシステム |
JP5256241B2 (ja) * | 2010-04-15 | 2013-08-07 | 株式会社日立製作所 | コネクタ勘合機構 |
JP2012053504A (ja) * | 2010-08-31 | 2012-03-15 | Hitachi Ltd | ブレード型サーバ装置 |
US8982140B2 (en) * | 2010-09-24 | 2015-03-17 | Nvidia Corporation | Hierarchical memory addressing |
CN102033847A (zh) * | 2010-10-25 | 2011-04-27 | 浪潮电子信息产业股份有限公司 | 一种多节点服务器系统 |
CN102045124B (zh) * | 2010-12-06 | 2014-12-17 | 神州数码网络(北京)有限公司 | 一种机架式同步以太网架构和时钟同步控制方法 |
US9736011B2 (en) | 2011-12-01 | 2017-08-15 | Intel Corporation | Server including switch circuitry |
US9361043B2 (en) | 2012-01-13 | 2016-06-07 | Hitachi, Ltd. | Information processing and control system for inter processing apparatus control of storage devices |
US9261897B2 (en) | 2012-03-07 | 2016-02-16 | Intel Corporation | Scalable, common reference-clocking architecture using a separate, single clock source for blade and rack servers |
JP6030998B2 (ja) | 2013-06-05 | 2016-11-24 | 株式会社日立製作所 | 情報処理システム |
CN104683166A (zh) * | 2013-11-28 | 2015-06-03 | 英业达科技有限公司 | 于多节点服务器中测试服务器节点的系统及其方法 |
US9952650B2 (en) | 2014-10-16 | 2018-04-24 | Futurewei Technologies, Inc. | Hardware apparatus and method for multiple processors dynamic asymmetric and symmetric mode switching |
US10928882B2 (en) | 2014-10-16 | 2021-02-23 | Futurewei Technologies, Inc. | Low cost, low power high performance SMP/ASMP multiple-processor system |
US10248180B2 (en) * | 2014-10-16 | 2019-04-02 | Futurewei Technologies, Inc. | Fast SMP/ASMP mode-switching hardware apparatus for a low-cost low-power high performance multiple processor system |
WO2016174739A1 (ja) * | 2015-04-28 | 2016-11-03 | 株式会社日立製作所 | 複合計算機システム、管理計算機、およびデータ連携管理方法 |
CN106603355B (zh) | 2015-10-15 | 2019-10-18 | 华为技术有限公司 | 一种计算装置、节点设备和服务器 |
JP6694728B2 (ja) * | 2016-02-18 | 2020-05-20 | 日本電波工業株式会社 | 信号処理装置 |
US10491701B2 (en) * | 2016-07-14 | 2019-11-26 | Cisco Technology, Inc. | Interconnect method for implementing scale-up servers |
EP3750296A4 (en) * | 2018-02-05 | 2021-09-15 | Cisco Technology, Inc. | CONFIGURABLE STORAGE SERVER WITH MULTIPLE SOCKETS |
US11019585B1 (en) | 2018-07-24 | 2021-05-25 | Sprint Communications Company L.P. | Network generated precision time |
US10803008B2 (en) * | 2018-09-26 | 2020-10-13 | Quanta Computer Inc. | Flexible coupling of processor modules |
CN113986639A (zh) * | 2021-12-24 | 2022-01-28 | 苏州浪潮智能科技有限公司 | 一种服务器功能测试方法、装置、设备及存储介质 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0334496A3 (en) | 1988-03-16 | 1991-09-18 | Crosfield Electronics Limited | High data bandwidth synchronous interconnect bus structure protocol |
US5774698A (en) * | 1991-02-22 | 1998-06-30 | International Business Machines Corporation | Multi-media serial line switching adapter for parallel networks and heterogeneous and homologous computer system |
US5335335A (en) * | 1991-08-30 | 1994-08-02 | Compaq Computer Corporation | Multiprocessor cache snoop access protocol wherein snoop means performs snooping operations after host bus cycle completion and delays subsequent host bus cycles until snooping operations are completed |
JPH05341872A (ja) | 1992-06-05 | 1993-12-24 | Mitsubishi Electric Corp | データ処理装置 |
WO1994018766A1 (en) * | 1993-02-09 | 1994-08-18 | Dsc Communications Corporation | High-speed packet bus |
JPH06334369A (ja) | 1993-05-27 | 1994-12-02 | Toshiba Corp | バックパネルモジュールのクロック信号等長配線方式 |
US6055599A (en) * | 1995-09-11 | 2000-04-25 | Electronics & Telecommunications Research Institute | Hierarchical crossbar interconnection network for a cluster-based parallel processing computer |
JPH10269169A (ja) | 1997-03-27 | 1998-10-09 | Toshiba Corp | コンピュータシステムおよびバストランザクション制御方法 |
US5966729A (en) * | 1997-06-30 | 1999-10-12 | Sun Microsystems, Inc. | Snoop filter for use in multiprocessor computer systems |
JPH11234318A (ja) * | 1998-02-10 | 1999-08-27 | Fujitsu Ltd | クロック再生装置 |
US6239985B1 (en) * | 1998-10-08 | 2001-05-29 | International Business Machines Corporation | High speed signals distribution for backplanes |
US6467012B1 (en) * | 1999-07-08 | 2002-10-15 | International Business Machines Corporation | Method and apparatus using a distributed system structure to support bus-based cache-coherence protocols for symmetric multiprocessors |
JP3630601B2 (ja) * | 1999-12-24 | 2005-03-16 | 沖電気工業株式会社 | Ip端末装置、周波数誤差範囲推定方法、周波数差推定方法及び推定所要時間算出方法 |
JP2001256179A (ja) | 2000-03-14 | 2001-09-21 | Sharp Corp | プロセッサシステム |
JP4397109B2 (ja) * | 2000-08-14 | 2010-01-13 | 富士通株式会社 | 情報処理装置及びクロスバーボードユニット・バックパネル組立体の製造方法 |
US6839808B2 (en) * | 2001-07-06 | 2005-01-04 | Juniper Networks, Inc. | Processing cluster having multiple compute engines and shared tier one caches |
JP3632635B2 (ja) | 2001-07-18 | 2005-03-23 | 日本電気株式会社 | マルチスレッド実行方法及び並列プロセッサシステム |
JP2003216595A (ja) | 2002-01-25 | 2003-07-31 | Mitsubishi Electric Corp | マルチプロセッサ同期方式及びパケット及び中継装置及びプロセッサ装置及びマルチプロセッサ同期方法 |
US20040022022A1 (en) | 2002-08-02 | 2004-02-05 | Voge Brendan A. | Modular system customized by system backplane |
US7185214B2 (en) * | 2002-08-12 | 2007-02-27 | Hewlett-Packard Development Company, L.P. | System and method for load dependent frequency and performance modulation in bladed systems |
US7765299B2 (en) | 2002-09-16 | 2010-07-27 | Hewlett-Packard Development Company, L.P. | Dynamic adaptive server provisioning for blade architectures |
US6907502B2 (en) * | 2002-10-03 | 2005-06-14 | International Business Machines Corporation | Method for moving snoop pushes to the front of a request queue |
US6976132B2 (en) * | 2003-03-28 | 2005-12-13 | International Business Machines Corporation | Reducing latency of a snoop tenure |
US7117388B2 (en) * | 2003-04-28 | 2006-10-03 | International Business Machines Corporation | Dynamic, Non-invasive detection of hot-pluggable problem components and re-active re-allocation of system resources from problem components |
-
2005
- 2005-04-28 JP JP2005130746A patent/JP4484757B2/ja not_active Expired - Fee Related
- 2005-09-09 TW TW094131109A patent/TWI287716B/zh not_active IP Right Cessation
- 2005-09-16 US US11/227,112 patent/US7840675B2/en not_active Expired - Fee Related
-
2010
- 2010-09-30 US US12/895,085 patent/US8700779B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7840675B2 (en) | 2010-11-23 |
US20110016201A1 (en) | 2011-01-20 |
US20060129585A1 (en) | 2006-06-15 |
US8700779B2 (en) | 2014-04-15 |
TWI287716B (en) | 2007-10-01 |
TW200619964A (en) | 2006-06-16 |
JP2006190240A (ja) | 2006-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4484757B2 (ja) | 情報処理装置 | |
JP5050028B2 (ja) | サーバ装置 | |
JP3644587B2 (ja) | 共用介入サポートを有する不均等メモリ・アクセス(numa)・データ処理システム | |
US9261897B2 (en) | Scalable, common reference-clocking architecture using a separate, single clock source for blade and rack servers | |
JP5833282B2 (ja) | 多階層キャッシュコヒーレンシドメインシステムおよび多階層キャッシュコヒーレンシドメインシステムのローカルドメインにおけるShare−F状態の構成方法 | |
JP5852294B2 (ja) | マルチプロセサシステムおよびマルチプロセサシステムの構成方法 | |
US9535873B2 (en) | System, computer-implemented method and computer program product for direct communication between hardward accelerators in a computer cluster | |
JP2001184321A (ja) | 主記憶共有型並列計算機及びそれに用いるノード制御装置 | |
JPH11134312A (ja) | 分散共有メモリ多重プロセッサシステム | |
US7818509B2 (en) | Combined response cancellation for load command | |
KR20000052493A (ko) | 공유된 개입 지원을 가지는 비균등 메모리 액세스 데이터처리 시스템 | |
EP2230606A2 (en) | System having a plurality of nodes connected in multi-dimensional matrix, method of controlling system and apparatus | |
EP1701267B1 (en) | Address snoop method and multi-processor system | |
CN108874687A (zh) | 针对拼贴式末级高速缓存的非统一总线(nub)互连协议 | |
US6950913B2 (en) | Methods and apparatus for multiple cluster locking | |
KR100257993B1 (ko) | 분산 공유 메모리 시스템에서 미세 통신과 대단위 통신의 병합을 위한 적응형 입도 방법 | |
US6826643B2 (en) | Method of synchronizing arbiters within a hierarchical computer system | |
JP7373579B2 (ja) | 並べ替えリングネットワーク相互接続型コンピューティングアーキテクチャ | |
KR20010081224A (ko) | 방향 분리 이중 링 구조의 분산된 공유 메모리 다중프로세서 시스템 | |
US6636948B2 (en) | Method and system for a processor to gain assured ownership of an up-to-date copy of data | |
US20020133656A1 (en) | Method and apparatus for efficiently broadcasting transactions between an address repeater and a client | |
US20020133652A1 (en) | Apparatus for avoiding starvation in hierarchical computer systems that prioritize transactions | |
JP2005509199A (ja) | トランザクションを第1アドレスリピータと第2アドレスリピータとの間で効果的に同報通信するための方法および装置 | |
Oh et al. | Design and implementation of cc-numa card ii for sci-based pc clustering | |
Shing et al. | A Novel Approach to the Design of Scalable Shared-Memory Multiprocessors |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20060515 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20070216 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080321 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090818 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091015 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100210 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100309 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100323 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130402 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140402 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |