JP4386552B2 - 受発光型半導体装置の構造 - Google Patents

受発光型半導体装置の構造 Download PDF

Info

Publication number
JP4386552B2
JP4386552B2 JP2000235561A JP2000235561A JP4386552B2 JP 4386552 B2 JP4386552 B2 JP 4386552B2 JP 2000235561 A JP2000235561 A JP 2000235561A JP 2000235561 A JP2000235561 A JP 2000235561A JP 4386552 B2 JP4386552 B2 JP 4386552B2
Authority
JP
Japan
Prior art keywords
lead terminal
package body
semiconductor device
die pad
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000235561A
Other languages
English (en)
Other versions
JP2002050731A (ja
Inventor
正博 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2000235561A priority Critical patent/JP4386552B2/ja
Publication of JP2002050731A publication Critical patent/JP2002050731A/ja
Application granted granted Critical
Publication of JP4386552B2 publication Critical patent/JP4386552B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Led Device Packages (AREA)
  • Light Receiving Elements (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、半導体チップの部分と、これと外部への接続用リード端子とを接続する金属線の部分とを透明合成樹脂にてパッケージして成る半導体装置のうち、前記半導体チップとして受発光半導体チップを使用した受発光型半導体装置の構造に関するものである。
【0002】
【従来の技術】
一般に、半導体装置においては、その半導体チップ及び金属線の部分を、各種硬化促進剤及び各種充填剤等のフィラーを混入したエポキシ樹脂等の熱硬化性合成樹脂にてパッケージしているが、受発光型の半導体装置の場合には、受発光半導体チップ及び金属線の部分を、フィラーを混入していないエポキシ樹脂等のような透明の熱硬化性合成樹脂にてパッケージすることにより、半導体チップに対する受発光線がパッケージ体を透過するように構成している。
【0003】
【発明が解決しようとする課題】
しかし、半導体チップ及び金属線の部分のパッケージに、フィラーを混入していない透明合成樹脂を使用すると、この透明合成樹脂は、フィラーを混入した合成樹脂よりも耐熱性が低いことにより、以下に述べるような問題が発生するのであった。
【0004】
すなわち、この種のパッケージした半導体装置においては、半導体チップに金属線を介して電気的に接続した金属板製のリード端子の先端部を、前記パッケージ体から突出し、この先端部を、回路基板等に対して半田付けするものであることにより、この半田付けに際して加えた熱が、前記リード端子の全体にわたって伝わることになる。
【0005】
この場合において、前記半導体チップに対するパッケージ体が、フィラーを混入していない、したがって耐熱性の低い透明合成樹脂であると、リード端子の半田付けに際して、前記パッケージ体のうち前記リード端子を保持している部分が軟化することになるから、リード端子を保持する強度が急激に低下し、リード端子にぐらつきが発生し、このリード端子と半導体チップとを接続している金属線が切れることが多発するという問題があった。
【0006】
本発明は、この問題を解消することを技術的課題とするものである。
【0007】
【課題を解決するための手段】
この技術的課題を達成するため本発明は、
金属板製のダイパットの上面に搭載した半導体チップと、この半導体チップと金属板製のリード端子とを接続する金属線と、これらをリード端子の先端が突出するようにパッケージする透明合成樹脂製のパッケージ体とから成る受発光型半導体装置において、
前記ダイパット及び前記リード端子の下面には、前記パッケージ体の内部に設けたポリイミド樹脂又はエポキシ樹脂による絶縁フィルムが、当該ダイパット及びリード端子の両方に跨がるように接着されており、この絶縁フィルムは、その周囲が前記パッケージ体の周囲よりも内側に位置する構成であることを特徴とする。」
ものである。
【0008】
この場合、前記リード端子は、請求項2に記載したように、複数個に構成されており、また、前記リード端子のうちのうち前記パッケージ体から突出する部分は、請求項3に記載したように、その先端が前記パッケージ体の下面と同一平面に位置するように下向きに折り曲げられている
【0009】
【発明の作用・効果】
このように、ダイパット及びリード端子の下面に、ポリイミド樹脂又はエポキシ樹脂による絶縁フィルムを両方に跨がるように接着することにより、前記リード端子に半田付けの熱が伝わることで、前記パッケージ体のうち前記リード端子を保持している部分が軟化しても,このリード端子は、耐熱性を有するポリイミド樹脂又はエポキシ樹脂による前記絶縁フィルムを介してダイパットに支持されることになる。
しかも、前記リード端子に伝わった熱は前記ポリイミド樹脂又はエポキシ樹脂による絶縁フィルムを介してダイパットの全体に速やかに熱伝達することで、前記パッケージ体のうちリード端子を保持している部分における軟化を更に抑制できるから、当該リード端子を保持する強度が急激に低下することを確実に回避できるのである。
【0010】
従って、本発明によると、半導体チップ及び金属線の部分を透明な合成樹脂にてパッケージして成る受発光型半導体装置において、これを回路基板等に対して半田付けする場合に、前記リード端子にぐらつきが発生し、これに接続した金属線に断線が発生することを大幅に低減できる効果を有する。
【0011】
【発明の実施の形態】
以下、本発明の実施の形態を、図1及び図2の図面について説明する。
【0012】
この図において、符号1は、ダイパットを、符号2は、前記ダイパット1の周囲から外向きに延びる複数本(六本)のリード端子を各々示し、これらダイパット1及び各リード端子2は、薄金属板製のリードフレームを打ち抜くことによって形成されている。
【0013】
前記ダイパット1の上面に、受発光型の半導体チップ3を搭載し、次いで、この半導体チップ3における各電極と前記各リード端子2との間を、ワイヤボンディングによる細い金属線4にて電気的に接続する。
【0014】
次いで、前記ダイパット1の下面と、前記各リード端子2の下面とに、ポリイミド樹脂又はエポキシ樹脂による絶縁フィルム5を、両方に跨がるように接着する。
この場合、前記絶縁フィルム5は、前記ダイパット1の下面の全体に接着されている。
【0015】
なお、この絶縁フィルム4の接着は、前記半導体チップ3を搭載する前において行い、その後において、前記半導体チップ3の搭載と、金属線4によるワイヤボンディングとを行うようにしても良い。
【0016】
そして、前記ダイバット1、半導体チップ3、各金属線4及び絶縁フィルム5の部分を、フィラーを混入していないエポキシ樹脂等のような透明の熱硬化性合成樹脂によるパッケージ体6にて、前記各リード端子2の先端がパッケージ体6の側面から突出するようにパッケージする。
この場合、前記絶縁フィルム5における周囲を、前記パッケージ体6の周囲よりも内側に位置することにより、前記パッケージ体6のうち前記ダイバット1及び各リード端子2の上面側の部分と、前記ダイバット1及び各リード端子2の下面側の部分とが一体に繋がるように構成している。
【0017】
そして、前記各リード端子2のうちパッケージ体6から突出する部分は、パッケージ体6の下面と略同一平面に位置するように下向きに折り曲げられている。
【0018】
このように、ダイパット1の下面と、前記各リード端子2の下面とに、ポリイミド樹脂又はエポキシ樹脂による絶縁フィルム5を、両方に跨がるように接着することにより、前記各リード端子2に半田付けの熱が伝わることで、前記パッケージ体6のうち前記各リード端子2を保持している部分が軟化しても、この各リード端子2は、耐熱性を有するポリイミド樹脂又はエポキシ樹脂による前記絶縁フィルム5を介してダイパット1に支持されることになり、しかも、前記各リード端子2に伝わった熱は前記絶縁フィルム5を介してダイパット1側の全体に速やかに熱伝達されることで、前記パッケージ体6のうち各リード端子2を保持している部分における軟化を更に抑制できるから、当該各リード端子2を保持する強度が急激に低下することを確実に回避できる。
【0019】
なお、本発明は、リード端子2が、前記のように六本の場合に限らず、一本又は六本以外の複数本の場合にも適用できることはいうまでもない。
【図面の簡単な説明】
【図1】 本発明の実施の形態を示す縦断正面図である。
【図2】 図1のII−II視平断面図である。
【符号の説明】
1 ダイパット
2 リード端子
3 半導体チップ
4 金属線
6 パッケージ体
5 絶縁フィルム

Claims (3)

  1. 金属板製のダイパットの上面に搭載した半導体チップと、この半導体チップと金属板製のリード端子とを接続する金属線と、これらをリード端子の先端が突出するようにパッケージする透明合成樹脂製のパッケージ体とから成る受発光型半導体装置において、
    前記ダイパット及び前記リード端子の下面には、前記パッケージ体の内部に設けたポリイミド樹脂又はエポキシ樹脂による絶縁フィルムが、当該ダイパット及びリード端子の両方に跨がるように接着されており、この絶縁フィルムは、その周囲が前記パッケージ体の周囲よりも内側に位置する構成であることを特徴とする受発光型半導体装置の構造。
  2. 前記請求項1の記載において、前記リード端子は、複数個の構成であることを特徴とする受発光型半導体装置の構造。
  3. 前記請求項1又は2の記載において、前記リード端子のうち前記パッケージ体から突出する部分は、その先端が前記パッケージ体の下面と同一平面に位置するように下向きに折り曲げられていることを特徴とする受発光型半導体装置の構造。
JP2000235561A 2000-08-03 2000-08-03 受発光型半導体装置の構造 Expired - Lifetime JP4386552B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000235561A JP4386552B2 (ja) 2000-08-03 2000-08-03 受発光型半導体装置の構造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000235561A JP4386552B2 (ja) 2000-08-03 2000-08-03 受発光型半導体装置の構造

Publications (2)

Publication Number Publication Date
JP2002050731A JP2002050731A (ja) 2002-02-15
JP4386552B2 true JP4386552B2 (ja) 2009-12-16

Family

ID=18727750

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000235561A Expired - Lifetime JP4386552B2 (ja) 2000-08-03 2000-08-03 受発光型半導体装置の構造

Country Status (1)

Country Link
JP (1) JP4386552B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5349755B2 (ja) * 2003-12-09 2013-11-20 ジーイー ライティング ソリューションズ エルエルシー 表面実装の発光チップパッケージ
KR100601891B1 (ko) * 2005-08-04 2006-07-19 삼성전자주식회사 Led 패키지 및 그 제조방법

Also Published As

Publication number Publication date
JP2002050731A (ja) 2002-02-15

Similar Documents

Publication Publication Date Title
KR101643332B1 (ko) 초음파 웰딩을 이용한 클립 본딩 반도체 칩 패키지 및 그 제조 방법
KR101388328B1 (ko) 통합 tht 히트 스프레더 핀을 구비한 리드 프레임 기반 오버-몰딩 반도체 패키지와 그 제조 방법
CN1249798C (zh) 混合集成电路装置的制造方法
KR101920915B1 (ko) 방열구조를 갖는 반도체 패키지
KR101555300B1 (ko) 외부 본딩 영역을 구비하는 반도체 파워 모듈 패키지
JPH10200021A (ja) ボトムリード半導体パッケージ
KR20170086828A (ko) 메탈범프를 이용한 클립 본딩 반도체 칩 패키지
US20070126107A1 (en) Multi-chip semiconductor connector assembly method
US6501160B1 (en) Semiconductor device and a method of manufacturing the same and a mount structure
US6479893B2 (en) Ball-less clip bonding
JP2002334964A (ja) 半導体装置
JP4386552B2 (ja) 受発光型半導体装置の構造
TW201112372A (en) Substrate and package for micro BGA
JP2008294132A (ja) モールドパッケージおよびその製造方法
JP2002280479A (ja) 表面実装型の半導体装置
TWI382509B (zh) 無外接腳式半導體封裝構造
KR20040075683A (ko) 전력용 반도체모듈패키지 및 그 제조방법
JP3991649B2 (ja) 半導体装置の製造方法および半導体装置
JP4608810B2 (ja) 表面実装型の半導体装置
JPH06334059A (ja) 半導体搭載用基板及びその製造方法
JPH08255868A (ja) 半導体装置およびその製造方法
JP5145596B2 (ja) 半導体装置
JP2002076161A (ja) 表面実装型の半導体装置
JP2000133762A5 (ja)
JP2004335947A (ja) 半導体装置及び半導体装置の作製方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070403

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090612

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090617

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090810

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090916

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090929

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121009

Year of fee payment: 3