JP4201156B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP4201156B2 JP4201156B2 JP2001036291A JP2001036291A JP4201156B2 JP 4201156 B2 JP4201156 B2 JP 4201156B2 JP 2001036291 A JP2001036291 A JP 2001036291A JP 2001036291 A JP2001036291 A JP 2001036291A JP 4201156 B2 JP4201156 B2 JP 4201156B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- conductive
- insulating film
- conductive film
- tin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
【産業上の利用分野】
本発明は半導体集積回路に係り、特に高集積、高性能且つ高信頼なプラグに関する。
従来、下層導電領域と上層配線体との接続を形成する場合、下層導電領域上に形成した絶縁膜に、下層導電領域の一部を露出するビアホールを設け、このビアホールに金属膜からなるプラグを埋め込み、このプラグに上層配線体を接続することにより、下層導電領域と上層配線体との接続を形成していたが、高集積化に従い、ビアホールが微細になり、アスペクト比が大きくなるにつれて、微細なビアホールに均一且つ平坦なプラグを埋め込むことが難しくなって来つつある。
そこで、さらなる高集積化に対応でき、どのような微細化にも対応可能で、電気的特性に優れ、信頼性の高いプラグを形成できる手段が要望されている。
【0002】
【従来の技術】
図12は従来の半導体装置の模式側断面図で、半導体集積回路の一部に形成された、下層配線体上に設けられた微細なビアホールを埋め込んだプラグを示しており、51はp型のシリコン基板、52は燐珪酸ガラス(PSG )膜、53はバリアメタル(Ti/TiN )、54はAlCu配線、55はバリアメタル(Ti/TiN )、56は層間絶縁膜(SiO2)、57はビアホール、58はバリアメタル(Ti/TiN )、59はプラグ(W)、60はバリアメタル(Ti/TiN )、61はAlCu配線、62はバリアメタル(Ti/TiN )を示している。
同図においては、p型のシリコン基板51上に絶縁膜(PSG )52を介して形成された上下にバリアメタル(Ti/TiN )(53、55)を有する下層配線体(AlCu配線)54と上下にバリアメタル(Ti/TiN )(60、62)を有する上層配線体(AlCu配線)61との接続が、層間絶縁膜56に設けられた微細なビアホール57をバリアメタル(Ti/TiN )58を介して埋め込まれた導電膜(W)59によるプラグを介して取られている構造が形成されている。
したがって、平坦化された絶縁膜上に下層配線体及び上層配線体を形成できるため、ステップカバレッジのよい、マイグレーションに強い、信頼性の高い配線体を形成することは可能である。しかし、ビアホールを埋め込んだ、バリアメタルを有するプラグを介在させることにより、下層配線体と上層配線体とは一応オーミックな接続は可能であるが、微細なビアホールを側面及び底面から等方的に埋め込むために、ビアホールが微細になればなるほど、ビアホールのアスペクト比(ビアホールの内径に対するビアホールの深さの比)が大きくなればなるほど、ビアホールの中央部に空洞が生じてしまい、均一な埋め込みができないプラグを形成することになり、コンタクト抵抗が増大し、電気的特性が劣化するという寿命上の問題があった。
【0003】
【発明が解決しようとする課題】
本発明が解決しようとする課題は、従来例に示されるように、平坦に形成された下層配線体と上層配線体を接続するために、層間絶縁膜を開孔するビアホールにバリアメタルを有するプラグを埋め込み、このプラグを介することによって、オーミックな接続を形成しているが、ビアホールが微細になるにしたがい、ビアホールのアスペクト比が大きくなるにつれて、導電膜が均一に埋め込めなくなり、空洞を有するプラグが形成されるため、コンタクト抵抗が増大し、電気的な特性が劣化するという寿命上の問題が顕著になってきたことである。
【0004】
【課題を解決するための手段】
上記課題は、半導体基板上に絶縁膜を介して設けられた導電層と、前記導電層上に設けられた第1の絶縁膜と、前記第1の絶縁膜に設けられた前記導電層の一部を露出する開孔部と、前記開孔部の側壁に設けられた第1の導電膜と、前記第1の導電膜及び露出した前記導電層の直上に積層された第2の導電膜と、前記第2の導電膜の側壁に設けられた第3の導電膜と、前記第2及び第3の導電膜を平坦に埋め込んだ第2の絶縁膜と、前記第2及び第3の導電膜に接続した配線体とを備えてなる本発明の半導体装置によって解決される。
【0005】
【作 用】
即ち、本発明の半導体装置においては、p型のシリコン基板上に絶縁膜を介して上下にバリアメタルを有する導電層(下層配線)が設けられ、この導電層を平坦に埋め込んだ平坦化用絶縁膜が設けられ、この平坦になった絶縁膜及び導電層上に薄い第1の絶縁膜が設けられ、この第1の絶縁膜を選択的に開孔し、導電層の一部を露出する微細な開孔部が設けられ、この開孔部の側壁に第1の導電膜(バリアメタル)が設けられ、第1の導電膜及び露出した導電層の直上に自己整合して第2の導電膜(プラグ、選択化学気相成長導電膜)が設けられ、この第2の導電膜(プラグ)の側壁に第3の導電膜(バリアメタル)が設けられ、第2の導電膜(プラグ)及び第3の導電膜を平坦に埋め込んだ厚い第2の絶縁膜が設けられ、第2の導電膜(プラグ)及び第3の導電膜に接続した上下にバリアメタルを有する配線体が設けられている構造に形成されている。
したがって、アスペクト比が大きな(4以上)ビアホール埋め込み型ではなく、アスペクト比が極めて小さな(1以下)開孔部の埋め込みを含む積層型のプラグを形成できること、極めて微細な開孔部に自己整合したプラグを形成できること、内部に空洞を生じない、均一構造のプラグを形成できること、コンタクト抵抗が低く、電気的特性が劣化しないプラグを形成できること、側壁を2種のバリアメタルで覆い、絶縁膜との密着性の悪さを改善したプラグを形成できること等が可能である。
即ち、極めて高集積、高性能且つ高信頼な大規模半導体集積回路の形成を可能とする超微細積層構造のプラグを得ることが可能となる。
【0006】
【実施例】
以下本発明を、図示実施例により具体的に説明する。
図1は本発明の半導体装置における第1の実施例の模式側断面図、図2は本発明の半導体装置における第2の実施例の模式側断面図、図3は本発明の半導体装置における第3の実施例の模式側断面図、図4は本発明の半導体装置における第4の実施例の模式側断面図、図5は本発明の半導体装置における第5の実施例の模式側断面図、図6〜図11は本発明の半導体装置における製造方法の一実施例の工程断面図である。
全図を通じ同一対象物は同一符号で示す。ただし、側断面図における斜線は主要な絶縁膜のみに記載し、また発明の要部を示すため、水平方向及び垂直方向のサイズは正確な寸法を示していない。
図1は本発明の半導体装置における第1の実施例の模式側断面図で、半導体集積回路の一部に形成された、下層配線体上に設けられた超微細な積層構造のプラグを示しており、1は1015cm-3程度のp型のシリコン基板、2は1μm程度の燐珪酸ガラス(PSG )膜、3は50nm程度のバリアメタル(Ti/TiN )、4は0.5μm 程度のAlCu配線(数%のCuを含む)、5は50nm程度のバリアメタル(Ti/TiN )、6は0.6μm 程度の平坦化用絶縁膜(SiO2)、7は50nm程度の第1の絶縁膜(SiO2)、8は内径100 nm程度の微細な開孔部、9は幅20nm程度の第1の導電膜(バリアメタル、TiN )、10は0.8μm 程度の積層構造の第2の導電膜(プラグ、選択化学気相成長タングステン膜)、11は幅20nm程度の第3の導電膜(バリアメタル、TiN )、12は0.8μm 程度の第2の絶縁膜(PSG )、13は50nm程度のバリアメタル(Ti/TiN )、14は0.5μm 程度のAlCu配線(数%のCuを含む)、15は50nm程度のバリアメタル(Ti/TiN )を示している。
同図においては、p型のシリコン基板1上に絶縁膜(PSG )2を介して上下にバリアメタル(Ti/TiN )(3、5)を有するAlCu配線4が設けられ、このAlCu配線4を平坦に埋め込んだ平坦化用絶縁膜(SiO2)6が設けられ、この平坦になった絶縁膜(SiO2)6及びAlCu配線4上に薄い第1の絶縁膜(SiO2)7が設けられ、この第1の絶縁膜(SiO2)7を選択的に開孔し、AlCu配線4の一部を露出する開孔部8が設けられ、この開孔部8の側壁に第1の導電膜(バリアメタル、TiN )9が設けられ、第1の導電膜9及び露出したAlCu配線4の直上に第2の導電膜(プラグ、選択化学気相成長タングステン膜)10が設けられ、この第2の導電膜(プラグ)10の側壁に第3の導電膜(バリアメタル、TiN )11が設けられ、第2の導電膜(プラグ)10及び第3の導電膜11を平坦に埋め込んだ厚い第2の絶縁膜(PSG )12が設けられ、第2の導電膜(プラグ)10及び第3の導電膜11に接続した上下にバリアメタル(Ti/TiN )(13、15)を有するAlCu配線14が設けられている構造に形成されている。ここで本発明のプラグ10は側壁に第1の導電膜9が形成された浅い開孔部を埋め、且つ柱状構造に積層されたものである。
したがって、アスペクト比が大きな(4以上)ビアホール埋め込み型ではなく、アスペクト比が極めて小さな(1以下)開孔部の埋め込みを含む積層型のプラグを形成できること、極めて微細な開孔部に自己整合したプラグを形成できること、内部に空洞を生じない、均一構造のプラグを形成できること、コンタクト抵抗が低く、電気的特性が劣化しないプラグを形成できること、側壁を2種のバリアメタルで覆い、絶縁膜との密着性の悪さを改善したプラグを形成できること等により、高集積、高性能且つ高信頼を併せ持つ超微細積層構造のプラグを形成することができる。
【0007】
図2は本発明の半導体装置における第2の実施例で、半導体集積回路の一部に形成された、下層配線体上に設けられた超微細な積層構造のプラグを示しており、1〜15は図1と同じ物を示している。
同図においては、上下にバリアメタル(Ti/TiN )(3、5)を有するAlCu配線4上の一部に設けられる微細な開孔部8にバリアメタル(TiN )9が平坦に埋め込まれている以外は第1の実施例と同じ積層構造のプラグが形成されている。アスペクト比が極めて小さい場合は、微細な開孔部にバリアメタルを平坦に埋め込んでもよく、本実施例においても第1の実施例の効果を可能にすることができる。
【0008】
図3は本発明の半導体装置における第3の実施例で、半導体集積回路の一部に形成された、下層配線体上に設けられた超微細な積層構造のプラグを示しており、1〜13は図1と同じ物を、16はエッチング用ストッパー膜(Si3N4) 、17は絶縁膜(PSG )、18はバリアメタル(Ti/TiN )、19はCu配線を示している。
同図においては、上層配線体(Cu配線)19の形成にダマシンプロセス(層間絶縁膜に配線溝を形成しておき、配線を形成し、化学的機械研磨により配線溝に配線を埋め込む方法)を使用した場合を示しており、第2の絶縁膜がPSG 膜12及びエッチングストッパー用のSi3N4 膜16からなり、バリアメタル(Ti/TiN )18を有するCu配線19が層間絶縁膜(PSG )17に埋め込まれている以外は第1の実施例と同じ積層構造のプラグが形成されている。
本実施例においても第1の実施例の効果を可能にすることができる。
【0009】
図4は本発明の半導体装置における第4の実施例で、半導体集積回路の一部に形成された、MIS電界効果トランジスタのソースドレイン領域上に設けられた超微細な積層構造のプラグを示しており、1、6〜15は図1と同じ物を、20は素子分離領域形成用のトレンチ及び埋め込み酸化膜(SiO2)、21はn型ソースドレイン領域、22はn+ 型ソースドレイン領域、23はゲート酸化膜(SiO2)、24はゲート電極(PolySi/WSi)、25は下地酸化膜(SiO2)、26はサイドウオール(SiO2)、27は不純物ブロック用の酸化膜(SiO2)を示している。
同図においては、ソースドレイン領域上に形成される第1の絶縁膜が、20nm程度の酸化膜(SiO2)27、200 nm程度の平坦化用絶縁膜(SiO2)6及び10nm程度の絶縁膜(SiO2)7からなり、この3層の膜に開孔部を設け、側壁にバリアメタル(TiN )9を形成し、このバリアメタル(TiN )9及び露出したn+ 型ソースドレイン領域22に自己整合して柱状構造に積層された側壁にバリアメタル(TiN )11を有するプラグ10が設けられ、第2の絶縁膜(PSG )12により平坦に埋め込まれたバリアメタル(TiN )11を有するプラグ10に接続した上下にバリアメタル(Ti/TiN )(13、15)を有するAlCu配線14が設けられている構造に形成されている。
本実施例においては、開孔部8のアスペクト比はやや大きくなるが、第1の実施例の効果を可能にすることができる。
【0010】
図5は本発明の半導体装置における第5の実施例で、貼り合わせSOIウエハーを利用して形成したSOI構造の半導体集積回路の一部に形成された、MIS電界効果トランジスタのメタルソースドレイン領域上に設けられた超微細な積層構造のプラグを示しており、1、7〜15、20〜22は図1及び図4と同じ物を、28は貼り合わせ用の酸化膜(SiO2)、29はp型のSOI基板、30はメタルソースドレイン領域(W)、31はゲート酸化膜(SiO2/Ta2O5 )、32はバリアメタル(TiN )、33はゲート電極(Al)を示している。
同図においては、貼り合わせ用の酸化膜(SiO2)28上に設けられたp型のSOI基板29にn型及びn+ 型ソースドレイン領域(21、22)が設けられ、このp型のSOI基板29の両端に接して、それぞれメタルソースドレイン領域(W)30が設けられ、メタルソースドレイン領域30間のp型のSOI基板29の直上にゲート酸化膜(SiO2/Ta2O5 )31を介してバリアメタル(TiN )32を有するゲート電極(Al)33が平坦に埋め込まれている構造からなるnチャネルのMIS電界効果トランジスタが形成されている。このメタルソースドレイン領域30上に薄い第1の絶縁膜(SiO2)7が設けられ、この第1の絶縁膜7を選択的に開孔し、メタルソースドレイン領域30の一部を露出する開孔部8が設けられ、この開孔部8の側壁にバリアメタル(TiN )9が設けられ、バリアメタル9及び露出したメタルソースドレイン領域30の直上にプラグ(選択化学気相成長タングステン膜)10が設けられ、このプラグ10の側壁にバリアメタル(TiN )11が設けられ、プラグ10及びバリアメタル11を平坦に埋め込んだ厚い第2の絶縁膜(PSG )12が設けられ、プラグ10及びバリアメタル11に接続した上下にバリアメタル(Ti/TiN )(13、15)を有するAlCu配線14が設けられている構造に形成されている。
本実施例においても第1の実施例の効果を可能にすることができる。
なお上記説明においては、プラグを形成する導電層としての下層配線体としてはAlCU配線について記述しているが、ゲート電極配線であっても、メモリー型半導体集積回路に使用されるワード線のようなものであってもよいし、開孔部は1領域の導電層に開孔する場合に限定されず、異なる2以上の領域の導電層に開孔する場合であってもよい。またバリアメタルとなる第1及び第3の導電膜はTiN に限定されるものではなく、プラグとなる第2の導電膜もWに限定されるものではない。
【0011】
次いで本発明に係る半導体装置の製造方法の一実施例について図6〜図11及び図1を参照して説明する。ただし、ここでは本発明の半導体装置の形成に関する製造方法のみを記述し、一般の半導体集積回路に搭載される各種の素子(トランジスタ、抵抗、容量等)の形成に関する製造方法の記述は省略する。
図6
p型のシリコン基板1上に化学気相成長法により、1μm程度の燐珪酸ガラス(PSG )膜2を成長する。次いでスパッタにより、バリアメタルとなるTi、TiN 3を順次成長する。次いでスパッタにより、導電層となる下層配線のAl(数%のCuを含む)4を0.5μm 程度成長する。次いでスパッタにより、バリアメタルとなるTi、TiN 5を順次成長する。次いで通常のフォトリソグラフィー技術を利用し、レジスト(図示せず)をマスク層として、バリアメタル(Ti/TiN )5、Al(数%のCuを含む)4及びバリアメタル(Ti/TiN )3を異方性ドライエッチングして、導電層(上下にバリアメタルを有するAlCu配線)4を形成する。
図7
次いで化学気相成長法により、0.6 μm程度の平坦化用の絶縁膜(PSG )6を成長する。次いで化学的機械研磨(CMP)して、PSG 膜6及び上下にバリアメタルを有するAlCu配線4を平坦に形成する。(薄い第1の絶縁膜7を成長する際にシリコンウエハー上が平坦化されていることが必要である。)
図8
次いで化学気相成長法により、50nm程度の第1の絶縁膜(SiO2)7を成長する。次いで通常のフォトリソグラフィー技術を利用し、レジスト(図示せず)をマスク層として、第1の絶縁膜(SiO2)7を選択的に異方性ドライエッチングし、AlCu配線4の一部を露出する開孔部8を形成する。次いでスパッタにより、第1の導電膜となるバリアメタル(TiN )9を成長する。次いで異方性ドライエッチングし、開孔部8の側壁のみに第1の導電膜(TiN )9を形成する。(この際、露出したバリアメタル5の一部が多少エッチングされても問題ない。)
図9
次いで第1の導電膜(TiN )9及び露出した導電層(上下にバリアメタルを有するAlCu配線)4の直上に柱状構造の第2の導電膜(選択化学気相タングステン膜)10を成長する。
図10
次いでスパッタにより、第3の導電膜となるバリアメタル(TiN )11を成長する。次いで異方性ドライエッチングし、第2の導電膜(選択化学気相タングステン膜)10の側壁のみに第3の導電膜(TiN )11を形成する。(こうして第2の導電膜(選択化学気相タングステン膜)10の周囲を第1及び第3の導電膜(TiN )(9、11)で覆い密着性の悪い絶縁膜から分離する)
図11
次いで化学気相成長法により、第2の絶縁膜となる燐珪酸ガラス(PSG )膜12を0.8 μm程度成長する。次いで化学的機械研磨(CMP)して、第2の絶縁膜(PSG )12及び側壁に第3の導電膜(TiN )11を有する第2の導電膜(選択化学気相タングステン膜)10を平坦に形成する。
図1
次いでスパッタにより、バリアメタルとなるTi、TiN 13を順次成長する。次いでスパッタにより、配線体となる上層配線のAl(数%のCuを含む)14を0.5μm 程度成長する。次いでスパッタにより、バリアメタルとなるTi、TiN 15を順次成長する。次いで通常のフォトリソグラフィー技術を利用し、レジスト(図示せず)をマスク層として、バリアメタル(Ti/TiN )15、Al(数%のCuを含む)14及びバリアメタル(Ti/TiN )13を異方性ドライエッチングして、配線体(上下にバリアメタルを有するAlCu配線)15を形成し、本願発明の半導体装置を完成する
。
【0012】
【発明の効果】
以上説明のように本発明によれば、半導体基板に形成された導電層(ソースドレイン領域)あるいは半導体基板上に絶縁膜を介して形成された導電層(下層配線、ゲート電極配線、SOI構造のメタルソースドレイン領域等)に平坦に設けられた薄い第1の絶縁膜に導電層の一部を露出する微細な開孔部が設けられ、この開孔部の側壁に第1の導電膜(バリアメタル)が設けられ、第1の導電膜及び露出した導電層の直上に自己整合して第2の導電膜(プラグ、選択化学気相成長導電膜)が設けられ、第2の導電膜の側壁に第3の導電膜(バリアメタル)が設けられ、第2の導電膜(プラグ)及び第3の導電膜を平坦に埋め込んだ厚い第2の絶縁膜が設けられ、第2の導電膜(プラグ)及び第3の導電膜に接続した上下にバリアメタルを有する配線体が設けられている構造に形成されている。
したがって、アスペクト比が大きな(4以上)ビアホール埋め込み型ではなく、アスペクト比が極めて小さな(1以下)開孔部の埋め込みを含む積層型のプラグを形成できること、極めて微細な開孔部に自己整合したプラグを形成できること、内部に空洞を生じない、均一構造のプラグを形成できること、コンタクト抵抗が低く、電気的特性が劣化しないプラグを形成できること、側壁を2種のバリアメタルで覆い、絶縁膜との密着性の悪さを改善したプラグを形成できること等が可能である。
即ち、極めて高集積、高性能且つ高信頼な大規模半導体集積回路の形成を可能とする超微細積層構造のプラグを得ることができる。
【図面の簡単な説明】
【図1】 本発明の半導体装置における第1の実施例の模式側断面図
【図2】 本発明の半導体装置における第2の実施例の模式側断面図
【図3】 本発明の半導体装置における第3の実施例の模式側断面図
【図4】 本発明の半導体装置における第4の実施例の模式側断面図
【図5】 本発明の半導体装置における第5の実施例の模式側断面図
【図6】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図7】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図8】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図9】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図10】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図11】 本発明の半導体装置における製造方法の一実施例の工程断面図
【図12】 従来の半導体装置の模式側断面図
【符号の説明】
1 p型のシリコン基板
2 絶縁膜(PSG )
3 バリアメタル(Ti/TiN )
4 導電層(AlCu配線)
5 バリアメタル(Ti/TiN )
6 平坦化用絶縁膜(SiO2)
7 薄い第1の絶縁膜(SiO2)
8 微細な開孔部
9 第1の導電膜(TiN )
10 第2の導電膜(選択化学気相成長タングステン膜)
11 第3の導電膜(TiN )
12 厚い第2の絶縁膜(PSG )
13 バリアメタル(Ti/TiN )
14 AlCu配線
15 バリアメタル(Ti/TiN )
16 エッチング用ストッパー膜(Si3N4)
17 絶縁膜(PSG )
18 バリアメタル(Ti/TiN )
19 Cu配線
20 素子分離領域形成用のトレンチ及び埋め込み酸化膜(SiO2)
21 n型ソースドレイン領域
22 n+ 型ソースドレイン領域
23 ゲート酸化膜(SiO2)
24 ゲート電極(PolySi/WSi)
25 下地酸化膜(SiO2)
26 サイドウオール(SiO2)
27 不純物ブロック用の酸化膜(SiO2)
28 貼り合わせ用の酸化膜(SiO2)
29 p型のSOI基板
30 メタルソースドレイン領域(W)
31 ゲート酸化膜(SiO2/Ta2O5 )
32 バリアメタル(TiN )
33 ゲート電極(Al)
Claims (4)
- 半導体基板に設けられた導電層あるいは半導体基板上に絶縁膜を介して設けられた導電層を有する半導体装置であって、前記導電層上に設けられた第1の絶縁膜と、前記第1の絶縁膜に設けられた前記導電層の一部を露出する開孔部と、前記開孔部の側壁に設けられた第1の導電膜と、前記第1の導電膜及び露出した前記導電層の直上に積層された第2の導電膜と、前記第2の導電膜の側壁に設けられた第3の導電膜と、前記第2及び第3の導電膜を平坦に埋め込んだ第2の絶縁膜と、前記第2及び第3の導電膜に接続した配線体とを備えてなることを特徴とする半導体装置。
- 前記第1の導電膜が前記開孔部に平坦に埋め込まれていることを特徴とする特許請求の範囲請求項1記載の半導体装置。
- 前記第1及び第2の絶縁膜が複数の絶縁膜からなることを特徴とする特許請求の範囲請求項1記載の半導体装置。
- 半導体基板に形成された導電層あるいは半導体基板上に絶縁膜を介して形成された導電層を有する半導体装置において、前記導電層を平坦に埋め込む絶縁膜を形成する工程と、前記導電層上を含む全面に薄い第1の絶縁膜を形成する工程と、前記第1の絶縁膜を選択的に開孔し、前記導電層の一部を露出する工程と、第1の導電膜を形成し、前記開孔部の側壁にのみ残す工程と、前記第1の導電膜及び露出した導電層の直上に選択的に第2の導電膜を積層する工程と、第3の導電膜を形成し、前記第2の導電膜の側壁にのみ残す工程と、第2の絶縁膜を形成し、前記第2及び第3の導電膜を平坦に埋め込む工程と、前記第2及び第3の導電膜に選択的に配線体を形成する工程とを含むことを特徴とする半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001036291A JP4201156B2 (ja) | 2001-02-14 | 2001-02-14 | 半導体装置及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001036291A JP4201156B2 (ja) | 2001-02-14 | 2001-02-14 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002246461A JP2002246461A (ja) | 2002-08-30 |
JP4201156B2 true JP4201156B2 (ja) | 2008-12-24 |
Family
ID=18899585
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001036291A Expired - Fee Related JP4201156B2 (ja) | 2001-02-14 | 2001-02-14 | 半導体装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4201156B2 (ja) |
-
2001
- 2001-02-14 JP JP2001036291A patent/JP4201156B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2002246461A (ja) | 2002-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6734489B2 (en) | Semiconductor element and MIM-type capacitor formed in different layers of a semiconductor device | |
KR100791339B1 (ko) | 평탄화 저항 패턴을 포함하는 복합칩 반도체 소자 및 그제조 방법 | |
JP3560563B2 (ja) | 半導体装置及びその製造方法 | |
JP3515363B2 (ja) | 半導体装置の製造方法 | |
JPH09283751A (ja) | 半導体装置およびその製造方法 | |
JPH08509841A (ja) | 高い集積密度のための電流接続部分を有する半導体素子 | |
KR100386059B1 (ko) | 반도체 장치 및 반도체 장치 제조방법 | |
JP2008205032A (ja) | 半導体装置 | |
JP4201156B2 (ja) | 半導体装置及びその製造方法 | |
JP2004311537A (ja) | 半導体装置 | |
JP3403052B2 (ja) | 半導体装置及びその製造方法 | |
US6426263B1 (en) | Method for making a merged contact window in a transistor to electrically connect the gate to either the source or the drain | |
JP3463961B2 (ja) | 半導体装置 | |
JPH10242269A (ja) | 半導体装置の製造方法 | |
US6776622B2 (en) | Conductive contact structure and process for producing the same | |
US6211079B1 (en) | Method for fabricating interconnects of a dynamic random access memory (DRAM) | |
JP2001118923A (ja) | 半導体装置及び半導体装置の製造方法 | |
JP4376030B2 (ja) | Mim容量素子を備えた半導体装置の製造方法 | |
JP3250547B2 (ja) | 半導体装置及びその製造方法 | |
JP4574082B2 (ja) | 半導体装置の製造方法 | |
JP2988943B2 (ja) | 配線接続孔の形成方法 | |
JP2716977B2 (ja) | 半導体装置の製造方法 | |
KR20090055772A (ko) | 반도체 소자의 금속 배선 형성 방법 | |
JP2002176098A (ja) | 多層配線構造を有する半導体装置の製造方法 | |
JP2002299435A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071012 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080911 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080916 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111017 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111017 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |