JP4098533B2 - スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置 - Google Patents

スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置 Download PDF

Info

Publication number
JP4098533B2
JP4098533B2 JP2002053009A JP2002053009A JP4098533B2 JP 4098533 B2 JP4098533 B2 JP 4098533B2 JP 2002053009 A JP2002053009 A JP 2002053009A JP 2002053009 A JP2002053009 A JP 2002053009A JP 4098533 B2 JP4098533 B2 JP 4098533B2
Authority
JP
Japan
Prior art keywords
clock signal
digital value
power supply
supply device
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002053009A
Other languages
English (en)
Other versions
JP2003259629A (ja
Inventor
考一 今井
武 上松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Corp
Original Assignee
TDK Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TDK Corp filed Critical TDK Corp
Priority to JP2002053009A priority Critical patent/JP4098533B2/ja
Priority to US10/374,585 priority patent/US6791305B2/en
Priority to CNB031066895A priority patent/CN1253995C/zh
Publication of JP2003259629A publication Critical patent/JP2003259629A/ja
Application granted granted Critical
Publication of JP4098533B2 publication Critical patent/JP4098533B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/157Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1588Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、スイッチング電源装置用の制御回路及びこれを用いたスイッチング電源装置に関し、さらに詳細には、スイッチング電源装置をデジタル制御する制御回路及びこれを用いたスイッチング電源装置に関する。
【0002】
【従来の技術】
従来より、スイッチング電源装置は、コンピュータ、家電製品、自動車等、様々な製品において用いられている。代表的なスイッチング電源装置は、スイッチング回路を用いて直流入力を一旦交流に変換し、出力回路を用いて再びこれを直流に変換する装置(DC/DCコンバータ)であり、これによって入力電圧とは異なる電圧を持った直流出力を得ることができる。
【0003】
このようなスイッチング電源装置においては、制御回路によって出力電圧が検出され、これに基づいてスイッチング回路によるスイッチング動作が制御される。これにより、スイッチング電源装置が駆動すべき負荷には安定した動作電圧が供給される。
【0004】
【発明が解決しようとする課題】
ところで近年、CPU(中央処理装置)やDSP(デジタル・シグナル・プロセッサ)の動作周波数は大幅に向上しており、このためCPUやDSPの消費電力は従来に比べて非常に大きくなっている。このような背景から、近年、CPUやDSPの低消費電力化が重要課題となっており、その方法の一つとして、動作状態に応じて必要とする動作電圧を可変とする技術が提案されている。したがって、このようなタイプのCPUやDSPに電力を供給するためのスイッチング電源装置においては、出力電圧を高速に切り替え可能である必要がある。
【0005】
一方、低消費電力を実現するためにCPUやDSPの動作電圧は年々低電圧化されており、これに伴ってスイッチング電源装置に許容される出力電圧マージンは非常に小さくなっている。
【0006】
以上のような背景から、近年、出力電圧を高精度且つ高速に切り替え可能なスイッチング電源装置が望まれている。
【0007】
したがって、本発明の目的は、出力電圧を高精度且つ高速に切り替え可能なスイッチング電源装置用の制御回路及びこれを用いたスイッチング電源装置を提供することである。
【0008】
【課題を解決するための手段】
本発明のかかる目的は、スイッチング回路部を備えるスイッチング電源装置をデジタル制御するための制御回路であって、第1のクロック信号に応答して、前記スイッチング電源装置の実際の出力電圧を示す出力電圧デジタル値を生成する第1の手段と、第2のクロック信号に応答して、前記スイッチング電源装置の出力電圧目標値を示す基準電圧デジタル値を生成する第2の手段と、前記出力電圧デジタル値と前記基準電圧デジタル値とを比較しこれに基づいて誤差電圧デジタル値を生成する第3の手段と、第3のクロック信号に応答して前記誤差電圧デジタル値を取り込み、これに基づいて前記スイッチング回路部の動作を制御する第4の手段とを備え、前記第1のクロック信号と前記第3のクロック信号の位相差が、前記第1の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きく、且つ、前記第2のクロック信号と前記第3のクロック信号の位相が実質的にずれていることを特徴とする制御回路によって達成される。
【0010】
本発明のさらに好ましい実施態様においては、前記第2のクロック信号と前記第3のクロック信号の位相差が、前記第2の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きい。
【0011】
本発明のさらに好ましい実施態様においては、前記第1乃至第3のクロック信号の周波数が実質的に一致している。
【0012】
本発明のさらに好ましい実施態様においては、前記第1のクロック信号と前記第2のクロック信号の位相が実質的に一致している。
【0013】
本発明のさらに好ましい実施態様においては、前記第2の手段が、互いに異なるデジタル値が格納された複数のメモリと、前記第2のクロック信号に応答して前記複数のメモリのいずれか一つを選択し、選択されたメモリに格納されているデジタル値を前記基準電圧デジタル値として出力するマルチプレクサとを備えている。
【0014】
本発明のさらに好ましい別の実施態様においては、前記第2の手段が、前記第2のクロック信号に応答してデジタル値を取り込み、これを前記基準電圧デジタル値として出力するレジスタを備えている。
【0015】
本発明のさらに好ましい実施態様においては、前記第1の手段がA/Dコンバータであり、前記第3の手段が論理回路である。
【0016】
本発明の前記目的はまた、直流入力電圧を交流に変換するスイッチング回路部と、前記スイッチング回路部からの交流出力を受けこれを直流に変換する出力回路部と、前記出力回路部の出力電圧が所定値となるように前記スイッチング回路部の動作を制御する制御回路とを備えるスイッチング電源装置であって、前記制御回路が、第1のクロック信号に応答して、実際の前記出力電圧を示す出力電圧デジタル値を生成する第1の手段と、第2のクロック信号に応答して、前記出力電圧の目標値を示す基準電圧デジタル値を生成する第2の手段と、前記出力電圧デジタル値と前記基準電圧デジタル値とを比較しこれに基づいて誤差電圧デジタル値を生成する第3の手段と、第3のクロック信号に応答して前記誤差電圧デジタル値を取り込み、これに基づいて前記スイッチング回路部の動作を制御する第4の手段とを備え、前記第1のクロック信号と前記第3のクロック信号の位相差が、前記第1の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きく、且つ、前記第2のクロック信号と前記第3のクロック信号の位相が実質的にずれていることを特徴とするスイッチング電源装置によって達成される。
【0017】
本発明の好ましい実施態様においては、前記第2のクロック信号と前記第3のクロック信号の位相差が、前記第2の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きい。
【0018】
以上の構成を有する本発明によれば、出力電圧を高精度且つ高速に切り替えることが可能となる。
【0019】
【発明の実施の形態】
以下、添付図面を参照しながら、本発明の好ましい実施態様について詳細に説明する。
【0020】
図1は、本発明の好ましい実施態様にかかるスイッチング電源装置の回路図である。
【0021】
図1に示すように、本実施態様にかかるスイッチング電源装置は、入力電源端子1,2間に供給される直流入力電圧Vinを降圧して直流出力電圧Voを生成し、これを出力電源端子3,4間に供給する装置であり、スイッチング回路部10と、出力回路部20と、制御回路部30とを備えて構成される。出力電源端子3,4間には、CPUやDSP等の直流負荷5が接続される。
【0022】
スイッチング回路部10は、入力電源端子1,2間に供給される直流入力電圧Vinを交流に変換するための回路であり、入力コンデンサ11と、スイッチ素子12及び13によって構成される。入力コンデンサ11は、入力電源端子1,2間に接続されており、入力電圧Vinを安定化させる役割を果たす。また、スイッチ素子12は、入力コンデンサ11と出力回路部20との間に直列に接続されており、スイッチ素子13は、スイッチ素子12と出力回路部20との間に並列に接続されている。これらスイッチ素子12及び13は、制御回路部30による制御のもと所定のデッドタイムを介して交互にオン状態とされる。
【0023】
出力回路部20は、スイッチング回路部10からの交流出力を受けこれを直流に変換するための回路であり、出力リアクトル21と出力コンデンサ22によって構成される。出力リアクトル21は、スイッチング回路部10と出力電源端子3との間に直列に接続されており、出力コンデンサ22は、出力電源端子3,4間に接続されている。
【0024】
制御回路部30は、A/Dコンバータ31と、基準電圧生成回路32と、減算器33と、ラッチ回路34と、演算回路35とを備えるデジタル制御回路である。A/Dコンバータ31は、出力電源端子3に現れる出力電圧Voを受け、クロック信号CLK1に応答してこれをデジタル値に変換する回路である。本明細書においては、A/Dコンバータ31の出力であるデジタル値を「出力電圧デジタル値D1」と呼ぶ。基準電圧生成回路32は、出力電圧Voの目標値に対応するデジタル値を生成する回路であり、その詳細については後述するが、本明細書においては、基準電圧生成回路32の出力値を「基準電圧デジタル値D2」と呼ぶ。減算器33は、出力電圧デジタル値D1から基準電圧デジタル値D2を減算する論理回路(ロジックゲート回路)であり、本明細書においては、その出力を「誤差電圧デジタル値D3」と呼ぶ。ラッチ回路34は、クロック信号CLK3に応答して誤差電圧デジタル値をラッチする多ビットラッチ回路であり、本明細書においては、その出力を「制御デジタル値D4」と呼ぶ。
【0025】
演算回路35は、ラッチ回路34より供給される制御デジタル値D4を受け、これに基づいてスイッチ素子12及び13のスイッチング動作を制御する回路である。具体的には、制御デジタル値D4が正方向に大きいほど、すなわち出力電圧デジタル値D1が基準電圧デジタル値D2よりも大きいほど、スイッチ素子12のデューティが小さくなるように(スイッチ素子13のデューティが大きくなるように)制御し、逆に、制御デジタル値D4が負方向に大きいほど、すなわち基準電圧デジタル値D2が出力電圧デジタル値D1よりも大きいほど、スイッチ素子12のデューティが大きくなるように(スイッチ素子13のデューティが小さくなるように)制御する。これにより、実際の出力電圧Voを基準電圧デジタル値D2により示される値に安定させる。
【0026】
図2は、基準電圧生成回路32の一例を示す回路図である。
【0027】
図2に示すように、基準電圧生成回路32は、複数のメモリ40−1〜40−nとマルチプレクサ41によって構成される。メモリ40−1〜40−nには、それぞれ出力電圧Voの異なる目標値に対応するデジタル値(目標デジタル値)が格納されている。ここで、出力電圧Voの異なる目標値とは、直流負荷5が要求する動作電圧が可変である場合における各動作電圧を指し、例えば、直流負荷5が要求する動作電圧が1.0V、1.3V及び1.5Vの3種類であるとすれば、メモリ40−1〜40−3にそれぞれ1.0V、1.3V及び1.5Vに対応する目標デジタル値が格納されることになる。尚、目標デジタル値は、実際の出力電圧Voが目標値と一致しているある場合において、A/Dコンバータ31から得られるべき出力電圧デジタル値D1と同じ値に設定される。これらメモリ40−1〜40−nに格納されている目標デジタル値Vref1〜Vrefnは、いずれもマルチプレクサ41に供給されている。
【0028】
マルチプレクサ41は、目標デジタル値Vref1〜Vrefn、クロック信号CLK2及び選択信号SELを受け、クロック信号CLK2に同期して、選択信号SELにより示される目標デジタル値(Vref1〜Vrefnのいずれか)を基準電圧デジタル値D2として減算器33に供給する回路である。かかる制御信号SELは、供給すべき出力電圧Voを指示するために、直流負荷5によって与えられる信号である。
【0029】
尚、以下に詳述するが、クロック信号CLK1、CLK2、CLK3は、周波数が互いに一致していることが好ましく、また、少なくとも、クロック信号CLK1とCLK3の位相及びクロック信号CLK2とCLK3の位相とが実質的にずれている必要がある。
【0030】
次に、本実施態様にかかるスイッチング電源装置による出力電圧Voの切り替え動作について説明する。
【0031】
図3は、出力電圧Voの切り替え動作を示すタイミング図である。本実施態様においては、クロック信号CLK1、CLK2、CLK3の周波数は互いに一致しており、且つ、クロック信号CLK1とCLK2の位相が一致し、クロック信号CLK1及びCLK2とCLK3の位相とが約半周期ずれている。
【0032】
図3に示すように、出力電圧Voが変動している場合、出力電圧デジタル値D1は、クロック信号CLK1の立ち上がりエッジに応答して変化するが、A/Dコンバータ31には所定の変換時間が必要であることから、クロック信号CLK1の立ち上がりエッジと出力電圧デジタル値D1の変化との間には遅延時間T1が存在する。換言すれば、出力電圧Voが変動している場合、クロック信号CLK1が立ち上がってから、遅延時間T1が経過した後、出力電圧デジタル値D1が変化することになる。
【0033】
同様に、基準信号SELが変化した場合、基準電圧デジタル値D2は、クロック信号CLK2の立ち上がりエッジに応答して変化するが、マルチプレクサ41による選択の切り替えには所定の切り替え時間が必要であることから、クロック信号CLK2の立ち上がりエッジと基準電圧デジタル値D2の変化との間には遅延時間T2が存在する。換言すれば、基準信号SELが変化した場合、クロック信号CLK2が立ち上がってから、遅延時間T2が経過した後、基準電圧デジタル値D2が変化することになる。
【0034】
減算器33は、このようなタイミングで変化する出力電圧デジタル値D1及び基準電圧デジタル値D2を受けて演算を行うことから、図3に示すように、クロック信号CLK1及びCLK2が立ち上がった後、出力電圧デジタル値D1及び基準電圧デジタル値D2の両方が安定してから(遅延時間T1及びT2のいずれか長い方の時間(図3においてはT1)が経過してから)、正常な演算が可能となる。したがって、出力電圧デジタル値D1及び基準電圧デジタル値D2の両方が安定した後、演算に必要な所定の時間(遅延時間T3)が経過するまでは、誤差電圧デジタル値D3は不定となる(出力不定期間)。
【0035】
このため、誤差電圧デジタル値D3が安定するのは、クロック信号CLK1及びCLK2が立ち上がってから、遅延時間T1及びT2のいずれか長い方の時間+遅延時間T3が経過した後となる。したがって、クロック信号CLK1及びCLK2に対するクロック信号CLK3の位相のズレを、遅延時間T1及びT2のいずれか長い方の時間+遅延時間T3よりも大きく設定すれば、直流負荷5より供給される選択信号SELがどのようなタイミングで変化したとしても、これによる誤差電圧デジタル値D3の不定期間においてラッチ回路34がラッチを行うことはなく、スムーズな出力電圧Voの切り替えが実現されることになる。すなわち、出力電圧Voの切り替え指示によって出力電圧Voが乱れることがなく、高精度且つ高速な出力電圧Voの切り替えを実現することが可能となる。
【0036】
図4は、基準電圧生成回路32の他の例を示す回路図である。
【0037】
図4に示すように、本例による基準電圧生成回路32は、クロック信号CLK2に応答して、目標デジタル値Vrefを受けるレジスタ42によって構成される。かかる目標デジタル値Vrefは、例えば直流負荷5によって与えられる信号であり、供給すべき出力電圧Voの値をデジタル値によって直接示している。
【0038】
このような構成を有する基準電圧生成回路32を用いた場合であっても、目標デジタル値Vrefが変化した場合、基準電圧デジタル値D2が安定するまでには所定の時間(遅延時間T2’)が必要であるが、クロック信号CLK1及びCLK2に対するクロック信号CLK3の位相のズレを、遅延時間T1及びT2’のいずれか長い方の時間+遅延時間T3よりも大きく設定すれば、目標デジタル値Vrefがどのようなタイミングで変化したとしても、出力電圧Voが乱れることなく、高精度且つ高速な出力電圧Voの切り替えを実現することが可能となる。
【0039】
本発明は、以上の実施態様に限定されることなく、特許請求の範囲に記載された発明の範囲内で種々の変更が可能であり、それらも本発明の範囲内に包含されるものであることはいうまでもない。
【0040】
例えば、上記実施態様においては、クロック信号CLK1とCLK2の位相を一致させているが、本発明においてこれら位相を一致させることは必須でなく、クロック信号CLK1とクロック信号CLK3の位相のズレが遅延時間T1+T3よりも大きく、且つ、クロック信号CLK2とクロック信号CLK3の位相のズレが遅延時間T2(T2’)+T3よりも大きい限り、これら位相がずれていても構わない。但し、上記実施態様のように、クロック信号CLK1とCLK2の位相を一致させるとともに両者の周波数を一致させれば、同じクロック信号をクロック信号CLK1及びCLK2として用いることができることから、回路構成を簡素化することが可能となる。
【0041】
また、上記実施態様においては、クロック信号CLK1〜CLK3の周波数を一致させているが、本発明においてこれら周波数を一致させることは必須でなく、クロック信号CLK1とクロック信号CLK3の位相のズレ及びクロック信号CLK2とクロック信号CLK3の位相のズレが確保される限り、これら周波数が異なっていても構わない。例えば、上記位相のズレが確保される限り、クロック信号CLK2の周波数をクロック信号CLK1及びCLK3の1/2に設定しても構わない。但し、上記実施態様のように、クロック信号CLK1〜CLK3の周波数を一致させれば、上記位相のズレを最も容易に確保することが可能となる。
【0042】
さらに、上記各実施態様にかかるスイッチング電源装置においては、スイッチング回路部10としていわゆるバックコンバータを用いているが、本発明はこれに限定されることなく、他のスイッチング回路を用いたスイッチング電源装置に適用することも可能である。また、上記各実施態様にかかるスイッチング電源装置においては、スイッチング回路部10と出力回路部20とが絶縁されていないが、本発明はこれに限定されることなく、トランスを用いて絶縁したタイプのスイッチング電源装置に適用することも可能である。
【0043】
【発明の効果】
以上説明したように、本発明によれば、出力電圧Voを高精度且つ高速に切り替えることが可能となる。
【図面の簡単な説明】
【図1】本発明の好ましい実施態様にかかるスイッチング電源装置の回路図である。
【図2】基準電圧生成回路32の一例を示す回路図である。
【図3】出力電圧Voの切り替え動作を示すタイミング図である。
【図4】基準電圧生成回路32の他の例を示す回路図である。
【符号の説明】
1,2 入力電源端子
3,4 出力電源端子
5 直流負荷
10 スイッチング回路部
11 入力コンデンサ
12,13 スイッチ素子
20 出力回路部
21 出力リアクトル
22 出力コンデンサ
30 制御回路部
31 A/Dコンバータ
32 基準電圧生成回路
33 減算器
34 ラッチ回路
35 演算回路
40 メモリ
41 マルチプレクサ
42 レジスタ

Claims (9)

  1. スイッチング回路部を備えるスイッチング電源装置をデジタル制御するための制御回路であって、第1のクロック信号に応答して、前記スイッチング電源装置の実際の出力電圧を示す出力電圧デジタル値を生成する第1の手段と、第2のクロック信号に応答して、前記スイッチング電源装置の出力電圧目標値を示す基準電圧デジタル値を生成する第2の手段と、前記出力電圧デジタル値と前記基準電圧デジタル値とを比較しこれに基づいて誤差電圧デジタル値を生成する第3の手段と、第3のクロック信号に応答して前記誤差電圧デジタル値を取り込み、これに基づいて前記スイッチング回路部の動作を制御する第4の手段とを備え、前記第1のクロック信号と前記第3のクロック信号の位相差が、前記第1の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きく、且つ、前記第2のクロック信号と前記第3のクロック信号の位相が実質的にずれていることを特徴とする制御回路。
  2. 前記第2のクロック信号と前記第3のクロック信号の位相差が、前記第2の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きいことを特徴とする請求項1に記載の制御回路。
  3. 前記第1乃至第3のクロック信号の周波数が実質的に一致していることを特徴とする請求項1または2に記載の制御回路。
  4. 前記第1のクロック信号と前記第2のクロック信号の位相が実質的に一致していることを特徴とする請求項1乃至3のいずれか1項に記載の制御回路。
  5. 前記第2の手段が、互いに異なるデジタル値が格納された複数のメモリと、前記第2のクロック信号に応答して前記複数のメモリのいずれか一つを選択し、選択されたメモリに格納されているデジタル値を前記基準電圧デジタル値として出力するマルチプレクサとを備えていることを特徴とする請求項1乃至4のいずれか1項に記載の制御回路。
  6. 前記第2の手段が、前記第2のクロック信号に応答してデジタル値を取り込み、これを前記基準電圧デジタル値として出力するレジスタを備えていることを特徴とする請求項1乃至4のいずれか1項に記載の制御回路。
  7. 前記第1の手段がA/Dコンバータであり、前記第3の手段が論理回路であることを特徴とする請求項1乃至6のいずれか1項に記載の制御回路。
  8. 直流入力電圧を交流に変換するスイッチング回路部と、前記スイッチング回路部からの交流出力を受けこれを直流に変換する出力回路部と、前記出力回路部の出力電圧が所定値となるように前記スイッチング回路部の動作を制御する制御回路とを備えるスイッチング電源装置であって、前記制御回路が、第1のクロック信号に応答して、実際の前記出力電圧を示す出力電圧デジタル値を生成する第1の手段と、第2のクロック信号に応答して、前記出力電圧の目標値を示す基準電圧デジタル値を生成する第2の手段と、前記出力電圧デジタル値と前記基準電圧デジタル値とを比較しこれに基づいて誤差電圧デジタル値を生成する第3の手段と、第3のクロック信号に応答して前記誤差電圧デジタル値を取り込み、これに基づいて前記スイッチング回路部の動作を制御する第4の手段とを備え、前記第1のクロック信号と前記第3のクロック信号の位相差が、前記第1の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きく、且つ、前記第2のクロック信号と前記第3のクロック信号の位相が実質的にずれていることを特徴とするスイッチング電源装置。
  9. 前記第2のクロック信号と前記第3のクロック信号の位相差が、前記第2の手段による動作遅延時間と前記第3の手段による動作遅延時間との和よりも大きいことを特徴とする請求項8に記載のスイッチング電源装置。
JP2002053009A 2002-02-28 2002-02-28 スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置 Expired - Fee Related JP4098533B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2002053009A JP4098533B2 (ja) 2002-02-28 2002-02-28 スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置
US10/374,585 US6791305B2 (en) 2002-02-28 2003-02-24 Switching power supply control circuit and switching power supply using same
CNB031066895A CN1253995C (zh) 2002-02-28 2003-02-28 开关电源控制电路和利用开关电源控制电路的开关电源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002053009A JP4098533B2 (ja) 2002-02-28 2002-02-28 スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2003259629A JP2003259629A (ja) 2003-09-12
JP4098533B2 true JP4098533B2 (ja) 2008-06-11

Family

ID=27750905

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002053009A Expired - Fee Related JP4098533B2 (ja) 2002-02-28 2002-02-28 スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置

Country Status (3)

Country Link
US (1) US6791305B2 (ja)
JP (1) JP4098533B2 (ja)
CN (1) CN1253995C (ja)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6977492B2 (en) * 2002-07-10 2005-12-20 Marvell World Trade Ltd. Output regulator
US8212316B2 (en) 2004-01-29 2012-07-03 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US7330017B2 (en) 2004-01-29 2008-02-12 Enpirion, Inc. Driver for a power converter and a method of driving a switch thereof
US8253197B2 (en) 2004-01-29 2012-08-28 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US8253196B2 (en) 2004-01-29 2012-08-28 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US7230302B2 (en) 2004-01-29 2007-06-12 Enpirion, Inc. Laterally diffused metal oxide semiconductor device and method of forming the same
US7038438B2 (en) 2004-01-29 2006-05-02 Enpirion, Inc. Controller for a power converter and a method of controlling a switch thereof
US8212315B2 (en) 2004-01-29 2012-07-03 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US8212317B2 (en) 2004-01-29 2012-07-03 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US8253195B2 (en) 2004-01-29 2012-08-28 Enpirion, Inc. Integrated circuit with a laterally diffused metal oxide semiconductor device and method of forming the same
US7019505B2 (en) * 2004-01-29 2006-03-28 Enpirion, Inc. Digital controller for a power converter employing selectable phases of a clock signal
US7214985B2 (en) 2004-08-23 2007-05-08 Enpirion, Inc. Integrated circuit incorporating higher voltage devices and low voltage devices therein
US7190291B2 (en) * 2005-01-05 2007-03-13 Artesyn Technologies, Inc. Programmable error amplifier for sensing voltage error in the feedback path of digitially programmable voltage sources
US7141956B2 (en) * 2005-03-18 2006-11-28 Power-One, Inc. Digital output voltage regulation circuit having first control loop for high speed and second control loop for high accuracy
US7456621B2 (en) * 2005-05-06 2008-11-25 Silicon Laboratories Inc. Digital controller based power factor correction circuit
US7085143B1 (en) 2005-05-23 2006-08-01 International Business Machines Corporation In-module current source
JP4418788B2 (ja) 2005-10-19 2010-02-24 キヤノン株式会社 スイッチング電源及び該スイッチング電源を含む電子機器、並びにスイッチング電源の制御方法
US7521907B2 (en) * 2006-03-06 2009-04-21 Enpirion, Inc. Controller for a power converter and method of operating the same
US7355371B2 (en) * 2006-05-31 2008-04-08 Ali Corporation Voltage regulator and method thereof
US7893676B2 (en) * 2006-07-20 2011-02-22 Enpirion, Inc. Driver for switch and a method of driving the same
US7948280B2 (en) * 2006-10-20 2011-05-24 Enpirion, Inc. Controller including a sawtooth generator and method of operating the same
US7876080B2 (en) * 2007-12-27 2011-01-25 Enpirion, Inc. Power converter with monotonic turn-on for pre-charged output capacitor
US8686698B2 (en) 2008-04-16 2014-04-01 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US8541991B2 (en) * 2008-04-16 2013-09-24 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US8692532B2 (en) 2008-04-16 2014-04-08 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US7679342B2 (en) * 2008-04-16 2010-03-16 Enpirion, Inc. Power converter with power switch operable in controlled current mode
US8410769B2 (en) 2008-04-16 2013-04-02 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US9246390B2 (en) 2008-04-16 2016-01-26 Enpirion, Inc. Power converter with controller operable in selected modes of operation
US9548714B2 (en) 2008-12-29 2017-01-17 Altera Corporation Power converter with a dynamically configurable controller and output filter
US8698463B2 (en) 2008-12-29 2014-04-15 Enpirion, Inc. Power converter with a dynamically configurable controller based on a power conversion mode
CN102035384B (zh) * 2010-12-13 2014-12-24 成都芯源系统有限公司 开关变换器电路和功率变换方法
US8867295B2 (en) 2010-12-17 2014-10-21 Enpirion, Inc. Power converter for a memory module
US9443839B2 (en) 2012-11-30 2016-09-13 Enpirion, Inc. Semiconductor device including gate drivers around a periphery thereof
CN103532383A (zh) * 2013-10-29 2014-01-22 成都芯源系统有限公司 一种开关变换装置及其控制电路和方法
US9536938B1 (en) 2013-11-27 2017-01-03 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US9673192B1 (en) 2013-11-27 2017-06-06 Altera Corporation Semiconductor device including a resistor metallic layer and method of forming the same
US10020739B2 (en) 2014-03-27 2018-07-10 Altera Corporation Integrated current replicator and method of operating the same
US10103627B2 (en) 2015-02-26 2018-10-16 Altera Corporation Packaged integrated circuit including a switch-mode regulator and method of forming the same
US9509217B2 (en) 2015-04-20 2016-11-29 Altera Corporation Asymmetric power flow controller for a power converter and method of operating the same

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3970919A (en) * 1975-06-19 1976-07-20 The United States Of America As Represented By The Secretary Of The Air Force Regulating digital power supply
JPH09288897A (ja) * 1996-04-19 1997-11-04 Sony Corp 電圧供給回路
US6140777A (en) 1998-07-29 2000-10-31 Philips Electronics North America Corporation Preconditioner having a digital power factor controller
US6275364B1 (en) * 1999-02-26 2001-08-14 Micron Technology Inc. Method of enabling system operation
US6137188A (en) * 1999-05-28 2000-10-24 3Com Corporation Method for shared voltage regulation with multiple devices
US6204651B1 (en) * 2000-04-18 2001-03-20 Sigmatel, Inc. Method and apparatus for regulating an output voltage of a switch mode converter
US6275019B1 (en) * 2000-11-14 2001-08-14 Semiconductor Components Industries, Llc Absolute control of non overlap time in switch mode power controller output stages

Also Published As

Publication number Publication date
US20030160598A1 (en) 2003-08-28
JP2003259629A (ja) 2003-09-12
US6791305B2 (en) 2004-09-14
CN1441540A (zh) 2003-09-10
CN1253995C (zh) 2006-04-26

Similar Documents

Publication Publication Date Title
JP4098533B2 (ja) スイッチング電源装置用制御回路及びこれを用いたスイッチング電源装置
JP5464695B2 (ja) Dc−dcコンバータ、直流電圧変換方法
JP5175642B2 (ja) 電源制御装置
CN103378734B (zh) 半导体集成电路器件、电源设备以及控制电源设备的方法
JP2009017668A (ja) 昇圧電源回路
JP2007097326A (ja) Dc−dcコンバータ、dc−dcコンバータの制御回路及びdc−dcコンバータの制御方法
JP2009022093A (ja) 多出力電源装置
JP2008113542A (ja) ディジタル制御スイッチング電源装置、及び情報処理装置
JP2007151340A (ja) 昇降圧型スイッチングレギュレータ
JP2008193825A (ja) Ad変換制御回路およびその関連技術
JP2015070679A (ja) 半導体装置及びその制御方法
JPWO2018096973A1 (ja) パルス周波数制御回路、マイコン、dcdcコンバータ、及びパルス周波数制御方法
JP6186726B2 (ja) Pwm信号生成回路、プリンタ、及びpwm信号生成方法
JP2011097778A (ja) デジタル制御スイッチング電源装置
JP2010124454A (ja) パルス発生回路およびパルス幅変調器、遅延回路ならびにそれらを利用したスイッチング電源の制御回路
JP2012100161A (ja) A/d変換装置
US20190326816A1 (en) Apparatus for Power Converter with Efficient Switching and Associated Methods
JP7222753B2 (ja) 電圧変換装置および制御方法
JP2008067323A (ja) 突入電流制御装置および突入電流制御方法
JP2005020922A (ja) チャージポンプ回路
JP6672195B2 (ja) 電源装置
US20230213957A1 (en) Voltage regulation circuit, device, and method
JP3987681B2 (ja) 消費電力低減回路
JP2012044749A (ja) ディジタル制御電源装置
JP2012199782A (ja) パルス発生回路、集積回路装置、検出装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070312

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070828

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071019

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080311

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080313

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110321

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120321

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120321

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130321

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140321

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees