JP4012382B2 - 半導体集積回路装置およびその製造方法 - Google Patents

半導体集積回路装置およびその製造方法 Download PDF

Info

Publication number
JP4012382B2
JP4012382B2 JP2001285248A JP2001285248A JP4012382B2 JP 4012382 B2 JP4012382 B2 JP 4012382B2 JP 2001285248 A JP2001285248 A JP 2001285248A JP 2001285248 A JP2001285248 A JP 2001285248A JP 4012382 B2 JP4012382 B2 JP 4012382B2
Authority
JP
Japan
Prior art keywords
film
integrated circuit
circuit device
semiconductor integrated
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001285248A
Other languages
English (en)
Other versions
JP2003092363A (ja
JP2003092363A5 (ja
Inventor
剛 藤原
健志 才川
亮一 古川
正人 國友
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2001285248A priority Critical patent/JP4012382B2/ja
Priority to US10/083,416 priority patent/US6746913B2/en
Publication of JP2003092363A publication Critical patent/JP2003092363A/ja
Priority to US10/828,202 priority patent/US20040195611A1/en
Publication of JP2003092363A5 publication Critical patent/JP2003092363A5/ja
Application granted granted Critical
Publication of JP4012382B2 publication Critical patent/JP4012382B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/02129Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being boron or phosphorus doped silicon oxides, e.g. BPSG, BSG or PSG
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • H01L21/31608Deposition of SiO2
    • H01L21/31612Deposition of SiO2 on a silicon body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/09Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line

Description

【0001】
【発明の属する技術分野】
本発明は、半導体集積回路装置およびその製造技術に関し、特に、DRAM(Dynamic Random Access Memory)と論理回路等とを混載した半導体集積回路装置およびその製造技術に適用して有効な技術に関するものである。
【0002】
【従来の技術】
DRAMは、情報転送用MISFET(Metal Insulator Semiconductor Field Effect Transistor)とこのMISFETに直列に接続された情報蓄積用容量素子を有している。この情報蓄積用容量素子は、例えば、下部電極となるシリコン、容量絶縁膜となる酸化タンタルおよび上部電極となる高融点金属膜を順次堆積して形成される。
【0003】
また、この情報蓄積用容量素子は、絶縁膜中に深い孔を形成し、この孔の側壁や底部に沿って下部電極や容量絶縁膜を形成することにより、素子の微細化を図り、また、容量を大きくしている。
【0004】
さらに容量を大きくするため、下部電極となるシリコンの表面に、シリコン粒からなる突起物を設けることによりその表面に凹凸を形成し、表面積を大きくする技術が採用されている。このシリコン粒からなる突起物を、HSG(Hemispherical Grained)シリコンもしくはラグ(Rugged)シリコンという。
【0005】
例えば、特開2000−22110号公報には、HSGポリシリコン膜を形成するための高温の熱処理の際に、層間絶縁膜中に含まれる水分が脱離し、その下層のポリシリコン膜とこの水分が反応して、その表面にSiO2膜が形成されることを防止するため、前記高温の熱処理の直前に、前記水分が離脱する温度以上で熱処理を行うことにより、HSGポリシリコンを効果的に形成する技術が開示されている。
【0006】
【発明が解決しようとする課題】
本発明者らは、DRAM等の研究・開発を行っており、前述のラグポリシリコンを採用し、容量の増大を図っている。
【0007】
しかしながら、ラグポリシリコンが成膜される絶縁膜中の水分等の影響で、ラグポリシリコンの成長が阻害され、その表面積の確保が困難となっていた。そこで、高温の熱処理を施し、絶縁膜中の水分等を除去した後、ラグポリシリコンを成長させることを検討しているが、この場合、高温の熱処理により、下層のMISFETの特性が劣化するという問題が生じる。
【0008】
特に、DRAMとロジックLSI(Large Scale Integrated Circuit)とを同一半導体基板上に形成する、いわゆるシステムLSIにおいては、論理回路を、nチャネル型MISFETやpチャネル型MISFETを適宜組み合わせて形成しており、これらのMISFETの特性が劣化してしまう。
【0009】
例えば、これらのMISFETにおいては、n型のMISFETのゲート電極をn型とし、p型のMISFETのゲート電極をp型とする、いわゆるデュアルゲート構造が採用されている。これは、p型のMISFETのゲート電極をn型とした場合、チャネルが基板表面から深い位置に形成され(埋め込みチャネル)、ゲート電極に印加される電位の制御が困難となるためである。
【0010】
しかしながら、ゲート電極をp型にするために注入されるホウ素(B)は、熱処理によって拡散しやすい(漏れやすい)。このホウ素が、ゲート絶縁膜を介して半導体基板中に拡散した場合には、半導体基板の濃度プロファイルが変化してしまい、その特性が劣化する(例えば、閾値電圧がばらついてしまう)。
【0011】
この半導体基板の濃度プロファイルの他、熱処理は、MISFETのソース、ドレイン領域の濃度プロファイル等、種々のMISFETの特性に影響する。
【0012】
本発明の目的は、DRAMメモリセルを有する半導体集積回路装置の熱処理による負荷を低減させることにある。
【0013】
また、本発明の他の目的は、DRAMメモリセルの特性を向上させることにある。
【0014】
また、本発明の他の目的は、DRAMとnチャネル型MISFETやpチャネル型MISFETで構成される論理回路とを有する半導体集積回路装置の特性を向上させることにある。
【0015】
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
【0016】
【課題を解決するための手段】
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
【0017】
1.本発明の半導体集積回路装置の製造方法は、半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルの前記MISFETの上部に、450℃〜700℃の温度で、プラズマCVD法を用いて絶縁膜を形成し、この絶縁膜をエッチングすることにより溝を形成した後、この溝の内部を含む絶縁膜上にシリコン膜を堆積し、前記絶縁膜上のシリコン膜を除去することにより溝の内壁に沿って前記容量素子の下部電極を形成するものである。
【0018】
2.本発明の半導体集積回路装置の製造方法は、半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルの前記MISFETの上部に、所定の温度で、第1の絶縁膜を堆積し、この第1の絶縁膜上に、所定の温度以上の温度で第2の絶縁膜を堆積し、第1および第2の絶縁膜をエッチングすることにより溝を形成した後、溝の内部を含む前記第2の絶縁膜上にシリコン膜を堆積し、前記第2の絶縁膜上のシリコン膜を除去することにより溝の内壁に沿って前記容量素子の下部電極を形成するものである。
【0019】
3.本発明の半導体集積回路装置の製造方法は、半導体基板の主表面にMISFETを形成し、このMISFETの上部に、450℃〜700℃の温度で、プラズマCVD法を用いて不純物を含有する絶縁膜を形成するものである。
【0020】
4.本発明の半導体集積回路装置の製造方法は、半導体基板の主表面にMISFETを形成し、このMISFETの上部に、所定の温度で、第1の絶縁膜を堆積し、この第1の絶縁膜の表面を平坦化した後、第1の絶縁膜上に、所定の温度以上の温度で、不純物を含有する第2の絶縁膜を形成するものである。
【0021】
5.本発明の半導体集積回路装置は、半導体基板の主表面に形成されたMISFETと、このMISFETと直列に接続された容量素子であって、MISFETの上部に形成された第1の絶縁膜と、この第1の絶縁膜上に形成され、第1の絶縁膜より不純物の含有量が少ない第2の絶縁膜との積層膜中の凹部に形成されたシリコン膜よりなる下部電極と、この下部電極上に形成された容量絶縁膜と、この容量絶縁膜上に形成された導電性膜よりなる上部電極と、を有する容量素子と、を有するものである。
【0022】
6.本発明の半導体集積回路装置は、半導体基板の主表面に形成されたMISFETと、このMISFETと直列に接続された容量素子であって、MISFETの上部に形成された第1の絶縁膜と、この第1の絶縁膜上に形成され、第1の絶縁膜より薄い第2の絶縁膜との積層膜中の凹部に形成されたシリコン膜よりなる下部電極と、この下部電極上に形成された容量絶縁膜と、この容量絶縁膜上に形成された導電性膜よりなる上部電極と、を有する容量素子と、を有するものである。
【0023】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において同一機能を有するものは同一の符号を付し、その繰り返しの説明は省略する。
【0024】
(実施の形態1)
本実施形態のDRAMの製造方法を図1〜図12を用いて工程順に説明する。なお、半導体基板の断面を示す各図の左側部分はDRAMのメモリセルが形成される領域(メモリセル形成領域(MCFA))を示し、右側部分は論理回路等が形成される論理回路形成領域(LCFA)を示している。
【0025】
このメモリセル形成領域には、情報転送用MISFETQsと情報蓄積用容量素子(キャパシタ)Cから成るメモリセルが形成され、論理回路形成領域には、論理回路を構成するnチャネル型MISFETQnおよびpチャネル型MISFETQpが形成される。
【0026】
まず、図1に示すように、半導体基板(以下、単に基板という)1をエッチングして溝を形成した後、この溝の内部に酸化シリコン膜7を埋め込むことにより素子分離2を形成する。次に、基板1にp型不純物(例えば、ホウ素(B))およびn型不純物(例えば、リン(P))をイオン打ち込みした後、熱処理でこれらの不純物を拡散させることによって、メモリセル形成領域の基板1にp型ウエル3を形成し、論理回路形成領域の基板1にp型ウエル3およびn型ウエル4を形成する。
【0027】
次に、情報転送用MISFETQsおよびnチャネル型MISFETQnの閾値電圧を調整するために、これらのMISFETが形成されるp型ウエル3に、不純物をイオン打ち込みする。また、pチャネル型MISFETQpの閾値電圧を調整するために、これらのMISFETが形成されるn型ウエル4に、不純物をイオン打ち込みする。
【0028】
次に、フッ酸系の洗浄液を用いて基板1(p型ウエル3およびn型ウエル4)の表面をウェット洗浄した後、熱酸化によりp型ウエル3およびn型ウエル4のそれぞれの表面に清浄なゲート酸化膜8を形成する。
【0029】
次に、ゲート酸化膜8の上部に膜厚100nm程度の低抵抗多結晶シリコン膜(9a)をCVD(Chemical Vapor Deposition)法で堆積する。続いて、論理回路形成領域およびメモリセル形成領域のp型ウエル3上の低抵抗多結晶シリコン膜中に、リン(P)イオンを注入し、低抵抗多結晶シリコン膜をn型にする。次いで、論理回路形成領域のn型ウエル4上の低抵抗多結晶シリコン膜中に、ホウ素イオンを注入し、低抵抗多結晶シリコン膜をp型にする。n型の低抵抗多結晶シリコン膜を9anと、p型の低抵抗多結晶シリコン膜を9apとする。
【0030】
続いて、低抵抗多結晶シリコン膜(9an、9ap)の上部にスパッタリング法で膜厚5nm程度のWN膜9bと膜厚80nm程度のW膜9cとを堆積し、さらにその上部にCVD法で膜厚220nm程度の窒化シリコン膜10を堆積する。
【0031】
次に、フォトレジスト膜(図示せず、以下単に「レジスト膜」という)をマスクにして窒化シリコン膜10、W膜9c、WN膜9bおよび多結晶シリコン膜(9an、9ap)をドライエッチングすることにより、n型もしくはp型のゲート電極9n、9pを形成する。即ち、論理回路形成領域のn型ウエル4上には、p型のゲート電極9pを形成する。また、メモリセル形成領域のp型ウエル3上および論理回路形成領域のp型ウエル3上には、n型のゲート電極9nを形成する。このn型のゲート電極9nは、n型の多結晶シリコン膜9an、WN膜9bおよびW膜9cからなり、p型のゲート電極9pは、p型の多結晶シリコン膜9ap、WN膜9bおよびW膜9cからなる。また、これらのゲート電極9n、9pの上部には、窒化シリコン膜10からなるキャップ絶縁膜が形成される。なお、メモリセル形成領域に形成されたゲート電極9nは、ワード線WLとして機能する。
【0032】
次に、メモリセル形成領域および論理回路形成領域のゲート電極9nの両側にリン(P)イオンをイオン打ち込みすることによってn-型半導体領域11を形成する。次いで、論理回路形成領域のn型ウエル4上のゲート電極9pの両側にフッ化ホウ素(BF)イオンをイオン打ち込みすることによってp-型半導体領域12を形成する。
【0033】
次に、図2に示すように、基板1上にCVD法で膜厚50nm程度の窒化シリコン膜13を堆積した後、メモリセル形成領域の基板1の上部をレジスト膜(図示せず)で覆い、論理回路形成領域の窒化シリコン膜13を異方的にエッチングすることによって、論理回路形成領域のゲート電極9n、9pの側壁にサイドウォールスペーサを形成する。
【0034】
次に、論理回路形成領域のp型ウエル3上のゲート電極9nの両側にヒ素(As)イオンをイオン打ち込みすることによってn+型半導体領域14(ソース、ドレイン)を形成する。次いで、論理回路形成領域のn型ウエル4上のゲート電極9pの両側にフッ化ホウ素(BF)イオンをイオン打ち込みすることによってp+型半導体領域15(ソース、ドレイン)を形成する。
【0035】
ここまでの工程で、論理回路形成領域にLDD(Lightly Doped Drain)構造のソース、ドレイン(n-型半導体領域11およびn+型半導体領域14、p-型半導体領域12およびp+型半導体領域15)を備えたnチャネル型MISFETQnおよびpチャネル型MISFETQpが形成され、メモリセル形成領域にnチャネル型MISFETで構成される情報転送用MISFETQsが形成される。
【0036】
このように、論理回路形成領域のnチャネル型MISFETQnのゲート電極9nをn型に、pチャネル型MISFETQpのゲート電極9pをp型(いわゆるデュアルゲート構造)にすれば、基板の表面にチャネルが形成され、サブスレッショルド特性、短チャネル効果が改善される。
【0037】
次に、ゲート電極9n、9pの上部に酸化シリコン膜16を形成し、レジスト膜(図示せず)をマスクにしてメモリセル形成領域のn-型半導体領域11上の酸化シリコン膜16をドライエッチングし、窒化シリコン膜13表面を露出させる。その後、露出した窒化シリコン膜13をドライエッチングすることによって、n-型半導体領域11の上部にコンタクトホール18、19を形成する。
【0038】
次に、コンタクトホール18、19を介してヒ素(As)イオンをイオン打ち込みすることによってn+型半導体領域17を形成する。次いで、コンタクトホール18、19の内部にプラグ20を形成する。プラグ20を形成するには、コンタクトホール18、19の内部を含む酸化シリコン膜16の上部にリン(P)などのn型不純物をドープした低抵抗多結晶シリコン膜をCVD法で堆積し、続いてこの多結晶シリコン膜をCMP(Chemical Mechanical Polishing)法で研磨してコンタクトホール18、19の内部のみに残すことによって形成する。
【0039】
次に、図3に示すように、酸化シリコン膜16の上部にCVD法で膜厚20nm程度の酸化シリコン膜21を堆積した後、レジスト膜(図示せず)をマスクにしたドライエッチングで論理回路形成領域の酸化シリコン膜21およびその下層の酸化シリコン膜16をドライエッチングすることによって、nチャネル型MISFETQnのn+型半導体領域14の上部にコンタクトホール22を形成し、pチャネル型MISFETQpのp+型半導体領域15の上部にコンタクトホール23を形成する。また、このとき同時に、メモリセル形成領域のコンタクトホール18中のプラグ20の上部にスルーホール25を形成する。
【0040】
次いで、論理回路形成領域のコンタクトホール22、23内を含む酸化シリコン膜16の上部に、コバルト(Co)膜を、スパッタ法により堆積し、Co膜と論理回路形成領域のn+型半導体領域14およびp+型半導体領域15との接触部において、シリサイド化反応を生じさせることにより、コバルトシリサイド(CoSi)層Sを形成する。次いで、未反応のCo膜を除去する。
【0041】
このように、論理回路形成領域のMISFETのソース、ドレイン領域(n+型半導体領域14、p+型半導体領域15)上にシリサイド層Sを形成することにより、後述するプラグ27とソース、ドレイン領域との接触抵抗を低減することができ、これらのMISFETで構成される論理回路の高速化を図ることができる。
【0042】
次に、コンタクトホール22、23の内部およびスルーホール25の内部にプラグ27を形成する。このプラグ27は、例えばコンタクトホール22、23の内部およびスルーホール25の内部を含む酸化シリコン膜21の上部にCVD法で薄いTiN膜を堆積し、さらに、W膜を堆積した後、酸化シリコン膜21の上部のW膜およびTiN膜をCMP法で研磨し、これらの膜をコンタクトホール22、23の内部およびスルーホール25の内部のみに残すことによって形成する。
【0043】
次に、メモリセル形成領域の酸化シリコン膜21の上部にビット線BLを形成し、論理回路形成領域の酸化シリコン膜21の上部に第1層目の配線30〜32を形成する。ビット線BLおよび第1層目の配線30〜32は、例えば酸化シリコン膜21の上部にスパッタリング法でW膜を堆積した後、レジスト膜をマスクにしてこのW膜をドライエッチングすることによって形成する。
【0044】
次に、図4に示すように、ビット線BLおよび第1層目の配線30〜32の上部に酸化シリコン膜34を形成する。
【0045】
次に、メモリセル形成領域の酸化シリコン膜34およびその下層の酸化シリコン膜21をドライエッチングすることによって、コンタクトホール19内のプラグ20の上部にスルーホール38を形成する。
【0046】
次に、スルーホール38の内部にプラグ39を形成する。プラグ39は、スルーホール38の内部を含む酸化シリコン膜34の上部にn型不純物(例えば、リン)をドープした低抵抗多結晶シリコン膜をCVD法で堆積した後、この多結晶シリコン膜をCMP法で研磨してスルーホール38の内部のみに残すことによって形成する。
【0047】
次に、図5に示すように、酸化シリコン膜34およびプラグ39の上部にCVD法で膜厚100nm程度の窒化シリコン膜40を堆積し、続いて窒化シリコン膜40の上部にCVD法で1.4μm程度の酸化シリコン膜41を堆積する。
【0048】
この酸化シリコン膜41は、モノシラン(SiH4)と酸素とを原料とした高密度プラズマCVD法で形成する。この際の成膜温度(基板温度)は、450℃〜700℃とする。
【0049】
このように、本実施の形態によれば、その表面にキャパシタCが形成される酸化シリコン膜41を450℃〜700℃の高温下のプラズマCVD法で成膜したので、水分や不純物の含有量が少ない酸化シリコン膜41を形成することができる。この不純物とは、成膜時(気相反応時)に生じる副生成物等を示す。
【0050】
モノシランの他、例えば、テトラエトキシシラン(TEOS)を原料として用いてもよい。この場合、副生成物として、炭素や炭素化合物が生じる。なお、ここでは高密度プラズマCVD法を用いたが、処理温度が450℃〜700℃であれば、通常のプラズマCVD法を用いてもよい。
【0051】
この高密度プラズマCVD法とは、低圧かつ高電子密度雰囲気で行われるCVDであって、通常のプラズマCVDでは、圧力1〜10Torrで、電子密度が1×109〜1×1010で処理が行われるのに対し、高密度プラズマCVD法では、圧力0.001〜0.01Torr(1Torr=1.33322×102Pa)で、電子密度が1×1012以上で処理が行われるものである。また、高密度プラズマCVD法においては、基板印加電流を制御することにより基板に衝突するイオン量を変更することができ、容易に基板温度をコントロールすることができる。
【0052】
次いで、図6に示すように、レジスト膜(図示せず)をマスクにしてメモリセル形成領域の酸化シリコン膜41をドライエッチングし、続いてこの酸化シリコン膜41の下層の窒化シリコン膜40をドライエッチングすることにより、プラグ39の上部に溝42を形成する。
【0053】
次に、溝42の内部を含む酸化シリコン膜41の上部に、n型不純物(リン)をドープした膜厚50nm程度のアモルファスシリコン膜43aをCVD法で堆積した後、溝42の内部にレジスト膜Rを埋め込み、酸化シリコン膜41の上部のアモルファスシリコン膜43aをエッチバックすることにより、溝42の内壁に沿ってアモルファスシリコン膜43aを残す。
【0054】
次に、レジスト膜Rを除去し、溝42の内部に残ったアモルファスシリコン膜43aの表面をフッ酸系の洗浄液でウェット洗浄した後、図7に示すように、減圧雰囲気中でアモルファスシリコン膜43aの表面にモノシラン(SiH4)を供給し、続いて基板1に600℃程度の熱処理を施し、アモルファスシリコン膜43aを多結晶化すると共に、その表面にシリコン粒43bを成長させる。これにより、その表面に凹凸を有する多結晶シリコン膜43(43a、43b)が溝42の内壁に沿って形成される。この多結晶シリコン膜43は、キャパシタCの下部電極として使用される。
【0055】
このように、本実施の形態によれば、酸化シリコン膜41を450℃〜700℃の高温下のプラズマCVD法で成膜し、水分や不純物の含有量が少ない酸化シリコン膜41を形成しているので、シリコン粒を成長させる際に、酸化シリコン膜41からの脱ガス量を低減できる。その結果、かかるガスによってシリコン粒の成長が阻害されず、また、シリコン粒の原料となるモノシランの供給が阻害されることがなく、多結晶シリコン膜43の表面積を大きく確保することができる。
【0056】
即ち、例えば、プラズマCVD法を用いて、400℃以下で酸化シリコン膜41を成膜した場合には、シリコン粒を成長させる際に、酸化シリコン膜41からの脱ガスにより、シリコン粒の成長が阻害され、また、シリコン粒の原料となるモノシランの供給が阻害され、多結晶シリコン膜43の表面積を確保することができない。
【0057】
また、酸化シリコン膜41からの脱ガスを低減するため、酸化シリコン膜41の形成後、アモルファスシリコン膜43aの成膜前に熱処理を施すことにより酸化シリコン膜41中に含まれる水分や不純物を除去することも可能であるが、酸化シリコン膜41を厚く堆積した後においては、かなり高温で長時間の熱処理(例えば、750℃、2分間の熱処理)を行う必要がある。
【0058】
このような、高温で長時間の熱処理を施すと、MISFETQs、Qn、Qpの特性が劣化してしまう。具体的には、これらのMISFETのソース、ドレインを構成する半導体領域の濃度プロファイルが変化し、所望の特性を維持することができなくなる。
【0059】
また、論理回路領域にデュアルゲート構造のMISFETが形成されている場合には、ゲート電極中の不純物が、ゲート絶縁膜を介し基板中まで拡散し得る。特に、p型のゲート電極中に注入されているホウ素(B)は、拡散しやすく(漏れやすく)、その特性が損なわれやすい。
【0060】
また、これらのMISFETの他、多結晶シリコン膜により構成される抵抗素子であって、その抵抗値を膜中の不純物濃度によって制御されている抵抗素子等が、形成されている場合には、膜中の不純物が拡散することによって、その抵抗値が変化してしまう。
【0061】
また、このような不純物の漏れは、各素子において一様でなく、あらかじめその漏れ量を考慮し、不純物を注入することは非常に困難である。
【0062】
これに対し、本実施の形態によれば、酸化シリコン膜41を450℃〜700℃の高温下のプラズマCVD法で成膜したので、その成膜中に水分や不純物を除去することができ、酸化シリコン膜41の成膜後に、水分等を除去するための熱処理工程を省く、もしくは、熱処理時間の短縮化や熱処理温度の低温化を図ることができる。
【0063】
従って、熱負荷を低減することができるので、MISFETの特性の劣化を防止、特に、ホウ素の漏れ量を低減することができる。
【0064】
また、熱負荷を低減することにより、配線、例えば、ビット線BLや第1層目の配線30〜32等の剥離や断線を防止することができる。
【0065】
なお、本実施の形態においては、前述した通り、シリコン粒43bを600℃で成長させたので、酸化シリコン膜41を600℃以上で成膜すれば、シリコン粒の成長時の脱ガス量をさらに低減することができる。
【0066】
図8に、様々な条件で成膜した場合[(a):テトラエトキシシランを原料とし、プラズマCVD法を用い、400℃で成膜した場合、(b):テトラエトキシシランを原料とし、高周波と低周波の2種のプラズマを用いたプラズマCVD法で、400℃で成膜した場合、(c):テトラエトキシシランとリンを含むガスを原料とし、プラズマCVD法を用い、400℃で成膜した場合、(d):モノシランを原料とし、高密度プラズマCVD法を用い、600℃で成膜した場合]の酸化シリコン膜のTDS(Thermal desorption spectroscopy)分析による水分離脱特性を示す。図8に示すグラフの縦軸は、1cm2あたりの相対イオン(H2O)強度を示し、脱離した水分量が大きいと、その数値が大きくなる。また、横軸は、温度を示す。グラフ(a)では、600℃を越えたあたりから水分の脱離量が多くなり、およそ700℃でピークとなる。これに対し、グラフ(d)では、700℃あたりから水分の脱離量が大きくなり、800℃付近でピークとなるが、その量は、グラフ(a)の場合と比較し、かなり小さくなっている。なお、グラフ(b)に示すように、高周波と低周波の2種のプラズマを用いて成膜した場合は、グラフ(a)に比べ水分の脱離は改善されている。また、グラフ(c)に示すように、不純物(リン)を含有させた場合は、より低い温度から水分の脱離が見られた。
【0067】
図9は、図8に示した各膜に熱処理を施した後の水分脱離特性を示す。(a1)は、(a)の膜に、750℃で2分の熱処理を施した場合、(a2)は、(a)の膜に、700℃で1分の熱処理を施した場合、(b’)は、(b)の膜に、700℃で1分の熱処理を施した場合、(c’)は、(c)の膜に、700℃で1分の熱処理を施した場合、(d’)は、(d)の膜に、700℃で1分の熱処理を施した場合の水分脱離特性を示す。グラフ(a1)、(a2)に示すように、(a)の膜に熱処理を施した後は、その後の水分の脱離量は減少し(図8のグラフ(a)参照)、また、これらのグラフを比較して明らかなように、高温で長時間の熱処理を施した膜の方が、水分の脱離量は少ない。また、グラフ(b’)および(c’)においても、熱処理を施した後は、その後の水分の脱離量は減少している。これに対し、グラフ(d’)と、図8のグラフ(d)を対比して明らかなように、本実施の形態で示した条件で成膜した場合は、その後に熱処理を行っても水分の脱離量は、減少していないことがわかる。これは、成膜時に膜中の水分が充分に除去されているからと考えられる。
【0068】
図10に、テトラエトキシシランを原料とし、高周波と低周波の2種のプラズマを用いたプラズマCVD法で成膜した膜(グラフ(b))およびモノシランを原料とし、高密度プラズマCVD法を用いて、600℃で成膜した膜(グラフ(d))のそれぞれに、異なった条件で熱処理を施した場合のシリコン粒の成長の程度を示す。縦軸の占有率(%)とは、シリコン膜(アモルファスシリコン膜43a)上のシリコン粒(43b)の占有率を示している。この占有率は、シリコン粒の状態を画像認識し、画像処理により求めることができる。
【0069】
グラフ(b)に示すように、テトラエトキシシランを原料とし、高周波と低周波の2種のプラズマを用いたプラズマCVD法で成膜した場合は、その後の熱処理温度が高いほど占有率が高くなっている。また、同じ温度で処理を行った場合は、処理時間が長いほど占有率が高くなっている。
【0070】
これに対して、モノシランを原料とし、高密度プラズマCVD法を用いて600℃で成膜した膜の場合は、その後の熱処理温度や処理時間に関係なく、ほぼ63%前後の占有率が得られ、熱処理を行わない場合も同様の占有率を得られた。従って、モノシランを原料とし、高密度プラズマCVD法を用いて、600℃で成膜した膜の場合は、その後の熱処理を行わなくても、60%以上の占有率を得ることができる。
【0071】
図11は、図9のグラフ(d)に示した各膜上に、後述する容量絶縁膜および上部電極を形成した場合の容量を示す。図11に示すように、モノシランを原料とし、高密度プラズマCVD法を用いて、600℃で成膜した膜の場合は、その後の熱処理を行わなくても30fF以上の容量を確保することができ、その後、700℃、1分の熱処理を施した膜と同様の容量を得ることができた。従って、モノシランを原料とし、高密度プラズマCVD法を用いて、600℃で成膜した膜の場合は、その後の熱処理を行わなくても、30fF以上の容量を得ることができる。
【0072】
次に、容量絶縁膜および上部電極の形成工程について説明する。図12に示すように、溝42の内部を含む酸化シリコン膜41の上部にCVD法で膜厚10nm程度の酸化タンタル(Ta25)膜44を堆積した後、酸化雰囲気中、約650〜750℃の熱処理を施すことによって、酸化タンタル膜44を結晶化する。この酸化タンタル膜44は、キャパシタCの容量絶縁膜として使用される。
【0073】
次に、溝42の内部を含む酸化タンタル膜44の上部にCVD法とスパッタリング法とを併用して膜厚100nm程度のTiN膜45を堆積した後、レジスト膜(図示せず)をマスクにしてTiN膜45と酸化タンタル膜44とをドライエッチングすることにより、TiN膜45からなる上部電極、酸化タンタル膜44からなる容量絶縁膜および多結晶シリコン膜43からなる下部電極で構成されるキャパシタCを形成する。ここまでの工程により、情報転送用MISFETQsとこれに直列に接続されたキャパシタCとからなるDRAMのメモリセルが完成する。
【0074】
次に、キャパシタCの上部に、CVD法で酸化シリコン膜50を堆積する。次に、レジスト膜(図示せず)をマスクにして論理回路形成領域の第1層配線30の上部の酸化シリコン膜50、41、窒化シリコン膜40および酸化シリコン膜34をドライエッチングすることによってスルーホール51を形成した後、スルーホール51の内部に、プラグ27と同様にプラグ53を形成する。
【0075】
次に、酸化シリコン膜50およびプラグ53の上部に第2層目の配線54〜56を形成する。次いで、第2層目の配線54〜56の上部に酸化シリコン膜を介して第3層目の配線が形成され、第3層目の配線の上部に酸化シリコン膜と窒化シリコン膜とで構成された保護膜を堆積するが、その図示は省略する。以上の工程により、本実施の形態のDRAMが略完成する。
【0076】
なお、本実施の形態においては、酸化シリコン膜41の形成後、アモルファスシリコン膜43aの成膜前に熱処理を行わなかったが、例えば、700℃で10秒程度の熱処理を施してもよい。
【0077】
(実施の形態2)
実施の形態1においては、酸化シリコン膜41をモノシラン(SiH4)と酸素とを原料とした高密度プラズマCVD法で形成したが、以下に説明するように、この酸化シリコン膜を2層構造としてもよい。
【0078】
本発明の実施の形態2である半導体集積回路装置の製造方法を図13および図14を用いて説明する。なお、酸化シリコン膜34中のプラグ39の形成までの工程は、図1〜図4を参照しながら説明した実施の形態1の場合と同様であるためその説明を省略する。
【0079】
この酸化シリコン膜34およびプラグ39の上部に、図13に示すように、CVD法で膜厚100nm程度の窒化シリコン膜40を堆積し、続いて窒化シリコン膜40の上部にCVD法で0.5〜2.0μm程度の酸化シリコン膜41aを堆積する。次いで、この酸化シリコン膜41aの上部に、100nm以上の酸化シリコン膜41bを堆積する。
【0080】
この酸化シリコン膜41bは、モノシラン(SiH4)と酸素とを原料とした高密度プラズマCVD法で形成する。この際の成膜温度は、450℃〜700℃とする。
【0081】
次いで、図14に示すように、酸化シリコン膜41a、41bおよびその下層の窒化シリコン膜40をドライエッチングすることにより、プラグ39の上部に溝42を形成する。
【0082】
次いで、実施の形態1の場合と同様に、多結晶シリコン膜43からなる下部電極、酸化タンタル膜44からなる容量絶縁膜およびTiN膜45からなる上部電極を形成する。
【0083】
さらに、酸化シリコン膜50、プラグ53および第2層目の配線54〜56を実施の形態1と同様に形成する。
【0084】
このように、本実施の形態によれば、その表面にキャパシタCが形成される酸化シリコン膜41bを450℃〜700℃の高温下のプラズマCVD法で成膜したので、水分や不純物の含有量が少ない酸化シリコン膜41bを形成することができる。その結果、実施の形態1で説明したように、酸化シリコン膜41a、41bからの脱ガス、特に、その上面から出るガスの量を低減でき、脱ガスによってシリコン粒の成長が阻害されず、多結晶シリコン膜43の表面積を大きく確保することができる。
【0085】
また、本実施の形態によれば、酸化シリコン膜41a、41bの成膜後に、水分等を除去するための熱処理工程を省く、もしくは、熱処理時間の短縮化や熱処理温度の低温化を図ることができる。その結果、MISFETの特性の劣化を防止、特に、ホウ素の漏れ量を低減することができる等の実施の形態1で説明した効果を得ることができる。
【0086】
さらに、本実施の形態によれば、酸化シリコン膜41bのみを450℃〜700℃の高温下のプラズマCVD法で成膜したので、膜応力による配線(例えば、ビット線BLや第1層配線30〜32)の剥離や断線等の発生を低減することができる。即ち、水分等の少ない緻密な膜を厚く堆積した場合は、膜応力が大きくなることから、配線の剥離や断線等が発生しやすくなるが、この問題を回避することができる。
【0087】
また、高密度プラズマCVD装置を用いた場合は、装置自身が高価であるため、当該装置による処理時間が長いと製品コストが高くなってしまうが、本実施の形態によれば、酸化シリコン膜41bのみを当該装置で成膜すればよく、製品コストを低減することができる。
【0088】
(実施の形態3)
実施の形態1および2においては、キャパシタCが形成される酸化シリコン膜に本発明を適用したが、以下に示すように、リン等の不純物を含有した層間絶縁膜に、本発明を適用することも可能である。
【0089】
図15は、実施の形態3である半導体集積回路装置の製造方法を示すための基板の要部断面図である。
【0090】
この図15に示すnチャネル型MISFETQnおよびpチャネル型MISFETQpは、実施の形態1で説明したMISFETQn、Qpと同様に形成することができるのでその詳細な説明は省略する。
【0091】
図15に示すように、nチャネル型MISFETQnおよびpチャネル型MISFETQp上に、窒化シリコン膜60を堆積する。この窒化シリコン膜60は、ソース、ドレイン領域(n+型半導体領域14、p+型半導体領域15)上にコンタクトホールを形成する際のエッチングストッパーとしての役割を果たす。このコンタクトホール内には、プラグが形成される。
【0092】
次いで、窒化シリコン膜60の上部に、リン(P)等の不純物を添加した酸化シリコン膜61を堆積する。このように酸化シリコン膜61中に不純物を含有させるのは、この不純物によって製造工程中における重金属等の汚染物を捕獲し、MISFET等の素子を保護する(いわゆる、ゲッタリングの)ためである。
【0093】
この不純物を含有した酸化シリコン膜61は、モノシラン(SiH4)、酸素およびリンを含むガスを原料とした高密度プラズマCVD法で形成する。この際の成膜温度は、450℃〜700℃とする。
【0094】
このように、本実施の形態によれば、リン(P)等の不純物を添加した酸化シリコン膜61を450℃〜700℃の高温下のプラズマCVD法で成膜したので、水分や成膜時に生じる副生成物等の含有量が少ない酸化シリコン膜61を形成することができる。
【0095】
従って、酸化シリコン膜61中に含まれる水分や副生成物等を除去するためのこの後の熱処理工程を省く、もしくは、熱処理時間の短縮化や熱処理温度の低温化を図ることができ、MISFETの特性の劣化を防止することができる。
【0096】
特に、酸化シリコン膜にリン(P)等の不純物を含有させた場合には、吸湿性が高くなるため、成膜後の熱処理が重要となる。この熱処理を、成膜後に行う場合には、高温で長時間の熱処理(例えば、700〜900℃、10秒〜30分間の熱処理)が必要となる。このように高温で長時間の熱処理を施した場合には、実施の形態1で詳細に説明したように、MISFETを構成する半導体領域の濃度プロファイルが変化し、所望の特性を維持することができなくなる。特に、p型のゲート電極9p中に注入されているホウ素(B)は、拡散しやすく、その特性が損なわれやすい。
【0097】
これに対し、本実施の形態においては、その成膜中に水分や副生成物等を除去することができ、酸化シリコン膜61の成膜後に、水分等を除去するための熱処理工程を省く、もしくは、熱処理時間の短縮化や熱処理温度の低温化を図ることができる。
【0098】
従って、熱負荷を低減することができるので、MISFET(Qn、Qp)の特性の劣化を防止、特に、p型のゲート電極9p中のホウ素の漏れ量を低減することができる。
【0099】
この後、酸化シリコン膜61中にプラグ等が形成され、さらに、この上部に第1層配線が形成されるが、それらの図示および詳細な説明は省略する。
【0100】
(実施の形態4)
実施の形態3においては、酸化シリコン膜61を単層で構成したが、以下に説明するように、この酸化シリコン膜を2層構造としてもよい。
【0101】
図16は、実施の形態4である半導体集積回路装置の製造方法を示すための基板の要部断面図である。
【0102】
図16に示すnチャネル型MISFETQnおよびpチャネル型MISFETQpは、実施の形態1で説明したMISFETQn、Qpと同様に形成することができるのでその詳細な説明は省略する。
【0103】
図16に示すように、nチャネル型MISFETQnおよびpチャネル型MISFETQp上に、CVD法で酸化シリコン膜61aを堆積する。なお、この際、高密度プラズマCVD法を用いれば、成膜成分(この場合酸化シリコン)が堆積すると同時に、高密度プラズマによるエッチングが同時に起こり、幅の狭い微細な溝であっても、溝の内部まで酸化シリコンを埋め込むことができる。
【0104】
次いで、酸化シリコン膜61aの表面を、CMP法で研磨し、平坦化する。
【0105】
次に、酸化シリコン膜61a上に、リン(P)等の不純物を添加した酸化シリコン膜61bを堆積する。このように、酸化シリコン膜61b中に不純物を含有させるのは、実施の形態3で説明したように、ゲッタリングのためである。
【0106】
この不純物を含有した酸化シリコン膜61bは、モノシラン(SiH4)、酸素およびリンを含むガスを原料とした高密度プラズマCVD法で形成する。この際の成膜温度は、450℃〜700℃とする。
【0107】
このように、MISFET上の不純物を含有する酸化シリコン膜61bを450℃〜700℃の高温下のプラズマCVD法で成膜したので、水分や副生成物等の含有量が少ない酸化シリコン膜61bを形成することができる。
【0108】
従って、実施の形態3の場合と同様に、酸化シリコン膜61b中に含まれる水分や副生成物等を除去するための熱処理工程を省く、もしくは、熱処理時間の短縮化や熱処理温度の低温化を図ることができ、MISFETの特性の劣化を防止することができる。
【0109】
また、CMP法のように薬液を用いて研磨を行う場合は、不純物を含有させた酸化シリコン膜を直接研磨すると、かかる膜の吸湿性が高いことから、水分を除去するための熱処理をより高温、長時間行わなければならず、熱負荷がさらに大きくなる。
【0110】
しかしながら、本実施の形態においては、酸化シリコン膜61aを堆積することによりMISFET(Qn、Qp)による段差を埋め込んだ後、平坦化し、不純物を含有する酸化シリコン膜61bを形成したので、かかる問題を回避することができる。
【0111】
また、酸化シリコン膜61aと61bで層間絶縁膜を構成することで、実施の形態2で説明したように、膜応力を小さくでき、配線(ゲート電極も含む)の剥離や断線等の発生を低減することができる。
【0112】
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
【0113】
特に、実施の形態1〜4では、高密度プラズマCVDを用いたが、この他、プラズマCVDと熱CVDを組み合わせた方法で処理を行ってもよい。
【0114】
【発明の効果】
本願によって開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば、以下の通りである。
【0115】
半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルの前記MISFETの上部に、450℃〜700℃の温度で、プラズマCVD法を用いて絶縁膜を形成し、この絶縁膜上に、前記容量素子の下部電極を構成するシリコン膜を形成したので、シリコン膜の表面積を大きくすることができ、容量を確保することができる。また、前記絶縁膜中の水分や不純物を除去するための熱処理による負荷を低減することができ、MISFETの特性の劣化を防止することができる。特に、メモリセルの周辺にデュアルゲート構造を有するMISFETが形成されている場合、これらのMISFETの特性を向上させることができる。
【0116】
また、半導体基板の主表面にMISFETを形成し、このMISFETの上部に、450℃〜700℃の温度で、プラズマCVD法を用いて不純物を含有する絶縁膜を形成したので、かかる絶縁膜中の水分や副生成物等を除去するための熱処理による負荷を低減することができ、MISFETの特性の劣化を防止することができる。
【図面の簡単な説明】
【図1】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図2】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図3】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図4】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図5】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図6】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図7】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図8】本発明の実施の形態の効果を説明するための図である。
【図9】本発明の実施の形態の効果を説明するための図である。
【図10】本発明の実施の形態の効果を説明するための図である。
【図11】本発明の実施の形態の効果を説明するための図である。
【図12】本発明の実施の形態1である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図13】本発明の実施の形態2である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図14】本発明の実施の形態2である半導体集積回路装置の製造方法を示す基板の要部断面図である。
【図15】本発明の実施の形態3である半導体集積回路装置の製造方法を示すための基板の要部断面図である。
【図16】本発明の実施の形態4である半導体集積回路装置の製造方法を示すための基板の要部断面図である。
【符号の説明】
1 半導体基板
2 素子分離
3 p型ウエル
4 n型ウエル
7 酸化シリコン膜
8 ゲート酸化膜
9 ゲート電極
9an n型の多結晶シリコン膜
9ap p型の多結晶シリコン膜
9b WN膜
9c W膜
9n n型のゲート電極
9p p型のゲート電極
10 窒化シリコン膜
11 n-型半導体領域
12 p-型半導体領域
13 窒化シリコン膜
14 n+型半導体領域
15 p+型半導体領域
16 酸化シリコン膜
17 n+型半導体領域
18、19 コンタクトホール
S コバルトシリサイド層
20 プラグ
21 酸化シリコン膜
22、23 コンタクトホール
25 スルーホール
27 プラグ
30〜32 第1層配線
34 酸化シリコン膜
38 スルーホール
39 プラグ
40 窒化シリコン膜
41 酸化シリコン膜
41a 酸化シリコン膜
41b 酸化シリコン膜
42 溝
43 下部電極(多結晶シリコン膜)
43a アモルファスシリコン膜
43b シリコン粒
44 酸化タンタル膜
45 TiN膜
50 酸化シリコン膜
51 スルーホール
53 プラグ
54〜56 第2層配線
60 窒化シリコン膜
61 酸化シリコン膜
61a 酸化シリコン膜
61b 酸化シリコン膜
BL ビット線
C キャパシタ(情報蓄積用容量素子)
Qn nチャネル型MISFET
Qp pチャネル型MISFET
Qs 情報転送用MISFET
R レジスト膜
WL ワード線
MCFA メモリセル形成領域
LCFA 論理回路形成領域

Claims (15)

  1. 半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルを有する半導体集積回路装置の製造方法であって、
    (a)前記半導体基板の主表面に前記MISFETを形成する工程と、
    (b)前記MISFETの上部に、450℃〜700℃の温度で、高密度プラズマCVD法を用いて絶縁膜を形成する工程と、
    (c)前記絶縁膜をエッチングすることにより溝を形成する工程と、
    (d)前記溝の内部を含む前記絶縁膜上にシリコン膜を堆積し、前記溝内にホトレジストを埋め込み前記絶縁膜上のシリコン膜を除去し前記シリコン膜表面に粗面化したシリコン膜を形成することにより溝の内壁に沿って前記容量素子の下部電極を形成する工程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  2. 請求項1記載の半導体集積回路装置の製造方法であって、
    前記(d)工程の粗面化したシリコン膜は、その表面にシリコンの結晶核より成長した結晶粒により形成されることを特徴とする半導体集積回路装置の製造方法。
  3. 請求項1記載の半導体集積回路装置の製造方法であって、
    前記(d)工程の後、さらに、
    (e)前記下部電極の上部に前記容量素子の容量絶縁膜を形成する工程と、
    (f)前記容量絶縁膜上に、前記容量素子の上部電極を構成する導電性膜を形成する工程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  4. 請求項1記載の半導体集積回路装置の製造方法であって、
    前記半導体集積回路装置は、前記メモリセルが形成される領域と、論理回路が形成される領域とを有し、前記半導体集積回路装置の製造方法は、
    前記(b)工程の前に、
    (e)前記論理回路が形成される領域に、前記論理回路を構成するnチャネル型MISFETおよびpチャネル型MISFETであって、それぞれ、n型不純物を含有するゲート電極およびp型不純物を含有するゲート電極を有するnチャネル型MISFETおよびpチャネル型MISFETを、形成する工程を有することを特徴とする半導体集積回路装置の製造方法。
  5. 半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルを有する半導体集積回路装置の製造方法であって、
    (a)前記半導体基板の主表面に前記MISFETを形成する工程と、
    (b)前記MISFETの上部に、所定の温度で、第1の絶縁膜を堆積する工程と、
    (c)前記第1の絶縁膜上に、前記所定の温度以上の温度で高密度プラズマCVD法により第2の絶縁膜を形成する工程と、
    (d)前記第1および第2の絶縁膜をエッチングすることにより溝を形成する工程と、
    (e)前記溝の内部を含む前記第2の絶縁膜上にシリコン膜を堆積し、前記溝内にホトレジストを埋め込み前記第2の絶縁膜上のシリコン膜を除去し前記シリコン膜表面に粗面化したシリコン膜を形成することにより溝の内壁に沿って前記容量素子の下部電極を形成する工程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  6. 請求項5記載の半導体集積回路装置の製造方法であって、
    前記所定の温度以上の温度は、450℃〜700℃であることを特徴とする半導体集積回路装置の製造方法。
  7. 請求項5記載の半導体集積回路装置の製造方法であって、
    前記(e)工程の粗面化したシリコン膜は、その表面にシリコンの結晶核より成長した結晶粒により形成されることを特徴とする半導体集積回路装置の製造方法。
  8. 請求項5記載の半導体集積回路装置の製造方法であって、
    前記(e)工程の後、さらに、
    (f)前記下部電極の上部に前記容量素子の容量絶縁膜を形成する工程と、
    (g)前記容量絶縁膜上に、前記容量素子の上部電極を構成する導電性膜を形成する工程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  9. 請求項5記載の半導体集積回路装置の製造方法であって、
    前記半導体集積回路装置は、前記メモリセルが形成される領域と、論理回路が形成される領域とを有し、前記半導体集積回路装置の製造方法は、
    前記(b)工程の前に、
    (f)前記論理回路が形成される領域に、前記論理回路を構成するnチャネル型MISFETおよびpチャネル型MISFETであって、それぞれ、n型不純物を含有するゲート電極およびp型不純物を含有するゲート電極を有するnチャネル型MISFETおよびpチャネル型MISFETを、形成する工程を有することを特徴とする半導体集積回路装置の製造方法。
  10. (a)半導体基板の主表面に形成されたMISFETと、
    (b)前記MISFETと直列に接続された容量素子であって、
    (b)前記MISFETの上部に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成され、前記第1の絶縁膜より成膜時に生じる副生成物の含有量が少ない第2の絶縁膜との積層膜中の凹部に、前記凹部の内壁に沿って形成され、表面が粗面化されたシリコン膜よりなる下部電極と、
    (b)前記下部電極上に形成された容量絶縁膜と、
    (b)前記容量絶縁膜上に形成された導電性膜よりなる上部電極と、を有する容量素子と、
    を有することを特徴とする半導体集積回路装置。
  11. (a)半導体基板の主表面に形成されたMISFETと、
    (b)前記MISFETと直列に接続された容量素子であって、
    (b)前記MISFETの上部に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成され、前記第1の絶縁膜より薄い第2の絶縁膜との積層膜中の凹部に、前記凹部の内壁に沿って形成され、表面が粗面化されたシリコン膜よりなる下部電極と、
    (b)前記下部電極上に形成された容量絶縁膜と、
    (b)前記容量絶縁膜上に形成された導電性膜よりなる上部電極と、を有する容量素子と、
    を有し、
    前記第2の絶縁膜は前記第1の絶縁膜より成膜時に生じる副生成物の含有量が少ないことを特徴とする半導体集積回路装置。
  12. 半導体基板の主表面に形成されたMISFETと容量素子から成るメモリセルを有する半導体集積回路装置の製造方法であって、
    (a)前記半導体基板の主表面に前記MISFETを形成する工程と、
    (b)前記MISFETの上部に、450℃〜700℃の温度で、高密度プラズマCVD法を用いて絶縁膜を形成する工程と、
    (c)前記絶縁膜をエッチングすることにより溝を形成する工程と、
    (d)前記溝の内壁に沿ってシリコン膜を形成する工程と、
    (e)前記シリコン膜表面を粗面化することにより前記容量素子の下部電極を形成する工程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  13. 請求項12記載の半導体集積回路装置の製造方法であって、
    前記(e)工程の粗面化したシリコン膜は、その表面にシリコンの結晶核より成長した結晶粒により形成されることを特徴とする半導体集積回路装置の製造方法。
  14. 請求項12記載の半導体集積回路装置の製造方法であって、
    前記(e)工程の後、さらに、
    (f)前記下部電極の上部に前記容量素子の容量絶縁膜を形成する工程と、
    (g)前記容量絶縁膜上に、前記容量素子の上部電極を構成する導電性膜を形成する工 程と、
    を有することを特徴とする半導体集積回路装置の製造方法。
  15. 請求項12記載の半導体集積回路装置の製造方法であって、
    前記高密度プラズマCVD法は、圧力0.001〜0.01Torrで、電子密度が1×10 12 以上で処理されることを特徴とする半導体集積回路装置の製造方法。
JP2001285248A 2001-09-19 2001-09-19 半導体集積回路装置およびその製造方法 Expired - Fee Related JP4012382B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2001285248A JP4012382B2 (ja) 2001-09-19 2001-09-19 半導体集積回路装置およびその製造方法
US10/083,416 US6746913B2 (en) 2001-09-19 2002-02-27 Method of manufacturing semiconductor integrated circuit device comprising a memory cell and a capacitor
US10/828,202 US20040195611A1 (en) 2001-09-19 2004-04-21 Semiconductor integrated circuit device and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001285248A JP4012382B2 (ja) 2001-09-19 2001-09-19 半導体集積回路装置およびその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2007189733A Division JP4820785B2 (ja) 2007-07-20 2007-07-20 半導体集積回路装置の製造方法

Publications (3)

Publication Number Publication Date
JP2003092363A JP2003092363A (ja) 2003-03-28
JP2003092363A5 JP2003092363A5 (ja) 2005-04-07
JP4012382B2 true JP4012382B2 (ja) 2007-11-21

Family

ID=19108430

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001285248A Expired - Fee Related JP4012382B2 (ja) 2001-09-19 2001-09-19 半導体集積回路装置およびその製造方法

Country Status (2)

Country Link
US (2) US6746913B2 (ja)
JP (1) JP4012382B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI304633B (en) * 2003-08-25 2008-12-21 Promos Technologies Inc Semiconductor device and fabricating method thereof
KR100691002B1 (ko) * 2003-12-23 2007-03-09 주식회사 하이닉스반도체 반도체 공정에서의 이온 주입 방법 및 이를 이용한 반도체장치의 제조 방법
JP2007180181A (ja) * 2005-12-27 2007-07-12 Elpida Memory Inc 半導体記憶装置及びその製造方法
WO2014156923A1 (ja) * 2013-03-27 2014-10-02 ピーエスフォー ルクスコ エスエイアールエル 半導体装置の製造方法
JP2015203910A (ja) * 2014-04-11 2015-11-16 凸版印刷株式会社 Icカード発行システム及び方法
KR102461809B1 (ko) * 2018-11-09 2022-11-01 삼성전자주식회사 반도체 소자 및 이의 제조방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5849624A (en) * 1996-07-30 1998-12-15 Mircon Technology, Inc. Method of fabricating a bottom electrode with rounded corners for an integrated memory cell capacitor
US5763306A (en) * 1997-10-24 1998-06-09 Vanguard International Semiconductor Corporation Method of fabricating capacitor over bit line COB structure for a very high density DRAM applications
JP3686248B2 (ja) * 1998-01-26 2005-08-24 株式会社日立製作所 半導体集積回路装置およびその製造方法
JP2000022110A (ja) 1998-07-03 2000-01-21 Tokyo Electron Ltd 熱処理方法及び熱処理システム
US6281142B1 (en) * 1999-06-04 2001-08-28 Micron Technology, Inc. Dielectric cure for reducing oxygen vacancies
US6194265B1 (en) * 1999-07-22 2001-02-27 Vanguard International Semiconductor Corporation Process for integrating hemispherical grain silicon and a nitride-oxide capacitor dielectric layer for a dynamic random access memory capacitor structure
KR20010083563A (ko) * 2000-02-16 2001-09-01 윤종용 폴리머 부착에 의한 선택적 반구형 그레인 성장을 이용한커패시터의 형성방법 및 이에 의해 형성된 커패시터
KR100393208B1 (ko) * 2001-01-15 2003-07-31 삼성전자주식회사 도핑된 다결정 실리콘-저매니움막을 이용한 반도체 소자및 그 제조방법

Also Published As

Publication number Publication date
JP2003092363A (ja) 2003-03-28
US20040195611A1 (en) 2004-10-07
US20030052353A1 (en) 2003-03-20
US6746913B2 (en) 2004-06-08

Similar Documents

Publication Publication Date Title
KR100854555B1 (ko) 반도체 장치 및 그 제조 방법
JP4024940B2 (ja) 半導体装置の製造方法
US7417291B2 (en) Method for manufacturing semiconductor integrated circuit device
US20060275991A1 (en) Method of manufacturing a semiconductor integrated circuit device
KR100763745B1 (ko) 반도체 집적 회로 장치의 제조 방법
US20060237766A1 (en) Semiconductor device using solid phase epitaxy and method for fabricating the same
JP4012382B2 (ja) 半導体集積回路装置およびその製造方法
US6632721B1 (en) Method of manufacturing semiconductor devices having capacitors with electrode including hemispherical grains
JP4077966B2 (ja) 半導体装置の製造方法
JP4820785B2 (ja) 半導体集積回路装置の製造方法
JP4470297B2 (ja) 半導体装置の製造方法
JP2001024169A (ja) 半導体装置およびその製造方法
KR100347400B1 (ko) 반도체 장치의 제조 방법
JP2001053250A (ja) 半導体装置およびその製造方法
KR20030064645A (ko) 반도체 집적 회로 장치 및 그 제조 방법
JP2004228589A (ja) 半導体装置の製造方法および半導体装置
JP2003078028A (ja) 半導体装置およびその製造方法
JP2008235636A (ja) 半導体装置の製造方法及び半導体装置
JP2004228588A (ja) 半導体装置
JP2000299444A (ja) 半導体装置およびその製造方法
JP2001223344A (ja) 半導体装置およびその製造方法
JPH11121715A (ja) 半導体集積回路装置の製造方法
JPH11297636A (ja) 半導体装置の製造方法および半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040329

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040426

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040331

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050322

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070522

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070720

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070814

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070907

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100914

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110914

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110914

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110914

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120914

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120914

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130914

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees