JP3323194B2 - 自動利得制御回路装置 - Google Patents

自動利得制御回路装置

Info

Publication number
JP3323194B2
JP3323194B2 JP51082390A JP51082390A JP3323194B2 JP 3323194 B2 JP3323194 B2 JP 3323194B2 JP 51082390 A JP51082390 A JP 51082390A JP 51082390 A JP51082390 A JP 51082390A JP 3323194 B2 JP3323194 B2 JP 3323194B2
Authority
JP
Japan
Prior art keywords
output
signal
analog
pulse width
microprocessor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP51082390A
Other languages
English (en)
Other versions
JPH05503817A (ja
Inventor
ツッカー,フリートヘルム
Original Assignee
ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング filed Critical ドイチエ トムソン―ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング
Publication of JPH05503817A publication Critical patent/JPH05503817A/ja
Application granted granted Critical
Publication of JP3323194B2 publication Critical patent/JP3323194B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3005Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers
    • H03G3/3026Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers the gain being discontinuously variable, e.g. controlled by switching
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B7/00Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
    • G11B7/08Disposition or mounting of heads or light sources relatively to record carriers
    • G11B7/09Disposition or mounting of heads or light sources relatively to record carriers with provision for moving the light beam or focus plane for the purpose of maintaining alignment of the light beam relative to the record carrier during transducing operation, e.g. to compensate for surface irregularities of the latter or for track following
    • G11B7/0941Methods and circuits for servo gain or phase compensation during operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Television Signal Processing For Recording (AREA)
  • Stereophonic System (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Description

【発明の詳細な説明】 本発明は、アナログ/ディジタル変換器が設けられて
おり、該アナログ/ディジタル変換器の出力側はマイク
ロプロセッサの入力側と接続されており、該マイクロプ
ロセッサは制御信号を発生するように構成されている自
動利得制御回路装置に関する。
しばしばAGCと略される自動利得制御は、例えば無線
受信機において、受信電界強度の変動に依存せずに最大
出力レベルを一定の値へ調整する目的で用いられる。
CDプレーヤまたは光磁気記録/再生装置において、レ
ーザビームは光学式記録担体上へ照射され、この記録担
体は、レーザビームを複数個のフォトダイオードから成
るフォト検出器へ反射する。フォトダイオードの出力信
号から、データ信号のほかにフォーカス調整回路のため
のフォーカシングエラー信号と、トラッキング調整回路
のためのトラッキングエラー信号とが形成される。
レーザ出力が、または光学式記録担体の反射率が変化
すると、それによってフォーカス調整回路およびトラッ
キング調整回路のループ増幅度も変化する。
アメリカ合衆国特許第4,835,755号に記載されている
光学式再生装置の場合、アナログフォーカシングエラー
信号、アナログトラッキングエラー信号ならびにディス
クドライブモータの回転数を調整するためのアナログ調
整信号が、複数のアナログ/ディジタル変換器によりデ
ィジタル信号へ変換され、マイクロプロセッサにおいて
それらのディジタル信号が評価される。そしてマイクロ
プロセッサはディジタル調整信号を送出し、それらの調
整信号はディジタル/アナログ変換器により、フォーカ
シング調整回路およびトラッキング調整回路の調整素子
とディスクドライブモータのためのアナログ調整信号へ
と再び変換される。
アナログ素子のコンポーネントAD533で実現されてい
る、ループ増幅度を一定の値へ調整する公知の解決手段
はアナログ分周回路を有しており、この回路内でフォー
カシングエラー信号およびトラッキングエラー信号が、
フォト検出器上へ照射される全光エネルギーに比例する
値によって分周される。したがってフォーカシングエラ
ー信号およびトラッキングエラー信号は、照射される光
の全エネルギーに関連づけられて標準化される。しかし
この公知の解決手段は、2つの重大な欠点を有する。何
故ならばアナログ分周回路は著しく高価であり、しかも
コストのかかる調整が必要であるからである。
したがって本発明の課題は、簡単に製造できしかも調
整の不要な自動利得制御回路装置を提供することにあ
る。
本発明によればこの課題は、増幅すべき入力信号が、
可制御のスイッチおよび第1の低域通過フィルタを介し
て増幅器へ導かれ、該入力信号は、第2の低域通過フィ
ルタおよびアナログ/ディジタル変換器を介してマイク
ロプロセッサへ導かれて増幅すべき前記入力信号がサン
プリングされ、前記スイッチを開閉するオン/オフ比が
前記増幅器の出力レベルの調整に用いられ、前記マイク
ロプロセッサの出力側はパルス幅変調器の入力側と接続
されており、該パルス幅変調器の出力側は前記可制御の
スイッチの制御入力側と接続されており、前記マイクロ
プロセッサ(MP)は、アナログ/ディジタル変換器の出
力側におけるディジタル値に依存して、前記パルス幅変
調器のための制御信号を発生することにより解決され
る。
第1図には本発明の実施例が示されており、第2図お
よび第3図には本発明の適用例が示されている。
次に、第1図に基づき本発明を説明する。
増幅器Vにおいて増幅されるべき信号Sは、可制御の
スイッチSCの入力側と低域通過フィルタTP2の入力側に
加わる。上記スイッチの出力側は低域通過フィルタTP1
を介して増幅器Vの入力側と接続されており、さらに上
記低域通過フィルタTP2の出力側はアナログ/ディジタ
ル変換器ADの入力側と接続されている。アナログ/ディ
ジタル変換器ADの出力側はマイクロプロセッサMPの入力
側と接続されており、このマイクロプロセッサの出力側
はパルス幅変調器PMの入力側と接続されている。パルス
幅変調器PMの出力側は、可制御のスイッチSCの制御入力
側と接続されている。
マイクロプロセッサMPはアナログ/ディジタル変換器
ADの出力側のディジタル値に依存して、例えば所定のア
ルゴリズムを用いることによりパルス幅変調器PMのため
の制御信号を発生する。したがってパルス幅変調器はそ
の出力信号のオン/オフ比を、同様にアナログ/ディジ
タル変換器ADの出力側におけるディジタル値に依存して
変化させる。増幅器Vの最大出力レベルを一定の値へ調
整する目的で、可制御のスイッチSCを開閉する場合のオ
ン/オフ比は、入力信号Sのレベルが上昇すれば低減さ
れ、反対に入力信号Sのレベルが低下すれば高められ
る。しかし入力信号Sの急激なレベル変化が補償されな
いようにする目的で−補償されると入力信号Sのレベル
とは無関係に増幅器Vの出力レベルが常に一定になって
しまう−アナログ/ディジタル変換器ADに低域通過フィ
ルタTP1が前置接続されている。さらに可制御のスイッ
チSCのスイッチング周波数とその側波帯を抑圧する目的
で、可制御のスイッチSCと増幅器Vの間に別の低域通過
フィルタTP2が設けられている。
迅速なアナログスイッチが最適である可制御のスイッ
チSCは、後置接続された低域通過フィルタTP1ととも
に、電子的に制御されるポテンショメータのように動作
する。パルス幅変調器PMの出力側におけるスイッチング
周波数を著しく高く選定すると有利である。
マイクロプロセッサMPは、例えばメモリに記憶されて
いる表の値からもパルス幅変調器PMのための制御信号を
発生することができる。この場合、アナログ/ディジタ
ル変換器ADの出力側における各ディジタル値に、上記メ
モリ内の1つの値が対応づけられている。メモリ内の個
々の値は、例えばパルス幅変調器PMの信号のオン/オフ
比を決定することができる。したがってアナログ/ディ
ジタル変換器ADの出力側における各ディジタル値に所定
のオン/オフ比が対応づけられている。
本発明による自動利得制御は、例えばCDプレーヤまた
は光磁気記録/再生装置のトラッキング調整回路および
フォーカス調整回路に適している。
第2図にはこの適用例が示されている。光磁気記録/
再生装置は、ピットを用いても記録担体の光磁気層内に
も記録されているデータを、記録担体から同時に読み取
ることができる。この種の形式の光磁気記録/再生装置
の光学式走査装置は、ドイツ連邦共和国特許第3732874
号公報により公知である。さらにピットによっても光磁
気層内にもデータが記憶されている所属の記録担体は、
ドイツ連邦共和国特許第3732875号公報に記載されてい
る。
レーザから照射された光は光磁気記録担体から公知の
ようにして、4つのフォトダイオードA,B,C,Dを有する
4象限フォト検出器とこの4象限フォト検出器の左右に
それぞれ配置されたフォトダイオードEおよびFとへ、
公知のようにして反射される。さらにこの記録担体は、
レーザから照射された光をフォトダイオードGへも反射
する。フォトダイオードA〜Gの出力電流は、電流/電
圧変換器1〜7を用いて電圧AS〜GSへ変換される。加算
および減算器8を用いて、記録担体の光磁気層内に記憶
されたデータを含むデータ信号MS=AS+BS+CS+DS−ES
−FS−GSが形成される。
さらにピットを用いて記憶されたデータを含むデータ
信号PSが即ちPS=AS+BS+CS+DSが、加算器9において
形成される。フォーカシングエラー信号FE=AS+CS−BS
−DSは、加算および減算器10において形成される。さら
に差動増幅器11は、トラッキングエラー信号TE=ES−FS
を形成する。加算および減算器10の出力側は、可制御の
スイッチ12と、RC素子として構成された低域通過フィル
タ14とを介して、フォーカス調整回路の制御増幅器16と
接続されている。差動増幅器11の出力側は、可制御のス
イッチ13と、同じくRC素子として構成された低域通過フ
ィルタ15とを介して、トラッキング調整回路の制御増幅
器17と接続されている。加算器9の出力側は、低域通過
フィルタTP2を介してアナログ/ディジタル変換器ADの
入力側と接続されている。さらにこのアナログ/ディジ
タル変換器の出力側は、マイクロプロセッサMPの入力側
と接続されている。マイクロプロセッサMPの出力側はパ
ルス幅変調器PMの入力側と接続されており、この変調器
の出力側は、可制御のスイッチ12および13の入力側と接
続されている。
第3図のように、フォーカス調整回路のためにも、ト
ラッキング調整回路のために、それぞれ1つのパルス幅
変調器PM1およびPM2を設けることもできる。この場合、
マイクロプロセッサMPは、出力側が可制御のスイッチ12
の制御入力側と接続されている一方のパルス幅変調器PM
1のための第1制御信号を発生し、さらにこれとは無関
係に、出力側が可制御のスイッチ13の制御入力側と接続
されている他方のパルス幅変調器PM2のための第2制御
信号を発生する。
和信号PS=AS+BS+CS+DSは、4象限フォト検出器上
へ照射される光の全エネルギーに対する直接的な尺度で
あるから、マイクロプロセッサMPにおいてこの和信号PS
から増幅度を調整するための調整信号を形成するのは有
意義である。
しかし本発明は、第2図および第3図に示された適用
例に限定されるものではない。本発明は自動利得制御全
般に適している。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭54−46453(JP,A) 特開 昭62−149069(JP,A) 特開 昭63−146232(JP,A) 特開 昭62−293522(JP,A) 特開 昭62−149077(JP,A) 特開 昭60−7216(JP,A) 特開 昭60−111511(JP,A) (58)調査した分野(Int.Cl.7,DB名) H03G 1/00 - 3/34 G11B 7/00 - 7/013 G11B 7/28 - 7/30

Claims (6)

    (57)【特許請求の範囲】
  1. 【請求項1】アナログ/ディジタル変換器(AD)が設け
    られており、該アナログ/ディジタル変換器(AD)の出
    力側はマイクロプロセッサ(MP)の入力側と接続されて
    おり、該マイクロプロセッサは制御信号を発生する、自
    動利得制御回路装置において、 増幅すべき入力信号(S)が、可制御のスイッチ(SC)
    および第1の低域通過フィルタ(TP1)を介して増幅器
    (V)へ導かれ、該入力信号は、第2の低域通過フィル
    タ(TP2)およびアナログ/ディジタル変換器(AD)を
    介してマイクロプロセッサ(MP)へ導かれて増幅すべき
    前記入力信号(S)がサンプリングされ、 前記スイッチ(SC)を開閉するオン/オフ比が前記増幅
    器(V)の出力レベルの調整に用いられ、前記マイクロ
    プロセッサ(MP)の出力側はパルス幅変調器(PM)の入
    力側と接続されており、該パルス幅変調器の出力側は前
    記可制御のスイッチ(SC)の制御入力側と接続されてお
    り、 前記マイクロプロセッサ(MP)は、アナログ/ディジタ
    ル変換器(AD)の出力側におけるディジタル値に依存し
    て、前記パルス幅変調器(PM)のための制御信号を発生
    することを特徴とする自動利得制御回路装置。
  2. 【請求項2】前記可制御のスイッチ(SC)としてアナロ
    グスイッチが設けられている、請求項1記載の自動利得
    制御回路装置。
  3. 【請求項3】前記マイクロプロセッサ(MP)は、アルゴ
    リズムを用いてアナログ/ディジタル変換器(AD)の出
    力信号からパルス幅変調器(PM)のための制御信号を発
    生する、請求項1または2記載の自動利得制御回路装
    置。
  4. 【請求項4】前記アナログ/ディジタル変換器(AD)の
    出力側における各ディジタル値に対し、メモリに記憶さ
    れた1つの値が対応づけられており、前記マイクロプロ
    セッサ(MP)は、前記アナログ/ディジタル変換器(A
    D)の出力側のディジタル値にそれぞれ対応づけられて
    いるメモリ内の値を参照して、その値をパルス幅変調器
    (PM)への制御信号として該マイクロプロセッサの出力
    側から送出する、請求項1または2記載の回路装置。
  5. 【請求項5】光学式再生装置または光磁気再生装置に
    て、複数個のフォトダイオード(A,B,C,D)の出力信号
    から形成された和信号(PS)が、第2の低域通過フィル
    タ(TP2)とアナログ/ディジタル変換器(AD)を介し
    てマイクロプロセッサ(MP)へ導かれ、 パルス幅変調器(PM)の出力側が可制御のスイッチ(1
    2,13)の制御入力側と接続されており、該スイッチはフ
    ォーカス調整回路および/またはトラッキング調整回路
    内において、第1の低域通過フィルタ(TP1)および制
    御増幅器(VF,VS)の入力側に配置されている、請求項
    1、2、3または4記載の自動利得制御回路装置。
  6. 【請求項6】光学式再生装置または光磁気再生装置に
    て、複数個のフォトダイオード(A,B,C,D)の出力信号
    から形成された和信号(PS)が、第2の低域通過フィル
    タ(TP2)とアナログ/ディジタル変換器(AD)を介し
    てマイクロプロセッサ(MP)へ導かれ、 該マイクロプロセッサの第1の出力側が第1のパルス幅
    変調器(PM1)の入力側と接続されており、該マイクロ
    プロセッサの第2の出力側が第2のパルス幅変調器(PM
    2)の入力側と接続されており、 前記第1のパルス幅変調器(PM1)の出力側が、フォー
    カス調整回路の制御増幅器(VF)の入力側に配置された
    可制御のスイッチ(12)の制御入力側と接続されてお
    り、 前記第2のパルス幅変調器(PM2)の出力側が、トラッ
    キング調整回路の制御増幅器(VS)の入力側に配置され
    た可制御のスイッチ(13)の制御入力側と接続されてい
    る、請求項1、2、3または4記載の自動利得制御回路
    装置。
JP51082390A 1989-08-09 1990-07-11 自動利得制御回路装置 Expired - Fee Related JP3323194B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3926272.3 1989-08-09
DE3926272A DE3926272A1 (de) 1989-08-09 1989-08-09 Schaltungsanordnung zur automatischen verstaerkungsregelung

Publications (2)

Publication Number Publication Date
JPH05503817A JPH05503817A (ja) 1993-06-17
JP3323194B2 true JP3323194B2 (ja) 2002-09-09

Family

ID=6386778

Family Applications (1)

Application Number Title Priority Date Filing Date
JP51082390A Expired - Fee Related JP3323194B2 (ja) 1989-08-09 1990-07-11 自動利得制御回路装置

Country Status (15)

Country Link
US (1) US5228063A (ja)
EP (1) EP0486538B1 (ja)
JP (1) JP3323194B2 (ja)
CN (1) CN1047269C (ja)
AT (1) ATE113768T1 (ja)
AU (1) AU6059590A (ja)
DD (1) DD298979A5 (ja)
DE (2) DE3926272A1 (ja)
ES (1) ES2063976T3 (ja)
FI (1) FI920532A0 (ja)
HK (1) HK9496A (ja)
HU (1) HU206570B (ja)
MY (1) MY105930A (ja)
TR (1) TR24701A (ja)
WO (1) WO1991002406A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07201050A (ja) * 1993-12-31 1995-08-04 Nippon Conlux Co Ltd 光学的記録再生装置
JPH1196578A (ja) * 1997-09-19 1999-04-09 Nec Corp 光情報検出装置
JP2001197139A (ja) * 2000-01-11 2001-07-19 Fujitsu Ltd Agc回路及びデータ通信装置
CN100385794C (zh) * 2004-12-17 2008-04-30 北京中星微电子有限公司 一种信号处理方法及装置
US7501895B2 (en) * 2006-06-09 2009-03-10 Seagate Technology Llc Channel state aided automatic gain control

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0237682B1 (en) * 1985-12-24 1991-02-27 Kabushiki Kaisha Toshiba Control system for optical information reproducing apparatus
JPS62293522A (ja) * 1986-06-13 1987-12-21 Pioneer Electronic Corp 記録デイスク再生装置
US4789995A (en) * 1987-05-01 1988-12-06 Silicon Systems Inc. Synchronous timer anti-alias filter and gain stage
US5084791A (en) * 1988-05-10 1992-01-28 Quantum Corporation Head position control system for fixed drive including position encoder, temperature sensor and embedded fine servo information

Also Published As

Publication number Publication date
ATE113768T1 (de) 1994-11-15
EP0486538A1 (de) 1992-05-27
HU9200375D0 (en) 1992-04-28
FI920532A0 (fi) 1992-02-07
HK9496A (en) 1996-01-26
CN1047269C (zh) 1999-12-08
HU206570B (en) 1992-11-30
EP0486538B1 (de) 1994-11-02
MY105930A (en) 1995-02-28
AU6059590A (en) 1991-03-11
ES2063976T3 (es) 1995-01-16
DD298979A5 (de) 1992-03-19
US5228063A (en) 1993-07-13
WO1991002406A1 (de) 1991-02-21
CN1049430A (zh) 1991-02-20
JPH05503817A (ja) 1993-06-17
DE59007650D1 (de) 1994-12-08
TR24701A (tr) 1992-03-01
DE3926272A1 (de) 1991-02-14
HUT60072A (en) 1992-07-28

Similar Documents

Publication Publication Date Title
US4661942A (en) Control apparatus for information storage and retrieval system
US4813034A (en) Optical disc recording apparatus with a light beam having a controllable quantity
EP0292733B1 (en) Magneto-optical disk reproduction apparatus
JPH056575Y2 (ja)
JP3323194B2 (ja) 自動利得制御回路装置
US5291466A (en) Automatic control system for a tracking servo unbalance of optical disk player
US5268914A (en) Laser beam control apparatus
JP2837662B2 (ja) 光ディスクドライブのサーボ制御装置及びその制御方法
US6335909B1 (en) Multi-layer recording medium reproducing device
JP3545604B2 (ja) 光ディスク駆動装置の信号検出回路
JP3101465B2 (ja) ラジアルサーボ信号の自動利得制御装置
JPH0637556A (ja) 差動型フォトダイオード出力装置
KR940011680B1 (ko) 광디스크재생기의 트래킹서보언밸런스 자동조정장치
JP2664221B2 (ja) 情報再生装置
KR910005648B1 (ko) 종류가 다른 광디스크 재생장치의 포커스 서보회로
JP2842984B2 (ja) 光ディスク装置
JPH05298728A (ja) 光ディスクドライブのagc回路
JP2629201B2 (ja) 光ディスク装置
JP2659001B2 (ja) 光学的情報再生装置
JPH0696449A (ja) ゲイン可変型フォト・ディテクタ出力信号増幅回路
JPH0766557B2 (ja) 記録情報読取装置のピツクアツプ出力レベル制御装置
JPS6123570B2 (ja)
JP2878974B2 (ja) 光ディスク再生装置
JPH0520707A (ja) トラツキング制御装置
JPS61158040A (ja) 光学式デイスク再生装置の傷対策回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees