JP3260031B2 - マグネトロン駆動回路 - Google Patents
マグネトロン駆動回路Info
- Publication number
- JP3260031B2 JP3260031B2 JP03576894A JP3576894A JP3260031B2 JP 3260031 B2 JP3260031 B2 JP 3260031B2 JP 03576894 A JP03576894 A JP 03576894A JP 3576894 A JP3576894 A JP 3576894A JP 3260031 B2 JP3260031 B2 JP 3260031B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output
- inverter circuit
- abnormality detection
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Control Of High-Frequency Heating Circuits (AREA)
- Inverter Devices (AREA)
Description
用いるインバータ方式のマグネトロン駆動回路に関す
る。
ンバータ方式のマグネトロン駆動回路の入力又は出力制
御は、マイコンからの出力信号である入力又は出力設定
信号に入力又は出力検出信号が一致するようにアナログ
回路で構成されたフィードバック回路が動作する方式で
あった。このような方式の従来のマグネトロン駆動回路
を図5に示す。同図において、1は商用電源であり、商
用電源1からの交流電圧が整流器2で整流された後、チ
ョークコイル3とコンデンサ4で平滑されて直流電圧が
得られるようになっている。5はIGBTからなるスイ
ッチング素子であり、スイッチング素子5には直列に共
振コンデンサ6が接続され、そのコレクタ・エミッタ間
には並列にフリーホイーリングダイオード7が接続され
ている。共振コンデンサ6は、フリーホイーリングダイ
オード7と同様に、スイッチング素子5に並列に接続さ
れる例もある。8は高周波トランスであり、1次巻線、
2次巻線及びフィラメント巻線が備えられている。直流
電圧が高周波トランス8の1次巻線を介してスイッチン
グ素子5のコレクタに供給されている。ドライバ14か
らの駆動信号によりスイッチング素子5がオン・オフさ
れ、直流電圧が周期的にスイッチングされて高周波に変
換されるようになっている。この高周波が高周波トラン
ス8の1次巻線に供給される。また、2次巻線には倍電
圧コンデンサ9とダイオード10,11で構成された倍
電圧整流回路が接続されている。この倍電圧整流回路で
高周波トランス8の2次巻線に発生する高周波高電圧が
倍電圧整流されてマグネトロン12を駆動する直流高電
圧が得られる。
所要の設定値に制御するための制御系が次のように構成
されている。マイコン15からの出力設定信号が信号線
A,B,Cによりそれぞれフォトカプラa,b,cを介
してデジタル信号で出力制御回路16に送られ、出力検
出信号は、電流トランス(以下、C.Tという)13に
よりマグネトロン電流を検出して出力制御回路16に取
り込まれている。信号線A,B,Cは、それぞれデータ
信号、データ信号に同期させたクロック信号、データ信
号終了信号の信号線であり、デジタル信号伝達方式は3
線が必要である。またデジタル信号をアナログのフィー
ドバック回路である出力制御回路16に入力するため、
出力制御回路16の前段にはD/Aコンバータ17が配
設されている。マイコン15はパネルスイッチやディス
プレイを駆動するため、マグネトロン駆動用の高電圧を
発生するインバータ回路とマイコン15の電源は安全の
ために分離する必要があり、したがってマイコン15と
インバータ回路を絶縁するため、フォトカプラa,b,
cが必要となっている。マイコン15は上記のようにパ
ネルスイッチやディスプレイを駆動するため、パネル裏
面に載置され、インバータ回路とは離れており、グラン
ド線も含めると信号線は4本必要であり、非常にコスト
を要している。この方式は、マイコン15からの出力設
定信号のばらつき誤差が直接インバータ出力のばらつき
になるため、出力設定信号は正確なデジタル信号で出力
制御回路16に伝達することが必要である。信号線を1
線式とし、D/Aコンバータの配設を省略する方式とし
てPWM信号伝送やFM信号伝送方式等が考えられる
が、この場合、フォトカプラのスイッチング速度等のば
らつきが非常に大きいため、それに応じて出力変動が大
きく実用的でない。また、この方式ではスイッチング素
子(IGBT)5の温度が過度に上昇したり、スイッチ
ング素子駆動回路18の電圧低下等の異常が発生したと
き、マイコン15はその異常を直接検出することができ
ない。そのため、さらに異常検知回路19から異常を検
出するための信号線Dがフォトカプラdを介してマイコ
ン15に接続されている。
動回路では、マイコンとインバータの出力制御回路と
は、距離的に離れており、電気的に絶縁されている。し
たがって、従来の方式では、マイコンから出力制御回路
に出力設定信号等を送るための信号線やフォトカプラが
多く必要となり、コスト高になる。また信号線が多いた
め、信号線部の断絶やコネクタの接触不良等で信頼性が
低下しやすい。
上させることのできるマグネトロン駆動回路を提供する
ことを目的とする。
に、本発明は、第1に、インバータ回路において直流電
圧をスイッチング素子で周期的にスイッチングして高周
波に変換し、この高周波を昇圧したのち整流した直流出
力でマグネトロンを駆動するとともに前記インバータ回
路の入力又は出力を所要の設定値とするようにしたマグ
ネトロン駆動回路において、前記インバータ回路の入力
又は出力電流を検出する電流トランスと、該電流トラン
スの検出値に基づいて前記インバータ回路の入力又は出
力電流が前記設定値となるように前記スイッチング素子
のオン時間を演算する制御部と、該制御部で演算された
オン時間を基に前記スイッチング素子を駆動するオン時
間パルスを発生する駆動部とを有することを要旨とす
る。
応したPWM信号又はFM信号を出力し、該PWM信号
又はFM信号をフォトカプラを介して前記駆動部に入力
させるように構成してなることを要旨とする。
応したPWM信号又はFM信号を出力し、該PWM信号
又はFM信号をトランスを介して前記駆動部に入力させ
るように構成してなることを要旨とする。
路の電圧、電流又は温度の異常を検出するインバータ回
路異常検出回路を有し、該インバータ回路異常検出回路
から異常検出信号が出力されたときは前記オン時間パル
スの発生を停止するように構成してなることを要旨とす
る。
路の入力電流又は出力電流の異常を検出する入出力電流
異常検出回路を有し、該入出力電流異常検出回路から異
常検出信号が出力されたときは前記駆動部にオン時間パ
ルスの発生を停止させる信号を送出するように構成して
なることを要旨とする。
路の入力電流又は出力電流の異常を検出する入出力電流
異常検出回路を有し、該入出力電流異常検出回路から異
常検出信号が出力されたときは前記駆動部にオン時間パ
ルスの発生を停止させる信号を送出し、前記駆動部は、
前記インバータ回路の電圧、電流又は温度の異常を検出
するインバータ回路異常検出回路を有し、該インバータ
回路異常検出回路から異常検出信号が出力されたときは
前記オン時間パルスの発生を停止するように構成してな
ることを要旨とする。
路の電圧、電流又は温度の異常を検出するインバータ回
路異常検出回路と、該インバータ回路異常検出回路から
の異常検出信号でセットされ該セット時の出力で前記オ
ン時間パルスの発生を停止させるフリップフロップ回路
とを設け、前記制御部には前記インバータ回路の入力電
流又は出力電流の異常を検出する入出力電流異常検出回
路を設け、該入出力電流異常検出回路から異常検出信号
が出力され、かつ前記インバータ回路異常検出回路から
異常検出信号の非出力状態のときに前記フリップフロッ
プ回路をリセットして前記駆動部からのオン時間パルス
の発生を可能とするように構成してなることを要旨とす
る。
て直流電圧とする整流器と、該整流器から出力される直
流電圧を周期的にスイッチングして高周波に変換するス
イッチング素子と、該スイッチング素子に直列又は並列
に接続された共振コンデンサと、前記スイッチング素子
で変換された高周波を昇圧する高周波トランスと、該高
周波トランスから出力される高周波高電圧を整流してマ
グネトロン駆動用の直流出力を得る整流回路と、前記マ
グネトロンに流れる電流に対応した電流を検出する電流
トランスと、該電流トランスの検出出力を読み込むA/
Dコンバータ、このA/Dコンバータの出力と設定値と
を比較演算して前記スイッチング素子のオン時間を決め
る演算部、及び該演算部で決められたオン時間に対応し
たPWM信号又はFM信号を出力する出力部を備えた制
御部と、該制御部からのPWM信号又はFM信号をフォ
トカプラを介して入力し該PWM信号又はFM信号を基
に前記スイッチング素子を駆動するオン時間パルスを発
生する駆動部とを有することを要旨とする。
は電気的に絶縁された電流トランスでインバータ回路の
入力又は出力電流が検出され、この検出値が直接制御部
に読み込まれて制御部に予め設定されている設定値と比
較演算され、スイッチング素子のオン時間が決められ
る。そしてこのオン時間に対応した信号が駆動部に送ら
れオン時間パルスが発生してスイッチング素子が駆動さ
れる。制御部から駆動部に送られるオン時間に対応した
信号はアナログ信号でよく、例えばPWM信号やFM信
号等の1線式で送ることが可能となる。
時間に対応した信号は、具体的に、PWM信号又はFM
信号の1線式でフォトカプラを介して送られる。
電気的な絶縁は、トランスを用いても可能である。
圧、電流又は温度の異常を検出するインバータ回路異常
検出回路が備えられ、インバータ回路の異常が検出され
たときは、スイッチング素子の駆動が停止される。
は出力電流を監視しているため、制御部にインバータ回
路の入力電流又は出力電流の異常を検出する入出力電流
異常検出回路を備えさせることにより、制御部で、直接
インバータ回路の入力電流又は出力電流の異常を検知す
ることが可能となる。異常が検知されたときは、オン時
間パルスの発生が停止される。
流又は出力電流の異常を検出する入出力電流異常検出回
路を備えさせ、駆動部にはインバータ回路の電圧、電流
又は温度の異常を検出するインバータ回路異常検出回路
を備えさせることにより、インバータ回路の異常を二重
方式で確実に検知することが可能となる。
圧、電流又は温度の異常を検出するインバータ回路異常
検出回路と、このインバータ回路異常検出回路からの異
常検出信号出力でセットされてオン時間パルスの発生を
停止させるフリップフロップ回路とを設け、制御部には
インバータ回路の入力電流又は出力電流の異常を検出す
る入出力電流異常検出回路を設け、この入出力電流異常
検出回路でインバータ回路の入力電流又は出力電流の異
常が検出され、かつ前記インバータ回路異常検出回路か
ら異常検出信号が非出力状態となったとき、フリップフ
ロップ回路をリセットして駆動部からのオン時間パルス
の発生を可能とすることにより、インバータ回路の異常
状態が解除されたときに自動的にインバータ回路を正常
動作状態に復帰させることが可能となる。
ンスの検出出力を読み込むA/Dコンバータと、このA
/Dコンバータの出力と設定値とを比較演算してスイッ
チング素子のオン時間を決める演算部と、この演算部で
決められたオン時間に対応したPWM信号又はFM信号
を出力する出力部とを具備させ、駆動部は、この制御部
からのPWM信号又はFM信号をフォトカプラを介して
入力し、このPWM信号又はFM信号を基にスイッチン
グ素子を駆動するオン時間パルスを発生させることによ
り、高信頼性を有するマグネトロン駆動回路が実現され
る。
する。図1及び図2は、本発明の第1実施例を示す図で
ある。なお、図1、図2及び後述の第2、第3実施例を
示す図において、前記図5における機器及び素子等と同
一ないし均等のものは、前記と同一符号を以て示し重複
した説明を省略する。
構成及び作用を説明する。同図において、20はスイッ
チング素子駆動部、30はマイコンからなる制御部であ
る。そして、インバータ回路の出力電流がC.T13で
検出され、その検出値が制御部30に直接読み込まれ
る。制御部30は、そのメモリ内に予め記憶しているイ
ンバータ回路出力の設定値又は使用者の設定キー操作に
よる設定値と前記C.T検出値とを比較演算してスイッ
チング素子5のオン時間を決定する。制御部30は、こ
のスイッチング素子オン時間に対応する信号を1線式の
信号線でフォトカプラ40を介してスイッチング素子駆
動部20に伝え、スイッチング素子駆動部20はそのオ
ン時間に対応したオン時間パルスを出力してスイッチン
グ素子5を駆動する。
インバータ回路と電気的に絶縁されているため、直接、
制御部30がC.T13を介してインバータ出力電流を
検出することができる。したがって、その検出情報を基
にスイッチング素子5のオン時間制御、即ちインバータ
出力の制御が行えるため、制御部30からスイッチング
素子駆動部20への信号はアナログ信号でよく、素子ば
らつき等による誤差は問題ない。
作用を、さらに詳しく説明する。インバータ回路は準E
級型であり、スイッチング素子5をオンさせるタイミン
グは、スイッチング素子5に印加される電圧に対応する
信号(SVCE)が、直流電圧(VDC)に対応する信
号(SVAC)より低下したときONタイミング発生回
路22によりオンタイミングパルスが発生するようにな
っている。またスイッチング素子5のオン時間は次のよ
うにして決められる。制御部30には、電流トランス1
3の検出値を整流器36を介して読み込むA/Dコンバ
ータ31と、このA/Dコンバータ31の出力と設定値
とを比較演算してスイッチング素子5のオン時間を決め
る演算部32と、この演算部32で演算されたオン時間
に対応するPWM信号を出力するPWM出力部33とが
備えられている。34は設定値を設定するための設定キ
ーである。オン時間に対応したPWM信号は、例えば、
周波数は5kHzで、オン時間:0μsecで0%DU
TY、オン時間:10μsecで50%DUTY、オン
時間:20μsecで100%DUTYのように設定さ
れ、このようなPWM信号がフォトカプラ40に送られ
る。フォトカプラ40を経たPWM信号は、抵抗R1 ,
R2 ,R3 、コンデンサC1 で直流電圧に変換される。
スイッチング素子駆動部20では、この直流電圧と、の
こぎり波発生回路23で発生したのこぎり波とをコンパ
レータ24で比較することにより、上記の直流電圧をオ
ン時間パルスに変換し、ゲート信号発生回路21からス
イッチング素子5にオン時間パルスを与えて駆動する。
回路の出力電流を監視しているため、インバータ回路の
出力電流の異常を検出することが可能であり、このため
出力電流異常検出回路35が備えられている。そして
C.T13で検出されたインバータ出力電流が異常であ
る場合は、出力電流異常検出回路35からの異常検出信
号によりPWM出力部33から出力されるPWM信号の
DUTYを0%にし、駆動部20からのオン時間パルス
出力を停止させてスイッチング素子5の駆動を止めるよ
うになっている。また、駆動部20には、インバータ回
路の電圧、電流又は温度の異常を検出するインバータ回
路異常検出回路25が備えられている。そしてスイッチ
ング素子(IGBT)5の温度をIGBT温度検出回路
38の検出信号によりIGBT温度監視回路27で監視
し、ドライバ14の電源電圧をドライバ電源電圧監視回
路27で監視し、スイッチング素子5の温度が過度に上
昇した場合、又はドライバ電圧が低下した場合はインバ
ータ回路異常検出回路25の出力によりオン時間パルス
の発生を停止するようになっている。
実施例は、駆動部20におけるインバータ回路異常検出
回路25と制御部30における出力電流異常検出回路3
5等により異常検出システムが構成されている。駆動部
20には、インバータ回路の異常でインバータ回路異常
検出回路25が動作したとき、セット端子がHレベルに
なってオン時間パルスの発生を停止させるフリップフロ
ップ回路28が設けられている。オン時間パルスの発生
が停止すると、制御部30は、PWM信号を送出してい
るにもかかわらず、インバータ出力電流がゼロになるた
め、出力電流異常検出回路35が異常を検出し、PWM
信号のDUTYを0%にする。そしてVINの信号がコ
ンパレータ29の閾値0.7V以下になり、かつインバ
ータ回路の異常状態が解除されてセット端子がLレベル
になると、フリップフロップ回路28がリセットされゲ
ート信号発生回路21からオン時間パルスの発生が可能
な状態になる。このとき、制御部30からDUTY50
%のPWM信号が送られると10μsecのオン時間パ
ルスがゲート信号発生回路21から発生してインバータ
回路は元の正常動作に復帰する。一方、インバータ回路
の異常状態が続いている場合は、フリップフロップ回路
28のセット端子はHレベルでその出力はHレベルのま
まであり、インバータ動作は停止状態のままである。
実施例は、C.T13でインバータ回路の入力電流を検
出し、その検出値が制御部30に直接読み込まれるよう
になっている。入力電流検出値を用いても、制御部30
に出力電流検出値を用いた場合と同様の制御動作をさせ
ることが可能である。また制御部30からのスイッチン
グ素子オン時間に対応する信号が1線式の信号線でトラ
ンス41を介してスイッチング素子駆動部20に送られ
るようになっている。トランス41を用いても制御部3
0とスイッチング素子駆動部20との間を電気的に絶縁
し、かつ信号を伝送させることが可能である。
タ回路の出力電流又は入力電流を検出するようにした
が、高周波トランス8の1次電流を検出し、その検出値
を制御部30に読み込ませるようにしても同様の制御動
作をさせることができる。
第1に、電流トランスでインバータ回路の入力又は出力
電流を検出し、その検出値を制御部に読み込んでインバ
ータ回路の入力又は出力電流が設定値となるようにスイ
ッチング素子のオン時間を演算し、駆動部ではこの演算
されたオン時間を基にスイッチング素子を駆動するオン
時間パルスを発生させるようにしたため、電流トランス
はインバータ回路から電気的に絶縁されるので、その検
出値を直接制御部に読み込ませることができ、また制御
部から駆動部に送られるオン時間に対応した信号はアナ
ログ信号でよく、例えばPWM信号やFM信号等の1線
式で送ることができる。したがってフォトカプラ等や信
号線の数を少なくすることができてコスト低減を図るこ
とができるとともに信頼性を向上させることができる。
時間に対応したPWM信号又はFM信号を出力し、この
信号をフォトカプラ又はトランスを介して駆動部に入力
させるようにしたため、確実に信号線数を少なくするこ
とができる。
圧、電流又は温度の異常を検出するインバータ回路異常
検出回路を設け、インバータ回路の異常が検出されたと
きはオン時間パルスの発生を停止するようにしたため、
マグネトロンの異常駆動を防止することができて信頼性
を高めることができる。
又は出力電流を監視しているため、制御部にインバータ
回路の入力電流又は出力電流の異常を検出する入出力電
流異常検出回路を設け、制御部で直接インバータ回路の
入力電流又は出力電流の異常を検出することができ、異
常が検出されたときは、駆動部からのオン時間パルスの
発生を停止させることができる。したがってこの点にお
いても信頼性を高めることができる。
電流又は出力電流の異常を検出する入出力電流異常検出
回路を設け、駆動部にはインバータ回路の電圧、電流又
は温度の異常を検出するインバータ回路異常検出回路を
設け、上記何れの異常検出回路からの異常検出信号によ
っても駆動部からのオン時間パルスの発生を停止させる
ようにしたため、一層信頼性を高めることができる。
圧、電流又は温度の異常を検出するインバータ回路異常
検出回路と、このインバータ回路異常検出回路からの異
常検出信号でセットされてオン時間パルスの発生を停止
させるフリップフロップ回路とを設け、制御部にはイン
バータ回路の入力電流又は出力電流の異常を検出する入
出力電流異常検出回路を設け、この入出力電流異常検出
回路でインバータ回路の入力電流又は出力電流の異常が
検出され、かつ前記インバータ回路異常検出回路から異
常検出信号が非出力状態となったときは、フリップフロ
ップ回路をリセットして駆動部からのオン時間パルスの
発生を可能とするようにしたため、インバータ回路の異
常状態が解除されたときに自動的にインバータ回路を正
常動作状態に復帰させることができる。
スの検出出力を読み込むA/Dコンバータと、このA/
Dコンバータの出力と設定値とを比較演算してスイッチ
ング素子のオン時間を決める演算部と、この演算部で決
められたオン時間に対応したPWM信号又はFM信号を
出力する出力部とを備えさせ、駆動部は、この制御部か
らのPWM信号又はFM信号をフォトカプラを介して入
力し、このPWM信号又はFM信号を基にスイッチング
素子を駆動するオン時間パルスを発生するようにしたた
め、フォトカプラや信号線の数を少なくすることができ
て低コストで高信頼性を有するマグネトロン駆動回路を
実現することができる。
例を示す回路図である。
部の内部構成等をさらに詳細に示す回路図である。
る。
構成するダイオード 12 マグネトロン 13 電流トランス 20 スイッチング素子駆動部 25 インバータ回路異常検出回路 28 フリップフロップ回路 30 制御部 31 A/Dコンバータ 32 演算部 33 PWM出力部 35 出力電流異常検出回路 40 フォトカプラ 41 トランス
Claims (3)
- 【請求項1】 インバータ回路において直流電圧をスイ
ッチング素子で周期的にスイッチングして高周波に変換
し、この高周波を昇圧したのち整流した直流出力でマグ
ネトロンを駆動するとともに前記インバータ回路の入力
又は出力を所要の設定値とするようにしたマグネトロン
駆動回路において、前記インバータ回路の入力又は出力
電流を検出する電流トランスと、該電流トランスの検出
値に基づいて前記インバータ回路の入力又は出力電流が
前記設定値となるように前記スイッチング素子のオン時
間を演算する制御部と、該制御部で演算されたオン時間
を基に前記スイッチング素子を駆動するオン時間パルス
を発生する駆動部とを有し、前記制御部は、前記インバ
ータ回路の入力電流又は出力電流の異常を検出する入出
力電流異常検出回路を有し、該入出力電流異常検出回路
から異常検出信号が出力されたときは前記駆動部にオン
時間パルスの発生を停止させる信号を送出し、前記駆動
部は、前記インバータ回路の電圧、電流又は温度の異常
を検出するインバータ回路異常検出回路を有し、該イン
バータ回路異常検出回路から異常検出信号が出力された
ときは前記オン時間パルスの発生を停止するように構成
してなることを特徴とするマグネトロン駆動回路。 - 【請求項2】 インバータ回路において直流電圧をスイ
ッチング素子で周期的にスイッチングして高周波に変換
し、この高周波を昇圧したのち整流した直流出力でマグ
ネトロンを駆動するとともに前記インバータ回路の入力
又は出力を所要の設定値とするようにしたマグネトロン
駆動回路において、前記インバータ回路の入力又は出力
電流を検出する電流トランスと、該電流トランスの検出
値に基づいて前記インバータ回路の入力又は出力電流が
前記設定値となるように前記スイッチング素子のオン時
間を演算する制御部と、該制御部で演算されたオン時間
を基に前記スイッチング素子を駆動するオン時間パルス
を発生する駆動部とを有し、前記駆動部には前記インバ
ータ回路の電圧、電流又は温度の異常を検出するインバ
ータ回路異常検出回路と、該インバータ回路異常検出回
路からの異常検出信号でセットされ該セット時の出力で
前記オン時間パルスの発生を停止させるフリップフロッ
プ回路とを設け、前記制御部には前記インバータ回路の
入力電流又は出力電流の異常を検出する入出力電流異常
検出回路を設け、該入出力電流異常検出回路から異常検
出信号が出力され、かつ前記インバータ回路異常検出回
路から異常検出信号の非出力状態のときに前記フリップ
フロップ回路をリセットして前記駆動部からのオン時間
パルスの発生を可能とするように構成してなることを特
徴とするマグネトロン駆動回路。 - 【請求項3】 前記制御部は、該電流トランスの検出出
力を読み込むA/Dコンバータと、このA/Dコンバー
タの出力と設定値とを比較演算して前記スイッチング素
子のオン時間を決める演算部と、該演算部で決められた
オン時間に対応したPWM信号又はFM信号を出力する
出力部とを有することを特徴とする請求項1又は2記載
のマグネトロン駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP03576894A JP3260031B2 (ja) | 1994-03-07 | 1994-03-07 | マグネトロン駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP03576894A JP3260031B2 (ja) | 1994-03-07 | 1994-03-07 | マグネトロン駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH07245963A JPH07245963A (ja) | 1995-09-19 |
JP3260031B2 true JP3260031B2 (ja) | 2002-02-25 |
Family
ID=12451051
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP03576894A Expired - Fee Related JP3260031B2 (ja) | 1994-03-07 | 1994-03-07 | マグネトロン駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3260031B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001044913A1 (fr) | 1999-12-15 | 2001-06-21 | Hitachi, Ltd. | Dispositif d'interface et systeme de traitement de l'information |
JP3831296B2 (ja) * | 2002-05-24 | 2006-10-11 | 株式会社東芝 | 三相モータ駆動装置 |
JP5358873B2 (ja) * | 2006-08-23 | 2013-12-04 | オムロン株式会社 | パワーコンディショナ装置 |
JP5895964B2 (ja) * | 2014-04-10 | 2016-03-30 | ダイキン工業株式会社 | アクチュエータ駆動装置 |
-
1994
- 1994-03-07 JP JP03576894A patent/JP3260031B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH07245963A (ja) | 1995-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7120036B2 (en) | Switching-mode power supply having a synchronous rectifier | |
US6262901B1 (en) | Adjustable DC-to-DC converter with synchronous rectification and digital current sharing | |
WO1997050165A1 (fr) | Unite de commutation de puissance | |
JP3260031B2 (ja) | マグネトロン駆動回路 | |
JP3346543B2 (ja) | スイッチング電源装置 | |
WO2009128025A1 (en) | Switched mode power supply | |
JPH1118436A (ja) | インバータ装置およびインバータ制御システム装置 | |
CN116113089A (zh) | 变频驱动电路和烹饪设备 | |
KR0164233B1 (ko) | 전자레인지 | |
JP3197749B2 (ja) | マグネトロン駆動回路 | |
JP2002142447A (ja) | 電源装置及び電子機器 | |
JP2000241477A (ja) | 被試験用直流電源装置の運転方法 | |
JP2001078441A (ja) | スイッチング電源装置 | |
JP3145260B2 (ja) | 空気調和機 | |
JP2022062861A (ja) | 電力変換装置 | |
JP3368752B2 (ja) | 溶接電源装置 | |
JP3584606B2 (ja) | Rccスイッチング方式電源回路 | |
JP2001103753A (ja) | スイッチング電源装置 | |
CN215646630U (zh) | 过零检测电路、驱动电路、电路板、电子设备和烹饪电器 | |
KR970005105Y1 (ko) | 직류/직류 변환장치 | |
JP3040910U (ja) | スイッチング電源 | |
JPH07213060A (ja) | スイッチング電源装置 | |
JPH034155Y2 (ja) | ||
JPH06284714A (ja) | 絶縁型dc−dcコンバータ | |
JP2000024365A (ja) | 電気洗濯機 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071214 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081214 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091214 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091214 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101214 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101214 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111214 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121214 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131214 Year of fee payment: 12 |
|
LAPS | Cancellation because of no payment of annual fees |