JP3021791B2 - ディジタル多重光搬送装置のフレーム同期方式 - Google Patents

ディジタル多重光搬送装置のフレーム同期方式

Info

Publication number
JP3021791B2
JP3021791B2 JP3153619A JP15361991A JP3021791B2 JP 3021791 B2 JP3021791 B2 JP 3021791B2 JP 3153619 A JP3153619 A JP 3153619A JP 15361991 A JP15361991 A JP 15361991A JP 3021791 B2 JP3021791 B2 JP 3021791B2
Authority
JP
Japan
Prior art keywords
frame synchronization
speed data
speed
low
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3153619A
Other languages
English (en)
Other versions
JPH057191A (ja
Inventor
茂 ▲高▼杉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3153619A priority Critical patent/JP3021791B2/ja
Publication of JPH057191A publication Critical patent/JPH057191A/ja
Application granted granted Critical
Publication of JP3021791B2 publication Critical patent/JP3021791B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ディジタル信号多重化
の機能と、光伝送路符号への速度変換の機能とを有する
ディジタル多重光搬送装置におけるフレーム同期方式に
関する。
【0002】
【従来の技術】PCM信号を多重化し、多重化信号に補
助データの多重化および光伝送路符号への変換のための
速度変換回路を有する従来のディジタル多重光搬送装置
は、光から電気に変換後、パターン検出即時シフト方式
等により、まず高速データの同期検出を行い、高速デー
タのフレーム同期が復帰したのち、多重分離部へ同期デ
ータを渡し、これにより多重分離部で低速データのフレ
ーム同期を行い、これが完了して始めて装置全体のフレ
ーム同期復帰を行っている。
【0003】
【発明が解決しようとする課題】この従来のディジタル
多重光搬送装置における装置全体のフレーム同期方式
は、高速側,低速側で別個にフレーム同期検出を行って
いる。このため、フレーム同期はずれ過程においては、
まず高速側でフレーム同期はずれが発生し、その後、低
速側でフレーム同期はずれ検出を行い、この間が装置全
体のフレーム同期はずれ時間となる。しかし、低速側で
のフレーム同期はずれ検出回路には、誤同期を防ぐため
前方保護回路が設けられており、高速側で同期はずれが
起きても、即時に低速側では同期はずれとならず検出時
間の遅延が生ずる。従って、高速データ側でのフレーム
同期はずれの場合、低速データでのフレーム検出回路の
前方保護回路は無意味である。
【0004】また、フレーム同期復帰過程においては、
上述と同じく、まず高速側で同期復帰が行われ、高速側
でフレーム同期復帰が確立して始めて、低速側へデータ
が送られ、低速側でハンティングが開始される。この
時、ハンティングが低速データのどの位置で始まるか、
その時々で異なるため、定量的に同期復帰時間が検出で
きないという問題があった。
【0005】本発明の目的は、同期はずれ時の遅延を削
除し、また、フレーム同期復帰時には、低速データでの
同期復帰のためのハンティング過程において、ハンティ
ング開始が高速データのフレーム同期復帰後、即時に始
まり、同期復帰特性が改善されたディジタル多重光搬送
装置のフレーム同期方式を提供することにある。
【0006】
【課題を解決するための手段】本発明のディジタル多重
光搬送装置のフレーム同期方式は、高速データを同期検
出後速度変換を行う高速データフレーム同期検出回路お
よび速度変換回路と、この回路から出力される低速デー
タよりフレームを検出する低速データフレーム検出回路
および多重分離回路と、前記高速データフレーム同期検
出回路および速度変換回路から出力される高速データフ
レーム同期情報により制御される低速データタイミング
発生器と、前記高速データフレーム同期情報により制御
されるフレーム同期保護回路とを備えることを特徴とす
る。
【0007】また本発明によれば、前記低速データタイ
ミング発生器は、前記高速データフレーム同期情報によ
り、高速データがフレーム同期復帰のためハンティング
を行っている間、その動作を停止し、前記フレーム同期
保護回路は、前記高速データフレーム同期情報により、
その前方保護回路の機能を停止させる。
【0008】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0009】図1は本発明の一実施例を示す。高速デー
タaおよび高速クロックbは、高速データフレーム同期
検出回路および速度変換回路10により同期検出後速度
変換され、低速データcおよび低速クロックdを出力す
る。低速データフレーム検出回路および多重分離回路2
0では低速データよりフレームを検出すると共に、低速
分離データiを出力する。フレームパルス比較回路は、
回路20で検出されたフレームと低速データタイミング
発生器30で作成したフレームパルスとを比較し、入力
データと自分自身のタイミングが同期しているか判断す
る。フレーム同期保護回路50は、誤同期,誤ハンティ
ングの保護を行い、低速データフレーム同期情報fを出
力する。クロック制御回路60は、低速クロックdおよ
びフレーム同期保護回路50からのハンティング制御情
報gを入力して、低速データタイミング発生器30へク
ロック制御情報hを出力する。
【0010】本発明では、高速データフレーム同期検出
回路および速度変換回路10よりの同期情報cを、低速
データタイミング発生器30およびフレーム同期保護回
路50に接続する。
【0011】今、高速データフレーム同期検出回路およ
び速度変換回路10で、高速データがフレーム同期はず
れとなった場合、高速データフレーム同期情報eによ
り、フレーム同期保護回路50の前方保護回路の機能を
停止させる。すなわち、高速データでフレーム同期はず
れが発生した場合、低速側でもかならずフレーム同期は
ずれが発生する。従って、従来のように同期はずれ検出
時間の遅延を生じることはない。
【0012】また、高速データフレーム同期情報eによ
り、同時に低速データタイミング発生器30を制御す
る。すなわち高速データがフレーム同期復帰のためハン
ティングを行っている間、低速データタイミング発生器
30は停止させる。停止位置は自分自身のフレームパル
ス位置とさせる。このため、低速データでのハンティン
グは高速データの同期復帰後即時に開始され、入力低速
データのフレームパルス位置のみに同期復帰が依存する
こととなる。
【0013】
【発明の効果】以上説明した様に本発明は、高速データ
のフレーム同期情報を低速データのフレーム同期検出回
路に与えることにより、同期はずれ時の遅延の削除、ま
たフレーム同期復帰時には、低速データでの同期復帰の
ためのハンティング過程において低速データタイミング
発生器のタイミングをフレームパルス位置にて停止する
ことにより、ハンティング開始が高速データのフレーム
同期復帰後即時に始まり、同期復帰特性が改善される。
【図面の簡単な説明】
【図1】本発明の一実施例のブロック図である。
【符号の説明】
10 高速データフレーム同期回路および速度変換回路 20 低速データフレーム検出回路および多重分離回路 30 低速データタイミング発生器 40 フレームパルス比較回路 50 フレーム同期保護回路 60 クロック制御回路 a 高速データ b 高速クロック c 低速データ d 低速クロック e 高速データフレーム同期情報 f 低速データフレーム同期情報 g ハンティング制御情報 h クロック制御情報 i 低速分離データ

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】高速データを同期検出後速度変換を行う高
    速データフレーム同期検出回路および速度変換回路と、
    この回路から出力される低速データよりフレームを検出
    する低速データフレーム検出回路および多重分離回路
    と、前記高速データフレーム同期検出回路および速度変
    換回路から出力される高速データフレーム同期情報によ
    り制御される低速データタイミング発生器と、前記高速
    データフレーム同期情報により制御されるフレーム同期
    保護回路とを備える、ディジタル多重光搬送装置のフレ
    ーム同期方式。
  2. 【請求項2】前記低速データタイミング発生器は、前記
    高速データフレーム同期情報により、高速データがフレ
    ーム同期復帰のためハンティングを行っている間、その
    動作を停止し、前記フレーム同期保護回路は、前記高速
    データフレーム同期情報により、その前方保護回路の機
    能を停止させることを特徴とする請求項1記載の、デー
    タ多重光搬送装置のフレーム同期方式。
JP3153619A 1991-06-26 1991-06-26 ディジタル多重光搬送装置のフレーム同期方式 Expired - Lifetime JP3021791B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3153619A JP3021791B2 (ja) 1991-06-26 1991-06-26 ディジタル多重光搬送装置のフレーム同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3153619A JP3021791B2 (ja) 1991-06-26 1991-06-26 ディジタル多重光搬送装置のフレーム同期方式

Publications (2)

Publication Number Publication Date
JPH057191A JPH057191A (ja) 1993-01-14
JP3021791B2 true JP3021791B2 (ja) 2000-03-15

Family

ID=15566453

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3153619A Expired - Lifetime JP3021791B2 (ja) 1991-06-26 1991-06-26 ディジタル多重光搬送装置のフレーム同期方式

Country Status (1)

Country Link
JP (1) JP3021791B2 (ja)

Also Published As

Publication number Publication date
JPH057191A (ja) 1993-01-14

Similar Documents

Publication Publication Date Title
JP2732759B2 (ja) フレーム同期制御方式
JPH01157138A (ja) フレーム同期方式
US5128939A (en) Method of phase-converting frame and apparatus using same
JP3021791B2 (ja) ディジタル多重光搬送装置のフレーム同期方式
US20020191608A1 (en) System for and method of providing a header and a trailer in data packets
US5668531A (en) Synchronized alarm holding system
JP2948894B2 (ja) フレーム同期回路
JPH0691524B2 (ja) フレーム同期回路
JPH07123247B2 (ja) デイジタルデ−タ伝送方法
JP2959520B2 (ja) 同期保護装置
JP2736185B2 (ja) チャネル検出装置
JP2732445B2 (ja) 同期検出装置
JP2697421B2 (ja) ディジタル伝送システムのフレーム同期回路
JPS62200837A (ja) フレーム同期検出装置
JP3010634B2 (ja) フレーム同期多重処理方式
JPS59123333A (ja) デ−タ転送速度変換方式
JP2862926B2 (ja) フレーム同期保護回路
JP2668967B2 (ja) フレーム同期方式
JP2576274B2 (ja) フレーム同期回路
JPS5915551B2 (ja) フアクシミリ信号のサンプリング方式
JPH10257037A (ja) 位相差吸収回路、送信装置、受信装置および波長多重伝送装置
JPH04291840A (ja) 多重チャンネル同期検出方式
JPS588782B2 (ja) マルチフレ−ム同期装置
JPH0322112B2 (ja)
JPH0253339A (ja) 擬似同期防止方式