JP2963204B2 - 絶縁ゲート型バイポーラトランジスタの製造方法 - Google Patents
絶縁ゲート型バイポーラトランジスタの製造方法Info
- Publication number
- JP2963204B2 JP2963204B2 JP2401691A JP40169190A JP2963204B2 JP 2963204 B2 JP2963204 B2 JP 2963204B2 JP 2401691 A JP2401691 A JP 2401691A JP 40169190 A JP40169190 A JP 40169190A JP 2963204 B2 JP2963204 B2 JP 2963204B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- mask
- semiconductor
- transistor
- region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Bipolar Transistors (AREA)
- Thyristors (AREA)
Description
ラトランジスタ(Insulated Gate Bi
polar Transistor;以下、IGBTと
称す)に関し、特にライフタイム制御に伴うターンオフ
時間とオン抵抗とのトレードオフ関係の改善及びスイッ
チング損失の低減に関するものである。
力インピーダンスであるが、入力インピーダンスも低い
問題がある。一方、電界効果トランジスタ(以下、MO
SFETと称す)は高入力インピーダンスであるが、出
力インピーダンスも高い問題がある。これらに対し、I
GBTはこれら各種トランジスタのもつ欠点を補うよう
に一体化し、高入力インピーダンスであり、かつ、低出
力インピーダンスを実現しようとするものである。
基板の裏面に、基板と異なる導電型の高濃度不純物拡散
層をつくりこむことによって、バイポーラトランジスタ
とMOSFETを一体化し、かつMOSFETがオンす
ることにより生じる電流をバイポーラトランジスタのベ
ース領域に注入して、注入電流によりバイポーラトラン
ジスタを制御するものである。
子(以下、IGBTセルと称す)が並列接続された構造
を有している。図7は従来のnチャンネル型のIGBT
セルの構造を示す断面図であり、図8はその等価回路を
示す回路図である。
り、その一方主面上にはN- エピタキシャル層2が形成
されている。N-エピタキシャル層2の表面の一部領域
には、P形不純物を選択的に拡散することによりPウェ
ル領域3が形成され、さらにこのPウェル領域3の表面
の一部領域には、高濃度のN形不純物を選択的に拡散す
ることによりN+ エミッタ領域4が形成されている。N
- エピタキシャル層2の表面とN+ エミッタ領域4の表
面とで挟まれたPウェル領域3の表面上にはゲート絶縁
膜5が形成され、このゲート絶縁膜5は隣接するIGB
Tセル間で一体となるようN- エピタキシャル層2の表
面上にも形成されている。ゲート絶縁膜5上には、例え
ばポリシリコンから成るゲート電極6が形成され、また
Pウェル領域3およびN+ エミッタ領域4の両方に電気
的に接続するように、例えばアルミニウムなどの金属の
エミッタ電極7が形成されている。なお、ゲート電極6
およびエミッタ電極7は、絶縁膜8を介した多層構造と
することにより、全IGBTセルに対してそれぞれ共通
に電気的につながった構造となっている。P+ コレクタ
層1の裏面には金属のコレクタ電極9が全IGBTセル
に対し一体に形成されている。
域4とで挟まれたPウェル領域3の表面近傍はnチャネ
ルのMOS構造となっており、ゲート端子Gを通じてゲ
ート電極6に正電圧を印加することにより、ゲート電極
6の直下のPウェル領域3の表面近傍に形成されたチャ
ネルを通じて、電子がN+ エミッタ領域4よりN- エピ
タキシャル層2へと流れる。図示のIe はこの様にして
流れる電子電流を示す。一方、P+ コレクタ層1からは
少数キャリアである正孔がN-エピタキシャル層2に注
入され、その一部は上記電子と再結合して消滅し、残り
は図示の正孔電流IhとしてPウェル領域3を流れる。
この様にIGBTは、基本的にバイポーラ的な動作を
し、N- エピタキシャル層2では、電導度変調の効果か
ら電導度が増大することにより、従来のパワーMOSに
比べて低いオン電圧、大きい電流容量を実現できる利点
がある。
した回路図であり、10はN- エピタキシャル層2、P
ウェル領域3およびN+ エミッタ領域4より成る寄生N
PNトランジスタ、11はP+ コレクタ層1、N- エピ
タキシャル層2およびPウェル領域3よりなるPNPト
ランジスタ、12はゲート電極6下のPウェル領域3表
面をチャネル領域としたNMOSトランジスタ、RB は
Pウェル領域3の拡散抵抗、RLCはPNPトランジスタ
11のオン抵抗を示している。
ターンオフ時には正孔電流Ihの減少がMOSFET等
に比べて時間的にゆっくりしているため、動作周波数を
上げられない嫌いがある。これは、PNPトランジスタ
11がオン状態のとき、そのベース領域となるN- エピ
タキシャル層2内には電子と正孔とが充満しており、M
OSトランジスタ12をオフさせて、N- エピタキシャ
ル層2への電子の注入を遮断しても、正孔はその移動度
の小ささから急には減少しないことに起因している。
来から大別して二つの手段が知られている。その一つは
金や白金などの重金属原子を、所謂ライフタイムキラー
として、PNPトランジスタ11のベース領域であるN
- エピタキシャル層2内に導入する手段であり、このラ
イフタイムキラーがN- エピタキシャル層2内の電子と
正孔の再結合中心となってこれらのキャリアを短時間内
に消滅させる。
イオン線等の放射線を照射する手段であり、これらの放
射線はN- エピタキシャル層2内に深いトラップ準位を
導入することから、このトラップ準位がキャリアに対す
る再結合中心となるため、ターンオフ時には、キャリア
を短時間内に消滅させることができる。これらの技術は
ライフタイム制御技術と呼ばれ、サイリスタや電子用ダ
イオード等種々の素子に適用されている。
技術は制御性や再現性の点から重金属拡散に比較して良
い結果が得られている。しかしながら、放射線照射の中
で、電子線、γ線、中性子線を用いた方法では、照射に
よりN- エピタキシャル層2内でのトラップ準位が発生
するとともに、同時にゲート酸化膜5の膜質を変化させ
てしまい、結果として閾値までも変化させ、その動作信
頼性を低下させる問題がある。この問題はプロトン等の
各種イオン線をコレクタ電極9側から照射する方法によ
り解決される。すなわち、図7に示したようにプロトン
等の各種軽イオン線50をコレクタ電極9の形成されて
いる側から照射し、その飛程位置をN- エピタキシャル
層2の中に設定されるように(図7中破線で示す)、そ
の加速エネルギーを調整することによりゲート絶縁膜5
及びその他、エミッタ側形成各層3,4になんら影響を
与えることなくライフタイム制御を行なうことができ
る。更に、プロトン等の各種イオン照射による結晶欠陥
(主に空孔)は図9に示すように、その飛程Dを中心と
して、欠陥分布ピーク半値幅W中に集中的に発生し、そ
れ以外の場所にはあまり影響を与えない特質をもってい
る。この特質を利用することにより、制御性の高いライ
フタイム制御を実行することが可能である。例えば、特
開昭64−19771に示されたように、P+ コレクタ
領域(図7のP+ コレクタ層1に相当)に近いN- ベー
ス領域(図7のN- エピタキシャル層2に相当)内に飛
程Dを設定することにより効果的なライフタイム制御を
行なうことができる。これは、MOSFETに近いベー
ス領域はMOSFETのチャネルから注入されるキャリ
アが引き金となって伝導度変調を生じる上で重要な役割
を果たすから、この部分に結晶欠陥を発生させるとオン
抵抗を増大させることになるため、MOSFETのチャ
ネル領域から最も離れている、P+ コレクタ領域に近い
N- ベース領域にイオン線の飛程が来るようにするのが
望ましいからである。また、オフ動作時の初期まで引き
続いて注入されている正孔を早く捕捉するためにも、P
+ コレクタ領域に近いN- ベース領域で結晶欠陥を集中
的に発生させるのは有効である。
たライフタイム制御は全て、結晶欠陥をIGBT素子全
面に渡って生じさせていることには変わりがないため、
この結晶欠陥の発生に伴い、N- エピタキシャル層2の
抵抗値が必然的に上昇し、図8におけるIGBTのオン
抵抗RLCが増加してしまう。つまり、IGBTのオン抵
抗とターンオフ時間とはトレードオフの関係にあり、現
状においてそのトレードオフ関係が最適とはいえない問
題点があった。
ためになされたもので、イオン線などの電離放射線照射
を用いたライフタイム制御による、オン抵抗とターンオ
フ時間とのトレードオフ関係を最善にした構造のIGB
Tを得ることを目的とする。
絶縁ゲート型バイポーラトランジスタの製造方法は、第
1の導電形の第1の半導体層の表面に形成された第2の
導電形の第2の半導体層と、前記第2の半導体層の表面
に選択的に形成された第1の導電形の第1の半導体領域
と、前記第1の半導体領域の表面に選択的に形成された
第2の導電形の第2の半導体領域と、前記第2の半導体
層と前記第2の半導体領域とで挟まれた前記第1の半導
体領域の表面上に形成された絶縁膜と、前記絶縁膜上に
形成された制御電極と、前記第1および第2の半導体領
域にまたがって形成された第1の主電極と、前記第1の
半導体層の裏面上に形成された第2の主電極とを備える
絶縁ゲート型バイポーラトランジスタを製造する方法で
あって、該トランジスタの第1の半導体層の裏面側に微
細孔を設けたマスクを設ける工程と、前記マスクを通し
て軽イオンを、前記マスクの微細孔を通過する場合には
その飛程位置が前記トランジスタの前記第2の半導体層
中に存在し、前記マスクの微細孔以外を通過する場合に
はその飛程位置が前記トランジスタの前記第1の半導体
層中に存在するように設定して照射する工程とを備え、
前記微細孔の総面積の全面積に占める割合が30%かそ
れ以下であることを特徴とものである。この第2発明に
かかる絶縁ゲート型バイポーラトランジスタの製造方法
は、第1の導電形の第1の半導体層の表面に形成された
第2の導電形の第2の半導体層と、前記第2の半導体層
の表面に選択的に形成された第1の導電形の第1の半導
体領域と、前記第1の半導体領域の表面に選択的に形成
された第2の導電形の第2の半導体領域と、前記第2の
半導体層と前記第2の半導体領域とで挟まれた前記第1
の半導体領域の表面上に形成された絶縁膜と、前記絶縁
膜上に形成された制御電極と、前記第1および第2の半
導体領域にまたがって形成された第1の主電極と、前記
第1の半導体層の裏面上に形成された第2の主電極とを
備える絶縁ゲート型バイポーラトランジスタを製造する
方法であって、該トランジスタの第2の半導体層の表面
側に微細孔を設けたマスクを設ける工程と、前記マスク
を通して軽イオンを、前記マスクの微細孔以外を通過す
る場合にはその飛程位置が前記トランジスタの前記第2
の半導体層中に存在し、前記マスクの微細孔を通過す る
場合にはその飛程位置が前記トランジスタの前記第1の
半導体層中に存在するように設定して照射する工程とを
備え、前記微細孔以外の領域の総面積の全面積に占める
割合が30%かそれ以下であることを特徴とものであ
る。
ンジスタ、あるいはこの発明における方法で製造された
絶縁ゲート型バイポーラトランジスタにおいては、その
構成要素である等価回路上のバイポーラトランジスタ
は、第1の半導体領域、結晶欠陥を有さない第2の半導
体層及び第1の半導体層から成る第1のバイポーラトラ
ンジスタと、第1の半導体領域、結晶欠陥を有する第2
の半導体層及び第1の半導体層から成る第2のバイポー
ラトランジスタとの並列接続により構成されると等価的
にみなすことができる。
半導体層に結晶欠陥を有さないため、長所としてオン抵
抗は低く、短所としてターンオフ時間は長い。一方、第
2のバイポーラトランジスタは、第2の半導体層に結晶
欠陥を有するため、短所としてオン抵抗は高く、長所と
してターンオフ時間は短い。
列に接続れていることにより、オン状態では第1のバイ
ポーラトランジスタが、又ターンオフ時には第2のバイ
ポーラトランジスタが支配的に働くので、低オン電圧、
高速スイッチングを実現できる。
る。なお、従来の技術の説明と重複する部分は、適宜そ
の説明を省略する。
造を示す断面図である。図において、1〜9は従来と同
じである。
タ電極9の表面にアルミニウム等の金属のアブゾーバ6
0、更にその表面に微細な開口を形成したステンレス等
のマスク61を設け、これらを介してヘリウム等の軽イ
オン線50を照射して形成させるものである。ここで、
マスク61の微細開口を通過した部分の軽イオン線50
はN- ベース層2内に飛程位置が設定されるよう加速エ
ネルギーとアブゾーバ60との厚さが調整される。ま
た、マスク61の微細開口を除く領域を通過した軽イオ
ン線50はP+ コレクタ層1内に飛程位置が設定される
ようマスク61の厚さが調整される。これにより、微細
開口のパターンをほぼ反映した領域を部分的なライフタ
イム制御が行なわれるものとすることができる。図2は
図1に示すものの等価回路を示す回路図である。図にお
いて、10,12は従来のものと同じもの、13はライ
フタイム制御されない領域に形成された内蔵PNPトラ
ンジスタ、14は部分的にライフタイム制御された領域
を有する内蔵PNPトランジスタである。
たIGBTと、軽イオン線50が全面照射されたIGB
Tとのトレードオフ特性について比較した図である。こ
の場合、軽イオン線50には2価のヘリウムイオン(H
e2+)を用い、その加速エネルギーは20MeVであ
る。また、アブゾーバ60は厚さが30μmのアルミニ
ウムで構成し、マスク61は厚さが50μmのステンレ
スで構成したものである。マスク61に形成した微細開
口は2種類あり、「マスク1」は半径rが140μmの
円形窓を、窓間ピッチ200μmで形成したものであ
り、「マスク2」は半径rが160μmの円形窓を、窓
間ピッチ200μmで形成したものである。
照射したものが、全面照射したものに比べて改善された
トレードオフ曲線を有することがわかる。
IGBTの試料について、全面照射、部分照射したもの
のターンオフ波形特性を比較した図である。全面照射し
たものに対してマスク2による部分照射したものでは、
テイル電流が減少しているのがわかる。
比較した図である。マスク61の開口が微細化されるに
つれて、ターンオフ損失は低減しており、マスク2によ
る部分照射では高温状態(図示TA =125℃)におい
ても全面照射の43%までターンオフ損失を低減できる
ものとなっている。
為に、「マスク3」として、半径rが140μmの円形
窓を窓間ピッチXC が175μmで形成したものと、
「マスク4」として半径rが140μmの円形窓を窓間
ピッチXC が230μmで形成したもの、そして前記の
マスク1(半径rが140μmの円形窓を窓間ピッチX
C が200μmで形成したもの)について各々トレード
オフ関係を評価し、同曲線の変化を調べる。ちなみにこ
れらのマスクは円形窓の半径が140μmで共通であ
り、マスク3→1→4となるに従って窓間ピッチが広く
なり、同時に円形窓の面積が全体に対し占める割合(R
W =(π/4)×(r/XC )2 ×100(%))が低
下している。
イム制御されたIGBTと全面照射によってライフタイ
ム制御されたIGBTのトレードオフ曲線を示す。3種
類の部分照射全てが全面照射に対して改善されたトレー
ドオフ関係を示している。VONが3V以下の領域につい
て見ると、RW の低下に伴ってt off loss(タ
ーンオフ損失)も低下しており、より望ましいトレード
オフ関係が得られていることがわかる。
sとRW の間の関係を評価したものが図11である。R
W が50%以下になると改善の効果が著しくなり、30
%又はそれ以下で最も低損失化されるマスク寸法の最適
条件が存在するのがわかる。
構造を示す断面図である。このものが図1に示すものと
異なる点は、アブゾーバ60、マスク61をIGBT装
置の一主面側におけるエミッタ電極7上に設置し、それ
を介して軽イオン線50を照射して形成させたところで
ある。この場合にも、アブゾーバ60をアルミニウム等
の金属で形成し、マスク61をステンレス等で形成した
ものを用いている。マスク61には微細開口が設けられ
ており、このマスク61を介して2価のヘリウムイオン
(He2+)等の軽イオン線50を照射する。このとき、
マスク61の微細開口を除く領域を通過した軽イオン線
50は、N- ベース層2内のP+ コレクタ層1との接合
部寄りの領域に飛程位置が設定されるように、軽イオン
の加速エネルギー条件、アブゾーバ60、マスク61の
厚さが調整される。また、マスク61の微細開口を通過
した軽イオン線50は、P+ コレクタ層1内に飛程位置
が設定されるようアブゾーバ60の厚さが調整される。
このようにして製造されたIGBTの等価回路は前述し
た図2に示すものと同等になる。従って、このものにお
いてもトレードオフ関係、損失等の改善効果は図1に示
すものと同程度に期待できる。
てヘリウムを用いた場合について示したが、他の軽イオ
ン、例えばプロトン等を用いても上記実施例と同様の効
果を奏する。
バイポーラトランジスタの製造方法によれば、コレクタ
層である第1の導電形の第1の半導体層上に形成された
第2の導電形の第2の半導体層内に結晶欠陥を形成し、
かつ、この結晶欠陥の領域の面積の占める割合を全体の
30%以下に股定したので、スイッチング速度を向上さ
せ、かつ同時に損失が低減された絶縁ゲート型バイポー
ラトランシズスタおよびその製造方法が容易に得られる
効果がある。
図である。
る。
面に照射されたIGBTとのトレードオフ特性について
比較した図である。
IGBTのターンオフ波形特性について比較した図であ
る。
である。
断面図である。
晶欠陥分布の関係を示す図である。
射についてのターンオフ損失t off lossとオン
電圧VONのトレードオフ関係を示す図である。
損失t off lossとマスクの窓面接割合RW の関
係を示す図である。
Claims (2)
- 【請求項1】 第1の導電形の第1の半導体層の表面に
形成された第2の導電形の第2の半導体層と、 前記第2の半導体層の表面に選択的に形成された第1の
導電形の第1の半導体領域と、 前記第1の半導体領域の表面に選択的に形成された第2
の導電形の第2の半導体領域と、 前記第2の半導体層と前記第2の半導体領域とで挟まれ
た前記第1の半導体領域の表面上に形成された絶縁膜
と、 前記絶縁膜上に形成された制御電極と、 前記第1および第2の半導体領域にまたがって形成され
た第1の主電極と、 前記第1の半導体層の裏面上に形成された第2の主電極
とを備える絶縁ゲート型バイポーラトランジスタを製造
する方法であって、 該トランジスタの第1の半導体層の裏面側に微細孔を設
けたマスクを設ける工程と、 前記マスクを通して軽イオンを、前記マスクの微細孔を
通過する場合にはその飛程位置が前記トランジスタの前
記第2の半導体層中に存在し、前記マスクの微細孔以外
を通過する場合にはその飛程位置が前記トランジスタの
前記第1の半導体層中に存在するように設定して照射す
る工程とを備え、 前記微細孔の総面積の全面積に占める割合が30%かそ
れ以下であることを特徴とする絶縁ゲート型バイポーラ
トランジスタの製造方法。 - 【請求項2】 第1の導電形の第1の半導体層の表面に
形成された第2の導電形の第2の半導体層と、 前記第2の半導体層の表面に選択的に形成された第1の
導電形の第1の半導体領域と、 前記第1の半導体領域の表面に選択的に形成された第2
の導電形の第2の半導体領域と、 前記第2の半導体層と前記第2の半導体領域とで挟まれ
た前記第1の半導体領域の表面上に形成された絶縁膜
と、 前記絶縁膜上に形成された制御電極と、 前記第1および第2の半導体領域にまたがって形成され
た第1の主電極と、 前記第1の半導体層の裏面上に形成された第2の主電極
とを備える絶縁ゲート型バイポーラトランジスタを製造
する方法であって、 該トランジスタの第2の半導体層の表面側に微細孔を設
けたマスクを設ける工程と、 前記マスクを通して軽イオンを、前記マスクの微細孔以
外を通過する場合にはその飛程位置が前記トランジスタ
の前記第2の半導体層中に存在し、前記マスクの微細孔
を通過する場合にはその飛程位置が前記トランジスタの
前記第1の半導体層中に存在するように設定して照射す
る工程とを備え、 前記微細孔以外の領域の総面積の全面積に占める割合が
30%かそれ以下であることを特徴とする絶縁ゲート型
バイポーラトランジスタの製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2401691A JP2963204B2 (ja) | 1990-12-12 | 1990-12-12 | 絶縁ゲート型バイポーラトランジスタの製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2401691A JP2963204B2 (ja) | 1990-12-12 | 1990-12-12 | 絶縁ゲート型バイポーラトランジスタの製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04214674A JPH04214674A (ja) | 1992-08-05 |
JP2963204B2 true JP2963204B2 (ja) | 1999-10-18 |
Family
ID=18511528
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2401691A Expired - Lifetime JP2963204B2 (ja) | 1990-12-12 | 1990-12-12 | 絶縁ゲート型バイポーラトランジスタの製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2963204B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8058693B2 (en) | 2008-12-18 | 2011-11-15 | Kabushiki Kaisha Toshiba | Semiconductor device having switching element and method for fabricating semiconductor device having switching element |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4146645B2 (ja) | 2002-01-31 | 2008-09-10 | 三菱電機株式会社 | pn接合ダイオードの製造方法及びpn接合ダイオード |
JP5435189B2 (ja) * | 2007-10-18 | 2014-03-05 | 文彦 廣瀬 | 電子スイッチ |
JP5293119B2 (ja) * | 2008-11-28 | 2013-09-18 | サンケン電気株式会社 | 半導体装置及びその製造方法 |
KR101335833B1 (ko) | 2009-09-07 | 2013-12-03 | 도요타 지도샤(주) | 다이오드 영역과 igbt 영역을 갖는 반도체 기판을 구비하는 반도체 장치 |
EP2515328B1 (en) * | 2009-12-15 | 2016-05-04 | Toyota Jidosha Kabushiki Kaisha | Method for manufacturing semiconductor device |
JP6500413B2 (ja) * | 2014-12-05 | 2019-04-17 | 富士電機株式会社 | 絶縁ゲート型バイポーラトランジスタ及びその製造方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS49131576A (ja) * | 1973-04-20 | 1974-12-17 | ||
JPS6024584B2 (ja) * | 1979-06-18 | 1985-06-13 | セイコーインスツルメンツ株式会社 | リ−ド線整列切断装置 |
JPH0722198B2 (ja) * | 1987-07-15 | 1995-03-08 | 富士電機株式会社 | 絶縁ゲ−ト形バイポ−ラトランジスタ |
-
1990
- 1990-12-12 JP JP2401691A patent/JP2963204B2/ja not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8058693B2 (en) | 2008-12-18 | 2011-11-15 | Kabushiki Kaisha Toshiba | Semiconductor device having switching element and method for fabricating semiconductor device having switching element |
Also Published As
Publication number | Publication date |
---|---|
JPH04214674A (ja) | 1992-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5751024A (en) | Insulated gate semiconductor device | |
US6768168B1 (en) | Insulated gate semiconductor device with low on voltage and manufacturing method thereof | |
US6001678A (en) | Insulated gate semiconductor device | |
US5151762A (en) | Semiconductor device, fabricating method thereof and flash control device using the semiconductor device | |
KR940008261B1 (ko) | 전력용 반도체장치 | |
US5160985A (en) | Insulated gate bipolar transistor | |
JP2007103770A (ja) | 絶縁ゲート型バイポーラトランジスタ | |
JPH06204481A (ja) | 絶縁ゲート型半導体装置及びその製造方法 | |
US5091766A (en) | Thyristor with first and second independent control electrodes | |
JPH02126682A (ja) | 半導体装置およびその製造方法 | |
JP3338185B2 (ja) | 半導体装置 | |
JP3413021B2 (ja) | 半導体装置 | |
KR100221800B1 (ko) | 반도체장치 및 그 제조방법 | |
KR950014279B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US5981981A (en) | Semiconductor device including a bipolar structure | |
KR100304098B1 (ko) | 트랜지스터및그제조방법 | |
JP2963204B2 (ja) | 絶縁ゲート型バイポーラトランジスタの製造方法 | |
JP2946750B2 (ja) | 半導体装置 | |
JP2706120B2 (ja) | Gtoパワーサイリスタ | |
US5194394A (en) | Thyristor and method of manufacturing the same | |
US5624855A (en) | Process of producing insulated-gate bipolar transistor | |
JP2818959B2 (ja) | 絶縁ゲート型バイポーラトランジスタ | |
JPH0563202A (ja) | 半導体装置 | |
JPH06112494A (ja) | 絶縁ゲート型バイポーラトランジスタ | |
JPH01162368A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070806 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080806 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080806 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090806 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090806 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100806 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110806 Year of fee payment: 12 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110806 Year of fee payment: 12 |