JP2752812B2 - ステレオ復調装置 - Google Patents
ステレオ復調装置Info
- Publication number
- JP2752812B2 JP2752812B2 JP23526591A JP23526591A JP2752812B2 JP 2752812 B2 JP2752812 B2 JP 2752812B2 JP 23526591 A JP23526591 A JP 23526591A JP 23526591 A JP23526591 A JP 23526591A JP 2752812 B2 JP2752812 B2 JP 2752812B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- input
- output signal
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Stereo-Broadcasting Methods (AREA)
Description
【0001】
【産業上の利用分野】本発明はステレオ復調装置に関す
る。
る。
【0002】
【従来の技術】従来、ステレオ復調装置においては、パ
イロット信号を使用する位相同期系が用いられており、
ステレオ別となるパイロット信号の有無の判定には、前
記位相同期系に含まれる同期検波回路が使用されてい
る。
イロット信号を使用する位相同期系が用いられており、
ステレオ別となるパイロット信号の有無の判定には、前
記位相同期系に含まれる同期検波回路が使用されてい
る。
【0003】図4に示されるのは、前記ステレオ復調器
を示すブロック図である。入力端子67より入力される
パイロット信号は、位相比較器31において分周回路3
5の出力信号との位相比較が行われ、位相差信号が出力
されて、ループフィルタ32を経由してVCO(電圧制
御発振器)33に入力され、その発振周波数を制御す
る。VCO33の発振出力信号は分周回路34および3
5により分周されて、分周回路34の出力信号は復調回
路39に入力され、分周回路35の出力は前述のように
位相比較回路31に送られるとともに、同期検波回路3
6に入力される。なお、本例においては、一例として、
VCO33の発振周波数は、入力端子67より入力され
るパイロット信号の周波数の6倍の周波数にとられてお
り、分周回路34および35の分周数は、それぞれ1/
3および1/2であるものとする。
を示すブロック図である。入力端子67より入力される
パイロット信号は、位相比較器31において分周回路3
5の出力信号との位相比較が行われ、位相差信号が出力
されて、ループフィルタ32を経由してVCO(電圧制
御発振器)33に入力され、その発振周波数を制御す
る。VCO33の発振出力信号は分周回路34および3
5により分周されて、分周回路34の出力信号は復調回
路39に入力され、分周回路35の出力は前述のように
位相比較回路31に送られるとともに、同期検波回路3
6に入力される。なお、本例においては、一例として、
VCO33の発振周波数は、入力端子67より入力され
るパイロット信号の周波数の6倍の周波数にとられてお
り、分周回路34および35の分周数は、それぞれ1/
3および1/2であるものとする。
【0004】よく知られているように、位相比較器3
1、ループフィルタ32、VCO33、分周回路34お
よび35は位相同期系を形成しており、定常状態におい
ては、分周回路35から出力されて位相検波器31に入
力される出力信号は、入力端子67から入力されるパイ
ロット信号と同一の周波数で、位相差がπ/2ずれた位
相の信号となっており、また、分周回路35から出力さ
れて同期検波回路36に送られる信号は、パイロット信
号と同位相の信号として出力される。従って、同期検波
回路36からは同期検波された信号が出力され、LPF
(低域フィルタ)37を経由してコンパレータ38に入
力される。また、分周回路34から出力される出力信号
は復調回路39に入力され、復調回路39においては、
入力端子67から入力されるパイロット信号が復調され
て端子68より出力される。
1、ループフィルタ32、VCO33、分周回路34お
よび35は位相同期系を形成しており、定常状態におい
ては、分周回路35から出力されて位相検波器31に入
力される出力信号は、入力端子67から入力されるパイ
ロット信号と同一の周波数で、位相差がπ/2ずれた位
相の信号となっており、また、分周回路35から出力さ
れて同期検波回路36に送られる信号は、パイロット信
号と同位相の信号として出力される。従って、同期検波
回路36からは同期検波された信号が出力され、LPF
(低域フィルタ)37を経由してコンパレータ38に入
力される。また、分周回路34から出力される出力信号
は復調回路39に入力され、復調回路39においては、
入力端子67から入力されるパイロット信号が復調され
て端子68より出力される。
【0005】図5には、前記同期検波回路36の従来例
を示す。この回路はアナログマルチプライヤと呼ばれて
いる回路である。図5において、図4における分周回路
35の出力信号は入力端子69に入力され、同じく図4
の入力端子67より入力されるパイロット信号は、入力
端子70に入力される。入力端子69より入力される分
周回路35の出力信号により、NPNトランジスタ40
〜43においてはスイッチング動作が行われ、これによ
り、入力端子70に入力されるパイロット信号は同期検
波されて出力端子71に出力され、図4に示されるLP
F37を経由してコンパレータ38に入力される。
を示す。この回路はアナログマルチプライヤと呼ばれて
いる回路である。図5において、図4における分周回路
35の出力信号は入力端子69に入力され、同じく図4
の入力端子67より入力されるパイロット信号は、入力
端子70に入力される。入力端子69より入力される分
周回路35の出力信号により、NPNトランジスタ40
〜43においてはスイッチング動作が行われ、これによ
り、入力端子70に入力されるパイロット信号は同期検
波されて出力端子71に出力され、図4に示されるLP
F37を経由してコンパレータ38に入力される。
【0006】なお、図6(a)、(b)、(c)、
(d)および(e)に示されるのは、図5において、そ
れぞれ、入力端子70に入力されるパイロット信号、入
力端子69に入力される分周回路35の出力信号、出力
端子71における出力信号、入力端子70に入力される
3次高調波信号、および当該3次高調波信号の入力に対
応する出力端子71における高調波出力信号の波形図で
ある。図6(d)および(e)に示されるように、入力
端子70にパイロット信号の3次高調波信号が入力され
ると、出力端子71からは、パイロット信号の1周期ご
とに位相反転された形の高調波信号が出力される。
(d)および(e)に示されるのは、図5において、そ
れぞれ、入力端子70に入力されるパイロット信号、入
力端子69に入力される分周回路35の出力信号、出力
端子71における出力信号、入力端子70に入力される
3次高調波信号、および当該3次高調波信号の入力に対
応する出力端子71における高調波出力信号の波形図で
ある。図6(d)および(e)に示されるように、入力
端子70にパイロット信号の3次高調波信号が入力され
ると、出力端子71からは、パイロット信号の1周期ご
とに位相反転された形の高調波信号が出力される。
【0007】
【発明が解決しようとする課題】上述した従来のステレ
オ復調装置においては、上述にように、同期検波回路3
6における、入力端子70よりパイロット信号の奇数次
の高調波信号が入力される場合には、図6(e)に示さ
れるように、パイロット信号の1周期ごとに位相反転さ
れた形で出力端子71より高調波信号が出力されるた
め、この高調波信号が図4におけるLPF(低域フィル
タ)37において直流成分が抽出されると、図6(e)
に示される3次の高調波信号波形を参照して明らかなよ
うに、プラス側の直流成分の方がマイナス側の直流成分
よりも1.5倍大きくなるために、同期検波回路出力と
して直流成分が生成されて出力され、この直流成分の生
成を介して同期検波作用における誤判定につながるとい
う欠点がある。
オ復調装置においては、上述にように、同期検波回路3
6における、入力端子70よりパイロット信号の奇数次
の高調波信号が入力される場合には、図6(e)に示さ
れるように、パイロット信号の1周期ごとに位相反転さ
れた形で出力端子71より高調波信号が出力されるた
め、この高調波信号が図4におけるLPF(低域フィル
タ)37において直流成分が抽出されると、図6(e)
に示される3次の高調波信号波形を参照して明らかなよ
うに、プラス側の直流成分の方がマイナス側の直流成分
よりも1.5倍大きくなるために、同期検波回路出力と
して直流成分が生成されて出力され、この直流成分の生
成を介して同期検波作用における誤判定につながるとい
う欠点がある。
【0008】
【課題を解決するための手段】本発明のステレオ復調装
置は、所定のパイロット信号入力に対応して形成される
位相同期系を含むステレオ復調装置において、前記位相
同期系に含まれる電圧制御発振器(VCO)の出力信号
を入力して、当該出力信号の周波数をN1 分周する第1
の分周回路と、前記位相同期系の1構成要素として包含
され、且つ前記電圧制御発振器の出力信号を入力して、
当該出力信号の周波数をN2 分周する第2の分周回路
と、前記位相同期系の1構成要素として包含され、且つ
前記第2の分周回路の出力信号を入力して、当該出力信
号の周波数をN3 分周する第3の分周回路と、前記第1
の分周回路の出力信号と、前記第3の分周回路の出力信
号との排他的論理和をとって出力するEXOR回路と、
前記第3の分周回路の出力信号と前記EXOR回路の出
力信号とを介して、前記パイロット信号の有無を判定出
力する同期検波回路と、前記第2の分周回路の出力信号
を介して、前記パイロット信号を復調する復調回路と、
を少なくとも備え、且つ、前記同期検波回路において、
前記パイロット信号の入力回路として、当該パイロット
信号が直接所定のアナログマルチプライヤに入力される
回路と、所定の増幅器を経由して前記アナログマルチプ
ライヤに入力される回路と、を切替えるスイッチ回路を
備えて、当該スイッチ回路の切替制御信号として、前記
EXOR回路の出力信号を用いることを特徴としてい
る。
置は、所定のパイロット信号入力に対応して形成される
位相同期系を含むステレオ復調装置において、前記位相
同期系に含まれる電圧制御発振器(VCO)の出力信号
を入力して、当該出力信号の周波数をN1 分周する第1
の分周回路と、前記位相同期系の1構成要素として包含
され、且つ前記電圧制御発振器の出力信号を入力して、
当該出力信号の周波数をN2 分周する第2の分周回路
と、前記位相同期系の1構成要素として包含され、且つ
前記第2の分周回路の出力信号を入力して、当該出力信
号の周波数をN3 分周する第3の分周回路と、前記第1
の分周回路の出力信号と、前記第3の分周回路の出力信
号との排他的論理和をとって出力するEXOR回路と、
前記第3の分周回路の出力信号と前記EXOR回路の出
力信号とを介して、前記パイロット信号の有無を判定出
力する同期検波回路と、前記第2の分周回路の出力信号
を介して、前記パイロット信号を復調する復調回路と、
を少なくとも備え、且つ、前記同期検波回路において、
前記パイロット信号の入力回路として、当該パイロット
信号が直接所定のアナログマルチプライヤに入力される
回路と、所定の増幅器を経由して前記アナログマルチプ
ライヤに入力される回路と、を切替えるスイッチ回路を
備えて、当該スイッチ回路の切替制御信号として、前記
EXOR回路の出力信号を用いることを特徴としてい
る。
【0009】
【実施例】次に、本発明について図面を参照して説明す
る。
る。
【0010】図1は本発明の一実施例を示すブロック図
である。図1に示されるように、本実施例は、パイロッ
ト信号の入力端子61および復調信号の出力端子62に
対応して、位相比較器1と、ループフィルタ2と、VC
O3と、分周回路4、5および6と、EXOR回路7
と、同期検波回路8と、LPF(低域フィルタ)9と、
コンパレータ10と、復調回路11とを備えて構成され
る。また、図2に示されるのは、本実施例における同期
検波回路8の内部構成を示す回路図であり、NPNトラ
ンジスタ12〜17と、PNPトランジスタ18および
19と、増幅器20と、スイッチ回路21と、抵抗22
〜24と、定電流源25および26と、電圧源27〜3
0とを備えて構成される。
である。図1に示されるように、本実施例は、パイロッ
ト信号の入力端子61および復調信号の出力端子62に
対応して、位相比較器1と、ループフィルタ2と、VC
O3と、分周回路4、5および6と、EXOR回路7
と、同期検波回路8と、LPF(低域フィルタ)9と、
コンパレータ10と、復調回路11とを備えて構成され
る。また、図2に示されるのは、本実施例における同期
検波回路8の内部構成を示す回路図であり、NPNトラ
ンジスタ12〜17と、PNPトランジスタ18および
19と、増幅器20と、スイッチ回路21と、抵抗22
〜24と、定電流源25および26と、電圧源27〜3
0とを備えて構成される。
【0011】図1において、入力端子61より入力され
るパイロット信号は、位相比較器1において分周回路6
の出力信号と位相比較され、位相差信号が出力されて、
ループフィルタ2を経由してVCO(電圧制御発振器)
3に入力される。VCO3の発振出力信号は分周回路4
および5により分周されて、分周回路4の出力信号はE
XOR回路7に入力される。分周回路5の出力信号は分
周回路6に入力されるとともに復調回路11に送られ
る。分周回路6においては、分周回路5の出力信号が更
に分周されて出力され、前述のように位相比較器1に送
られるとともに、EXOR回路7および同期検波回路8
にも送出される。なお、本例においては、従来例の場合
と同様に、一例として、VCO3の発振周波数は、入力
端子61より入力されるパイロット信号の周波数の6倍
の周波数にとられており、分周回路4、5および6の分
周数は、それぞれ1/2、1/3および1/2であるも
のとする。従来例の場合と同様に、位相比較器1、ルー
プフィルタ2、VCO3、分周回路5および6により形
成される位相同期系を介して、同期検波回路8からは同
期検波された信号が出力され、LPF(低域フィルタ)
9を経由してコンパレータ10に入力される。また、分
周回路5から出力されて復調回路11に入力される信号
により、復調回路11においては、入力端子61から入
力されるパイロット信号が復調されて端子62より出力
される。
るパイロット信号は、位相比較器1において分周回路6
の出力信号と位相比較され、位相差信号が出力されて、
ループフィルタ2を経由してVCO(電圧制御発振器)
3に入力される。VCO3の発振出力信号は分周回路4
および5により分周されて、分周回路4の出力信号はE
XOR回路7に入力される。分周回路5の出力信号は分
周回路6に入力されるとともに復調回路11に送られ
る。分周回路6においては、分周回路5の出力信号が更
に分周されて出力され、前述のように位相比較器1に送
られるとともに、EXOR回路7および同期検波回路8
にも送出される。なお、本例においては、従来例の場合
と同様に、一例として、VCO3の発振周波数は、入力
端子61より入力されるパイロット信号の周波数の6倍
の周波数にとられており、分周回路4、5および6の分
周数は、それぞれ1/2、1/3および1/2であるも
のとする。従来例の場合と同様に、位相比較器1、ルー
プフィルタ2、VCO3、分周回路5および6により形
成される位相同期系を介して、同期検波回路8からは同
期検波された信号が出力され、LPF(低域フィルタ)
9を経由してコンパレータ10に入力される。また、分
周回路5から出力されて復調回路11に入力される信号
により、復調回路11においては、入力端子61から入
力されるパイロット信号が復調されて端子62より出力
される。
【0012】本発明の従来例との相違点は、図1に示さ
れるブロック図において明らかなように、新たに分周回
路4とEXOR回路7とが付加されたことであり、ま
た、これに伴なって、同期検波回路8の内部構成を改善
したことである。
れるブロック図において明らかなように、新たに分周回
路4とEXOR回路7とが付加されたことであり、ま
た、これに伴なって、同期検波回路8の内部構成を改善
したことである。
【0013】図2に示される同期検波回路と、図5に示
される従来例における同期検波回路との対比により明ら
かなように、本発明の従来例との相違点は、入力端子6
4に対応するパイロット信号の入力回路側に、増幅器2
0とスイッチ回路215とが設けられていることであ
り、それ以外の回路構成については、従来例の場合と基
本的に同一である。
される従来例における同期検波回路との対比により明ら
かなように、本発明の従来例との相違点は、入力端子6
4に対応するパイロット信号の入力回路側に、増幅器2
0とスイッチ回路215とが設けられていることであ
り、それ以外の回路構成については、従来例の場合と基
本的に同一である。
【0014】また、図3(a)、(b)、(c)、
(d)および(e)は、それぞれ、本実施例の同期検波
回路における、入力端子64におけるパイロット信号の
3次高調波信号の入力波形、増幅器20の出力における
3次高調波信号波形、スイッチ回路21に対する切替制
御信号、入力端子63における分周回路6の出力信号の
入力波形、および出力端子66における前記3次高調波
信号に対応する出力信号の波形を示す図である。
(d)および(e)は、それぞれ、本実施例の同期検波
回路における、入力端子64におけるパイロット信号の
3次高調波信号の入力波形、増幅器20の出力における
3次高調波信号波形、スイッチ回路21に対する切替制
御信号、入力端子63における分周回路6の出力信号の
入力波形、および出力端子66における前記3次高調波
信号に対応する出力信号の波形を示す図である。
【0015】図2において、入力端子64より入力され
るパイロット信号は、スイッチ回路21により、直接入
力される経路と、増幅器20を経由して入力される経路
の何れかに切替えられて、NPNトランジスタ12〜1
7により構成されるアナログマルチプライヤに入力され
る。ここで、一例として、増幅器20の利得を2倍と
し、入力端子65より入力され、スイッチ回路21を切
替える切替制御信号を、上述の図3(c)に示されるよ
うなタイミング関係において切替作用が行われるように
設定する。なお、この切替制御信号は、図1において、
分周回路4の出力信号および分周回路6の出力信号をE
XOR回路7に入力して、これらの両信号の排他的論理
和をとることにより生成される。
るパイロット信号は、スイッチ回路21により、直接入
力される経路と、増幅器20を経由して入力される経路
の何れかに切替えられて、NPNトランジスタ12〜1
7により構成されるアナログマルチプライヤに入力され
る。ここで、一例として、増幅器20の利得を2倍と
し、入力端子65より入力され、スイッチ回路21を切
替える切替制御信号を、上述の図3(c)に示されるよ
うなタイミング関係において切替作用が行われるように
設定する。なお、この切替制御信号は、図1において、
分周回路4の出力信号および分周回路6の出力信号をE
XOR回路7に入力して、これらの両信号の排他的論理
和をとることにより生成される。
【0016】このように、スイッチ回路21における回
路切替えを、図3(c)に示されるタイミングにおいて
行うことにより、出力端子66から出力される高調波信
号は、図3(e)に示されるようになる。この場合、前
記切替制御信号が“L”レベルの時にはスイッチ回路2
1は増幅器20の側に切替えられる。従って、出力端子
66より出力される3次高調波信号は、図3(e)に示
されるように、プラス側の直流成分とマイナス側の直流
成分とは等しくなる。この結果、図1における同期検波
回路8の出力として直流成分が排除され、同期検波作用
における誤判定が防止される。
路切替えを、図3(c)に示されるタイミングにおいて
行うことにより、出力端子66から出力される高調波信
号は、図3(e)に示されるようになる。この場合、前
記切替制御信号が“L”レベルの時にはスイッチ回路2
1は増幅器20の側に切替えられる。従って、出力端子
66より出力される3次高調波信号は、図3(e)に示
されるように、プラス側の直流成分とマイナス側の直流
成分とは等しくなる。この結果、図1における同期検波
回路8の出力として直流成分が排除され、同期検波作用
における誤判定が防止される。
【0017】また、図2において、入力端子64より直
接に入力する経路の代りに減衰器を挿入し、増幅器20
の代りに直接入力する経路を設けることによっても、同
様の効果が得られることは極めて明白なことである。
接に入力する経路の代りに減衰器を挿入し、増幅器20
の代りに直接入力する経路を設けることによっても、同
様の効果が得られることは極めて明白なことである。
【0018】なお、本実施例における同期検波回路とし
ての動作については、増幅器20およびスイッチ回路2
1を含む入力回路以外の部分については、従来例の場合
と全く同様であるため、その動作説明を省略している。
ての動作については、増幅器20およびスイッチ回路2
1を含む入力回路以外の部分については、従来例の場合
と全く同様であるため、その動作説明を省略している。
【0019】
【発明の効果】以上説明したように、本発明は、パイロ
ット信号の奇数次の高調波信号が入力された状況におい
ても、出力端子における直流成分を排除することによ
り、同期検波における誤判定を防止することができると
いう効果がある。
ット信号の奇数次の高調波信号が入力された状況におい
ても、出力端子における直流成分を排除することによ
り、同期検波における誤判定を防止することができると
いう効果がある。
【図1】本発明の一実施例を示すブロック図である。
【図2】本実施例における同期検波回路の一実施例を示
す回路図である。
す回路図である。
【図3】前記同期検波回路の一実施例おける動作波形を
示す図である。
示す図である。
【図4】従来例を示すブロック図である。
【図5】従来例における同期検波回路を示す回路図であ
る。
る。
【図6】従来例の同期検波回路における動作波形を示す
図である。
図である。
1、31 位相比較器 2、32 ループフィルタ 3、33 VCO 4、5、6、34、35 分周回路 7 EXOR回路 8、36 同期検波回路 9、37 LPF 10、38 コンパレータ 11、39 復調回路 12〜17、40〜45 NPNトランジスタ 18、19、46、47 PNPトランジスタ 20 増幅器 21 スイッチ回路 22〜24、48〜50 抵抗 25、26、51、52 定電流源 27〜30、53〜56 電圧源
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H04H 5/00 - 5/00 303 H03D 3/00 - 3/34
Claims (1)
- 【請求項1】 所定のパイロット信号入力に対応して形
成される位相同期系を含むステレオ復調装置において、 前記位相同期系に含まれる電圧制御発振器(VCO)の
出力信号を入力して、当該出力信号の周波数をN1 分周
する第1の分周回路と、 前記位相同期系の1構成要素として包含され、且つ前記
電圧制御発振器の出力信号を入力して、当該出力信号の
周波数をN2 分周する第2の分周回路と、 前記位相同期系の1構成要素として包含され、且つ前記
第2の分周回路の出力信号を入力して、当該出力信号の
周波数をN3 分周する第3の分周回路と、 前記第1の分周回路の出力信号と、前記第3の分周回路
の出力信号との排他的論理和をとって出力するEXOR
回路と、 前記第3の分周回路の出力信号と前記EXOR回路の出
力信号とを介して、前記パイロット信号の有無を判定出
力する同期検波回路と、 前記第2の分周回路の出力信号を介して、前記パイロッ
ト信号を復調する復調回路と、 を少なくとも備え、 且つ、前記同期検波回路において、前記パイロット信号
の入力回路として、当該パイロット信号が直接所定のア
ナログマルチプライヤに入力される回路と、所定の増幅
器を経由して前記アナログマルチプライヤに入力される
回路と、を切替えるスイッチ回路を備えて、当該スイッ
チ回路の切替制御信号として、前記EXOR回路の出力
信号を用いることを特徴とするステレオ復調装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23526591A JP2752812B2 (ja) | 1991-09-17 | 1991-09-17 | ステレオ復調装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23526591A JP2752812B2 (ja) | 1991-09-17 | 1991-09-17 | ステレオ復調装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0575556A JPH0575556A (ja) | 1993-03-26 |
JP2752812B2 true JP2752812B2 (ja) | 1998-05-18 |
Family
ID=16983532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23526591A Expired - Fee Related JP2752812B2 (ja) | 1991-09-17 | 1991-09-17 | ステレオ復調装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2752812B2 (ja) |
-
1991
- 1991-09-17 JP JP23526591A patent/JP2752812B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0575556A (ja) | 1993-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3714595A (en) | Demodulator using a phase locked loop | |
JPH027718A (ja) | 高速位相同期電流低下及びクランプ回路を具備する位相同期ループ回路 | |
US4404430A (en) | FM Stereo demodulation circuit with voltage dividing and multiplexing techniques | |
US4037165A (en) | Synchronous signal generating system with phase-locked loop circuit | |
JP2752812B2 (ja) | ステレオ復調装置 | |
KR960012797B1 (ko) | 스테레오 디코더 장치 | |
US3950620A (en) | Electric circuit containing an integral phase-locked loop | |
US4054839A (en) | Balanced synchronous detector circuit | |
JP2752813B2 (ja) | ステレオ復調装置 | |
CA1216903A (en) | High speed phase locked loop | |
JP3417734B2 (ja) | 周波数シンセサイザ及び周波数シンセサイズ方法 | |
US6462593B2 (en) | Compensation circuit for low phase offset for phase-locked loops | |
JPH06303133A (ja) | 発振回路、周波数電圧変換回路、位相同期ループ回路及びクロック抽出回路 | |
JPH04207320A (ja) | チャージポンプ回路 | |
JPH0350451B2 (ja) | ||
JPH05110428A (ja) | 位相同期回路 | |
JP2000341116A (ja) | 位相同期回路 | |
JPH0734540Y2 (ja) | 発振停止回路付デジタル・オ−ディオ・インタ−フェ−ス回路 | |
JPS63206071A (ja) | 映像検波回路 | |
JPH0555937A (ja) | 搬送波切替装置 | |
JP2536959Y2 (ja) | 基準クロック信号生成装置 | |
JPH0348698B2 (ja) | ||
JPH11136124A (ja) | Pll回路 | |
JPS58105646A (ja) | ステレオチユ−ナにおけるサブキヤリヤ信号発生装置 | |
JPS6178206A (ja) | 位相同期回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19980203 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |