JP2650290B2 - 放送方式判別装置 - Google Patents

放送方式判別装置

Info

Publication number
JP2650290B2
JP2650290B2 JP63008724A JP872488A JP2650290B2 JP 2650290 B2 JP2650290 B2 JP 2650290B2 JP 63008724 A JP63008724 A JP 63008724A JP 872488 A JP872488 A JP 872488A JP 2650290 B2 JP2650290 B2 JP 2650290B2
Authority
JP
Japan
Prior art keywords
signal
period
output
mode
threshold value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63008724A
Other languages
English (en)
Other versions
JPH01183973A (ja
Inventor
宰司 國平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP63008724A priority Critical patent/JP2650290B2/ja
Publication of JPH01183973A publication Critical patent/JPH01183973A/ja
Application granted granted Critical
Publication of JP2650290B2 publication Critical patent/JP2650290B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はビデオカセットレコーダ(VTR)に映像信号
を記録するときに放送方式を自動判別する放送方式判別
装置に関するものである。
従来の技術 VTRが全世界に普及していくにつれ、各放送方式に対
応したVTRが発売されてきた。また、異なる放送方式の
映像信号を同一のVTRで記録できるような機種も開発さ
れている。
放送方式の異なる映像信号を記録するには、放送方式
を判別してVTRを各放送方式にあったサーボ系及び映像
系に切り換えなければならない。したがって、放送方式
を自動判別する装置が要望される。
放送方式の自動判別の方式として垂直同期信号の周期
を水平同期信号でカウントして判別する方式があり、す
でに集積回路(IC)化されている。(例えばAN5560,松
下電子工業製、半導体集積回路6A、p251〜p253)。
NTSC方式とPAL方式では垂直同期信号の周波数が各々5
9.94Hzと50Hzと異なり、また、水平同期信号の周波数は
それぞれ15734Hz,15625Hzである。
したがって、それぞれの垂直同期信号の周期を水平同
期信号でカウントすると262.5と312.5になる。そこで、
放送方式判別の第1のしきい値をそれぞれのカウント値
の平均値とすると287.5とすると、この第1のしきい値
よりカウント値が大きいときにはPAL方式となり、カウ
ント値が第1のしきい値より小さいときにはNTSC方式と
なる。
発明が解決しようとする課題 しかしながら上記のような構成では、放送方式を自動
判別するのに水平同期信号と垂直同期信号の両方の信号
を用いなければならない。また、それぞれの信号が入力
される入力端子に外付部品が必要となっている。さら
に、上記のようなICを用いればコストが高くなってしま
う。
本発明は上記課題に鑑み、放送方式自動判別を水平同
期信号と垂直同期信号の両信号を用いることなく垂直同
期信号のみで自動判別できる放送方式判別装置を提供す
るものである。
課題を解決するための手段 上記課題を解決するために本発明の放送方式判別装置
は、基準クロックをカウントする巡回型カウンタと、垂
直同期信号が到来するごとに前記巡回型カウンタのカウ
ント値を格納する第1のメモリ手段と、前記カウント値
を基に前記垂直同期信号の周期を算出する演算器と、NT
SC/PAL方式の各々の垂直同期信号の周期を区別する期信
号の周期を区別する第1のしきい値と、NTSC方式の垂直
同期信号の周期より短い周期を区別する第2のしきい値
と、前記第1のしきい値と前記第2のしきい値を格納す
る第2のメモリ手段と、前記垂直同期信号の周期が前記
第2のメモリ手段に格納された前記第2のしきい値より
大きいときに前記第2のメモリ手段に格納された前記第
1のしきい値と前記垂直同期信号の周期より放送方式を
判別する判別手段と、前記垂直同期信号が欠如したこと
を検出する欠如検出手段と、前記欠如検出手段の出力に
より前記判別手段の判別出力を補正する判別出力補正手
段を具備することを特徴とするものである。
作用 本発明は上記した構成によって、基準クロック信号を
用いて垂直同期信号の周期のみを測定し、その周期が第
2のしきい値より大きいとき第1のしきい値よりNTSC/P
AL方式の放送方式を判別するようにしているので簡単な
構成で正確に放送方式を判別することができるととも
に、垂直同期信号が欠如したときでも垂直同期信号が再
び入力されれば正常に判別できる。さらに、垂直同期信
号の欠如が連続して起これば判別出力をMTSC方式、PAL
方式、判別結果のホールドのどれかに設定することがで
きる。また、通常はサーボ系で垂直同期信号の周期を測
定しているのでその測定結果を用いればしきい値を格納
しておくメモリ以外何等必要としない。
実施例 以下、本発明の一実施例の放送方式判別装置について
図面を参照しながら説明する。
第1図は本発明の一実施例を示した回路構成図であ
り、1は基準クロック信号が入力される入力信号端子で
あり、2は基準クロック信号をカウントする巡回型カウ
ンタである。3は垂直同期信号(以後Vssの記号を用い
て説明する)が入力される入力端子であり、4はVss信
号が入力されるごとにフラグがセットされるフラグレジ
スタであり、5はVss信号が入力された時刻の巡回型カ
ウンタ2のカウント値を格納するラッチ回路である。6
はデータバスであり、巡回型カウンタ2、フラグレジス
タ4、ラッチ回路5、ランダムアクセスメモリ(RAM)
7(後述)、リードオンリーメモリ(ROM)8(後
述)、演算器9(後述)、判別結果出力ラッチ回路10
(後述)がデータバス6を介して接続されておりデータ
の入出力が可能となっている。7はRAMであり、Vss信号
が入力された時刻の巡回型カウンタ2のカウント値を格
納しているラッチ回路5のデータを次のVss信号が入力
されるまで格納したり、演算に必要なデータや判別結果
などを格納している。8はROMであり、Vss信号の周期と
巡回型カウンタ2に入力される基準クロック信号の周波
数より求められた判別に必要な第1のしきい値とNTSC方
式とPAL方式の各々のVss信号の基準の周期を格納してい
る。9は演算器であり、Vss信号の周期計算、ROM8に格
納されている第1のしきい値との比較、などを行う。10
は演算器9によって判別された判別結果を格納する出力
ラッチ回路であり、11は判別結果が出力される出力端子
である。6から9はマイクロプロセッサの一部で構成さ
れており、以下マイクロプロセッサを用いた放送方式判
別装置について説明する。
以上のように構成された放送方式判別装置について以
下その動作について説明する。
入力端子3からVss信号が入力されるとフラグレジス
タ4にフラグがセットされると共に、その時刻の巡回型
カウンタ2のカウント値COUNT1がラッチ回路5に取り込
まれる。また、RAM7には一つ前のVss信号が入力された
ときの巡回型カウンタ2のカウント値がCOUNT0というア
ドレスのエリアに格納されているので、Vss信号の周期
は(1)式より求めることができる。
PERIOD=COUNT0−COUNT1 …(1) ここで、PEPIODはVss信号の周期を表している。ま
た、巡回型カウンタ2はダウンカウンタとして扱ってい
る。Vss信号の周期を演算器9を用いて(1)式より求
めた後、ラッチ回路5のデータCOUNT1はRAM7のCOUNT0の
アドレスに格納され、次のVss信号が入力されるまで保
持される。
巡回型カウンタ2に入力される基準クロック信号の周
波数をFckし、放送方式がNTSC方式の場合のVss信号の周
波数をFVss(N)とすると、Vss信号の基準周期に相当
する巡回型カウンタ2のカウント値R−PERIOD(N)は
(2)式で表される。
R−PERIOD(N)=Fck/FVss(N) …(2) 同様に放送方式がPAL方式の場合にはVss信号の周波数
をFVss(P)とすると、Vss信号の基準周期に相当する
巡回型カウンタ2のカウント値R−PERIOD(P)は
(3)式で表される。
R−PERIOD(P)=Fck/FVss(P) …(3) (2)、(3)式で表されるR−PERIOD(N),R−PE
RIOD(P)の値とその平均値を放送方式判別の第1のし
きい値(THR1)としてROM8に格納している。具体的に
は、Fckの周波数を1M HzとするとFVss(N)=59.94Hz,
FVss(P)=50Hzと(2)、(3)式よりR−PERIOD
(N),R−PERIOD(P)は各々(4)、(5)式のよう
になる。
R−PERIOD(N)=16683 …(4) R−PERIOD(P)=20000 …(5) したがって、第1のしきい値(THR1)は(4)、
(5)式の平均値であるから(6)式のようになる。
THR1=(16683+20000)/2=18342 …(6) 次に、チャンネル切り換え時などにVss信号にノイズ
が重畳した場合には、Vss信号の周期が短くなったよう
になりTHR1だけをもとに判別を行っていればNTSC方式と
誤判別してしまう。それで、Vss信号の周期が通常ほと
んど変化しないことより、NTSC方式のVss信号の周期よ
り短い信号はノイズと判断し、誤判別しないようにしな
ければならない。Vss信号とノイズを区別するために、N
TSC方式のVss信号の基準の周期(R−PERIOD(N))の
90%を第2のしきい値(THR2)としてROM8に格納してい
る。そして、Vss信号の周期がTHR2より小さいときには
ノイズと判断して放送方式の判別を行わないようにし
て、誤判別が起こらないようにする。第2のしきい値TH
R2は(7)式で求められる。
THR2=R−PERIOD(N)*90/100=15015 …(7) 次に、Vss信号が入力されたときの判別動作について
第2図のフローチャートを基に説明する。
第2図の処理ブロック201においてVss信号が入力され
たかどうかの判断を行っている。これは、フラグレジス
タ4の値を読み込むことによってその値が‘1'か‘0'か
で判断することができる。フラグレジスタ4の値が‘1'
であるばVss信号が入力されており、処理ブロック202に
進みフラグレジスタ4をリセットし、さらにVss信号が
抜けたときのカウンタDROP−C(後述)を‘0'にセット
した後、(1)式にしたがって演算器9(第2図ではAc
cという記号を用いている。)によりRAM7のCOUNT0のア
ドレスに格納されているデータからラッチ回路5に格納
されているデータCOUNT1を減算してVss信号の周期を求
めている。
処理ブロック203では、求められたVss信号の周期がRO
M8に格納されている第2のしきい値THR2より大きいかど
うかの判断を行い、大きければ処理ブロック204に移行
する。すなわち、このブロックではVss信号の周期がTHR
2より大きければノイズ信号ではなく、本来のVss信号で
あると判断して次のブロックへ進む。もし、THR2より小
さければ、ノイズと判断して処理ブロック216に進む。
さらに、処理ブロック204においてROM8に格納されて
いる第1のしきい値THR1との比較を行っている。ここ
で、THR1より演算器9によって求められたVss信号の周
期の値が大きければ処理ブロック205に移行する。すな
わちPALモードと判定したことになる。
処理ブロック205においては、前回のモード(MODE−
B)がPALモードかどうかの判別を行い、PALモードであ
ればすなわちMODE−B=‘1'であれば処理ブロック206
に移行しモードカウンタ(MODE−C)をインクリメント
して処理ブロック207に移る。ここで、MODE−B,MODE−
CはRAM7に格納されている。
処理ブロック207ではMODE−Cが4以上かどうかの判
断を行い、4以上であれば処理ブロック208に移行し出
力ラッチ回路10にPALモードを示す‘1'を出力すると共
にMODE−Cを‘4'にセットして判別を終了する。また、
MODE−Cが‘4'以下であればそのまま判別は終了する。
以上のように処理ブロック205〜208では4回以上連続
してPALモードと判別したかの判定を行っており4回以
上連続して同じモードと判別していれば、出力ラッチ回
路10にPALモードであることを示す‘1'を出力する処理
を行っている。ここでPALモードを示す出力を‘1'としN
TSCモードを示す出力を‘0'とする。
処理ブロック205において前の判別モードMODE−Bが
‘0'すなわちNTSCモードの場合には、処理ブロック210
に移行しMODE−B=‘1',MODE−C=‘0'をセットして
判別を終了する。
次に、処理ブロック209においてラッチ回路5のデー
タCOUNT1をRAM7のCOUNT0のアドレスに格納し次のVss信
号の到来に備える。
また、処理ブロック207において4回以上連続して同
じモードでなければ、処理ブロック209を実行して終了
する。
処理ブロック204においてVss信号の周期が第1のしき
い値(THR1)より小さければ、NTSCモードと判別したこ
とになり処理ブロック211に移行する。処理ブロック211
においては、前回のモード(MODE−B)がNTSCモーどか
どうかの判別を行い、NTSCモードであればすなわちMODE
−B=‘0'であれば処理ブロック212に移行しモードカ
ウンタ(MODE−C)をインクリメントして処理ブロック
213に移る。
処理ブロック213ではMODE−Cが4以上かどうかの判
断を行い、4以上であれば処理ブロック214に移行し出
力ラッチ回路10にNTSCモードを示す‘0'を出力すると共
にMODE−Cを‘4'にセットして判別を終了する。また、
MODE−Cが‘4'以下であればそのまま判別は終了する。
以上のように処理ブロック211〜214では4回以上連続
してNTSCモードと判別したかの判定を行っており4回以
上連続して同じモードと判別していれば、出力ラッチ回
路10にNTSCモードであることを示す‘0'を出力する処理
を行っている。
処理ブロック211において前の判別モードMODE−Bが
‘1'すなわちPALモードの場合には、処理ブロック215に
移行しMODE−B=‘0',MODE−C=‘0'をセットして判
別を終了する。
次に、処理ブロック209においてラッチ回路5のデー
タCOUNT1をRAM7のCOUNT0のアドレスに格納し次のVss信
号の到来に備える。
また、処理ブロック213において同じモードが連続し
て4回以上でなければ、処理ブロック209を実行して終
了する。
処理ブロック203においてVss信号の周期が第2のしき
い値THR2より小さければ、今回のVss信号はノイズであ
るので処理ブロック216に進み、モードカウンタMODE−
Cを‘0'にセットして処理ブロック209を実行して次のV
ss信号の到来に備えている。
以上のフローを具体的な数値を用いて説明すると、RA
M7のCOUNT0のアドレスに格納されているデータを60000
とする。次にVss信号が入力されたときの巡回型カウン
タ2のカウント値がラッチ回路5に取り込まれる。ラッ
チ回路5に取り込まれたデータCOUNT1が40000であった
とすると(1)式よりPERIOD=20000となる。この値とT
HR2=15055と比較するとPERIODの方が大きいので、Vss
信号はノイズではなかったので処理ブロック204に進
み、THR1=18342と比較しPERIODの方が大きいのでPALモ
ードと判別する。そして、処理ブロック205以下に進み
その時のMODE−B,MODE−Cの値にしたがって処理が行わ
れる。最後に、処理ブロック209においてラッチ回路5
の値40000がRAM7のCOUNT0のアドレスに格納されてすべ
ての処理が終了する。
次のVss信号が入力されたときの巡回型カウンタ2の
カウント値が30000であったとすると、(1)式よりPER
IOD=10000となる。この値とTHR2=15015と比較するとP
ERIODの方が小さいので今回のVss信号はノイズであった
と判断して処理ブロック216に進んで後の処理が行われ
る。
処理ブロック201においてVss信号が入力されていなけ
れば処理ブロック217に移行する。処理ブロック217では
巡回型カウンタ2のカウント値を直接演算器9に読み込
み、RAM7に格納されている前回に入力されたVss信号の
カウント値COUNT0と演算しその時刻での周期を求め、そ
の周期と本来到来すべきVss信号の基準周期R−PERIOD
(ROM8に格納されている)を比較し、Vss信号が抜けた
かどうかの判断を行い、Vss信号が抜けていなればその
まま何もせずに終了する。Vss信号が抜けていると判断
した場合処理ブロック218に移行し、Vss信号の抜けをカ
ウントするDROP−C(RAM7に格納されている)をインク
リメントするとともにCOUNT0よりVss信号の基準周期の
値R−PERIODを減算してRAM7のCOUNT0に格納する。
次に処理ブロック219においてDROP−Cの値が8以上
かどうかの判断を行い、8以上であれば処理ブロック22
0に移行しDROP−Cを‘8'にセットすると共にMODE−B
を‘1'にMODE−Cを‘0'にセットし、出力ラッチ回路10
に‘1'を出力して終了する。また、DROP−Cが‘8'以下
であればなにもせずに終了する。ここではVss信号が抜
けたときには判別モードをPAL方式になるようにしてい
る。すなわち、MODE−Bへのモードのセットと出力ラッ
チ回路10への出力値を‘0'または‘1'にすることにより
NTSC/PALの各方式を設定できる。例えば、VTRの販売地
域の放送方式に応じて各方式を設定しておくことができ
る。
このように処理ブロック217〜220では、Vss信号が欠
如して入力されなかったときにもROM8に格納しているVs
s信号の基準の周期R−PERIODを用いて、本来Vss信号が
到来すべき時刻を計算し、RAM7のアドレスCOUNT0に格納
している。そして、次のVss信号が入力されたときにもC
OUNT0を用いて正常に判別できるように準備を行ってい
る。
また、Vss信号が8回以上欠如したときにはモードカ
ウンタMODE−Cを‘0'にセットして放送方式判別装置の
初期化を行い、出力ラッチ回路10へのモード出力につい
て設定した放送方式のモードを出力することができる。
以上の説明において、モード判別を4回連続して行っ
たり、Vss信号の抜けを8回連続チェックしたりしてい
るのは、Vss信号にノイズなどが重畳して判別装置が誤
動作しないようにするためである。
このように、Vss信号の周期を基準クロックで計測
し、あらかじめ設定しておいた第1のしきい値(THR1)
と比較することにより容易にNTSC/PALのモードを判別す
ることができ、また周期と第2のしきい値(THR2)と比
較することによりVss信号とノイズとを区別することが
できる。さらに、判別した結果を複数回チェックするこ
とによりノイズなどに強い正確な判別を行うことができ
る。
なお、本実施例ではしきい値をROMエリアに格納して
いるとして扱ったが、プログラムを格納しているプログ
ラムエリアにイミディエートデータとして格納しておい
ても何等差しつかえない。また、本装置をシリンダの位
相サーボに組み込めば、Vss信号が到来した時刻の巡回
型カウンタのカウント値はサーボにおいて必要なデータ
であるのでVss信号の取り込みルーチンなどが共用でき
非常に簡単な構成で本装置を構成することができる。ま
た、必要なハードウェアも共用できる。
発明の効果 以上のように本発明は、基準クロックをカウントする
巡回型カウンタと、垂直同期信号が到来するごとに前記
巡回型カウンタのカウント値を格納する第1のメモリ手
段(実施例ではRAM7)と、前記カウント値を基に前記垂
直同期信号の周期を算出する演算器と、NTSC/PAL方式の
各々の垂直同期信号の周期を区別する第1のしきい値
(実施例ではTHR1)と、NTSC方式の垂直同期信号の周期
より短い周期を区別する第2のしきい値(実施例ではTH
R2)と、前記第1のしきい値と前記第2のしきい値を格
納する第2のメモリ手段(実施例ではROM8)と、前記垂
直同期信号の周期が前記第2のメモリ手段に格納された
前記第2のしきい値より大きいときに前記第2のメモリ
手段に格納された前記第1のしきい値と前記垂直同期信
号の周期より放送方式を判別する判別手段により放送方
式を容易に判別でき、また、前記垂直同期信号が欠如し
たことを検出する欠如検出手段により垂直同期信号が欠
如したときでも正常に放送方式を判別することができる
とともに判別出力補正手段が前記欠如検出手段の出力に
より前記判別手段の判別出力を補正することにより、前
記垂直同期信号が欠如したときの判別結果を設定したモ
ードにすることができる。さらに、垂直同期信号のみで
放送方式を判別できるので簡単な回路構成で放送方式判
別装置を実現できる。
【図面の簡単な説明】
第1図は本発明の一実施例における放送方式判別装置の
構成図、第2図は第1図の主要部の動作を示すフローチ
ャートである。 2……巡回型カウンタ、4……フラグレジスタ、5……
ラッチ回路、6……データバス、7……RAM、8……RO
M、9……演算基、10……出力ラッチ回路。

Claims (4)

    (57)【特許請求の範囲】
  1. 【請求項1】基準クロックをカウントする巡回型カウン
    タと、垂直同期信号が到来するごとに前記巡回型カウン
    タのカウント値を格納する第1のメモリ手段と、前記カ
    ウント値を基に前記垂直同期信号の周期を算出する演算
    器と、NTSC/PAL方式の各々の垂直同期信号の周期を区別
    する期信号の周期を区別する第1のしきい値と、NTSC方
    式の垂直同期信号の周期より短い周期を区別する第2の
    しきい値と、前記第1のしきい値と前記第2のしきい値
    を格納する第2のメモリ手段と、前記垂直同期信号の周
    期が前記第2のメモリ手段に格納された前記第2のしき
    い値より大きいときに前記第2のメモリ手段に格納され
    た前記第1のしきい値と前記垂直同期信号の周期より放
    送方式を判別する判別手段と、前記垂直同期信号が欠如
    したことを検出する欠如検出手段と、前記欠如検出手段
    の出力により前記判別手段の判別出力を補正する判別出
    力補正手段よりなる放送方式判別装置。
  2. 【請求項2】第1のしきい値はNTSC方式の基準の垂直同
    期信号の周期を基準クロックでカウントした第1のカウ
    ント値とPAL方式の基準の垂直同期信号の周期を基準ク
    ロックでカウントした第2のカウント値の平均値であ
    り、第2のしきい値は第1のカウント値より略小さい値
    であることを特徴とした特許請求の範囲第(1)項記載
    の放送方式判別装置。
  3. 【請求項3】欠如検出手段の出力により放送方式を判別
    した判別手段の出力をNTSC方式と判別した出力に固定す
    ることを特徴とした特許請求の範囲第(1)項記載の放
    送方式判別装置。
  4. 【請求項4】欠如検出手段の出力により放送方式を判別
    した判別手段の出力信号をPAL方式と判別した出力に固
    定することを特徴とした特許請求の範囲第(1)項記載
    の放送方式判別装置。
JP63008724A 1988-01-19 1988-01-19 放送方式判別装置 Expired - Lifetime JP2650290B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63008724A JP2650290B2 (ja) 1988-01-19 1988-01-19 放送方式判別装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63008724A JP2650290B2 (ja) 1988-01-19 1988-01-19 放送方式判別装置

Publications (2)

Publication Number Publication Date
JPH01183973A JPH01183973A (ja) 1989-07-21
JP2650290B2 true JP2650290B2 (ja) 1997-09-03

Family

ID=11700899

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63008724A Expired - Lifetime JP2650290B2 (ja) 1988-01-19 1988-01-19 放送方式判別装置

Country Status (1)

Country Link
JP (1) JP2650290B2 (ja)

Also Published As

Publication number Publication date
JPH01183973A (ja) 1989-07-21

Similar Documents

Publication Publication Date Title
US5309111A (en) Apparatus for measuring skew timing errors
JPH0644292B2 (ja) 二次元視覚認識装置
JP2650290B2 (ja) 放送方式判別装置
JP2574355B2 (ja) 放送方式判別装置
JP2574356B2 (ja) 放送方式判別装置
JP2650291B2 (ja) 放送方式判別装置
JPH01183972A (ja) 放送方式判別装置
JPH01183284A (ja) 放送方式判別装置
JPS5814390A (ja) テ−プ位置検知装置
JP3182418B2 (ja) 同期パルス検出用ディジタル回路配置
JPH0721838B2 (ja) 計測装置
JP2804406B2 (ja) パルス測定装置
JP2604562B2 (ja) パルス間隔計測装置
JP3332866B2 (ja) 映像信号処理回路
JP2744949B2 (ja) ドロップアウト測定器
JPH01190095A (ja) フィールド判別回路
JPS6034157B2 (ja) コード・リーダ用テレビ・カメラの異常検知回路
KR100223010B1 (ko) 지정 필드의 비디오 동기신호발생 및 스코프 먹싱 장치
SU1464172A1 (ru) Устройство дл определени стационарности случайного процесса
SU1203540A1 (ru) Устройство дл проверки электрического монтажа
JPS62168481A (ja) ビデオ信号処理装置
JPH0316313A (ja) パルス欠如検出器
KR19980028915U (ko) 마이컴의 타이머 입력 캡쳐장치
KR890009199A (ko) 비디오 신호 분석 및 결정장치
JPH08214326A (ja) 非標準映像信号検出回路

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080516

Year of fee payment: 11