JP2639942B2 - 高速撮映回路 - Google Patents

高速撮映回路

Info

Publication number
JP2639942B2
JP2639942B2 JP62209464A JP20946487A JP2639942B2 JP 2639942 B2 JP2639942 B2 JP 2639942B2 JP 62209464 A JP62209464 A JP 62209464A JP 20946487 A JP20946487 A JP 20946487A JP 2639942 B2 JP2639942 B2 JP 2639942B2
Authority
JP
Japan
Prior art keywords
output
frequency
circuit
reference oscillator
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62209464A
Other languages
English (en)
Other versions
JPS6451876A (en
Inventor
治彦 村田
透 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Denki Co Ltd
Original Assignee
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Denki Co Ltd filed Critical Sanyo Denki Co Ltd
Priority to JP62209464A priority Critical patent/JP2639942B2/ja
Publication of JPS6451876A publication Critical patent/JPS6451876A/ja
Application granted granted Critical
Publication of JP2639942B2 publication Critical patent/JP2639942B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、記録手段に変更を加えることなく高速撮映
を可能にした簡便な高速撮映回路に関する。
(ロ)従来の技術 高速撮映を為す撮映記録システムに付いては、例えば
日本放送出版協会発行の雑誌“電波科学”の'84年10月
号第103〜110頁にも紹介されている。これらのシステム
はn倍の高速度撮影をする場合、ビデオカメラをn倍で
高速駆動せしめ、通常のn倍のヘッドを有しテープ速度
を通常のn倍にするビデオテープレコーダを用いてn倍
の画面を全て記録するものであり、再生に際して通常の
テープ速度で通常のヘッドを用いて再生をすることによ
り1/n倍のスローモーション再生が可能になる。
(ハ)発明が解決しようとする問題点 しかし、上述する従来技術では、高速撮映に際しVTR
も大幅な変更を加えねばならず、装置の大型化複雑化に
よってコストアップを免れ得ない。
そこで、本発明はVTRに変更を加えることなく、ビデ
オカメラ側の信号処理のみで高速度撮映を実現する新規
な高速度撮映回路を提案せんとするものである。
(ニ)問題点を解決するための手段 本発明は、基準クロック周波数のn倍で発振する基準
発振器と、 この基準発振器の出力を1/n分周する1/n分周器と、 前記基準発振器の出力または前記1/n分周器の出力を
選択するスイッチと、 このスイッチの出力に基づいてそれぞれ分周され、CC
D固体撮像素子に供給すべき通常のまたは通常のn倍の
周波数の水平転送クロック及び垂直転送クロック、サン
プリングクロック、水平同期パルス及び垂直同期パルス
を発生するタイミングパルスジェネレータと、 前記水平同期パルス及び垂直同期パルス1/n分周する
と共に、水平方向に所定量だけ位相をシフトする分周位
相回路と、 前記CCD固体撮像素子の撮像出力を前記サンプリング
クロックに基づいてサンプリングすると共に、前記スイ
ッチが前記基準発振器の出力を選択しているとき、水平
方向にn個導出される映像の内の(n−1)個の映像を
ブランキング処理して同期付加回路に供給する信号処理
回路と、 前記スイッチが前記基準発振器の出力を選択している
とき、前記分周位相回路の出力を選択し、前記スイッチ
が前記1/n分周器の出力を選択しているとき、前記タイ
ミングパルスジェネレータの出力を選択し、これらに基
づいて作成した同期信号を前記同期付加回路に供給する
シンクジェネレータとを配置してなることを特徴とす
る。
(ホ)作用 よって、本発明によれば、CCD固体撮像素子の撮影出
力により形成されるn倍の時間軸圧縮映像信号に対し通
常の同期信号が付加されることによって、通常のコンポ
ジットビデオ信号と何ら変わらないビデオ信号が形成導
出される。
(ヘ)実 施 例 以下、本発明を図示させる一実施例に従い説明する。
本実施例は、通常撮像モードの他に2倍の高速撮像モー
ドを切換によって実現するものである。
本実施例の回路ブロック図を示す第1図は、通常撮像
モードの接続状態にあり、水晶発振器(1)の発信周波
数は、マスタクロック周波数SK(=14.3MHz)の2倍
(=2SK)に設定されており、発振出力は1/2分周回
路(2)に於てマスタクロック周波数SKに分周され
る。通常撮像モードでは第3スイッチ(S8)によりこの
マスタクロックが選択され、タイミングパルスジェネレ
ータ(3)は、このマスタクロックを適宜分周して、2
倍のカラーサブキャリア周波数の水平転送クロック
(PH)及びサンリングクロック(SP)と、水平同期周波
数の垂直転送クロック(PV)及び水平同期パルス
)と、垂直同期周波数の垂直同期パルス(
とを導出する。垂直転送クロック(PV)と水平転送クロ
ック(PH)とを入力するCCDドライバ(4)は水平方向4
00画素垂直方向500画素のCCD固体撮像素子(9)を駆動
し、水平同期周期毎に連続する撮像出力を導出せしめ
る。信号処理回路(5)は、この撮像出力をサンプリン
グクロック(SP)にてサンプリングすることにより色成
分と輝度成分を分離し、シンクジェネレータ(7)が発
するカラーサブキャリアSCによって色成分を直角位相
変調する。この信号処理回路(5)の出力は、同期付加
回路(6)に於て、カラーバースト信号水平・垂直同期
信号を付加されてコンポジェットビデオ信号として導出
される。シンクジェネレータ(7)は、この同期付加回
路(6)にもバースト信号(c)や水平垂直同期信号
(Sync)を供給しており、マスタクロックSKをクロッ
ク入力とし垂直同期パルス()と水平同期パルス
)を第1・第2スイッチ(S1)(S2)を介して、
リセット(又はタイミング)入力としている。上述する
構成及び動作は通常のビデオカメラと共通であり、動作
自体に特徴はない。
以下、本実施例の特徴である高速撮像モードに付いて
説明する。高速撮像モードでは、第1・第2・第3スイ
ッチ(S1)(S2)(S3)が図示する状態とは逆の接続状
態に切換えられる。その結果、まずタイミングパルスジ
ェネレータ(3)には水晶発振器(1)の発振出力が直
接入力される。従って、分周回路で構成されるタイミン
グパルスジェネレータ(3)の出力周波数は全て2倍に
なり、CCD固体撮像素子(9)は2倍の速度で撮像出力
を導出し、信号処理回路も2倍の速度でサンプリングを
為す。その結果、1水平同期周期の間に2ライン分の撮
像出力が導出され1垂直同期周期の間に2フィールド分
の撮像出力が導出されることになり、そのままコンポジ
ェットビデオ信号を導出する場合に第3図に図示する様
に4画面分の映像が導出されることになる。しかし、左
右の映像は、奇数ラインの映像と偶数ラインの映像であ
り実質的にほぼ同一であり、そのまま記録し再生する限
り特に必要性が少ない。そこで、本実施例では、信号処
理回路(5)に於て左右の映像の内一方の映像をブラン
キング処理すると共にバースト信号(c)及び水平・垂
直同黄信号(Sync)の多重位置をシフトしている。2倍
の周波数の水平同期パルスと垂直同期パルスを1/2分周
する1/2分周位相回路(8)は、分周と同時に量出力パ
ルスの位相を0.25H又は0.57H(但しHはライン周期)だ
け位相シフトしている。シンクジェネレータ(7)は、
この位相シフトされた出力パルスを入力するため、コン
ポジェットビデオ信号は、結果として第2図に図示する
モニタ画像の様な信号となる。
上述する高速撮像モードは2倍であるが、タイミング
パルスジェネレータ(3)に入力するクロックの周波数
をマスタクロックのn逓倍すれば、画面は小さくなるが
n倍の高速撮像モードを実現出来る。
(ト)効果 よって、本発明によれば、CCDの転送クロックをN倍
とすることで、1垂直同期期間にNフィールド分の撮像
出力が得られるため、速度変換のためのフィールドメモ
リや回転ヘッドの回転速度やビデオテープの走行速度を
変更する大規模なVTRを用いることなく高速撮影が実現
されその効果は大である。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路ブロック図、第2
図はブランキング処理を施した場合のモニタ画面、第3
図はブランキング処理を施さない場合のモニタ画面をそ
れぞれ顕わす。 (9)……CCD固体撮像素子、(3)……タイミングジ
ェネレータ、(7)……シンクジェネレータ、(S1)
(S2)(S3)……第1・第2・第3スイッチ。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】基準クロック周波数のn倍で発振する基準
    発振器と、 この基準発振器の出力を1/n分周する1/n分周器と 前記基準発振器の出力または前記1/n分周器の出力を選
    択するスイッチと、 このスイッチの出力に基づいてそれぞれ分周され、CCD
    固体撮像素子に供給すべき通常のまたは通常のn倍の周
    波数の水平転送クロック及び垂直転送クロック、サンプ
    リングクロック、水平同期パルス及び垂直同期パルスを
    発生するタイミングパルスジェネレータと、 前記水平同期パルス及び垂直同期パルス1/n分周すると
    共に、水平方向に所定量だけ位相をシフトする分周位相
    回路と、 前記CCD固体撮像素子の撮像出力を前記サンプリングク
    ロックに基づいてサンプリングすると共に、前記スイッ
    チが前記基準発振器の出力を選択しているとき、水平方
    向にn個導出される映像の内の(n−1)個の映像をブ
    ランキング処理して同期付加回路に供給する信号処理回
    路と、 前記スイッチが前記基準発振器の出力を選択していると
    き、前記分周位相回路の出力を選択し、前記スイッチが
    前記1/n分周器の出力を選択しているとき、前記タイミ
    ングパルスジェネレータの出力を選択し、これらに基づ
    いて作成した同期信号を前記同期付加回路に供給するシ
    ンクジェネレータとを配置してなる高速撮映回路。
JP62209464A 1987-08-24 1987-08-24 高速撮映回路 Expired - Fee Related JP2639942B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62209464A JP2639942B2 (ja) 1987-08-24 1987-08-24 高速撮映回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62209464A JP2639942B2 (ja) 1987-08-24 1987-08-24 高速撮映回路

Publications (2)

Publication Number Publication Date
JPS6451876A JPS6451876A (en) 1989-02-28
JP2639942B2 true JP2639942B2 (ja) 1997-08-13

Family

ID=16573301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62209464A Expired - Fee Related JP2639942B2 (ja) 1987-08-24 1987-08-24 高速撮映回路

Country Status (1)

Country Link
JP (1) JP2639942B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4653857B1 (ja) * 2009-10-15 2011-03-16 株式会社計測技術研究所 負荷装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6010990A (ja) * 1983-06-30 1985-01-21 Sony Corp ビデオ信号発生装置
JPS6025389A (ja) * 1983-07-21 1985-02-08 Sony Corp 撮像装置
JPS63309071A (ja) * 1987-06-10 1988-12-16 Canon Inc 高速度ビデオ・カメラ

Also Published As

Publication number Publication date
JPS6451876A (en) 1989-02-28

Similar Documents

Publication Publication Date Title
JP2542822B2 (ja) 映像信号記録または再生システム
JP2639942B2 (ja) 高速撮映回路
GB2105900A (en) Video disc player
JPS6019372A (ja) カメラ一体型vtr
JPH0554315B2 (ja)
JP2861093B2 (ja) カメラ一体型映像信号記録再生装置
KR19980081826A (ko) 신호처리회로
JPH01106587A (ja) カメラ一体型vtr
JP2508516B2 (ja) 映像信号の方式変換装置
JPS6262670A (ja) 画像効果装置
US5162920A (en) Information signal recording with time base correction facility apparatus
US5373369A (en) Information signal recording and reproducing apparatus
JP3420355B2 (ja) 立体画像記録再生装置
KR970003995Y1 (ko) 외부신호 혼합회로
JP2730031B2 (ja) 固体撮像素子の駆動回路
JP2840429B2 (ja) 映像信号の通信方法
JP2962421B2 (ja) スーパーインポーズ回路
JPH03265285A (ja) カメラ一体型vtr
Ono et al. A field memory system for home-video editing
JP2856394B2 (ja) 同期信号発生回路
KR920006955B1 (ko) 촬상 재생 장치
JP2589175Y2 (ja) 記録装置
JPH02262776A (ja) スーパーインポーズ制御回路
JPH01132284A (ja) 画像メモリ制御装置
JPS62142487A (ja) 高品位映像再生システムの静止画再生回路

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees