JP2600121Y2 - 選局装置 - Google Patents
選局装置Info
- Publication number
- JP2600121Y2 JP2600121Y2 JP1992015693U JP1569392U JP2600121Y2 JP 2600121 Y2 JP2600121 Y2 JP 2600121Y2 JP 1992015693 U JP1992015693 U JP 1992015693U JP 1569392 U JP1569392 U JP 1569392U JP 2600121 Y2 JP2600121 Y2 JP 2600121Y2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- vertical
- output
- timing
- vertical synchronizing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Television Receiver Circuits (AREA)
Description
【0001】
【産業上の利用分野】この考案は、例えばテレビジョン
受像機の選局系に適用して好適な選局装置に関する。
受像機の選局系に適用して好適な選局装置に関する。
【0002】
【従来の技術】例えばテレビジョン受像機等の選局装置
として、チューナで選局されて出力される映像信号より
垂直同期信号を分離し、この垂直同期信号の個数をカウ
ントすることで正規の同調状態にあるか否かを判断する
ものがある。例えば、オートプリセット時には、選局
し、さらに垂直同期信号が60個/秒(NTSC方式)
であって正規の同調状態にあることを確認した後に、選
局データをプリセットメモリに書き込むことが行なわれ
ている。
として、チューナで選局されて出力される映像信号より
垂直同期信号を分離し、この垂直同期信号の個数をカウ
ントすることで正規の同調状態にあるか否かを判断する
ものがある。例えば、オートプリセット時には、選局
し、さらに垂直同期信号が60個/秒(NTSC方式)
であって正規の同調状態にあることを確認した後に、選
局データをプリセットメモリに書き込むことが行なわれ
ている。
【0003】
【考案が解決しようとする課題】ところで、映像信号よ
り分離される垂直同期信号にノイズが含まれることがあ
る。このノイズが垂直同期信号としてカウントされるこ
とになれば、正規の同調状態にあるか否かの判断におい
て誤った判断をするおそれがある。
り分離される垂直同期信号にノイズが含まれることがあ
る。このノイズが垂直同期信号としてカウントされるこ
とになれば、正規の同調状態にあるか否かの判断におい
て誤った判断をするおそれがある。
【0004】そこで、この考案では、垂直同期信号をカ
ウントして正規の同調状態にあるか否かを判断する際、
垂直同期信号に含まれるノイズによる誤判断を防止する
ものである。
ウントして正規の同調状態にあるか否かを判断する際、
垂直同期信号に含まれるノイズによる誤判断を防止する
ものである。
【0005】
【課題を解決するための手段】この考案は、チューナで
選局されて出力される映像信号より垂直同期信号を分離
する垂直同期分離回路と、この垂直同期分離回路で分離
される第1の垂直同期信号に含まれるノイズ成分を除去
する垂直同期信号処理回路とを備え、垂直同期信号処理
回路でノイズ成分が除去された後の第2の垂直同期信号
の個数をカウントすることで正規の同調状態にあるか否
かを判断する選局装置である。そして、垂直同期信号処
理回路は、第1の垂直同期信号の開始タイミングでトリ
ガ信号を出力するトリガ信号発生手段と、トリガ信号が
出力されてから垂直同期信号幅よりわずかに短い第1の
時間だけ経過したタイミングで第1のパルスを出力する
第1のタイミング発生手段と、トリガ信号が出力されて
から垂直同期信号幅よりわずかに長い第2の時間だけ経
過したタイミングで第2のパルスを出力する第2のタイ
ミング発生手段と、トリガ信号が出力されてから1垂直
期間よりわずかに短い第3の時間だけ経過したタイミン
グで第3のパルスを出力する第3のタイミング発生手段
と、垂直同期分離回路の出力信号を第1のパルスでサン
プリングする第1のサンプリング手段と、垂直同期分離
回路の出力信号を第2のパルスでサンプリングする第2
のサンプリング手段と、第1および第2のサンプリング
手段でサンプリングされた信号がそれぞれ正常な垂直同
期信号に対応したレベルとなるとき、第3のパルスの直
後のトリガ信号に基づいて第2の垂直同期信号を出力す
る垂直同期信号発生手段とを有するものである。
選局されて出力される映像信号より垂直同期信号を分離
する垂直同期分離回路と、この垂直同期分離回路で分離
される第1の垂直同期信号に含まれるノイズ成分を除去
する垂直同期信号処理回路とを備え、垂直同期信号処理
回路でノイズ成分が除去された後の第2の垂直同期信号
の個数をカウントすることで正規の同調状態にあるか否
かを判断する選局装置である。そして、垂直同期信号処
理回路は、第1の垂直同期信号の開始タイミングでトリ
ガ信号を出力するトリガ信号発生手段と、トリガ信号が
出力されてから垂直同期信号幅よりわずかに短い第1の
時間だけ経過したタイミングで第1のパルスを出力する
第1のタイミング発生手段と、トリガ信号が出力されて
から垂直同期信号幅よりわずかに長い第2の時間だけ経
過したタイミングで第2のパルスを出力する第2のタイ
ミング発生手段と、トリガ信号が出力されてから1垂直
期間よりわずかに短い第3の時間だけ経過したタイミン
グで第3のパルスを出力する第3のタイミング発生手段
と、垂直同期分離回路の出力信号を第1のパルスでサン
プリングする第1のサンプリング手段と、垂直同期分離
回路の出力信号を第2のパルスでサンプリングする第2
のサンプリング手段と、第1および第2のサンプリング
手段でサンプリングされた信号がそれぞれ正常な垂直同
期信号に対応したレベルとなるとき、第3のパルスの直
後のトリガ信号に基づいて第2の垂直同期信号を出力す
る垂直同期信号発生手段とを有するものである。
【0006】
【作用】垂直同期信号処理回路11では映像信号より分
離された垂直同期信号VDよりノイズが除去される。処
理回路11より出力されるノイズの除去された垂直同期
信号VD′の個数をカウントして正規の同調状態にある
か否かを判断することで、ノイズによる誤判断が防止さ
れる。
離された垂直同期信号VDよりノイズが除去される。処
理回路11より出力されるノイズの除去された垂直同期
信号VD′の個数をカウントして正規の同調状態にある
か否かを判断することで、ノイズによる誤判断が防止さ
れる。
【0007】
【実施例】以下、図1を参照しながら、この考案の一実
施例について説明する。本例はテレビジョン受像機の選
局系に適用した例である。
施例について説明する。本例はテレビジョン受像機の選
局系に適用した例である。
【0008】図において、1はアンテナ、2はチューナ
である。チューナ2より出力される中間周波信号SIFは
中間周波増幅器3で増幅されて映像検波器4に供給さ
れ、この映像検波器4より複合映像信号SVが出力され
る。コントローラ5よりD/A変換器6を介してチュー
ナ2に同調電圧VCが供給されて選局が行なわれる。
である。チューナ2より出力される中間周波信号SIFは
中間周波増幅器3で増幅されて映像検波器4に供給さ
れ、この映像検波器4より複合映像信号SVが出力され
る。コントローラ5よりD/A変換器6を介してチュー
ナ2に同調電圧VCが供給されて選局が行なわれる。
【0009】また、中間周波増幅器3はAFT電圧VAF
Tの発生手段を備えている。中間周波増幅器3のAFT
電圧の出力端子に得られるAFT電圧VAFTはコントロ
ーラ5に供給されると共に、加算用の抵抗器7を介して
切換スイッチ8のa側の固定端子に供給される。切換ス
イッチ8のa側の固定端子には、さらにコントローラ5
よりD/A変換器13および加算用の抵抗器9を介して
補正電圧VCMPが供給される。抵抗器7および9の接続
点に得られる電圧VAFT′はコントローラ5に供給され
る。
Tの発生手段を備えている。中間周波増幅器3のAFT
電圧の出力端子に得られるAFT電圧VAFTはコントロ
ーラ5に供給されると共に、加算用の抵抗器7を介して
切換スイッチ8のa側の固定端子に供給される。切換ス
イッチ8のa側の固定端子には、さらにコントローラ5
よりD/A変換器13および加算用の抵抗器9を介して
補正電圧VCMPが供給される。抵抗器7および9の接続
点に得られる電圧VAFT′はコントローラ5に供給され
る。
【0010】また、切換スイッチ8のb側の固定端子に
はVcc/2の電圧が供給され、その可動端子に得られる
信号はチューナ2のAFT電圧の入力端子に供給され
る。切換スイッチ8にはコントローラ5より切換制御信
号SWが供給される。
はVcc/2の電圧が供給され、その可動端子に得られる
信号はチューナ2のAFT電圧の入力端子に供給され
る。切換スイッチ8にはコントローラ5より切換制御信
号SWが供給される。
【0011】また、映像検波器4より出力される映像信
号SVは垂直同期分離回路10に供給され、分離された
垂直同期信号VDは垂直同期信号処理回路11に供給さ
れ、この処理回路11より出力される垂直同期信号V
D′がコントローラ5に供給される。
号SVは垂直同期分離回路10に供給され、分離された
垂直同期信号VDは垂直同期信号処理回路11に供給さ
れ、この処理回路11より出力される垂直同期信号V
D′がコントローラ5に供給される。
【0012】図3は、垂直同期信号処理回路11の具体
構成を示すブロック図である。図において、垂直同期分
離回路10より分離される垂直同期信号VDは、サンプ
ルホールド回路21,22に供給されると共、トリガ信
号発生器23に供給される。トリガ信号発生器23から
は垂直同期信号VDの立ち下がりのタイミングでトリガ
信号PTRが出力される。
構成を示すブロック図である。図において、垂直同期分
離回路10より分離される垂直同期信号VDは、サンプ
ルホールド回路21,22に供給されると共、トリガ信
号発生器23に供給される。トリガ信号発生器23から
は垂直同期信号VDの立ち下がりのタイミングでトリガ
信号PTRが出力される。
【0013】トリガ信号発生器23より出力されるトリ
ガ信号PTRは制御回路24に供給されると共に、タイミ
ング発生器25〜27に供給される。タイミング発生器
25からは、トリガ信号PTRより時間T1だけ経過した
タイミングでパルスPT1が出力される。タイミング発生
器26からは、トリガ信号PTRより時間T2だけ経過し
たタイミングでパルスPT2が出力される。タイミング発
生器27からは、トリガ信号PTRより時間T3だけ経過
したタイミングでパルスPT3が出力される。
ガ信号PTRは制御回路24に供給されると共に、タイミ
ング発生器25〜27に供給される。タイミング発生器
25からは、トリガ信号PTRより時間T1だけ経過した
タイミングでパルスPT1が出力される。タイミング発生
器26からは、トリガ信号PTRより時間T2だけ経過し
たタイミングでパルスPT2が出力される。タイミング発
生器27からは、トリガ信号PTRより時間T3だけ経過
したタイミングでパルスPT3が出力される。
【0014】ここで、1水平期間(1H)が63.5μ
secであり、1垂直期間(1V)が16.6msecである
とき、例えばT1≒3H−5μsec、T2≒3H+5μs
ec、T3≒1V−10μsecに設定される。因みに、垂
直同期信号幅は3Hである。
secであり、1垂直期間(1V)が16.6msecである
とき、例えばT1≒3H−5μsec、T2≒3H+5μs
ec、T3≒1V−10μsecに設定される。因みに、垂
直同期信号幅は3Hである。
【0015】タイミング発生器25〜27より出力され
るタイミングパルスPT1〜PT3はそれぞれ制御回路24
に供給される。また、タイミング発生器25,26より
出力されるタイミングパルスPT1,PT2は、それぞれサ
ンプルホールド回路21,22にサンプリングパルスと
して供給される。
るタイミングパルスPT1〜PT3はそれぞれ制御回路24
に供給される。また、タイミング発生器25,26より
出力されるタイミングパルスPT1,PT2は、それぞれサ
ンプルホールド回路21,22にサンプリングパルスと
して供給される。
【0016】サンプルホールド回路21ではタイミング
パルスPT1が出力されるタイミングで垂直同期信号VD
のサンプリングが行なわれ、一方サンプルホールド回路
22ではタイミングパルスPT2が出力されるタイミング
で垂直同期信号VDのサンプリングが行なわれる。サン
プルホールド回路21,22でサンプリングされる信号
V1,V2は、それぞれ比較器28,29に供給され
る。
パルスPT1が出力されるタイミングで垂直同期信号VD
のサンプリングが行なわれ、一方サンプルホールド回路
22ではタイミングパルスPT2が出力されるタイミング
で垂直同期信号VDのサンプリングが行なわれる。サン
プルホールド回路21,22でサンプリングされる信号
V1,V2は、それぞれ比較器28,29に供給され
る。
【0017】比較器28には、正常な垂直同期信号VD
の最低レベルより少し高い電圧Vth1が比較基準信号と
して供給される。比較器28からは、信号V1のレベル
が電圧Vth1より低いとき高レベル“1”の信号が出力
され、その他は低レベル“0”の信号が出力される。こ
の比較器28より出力される比較出力信号S1は制御回
路24に供給される。
の最低レベルより少し高い電圧Vth1が比較基準信号と
して供給される。比較器28からは、信号V1のレベル
が電圧Vth1より低いとき高レベル“1”の信号が出力
され、その他は低レベル“0”の信号が出力される。こ
の比較器28より出力される比較出力信号S1は制御回
路24に供給される。
【0018】一方、比較器29には、正常な垂直同期信
号VDの最大レベルより少し低い電圧Vth2が比較基準
信号として供給される。比較器29からは、信号V2の
レベルが電圧Vth2より高いとき高レベル“1”の信号
が出力され、その他は低レベル“0”の信号が出力され
る。この比較器29より出力される比較出力信号S2は
制御回路24に供給される。
号VDの最大レベルより少し低い電圧Vth2が比較基準
信号として供給される。比較器29からは、信号V2の
レベルが電圧Vth2より高いとき高レベル“1”の信号
が出力され、その他は低レベル“0”の信号が出力され
る。この比較器29より出力される比較出力信号S2は
制御回路24に供給される。
【0019】制御回路24では、トリガ信号PTRに続く
パルスPT1,PT2のタイミングでもって比較器28,2
9より出力される比較出力信号S1,S2が共に高レベ
ル“1”であるときは垂直同期信号VDが正常であると
判断される。そして、制御回路24より垂直同期信号発
生回路30に、パルスPT3のタイミング直後に供給され
るトリガ信号PTRに同期して制御信号SCが供給され、
発生回路30からはトリガ信号PTRに同期して信号幅T
4の垂直同期信号VD′が出力される。
パルスPT1,PT2のタイミングでもって比較器28,2
9より出力される比較出力信号S1,S2が共に高レベ
ル“1”であるときは垂直同期信号VDが正常であると
判断される。そして、制御回路24より垂直同期信号発
生回路30に、パルスPT3のタイミング直後に供給され
るトリガ信号PTRに同期して制御信号SCが供給され、
発生回路30からはトリガ信号PTRに同期して信号幅T
4の垂直同期信号VD′が出力される。
【0020】以上の構成において、垂直同期分離回路1
0より、図4Aの実線に示すような正常な垂直同期信号
VDが供給されるとき、同図Bの実線に示すようにトリ
ガ信号PTRが出力される。さらに、タイミング発生器2
5〜27より、それぞれ同図C〜Eの実線に示すように
パルスPT1〜PT3が出力される。この場合、各トリガ信
号PTRに対応するパルスPT1,PT2のタイミングにおけ
る比較器28,29の比較出力信号S1,S2は共に高
レベル“1”となる。そのため、制御回路24の制御に
よって垂直同期信号発生回路30からは、同図Fに示す
ようにトリガ信号PTRに同期して垂直同期信号VD′が
出力される。
0より、図4Aの実線に示すような正常な垂直同期信号
VDが供給されるとき、同図Bの実線に示すようにトリ
ガ信号PTRが出力される。さらに、タイミング発生器2
5〜27より、それぞれ同図C〜Eの実線に示すように
パルスPT1〜PT3が出力される。この場合、各トリガ信
号PTRに対応するパルスPT1,PT2のタイミングにおけ
る比較器28,29の比較出力信号S1,S2は共に高
レベル“1”となる。そのため、制御回路24の制御に
よって垂直同期信号発生回路30からは、同図Fに示す
ようにトリガ信号PTRに同期して垂直同期信号VD′が
出力される。
【0021】垂直同期信号VDに、図4Aの破線に示す
ようにノイズSNがあるときは、同図B〜Eの破線に示
すようにトリガ信号PTRやパルスPT1〜PT3が出力され
るが、例えばパルスPT1でサンプリングされる信号V1
は正常な垂直同期信号VDの場合と異なるため、比較器
28の比較出力信号S1は高レベル“1”とならず、ま
たパルスPT3の直後にトリガ信号PTRが存在せず、従っ
て垂直同期信号発生回路30からは垂直同期信号VD′
は出力されない。
ようにノイズSNがあるときは、同図B〜Eの破線に示
すようにトリガ信号PTRやパルスPT1〜PT3が出力され
るが、例えばパルスPT1でサンプリングされる信号V1
は正常な垂直同期信号VDの場合と異なるため、比較器
28の比較出力信号S1は高レベル“1”とならず、ま
たパルスPT3の直後にトリガ信号PTRが存在せず、従っ
て垂直同期信号発生回路30からは垂直同期信号VD′
は出力されない。
【0022】このように、垂直同期信号処理回路11か
らは、垂直同期信号VDにノイズSNがあっても、それ
が除かれた垂直同期信号VD′が得られる。
らは、垂直同期信号VDにノイズSNがあっても、それ
が除かれた垂直同期信号VD′が得られる。
【0023】本例は以上のように構成され、まずユーザ
が操作キー12を操作し、オートプリセット動作をコン
トローラ5に指示した場合について説明する。
が操作キー12を操作し、オートプリセット動作をコン
トローラ5に指示した場合について説明する。
【0024】まず、コントローラ5によって切換スイ
ッチ8がb側に接続され、チューナ2のAFT電圧の入
力端子にはVcc/2の電圧が供給される。この状態で、
コントローラ5はチューナ2に供給される同調電圧VC
を連続的に変化させる。局があるとき、中間周波増幅器
3より出力されるAFT電圧VAFTは、図2に示すよう
にSカーブとなる。
ッチ8がb側に接続され、チューナ2のAFT電圧の入
力端子にはVcc/2の電圧が供給される。この状態で、
コントローラ5はチューナ2に供給される同調電圧VC
を連続的に変化させる。局があるとき、中間周波増幅器
3より出力されるAFT電圧VAFTは、図2に示すよう
にSカーブとなる。
【0025】コントローラ5では、AFT電圧VAFTの
Sカーブの対称位置に存在するA点、B点が検出され、
対応する同調電圧VCA,VCBより電圧VCM=(VCA+V
CB)/2が算出され、この電圧VCMがメモリ(図示せ
ず)に格納される。
Sカーブの対称位置に存在するA点、B点が検出され、
対応する同調電圧VCA,VCBより電圧VCM=(VCA+V
CB)/2が算出され、この電圧VCMがメモリ(図示せ
ず)に格納される。
【0026】次に、コントローラ5によって切換スイ
ッチ8がa側に接続され、チューナ2のAFT電圧の入
力端子には、中間周波増幅器3より出力されるAFT電
圧VAFTに、コントローラ5からの補正電圧VCMPを加算
した電圧VAFT′が供給される。このとき、中間周波増
幅器3より出力されるAFT電圧VAFTは、正規中間周
波数Fifに対応した値となり、DCドリフトがあるとき
はそれをも含んだ値となる。
ッチ8がa側に接続され、チューナ2のAFT電圧の入
力端子には、中間周波増幅器3より出力されるAFT電
圧VAFTに、コントローラ5からの補正電圧VCMPを加算
した電圧VAFT′が供給される。このとき、中間周波増
幅器3より出力されるAFT電圧VAFTは、正規中間周
波数Fifに対応した値となり、DCドリフトがあるとき
はそれをも含んだ値となる。
【0027】そのため、コントローラ5は、チューナ2
のAFT電圧の入力端子に供給される電圧VAFT′が、
正規中間周波数Fifに対応した初期設定値(Vcc/2)
を中心とする所定範囲内(Vcc/2−Δv〜Vcc/2+
Δv)に入るように、補正電圧VCMPの値が調整され
る。ここで、電源電圧Vccが9Vで、Vcc/2が4.5
Vであるとき、Δvは例えば0.2Vとされる。
のAFT電圧の入力端子に供給される電圧VAFT′が、
正規中間周波数Fifに対応した初期設定値(Vcc/2)
を中心とする所定範囲内(Vcc/2−Δv〜Vcc/2+
Δv)に入るように、補正電圧VCMPの値が調整され
る。ここで、電源電圧Vccが9Vで、Vcc/2が4.5
Vであるとき、Δvは例えば0.2Vとされる。
【0028】このように電圧VAFT′が補正されると
き、中間周波数の変化に対する電圧VAFT′のSカーブ
は図2の破線に示すようになり、DCドリフトがあって
もそれが略完全に除去されたものとなる。
き、中間周波数の変化に対する電圧VAFT′のSカーブ
は図2の破線に示すようになり、DCドリフトがあって
もそれが略完全に除去されたものとなる。
【0029】次に、コントローラ5では、垂直同期信
号処理回路11より出力される垂直同期信号VD′をカ
ウントして、60個/秒であるか否か確認される。そし
て、60個/秒であるときは、コントローラ5は正規に
同調されたと判断し、上述した同調電圧VCMと調整後の
補正電圧VCMPが選局データとしてプリセットメモリ
(図示せず)に格納される。
号処理回路11より出力される垂直同期信号VD′をカ
ウントして、60個/秒であるか否か確認される。そし
て、60個/秒であるときは、コントローラ5は正規に
同調されたと判断し、上述した同調電圧VCMと調整後の
補正電圧VCMPが選局データとしてプリセットメモリ
(図示せず)に格納される。
【0030】コントローラ5は、さらに次の局をサーチ
するため、の動作に戻り、以下上述したと同様の動作
が繰り返され、オートプリセット動作が行なわれる。
するため、の動作に戻り、以下上述したと同様の動作
が繰り返され、オートプリセット動作が行なわれる。
【0031】オートプリセット後の受信時には、操作キ
ー12の操作によって所定のプリセットナンバーの同調
電圧VCMおよび補正電圧VCMPがプリセットメモリより
読み出されてコントローラ5より出力され、これにより
所望の局の受信状態となる。なお、受信時には切換スイ
ッチ8はa側に接続される。
ー12の操作によって所定のプリセットナンバーの同調
電圧VCMおよび補正電圧VCMPがプリセットメモリより
読み出されてコントローラ5より出力され、これにより
所望の局の受信状態となる。なお、受信時には切換スイ
ッチ8はa側に接続される。
【0032】本例においては、受信時にチューナ2のA
FT電圧の入力端子には、中間周波増幅器3より出力さ
れるAFT電圧VAFTよりDCドリフトが略完全に除去
された電圧VAFT′(図2の破線にSカーブを図示)が
AFT電圧として供給される。
FT電圧の入力端子には、中間周波増幅器3より出力さ
れるAFT電圧VAFTよりDCドリフトが略完全に除去
された電圧VAFT′(図2の破線にSカーブを図示)が
AFT電圧として供給される。
【0033】そのため、中間周波増幅器3より出力され
るAFT電圧VAFTにDCドリフトが生じていても、中
間周波数は常に正規中間周波数Fifとなるように調整さ
れる利益がある。また、電圧VAFT′のSカーブの中心
を基準としてAFT動作が行なわれるため、AFTロッ
クがはずれないようになる。
るAFT電圧VAFTにDCドリフトが生じていても、中
間周波数は常に正規中間周波数Fifとなるように調整さ
れる利益がある。また、電圧VAFT′のSカーブの中心
を基準としてAFT動作が行なわれるため、AFTロッ
クがはずれないようになる。
【0034】また、上述実施例においては、処理回路1
1では分離回路10で分離された垂直同期信号VDにノ
イズ成分SNがあっても、それが除去された垂直同期信
号VD′が得られるため、コントローラ5では正しい垂
直同期信号のみをカウントでき、正規の同調状態にある
か否かの判断において誤判断を防止することができる。
1では分離回路10で分離された垂直同期信号VDにノ
イズ成分SNがあっても、それが除去された垂直同期信
号VD′が得られるため、コントローラ5では正しい垂
直同期信号のみをカウントでき、正規の同調状態にある
か否かの判断において誤判断を防止することができる。
【0035】
【0036】
【考案の効果】この考案によれば、垂直同期信号処理回
路では映像信号より分離された垂直同期信号よりノイズ
成分が効果的に除去されるため、処理回路より出力され
るノイズの除去された垂直同期信号の個数をカウントし
て正規の同調状態にあるか否かを判断することで、ノイ
ズによる誤判断を防止できる。
路では映像信号より分離された垂直同期信号よりノイズ
成分が効果的に除去されるため、処理回路より出力され
るノイズの除去された垂直同期信号の個数をカウントし
て正規の同調状態にあるか否かを判断することで、ノイ
ズによる誤判断を防止できる。
【図1】実施例の構成を示すブロック図である。
【図2】実施例の動作を説明するための図である。
【図3】垂直同期信号処理回路の構成を示すブロック図
である。
である。
【図4】垂直同期信号処理回路の動作を説明するための
タイミングチャートである。
タイミングチャートである。
2 チューナ 3 中間周波増幅器 4 映像検波器 5 コントローラ 8 切換スイッチ 10 垂直同期分離回路 11 垂直同期信号処理回路 21,22 サンプルホールド回路 23 トリガ信号発生器 24 制御回路 25〜27 タイミング発生器 28,29 比較器 30 垂直同期信号発生回路
Claims (1)
- 【請求項1】 チューナで選局されて出力される映像信
号より垂直同期信号を分離する垂直同期分離回路と、 上記垂直同期分離回路で分離される第1の垂直同期信号
に含まれるノイズ成分を除去する垂直同期信号処理回路
とを備え、 上記垂直同期信号処理回路でノイズ成分が除去された後
の第2の垂直同期信号の個数をカウントすることで正規
の同調状態にあるか否かを判断する選局装置であって、 上記垂直同期信号処理回路は、 上記第1の垂直同期信号の開始タイミングでトリガ信号
を出力するトリガ信号発生手段と、 上記トリガ信号が出力されてから垂直同期信号幅よりわ
ずかに短い第1の時間だけ経過したタイミングで第1の
パルスを出力する第1のタイミング発生手段と、 上記トリガ信号が出力されてから上記垂直同期信号幅よ
りわずかに長い第2の時間だけ経過したタイミングで第
2のパルスを出力する第2のタイミング発生手段と、 上記トリガ信号が出力されてから1垂直期間よりわずか
に短い第3の時間だけ経過したタイミングで第3のパル
スを出力する第3のタイミング発生手段と、 上記垂直同期分離回路の出力信号を上記第1のパルスで
サンプリングする第1のサンプリング手段と、 上記垂直同期分離回路の出力信号を上記第2のパルスで
サンプリングする第2のサンプリング手段と、 上記第1および第2のサンプリング手段でサンプリング
された信号がそれぞれ正常な垂直同期信号に対応したレ
ベルとなるとき、上記第3のパルスの直後の上記トリガ
信号に基づいて上記第2の垂直同期信号を出力する垂直
同期信号発生手段とを有することを特徴とする選局装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1992015693U JP2600121Y2 (ja) | 1992-03-25 | 1992-03-25 | 選局装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1992015693U JP2600121Y2 (ja) | 1992-03-25 | 1992-03-25 | 選局装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0578073U JPH0578073U (ja) | 1993-10-22 |
JP2600121Y2 true JP2600121Y2 (ja) | 1999-10-04 |
Family
ID=11895851
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1992015693U Expired - Fee Related JP2600121Y2 (ja) | 1992-03-25 | 1992-03-25 | 選局装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2600121Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60240286A (ja) * | 1984-05-14 | 1985-11-29 | Mitsubishi Electric Corp | 映像信号検出回路 |
JPH01136481A (ja) * | 1987-11-21 | 1989-05-29 | Sharp Corp | 同期判定装置の入力回路 |
-
1992
- 1992-03-25 JP JP1992015693U patent/JP2600121Y2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60240286A (ja) * | 1984-05-14 | 1985-11-29 | Mitsubishi Electric Corp | 映像信号検出回路 |
JPH01136481A (ja) * | 1987-11-21 | 1989-05-29 | Sharp Corp | 同期判定装置の入力回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0578073U (ja) | 1993-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2130822A1 (en) | Video signal data and composite synchronization extraction circuit for on-screen display | |
JP3996230B2 (ja) | ビデオ信号クランピング回路 | |
JP2600121Y2 (ja) | 選局装置 | |
US7463309B2 (en) | Data slicer for generating a reference voltage | |
JPH0417590B2 (ja) | ||
JP2561773Y2 (ja) | Aft機能を有する選局装置 | |
JPS586428B2 (ja) | 自動選局装置 | |
KR100433071B1 (ko) | 비디오신호클램핑회로 | |
KR870000835B1 (ko) | 잡음신호에 대한 무방송채널 잡음제거회로 | |
JP3547889B2 (ja) | 複合映像信号処理ic用垂直同期信号再生回路 | |
JP2657118B2 (ja) | 映像/音声切換装置 | |
JPS6335135B2 (ja) | ||
JPS628620Y2 (ja) | ||
KR940000979B1 (ko) | 영상신호의 시간축 보정 회로 | |
KR860001146B1 (ko) | 무방송 채널 수신 잡음 제거회로 | |
JP3284627B2 (ja) | アンテナ切換え装置 | |
JPH11261845A (ja) | 映像信号処理回路 | |
JPS6211085Y2 (ja) | ||
JPH06188793A (ja) | アンテナ切換え装置 | |
JPH0342778Y2 (ja) | ||
JPS6382069A (ja) | Agc検波用パルス発生回路 | |
JPS59204387A (ja) | Tv用自動電源切断装置 | |
JPH0730779A (ja) | 伝送信号受信装置 | |
JPS5819169B2 (ja) | 自動選局装置 | |
JPS63146577A (ja) | テレビジヨン受像機の選局回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |