JP2564105Y2 - パルス生成器 - Google Patents
パルス生成器Info
- Publication number
- JP2564105Y2 JP2564105Y2 JP18876587U JP18876587U JP2564105Y2 JP 2564105 Y2 JP2564105 Y2 JP 2564105Y2 JP 18876587 U JP18876587 U JP 18876587U JP 18876587 U JP18876587 U JP 18876587U JP 2564105 Y2 JP2564105 Y2 JP 2564105Y2
- Authority
- JP
- Japan
- Prior art keywords
- clock
- counter
- output
- input
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18876587U JP2564105Y2 (ja) | 1987-12-11 | 1987-12-11 | パルス生成器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18876587U JP2564105Y2 (ja) | 1987-12-11 | 1987-12-11 | パルス生成器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0193833U JPH0193833U (US06818201-20041116-C00086.png) | 1989-06-20 |
JP2564105Y2 true JP2564105Y2 (ja) | 1998-03-04 |
Family
ID=31479838
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18876587U Expired - Lifetime JP2564105Y2 (ja) | 1987-12-11 | 1987-12-11 | パルス生成器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2564105Y2 (US06818201-20041116-C00086.png) |
-
1987
- 1987-12-11 JP JP18876587U patent/JP2564105Y2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0193833U (US06818201-20041116-C00086.png) | 1989-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0292012A (ja) | パルス発生回路 | |
US4317053A (en) | High speed synchronization circuit | |
JPH02209008A (ja) | クロック信号変換回路 | |
JP2564105Y2 (ja) | パルス生成器 | |
JPS6316711A (ja) | タイミング装置 | |
US4741005A (en) | Counter circuit having flip-flops for synchronizing carry signals between stages | |
KR100486236B1 (ko) | 2의계승이아닌분주신호발생장치및방법 | |
JP2792759B2 (ja) | 同期クロック発生回路 | |
JPH03204222A (ja) | クロックドライバー回路 | |
JPH0432819Y2 (US06818201-20041116-C00086.png) | ||
JP3147129B2 (ja) | タイミング発生装置 | |
JPH0411133B2 (US06818201-20041116-C00086.png) | ||
JPH0683066B2 (ja) | カウンタ回路 | |
JPH0429248B2 (US06818201-20041116-C00086.png) | ||
JP2877433B2 (ja) | 波形生成回路 | |
JPH0336812A (ja) | 同期回路 | |
JP2548784B2 (ja) | 周期信号発生装置 | |
JP2638337B2 (ja) | エラーカウンタ回路 | |
JPS6359017A (ja) | パルス発生回路 | |
JPH09214301A (ja) | パルス発生装置 | |
JPH0983320A (ja) | パルス信号生成回路 | |
JPS6022542B2 (ja) | 同期化回路 | |
JPH04133515A (ja) | パルス幅変調信号出力回路 | |
JPS59191927A (ja) | 同期回路 | |
JPH0370312A (ja) | バースト周期クロック発生回路 |