JP2526047Y2 - バス・スレーブ装置 - Google Patents
バス・スレーブ装置Info
- Publication number
- JP2526047Y2 JP2526047Y2 JP1989149737U JP14973789U JP2526047Y2 JP 2526047 Y2 JP2526047 Y2 JP 2526047Y2 JP 1989149737 U JP1989149737 U JP 1989149737U JP 14973789 U JP14973789 U JP 14973789U JP 2526047 Y2 JP2526047 Y2 JP 2526047Y2
- Authority
- JP
- Japan
- Prior art keywords
- bus
- address
- signal
- flip
- sequencer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989149737U JP2526047Y2 (ja) | 1989-12-26 | 1989-12-26 | バス・スレーブ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1989149737U JP2526047Y2 (ja) | 1989-12-26 | 1989-12-26 | バス・スレーブ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0390348U JPH0390348U (enrdf_load_stackoverflow) | 1991-09-13 |
JP2526047Y2 true JP2526047Y2 (ja) | 1997-02-12 |
Family
ID=31696114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1989149737U Expired - Lifetime JP2526047Y2 (ja) | 1989-12-26 | 1989-12-26 | バス・スレーブ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2526047Y2 (enrdf_load_stackoverflow) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55140959A (en) * | 1979-04-20 | 1980-11-04 | Hitachi Ltd | Memory control system |
JPS5640939A (en) * | 1979-09-08 | 1981-04-17 | Toshiba Corp | Command flag control circuit |
JPH01219938A (ja) * | 1988-02-29 | 1989-09-01 | Nec Corp | バス障害検出装置 |
JPH01286061A (ja) * | 1988-05-13 | 1989-11-17 | Hitachi Ltd | バス監視装置 |
-
1989
- 1989-12-26 JP JP1989149737U patent/JP2526047Y2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0390348U (enrdf_load_stackoverflow) | 1991-09-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0135879B1 (en) | Interface circuit and method for connecting a memory controller with a synchronous or an asynchronous bus system | |
US5263172A (en) | Multiple speed synchronous bus having single clock path for providing first or second clock speed based upon speed indication signals | |
US6163500A (en) | Memory with combined synchronous burst and bus efficient functionality | |
JPH0676566A (ja) | 半導体メモリ装置 | |
JPH06215575A (ja) | 半導体メモリ装置のデータ出力バッファ | |
JPH04313887A (ja) | 半導体集積回路 | |
JPH0821011B2 (ja) | バス拡張制御方式 | |
JP4425243B2 (ja) | 半導体記憶装置 | |
JP2001167580A (ja) | 半導体記憶装置 | |
JPH11185477A (ja) | タイミング信号生成回路 | |
JPS63204942A (ja) | インタフェース | |
JPH09167485A (ja) | 同期型半導体記憶装置 | |
JP2005353168A (ja) | メモリインターフェース回路及びメモリインターフェース方法 | |
JP2526047Y2 (ja) | バス・スレーブ装置 | |
KR20000029397A (ko) | 반도체메모리장치 | |
JP4838458B2 (ja) | 半導体装置 | |
JP2002251886A (ja) | シリアル入出力メモリ | |
JP2638484B2 (ja) | データ処理装置 | |
KR20000043105A (ko) | 전류소모가 최소화된 메모리장치 및 이에 사용되는 클럭 발생회로 | |
JP3255429B2 (ja) | メモリ・インタフェース回路 | |
JP2003248619A (ja) | デバイスアクセス方法 | |
KR20030056002A (ko) | 동기형 반도체 메모리 장치의 칼럼 선택 라인 신호 발생회로 | |
JPS6250939A (ja) | デユアルポ−トメモリ | |
JP2000099191A (ja) | クロック回路、クロック供給方法およびクロック回路を含むコンピュータ・システム | |
JPH10208483A (ja) | 半導体記憶装置 |