JP2021027208A5 - - Google Patents

Download PDF

Info

Publication number
JP2021027208A5
JP2021027208A5 JP2019144962A JP2019144962A JP2021027208A5 JP 2021027208 A5 JP2021027208 A5 JP 2021027208A5 JP 2019144962 A JP2019144962 A JP 2019144962A JP 2019144962 A JP2019144962 A JP 2019144962A JP 2021027208 A5 JP2021027208 A5 JP 2021027208A5
Authority
JP
Japan
Prior art keywords
pitch
alignment mark
patterns
alignment
patterns arranged
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019144962A
Other languages
English (en)
Japanese (ja)
Other versions
JP7250641B2 (ja
JP2021027208A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2019144962A priority Critical patent/JP7250641B2/ja
Priority claimed from JP2019144962A external-priority patent/JP7250641B2/ja
Priority to US16/810,945 priority patent/US11387131B2/en
Publication of JP2021027208A publication Critical patent/JP2021027208A/ja
Publication of JP2021027208A5 publication Critical patent/JP2021027208A5/ja
Application granted granted Critical
Publication of JP7250641B2 publication Critical patent/JP7250641B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

JP2019144962A 2019-08-06 2019-08-06 アライメント装置及び半導体装置の製造方法 Active JP7250641B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2019144962A JP7250641B2 (ja) 2019-08-06 2019-08-06 アライメント装置及び半導体装置の製造方法
US16/810,945 US11387131B2 (en) 2019-08-06 2020-03-06 Alignment apparatus and method of manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019144962A JP7250641B2 (ja) 2019-08-06 2019-08-06 アライメント装置及び半導体装置の製造方法

Publications (3)

Publication Number Publication Date
JP2021027208A JP2021027208A (ja) 2021-02-22
JP2021027208A5 true JP2021027208A5 (enExample) 2022-04-11
JP7250641B2 JP7250641B2 (ja) 2023-04-03

Family

ID=74498344

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019144962A Active JP7250641B2 (ja) 2019-08-06 2019-08-06 アライメント装置及び半導体装置の製造方法

Country Status (2)

Country Link
US (1) US11387131B2 (enExample)
JP (1) JP7250641B2 (enExample)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11688717B2 (en) * 2021-08-26 2023-06-27 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanical wafer alignment detection for bonding process
KR20230053148A (ko) * 2021-10-14 2023-04-21 삼성전자주식회사 반도체 칩 및 반도체 패키지
US12363941B2 (en) * 2022-02-28 2025-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. GAA LDMOS structure for HV operation

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002032031A (ja) * 2000-05-12 2002-01-31 Seiko Epson Corp 電気光学装置の製造方法、端子の接続方法、電気光学装置および電子機器
TW526573B (en) 2000-12-27 2003-04-01 Koninkl Philips Electronics Nv Method of measuring overlay
JP5369588B2 (ja) 2008-10-01 2013-12-18 株式会社ニコン 接合評価方法、接合評価装置、基板貼り合わせ装置、評価ゲージおよび積層型半導体装置
JP5324309B2 (ja) 2009-05-12 2013-10-23 ボンドテック株式会社 アライメント装置、アライメント方法および半導体装置
JP2011159908A (ja) 2010-02-03 2011-08-18 Sony Corp 薄膜トランジスタおよびその製造方法、並びに表示装置
KR101741384B1 (ko) * 2013-12-06 2017-05-29 에베 그룹 에. 탈너 게엠베하 기질들을 정렬하기 위한 장치 및 방법
JP5943030B2 (ja) 2014-04-23 2016-06-29 株式会社ニコン 基板重ね合わせ装置、基板重ね合わせ方法、及びデバイスの製造方法
KR102537289B1 (ko) * 2016-07-12 2023-05-30 가부시키가이샤 니콘 적층 기판 제조 방법, 적층 기판 제조 장치, 적층 기판 제조 시스템, 및 기판 처리 장치

Similar Documents

Publication Publication Date Title
JP2021027208A5 (enExample)
CN105981155B (zh) 基板对准装置及基板对准装置的控制方法
TWI646613B (zh) 具有一體化對準器的機器人
JP6710518B2 (ja) 搬送装置及び補正方法
CN107845594B (zh) 基板移送装置及其控制方法
JP5664570B2 (ja) 基板処理装置及び基板処理方法
JP6298108B2 (ja) アライメントマークの検出方法、アライメント方法及び蒸着方法
JP2016015438A (ja) アライメント方法
CN106182726B (zh) 图案形成装置及图案形成方法
KR102331829B1 (ko) 도포 장치 및 도포 방법
EP4300194A3 (en) Measurement device, lithography system and exposure apparatus, and control method, overlay measurement method and device manufacturing method
JP2016143787A (ja) 基板搬送ロボットおよび基板搬送方法
KR20100016329A (ko) 처리 장치, 처리 방법, 피처리체의 인식 방법 및 기억 매체
JP2016122710A5 (enExample)
JP2016021441A5 (enExample)
JP2015056449A5 (ja) 位置を求める方法、露光方法、露光装置、および物品の製造方法
JP2015170815A5 (enExample)
WO2004084297A1 (ja) 被処理体の処理システムの搬送位置合わせ方法及び被処理体の処理システム
TWI375293B (en) Method to position a wafer
JP2009081267A (ja) 基板搬送位置の位置合わせ方法、基板処理システムおよびコンピュータ読み取り可能な記憶媒体
CN102486995B (zh) 动态晶圆对位方法及曝光扫瞄系统
JP2015228463A5 (enExample)
JP5574690B2 (ja) 部品実装装置及び部品実装方法
US20240109197A1 (en) Transfer system and transfer method
JP2012089723A (ja) コンタクト露光方法および装置