JP2018537185A - マルチレベルパルサーならびに関連する装置および方法 - Google Patents

マルチレベルパルサーならびに関連する装置および方法 Download PDF

Info

Publication number
JP2018537185A
JP2018537185A JP2018527781A JP2018527781A JP2018537185A JP 2018537185 A JP2018537185 A JP 2018537185A JP 2018527781 A JP2018527781 A JP 2018527781A JP 2018527781 A JP2018527781 A JP 2018527781A JP 2018537185 A JP2018537185 A JP 2018537185A
Authority
JP
Japan
Prior art keywords
level
voltage
input
transistor
diode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018527781A
Other languages
English (en)
Other versions
JP6563601B2 (ja
Inventor
チェン,カイリャン
ラルストン,タイラー,エス.
Original Assignee
バタフライ ネットワーク,インコーポレイテッド
バタフライ ネットワーク,インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US14/957,382 external-priority patent/US9492144B1/en
Priority claimed from US14/957,398 external-priority patent/US9473136B1/en
Application filed by バタフライ ネットワーク,インコーポレイテッド, バタフライ ネットワーク,インコーポレイテッド filed Critical バタフライ ネットワーク,インコーポレイテッド
Publication of JP2018537185A publication Critical patent/JP2018537185A/ja
Application granted granted Critical
Publication of JP6563601B2 publication Critical patent/JP6563601B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B06GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS IN GENERAL
    • B06BMETHODS OR APPARATUS FOR GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS OF INFRASONIC, SONIC, OR ULTRASONIC FREQUENCY, e.g. FOR PERFORMING MECHANICAL WORK IN GENERAL
    • B06B1/00Methods or apparatus for generating mechanical vibrations of infrasonic, sonic, or ultrasonic frequency
    • B06B1/02Methods or apparatus for generating mechanical vibrations of infrasonic, sonic, or ultrasonic frequency making use of electrical energy
    • B06B1/0207Driving circuits
    • B06B1/0215Driving circuits for generating pulses, e.g. bursts of oscillations, envelopes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S15/00Systems using the reflection or reradiation of acoustic waves, e.g. sonar systems
    • G01S15/88Sonar systems specially adapted for specific applications
    • G01S15/89Sonar systems specially adapted for specific applications for mapping or imaging
    • G01S15/8906Short-range imaging systems; Acoustic microscope systems using pulse-echo techniques
    • G01S15/8909Short-range imaging systems; Acoustic microscope systems using pulse-echo techniques using a static transducer configuration
    • G01S15/8915Short-range imaging systems; Acoustic microscope systems using pulse-echo techniques using a static transducer configuration using a transducer array
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/52Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S15/00
    • G01S7/52017Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S15/00 particularly adapted to short-range imaging
    • G01S7/52019Details of transmitters
    • G01S7/5202Details of transmitters for pulse systems
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/52Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S15/00
    • G01S7/52017Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S15/00 particularly adapted to short-range imaging
    • G01S7/52079Constructional features
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B06GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS IN GENERAL
    • B06BMETHODS OR APPARATUS FOR GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS OF INFRASONIC, SONIC, OR ULTRASONIC FREQUENCY, e.g. FOR PERFORMING MECHANICAL WORK IN GENERAL
    • B06B2201/00Indexing scheme associated with B06B1/0207 for details covered by B06B1/0207 but not provided for in any of its subgroups
    • B06B2201/70Specific application
    • B06B2201/76Medical, dental
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Remote Sensing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • General Physics & Mathematics (AREA)
  • Mechanical Engineering (AREA)
  • Acoustics & Sound (AREA)
  • Ultra Sonic Daignosis Equipment (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Surgical Instruments (AREA)

Abstract

少なくとも1つの超音波トランスデューサと、少なくとも1つの超音波トランスデューサに結合されたマルチレベルパルサーであって、それぞれの入力電圧を受けるように構成された複数の入力端子、出力電圧を提供するように構成された出力端子、ならびに第1のダイオードに結合された第1の導電型を有する第1のトランジスタおよび並列接続してなる第2のダイオードに結合された第2の導電型を有する第2のトランジスタを含む、第1の入力端子と出力端子の間の信号経路を含むマルチレベルパルサーとを含む、デバイスを対象とする装置および方法が提供されている。
【選択図】図2

Description

関連出願の相互参照
[0001] 本出願は、参照によりその全体が本明細書中に援用される、代理人整理番号B1348.70019US00のもとで2015年12月2日に出願された「MULTI−LEVEL PULSER AND RELATED APPARATUS AND METHODS(マルチレベルパルサーならびに関連する装置および方法)」と題された米国特許出願第14/957,382号の米国特許法第120条の利益を継続主張している。
[0002] 本出願はまた、参照によりその全体が本明細書中に援用される、代理人整理番号B1348.70020US00のもとで2015年12月2日に出願された「LEVEL SHIFTER AND RELATED METHODS AND APPARATUS(レベルシフタならびに関連する方法および装置)」と題された米国特許出願第14/957,398号の米国特許法第120条の利益を継続主張している。
[0003] 本出願は、マルチレベルパルサーおよび/またはレベルシフタを有する超音波装置に関する。
[0004] 超音波装置は、画像診断および/または治療を行うために用いられ得る。超音波画像診断は、内部軟組織身体構造を見るために用いられ得る。超音波画像診断は、病原を発見するために、または、任意の病変を排除するために用いられ得る。超音波装置は、人間に可聴な周波数よりも高い周波数を有する音波を用いる。超音波画像は、プローブを用いて超音波のパルスを組織内に送信することによって作成される。音波は組織に反射し、異なる組織は様々な程度の音を反射する。これらの反射した音波は、記録され、画像として操作者に表示され得る。音響信号の強度(振幅)および波が体中を移動するのにかかる時間により、画像を生成するのに用いられる情報が提供される。
[0005] 超音波装置を用いて多くの様々なタイプの画像を形成することができる。画像はリアルタイム画像であり得る。例えば、組織の2次元の断面、血流、経時的な組織の動き、血液の場所、特定の分子の存在、組織の剛性、または3次元領域の構造を示す画像を生成することができる。
[0006] 本出願の態様によれば、少なくとも1つの超音波トランスデューサと、少なくとも1つの超音波トランスデューサに結合されたマルチレベルパルサーであって、それぞれの入力電圧を受けるように構成された複数の入力端子、出力電圧を提供するように構成された出力端子、ならびに第1のダイオードに結合された第1の導電型を有する第1のトランジスタおよび並列接続してなる第2のダイオードに結合された第2の導電型を有する第2のトランジスタを含む、第1の入力端子と出力端子の間の信号経路を含むマルチレベルパルサーとを含む、装置および装置を対象とする方法が提供されている。
[0007] 本出願の態様によれば、それぞれの入力電圧を受けるように構成された複数の入力端子と、出力電圧を提供するように構成された出力端子と、第1のダイオードに結合された第1の導電型を有するトランジスタおよび並列接続してなる第2のダイオードに結合された第2の導電型を有するトランジスタを含む、第1の入力端子と出力端子の間の信号経路とを含むマルチレベルパルサーを対象とした装置および方法が提供されている。
[0008] 本出願の態様によれば、基板上の少なくとも1つの超音波トランスデューサと、少なくとも1つの超音波トランスデューサに結合された該基板上のレベルシフタとを備える装置が提供されている。レベルシフタは、入力電圧を受けるように構成された入力端子と、入力電圧からレベルシフトされた出力電圧を提供するように構成された出力端子と、入力端子と出力端子の間に結合されたコンデンサとを含む。レベルシフタは、さらに、能動高圧素子への入力と高圧電源の第1の電圧の間に逆バイアス構成で結合されたダイオードを含む。いくつかのそうした実施形態では、能動高圧素子の入力は、コンデンサの出力に結合されている。
[0009] 本出願の態様によれば、入力電圧を受けるように構成された入力端子と、入力電圧からレベルシフトされた出力電圧を提供するように構成された出力端子と、入力端子と出力端子の間に結合されたコンデンサと、能動高圧素子への入力と高圧電源の第1の電圧の間に逆バイアス構成で結合されたダイオードとを備えるレベルシフタが提供されている。いくつかの実施形態では、能動高圧素子の入力は、コンデンサの出力に結合されている。
[0010] 本出願の様々な態様および実施形態は、以下の図を参照して説明される。図は必ずしも縮尺通りに描画されていないことが理解されるべきである。複数の図に登場する項目は、全ての図において同一の参照番号によって示される。
[0011]本出願の非限定的な実施形態によるマルチレベルパルサーおよび/またはレベルシフタを含む超音波装置のブロック図である。 [0012]本出願の非限定な実施形態によるマルチレベルパルサーの非限定的な回路図である。 [0013]本出願の非限定的な実施形態によるレベルシフタの第1の実施形態の回路図である。 [0014]本出願の非限定的な実施形態によるレベルシフタの第2の実施形態の回路図である。 [0015]本出願の非限定的な実施形態によるマルチレベルパルス形成の第1の段階における図2の回路の非限定的な等価回路である。 [0016]本出願の非限定的な実施形態によるマルチレベルパルス形成の第2の段階における図2の回路の非限定的な等価回路である。 [0017]本出願の非限定的な実施形態によるマルチレベルパルス形成の第3の段階における図2の回路の非限定的な等価回路である。 [0018]本出願の非限定的な実施形態によるマルチレベルパルス形成の第4の段階における図2の回路の非限定的な等価回路である。 [0019]本出願の非限定的な実施形態によるマルチレベルパルス形成の第5の段階における図2の回路の非限定的な等価回路である。 [0020]本出願の非限定的な実施形態によるマルチレベルパルス形成の第6の段階における図2の回路の非限定的な等価回路である。 [0021]本出願の非限定的な実施形態による時間依存的なマルチレベルパルスおよび制御信号の非限定的な例を示すグラフである。
[0022] 発明者らは、高強度パルスを送信するのに必要な電力は、複数のレベルを有する電気パルスを形成することによって大幅に低減され得ることを認識、理解していた。
[0023] 本出願の態様は、高強度超音波エネルギーを標的に集束させて、標的または標的の周囲領域の温度を選択的に上昇させることによって、病気または損傷組織を治療するために用いられ得る高強度集束超音波(HIFU)手順に関する。HIFU手順は、治療目的または切除目的のために用いられ得る。パルス状信号は、HIFUを生成するために用いられ得る。本出願の態様によれば、そうした高強度パルスの生成は、数十〜数百ボルトの駆動電圧を要し得る。
[0024] 「低」電圧および「高」電圧を有する典型的な2レベルパルスの生成に関連する消費電力は、高電圧の2乗に比例する。例えば、0に等しい「低」電圧を有する2レベルパルスの生成は、P(2)=C2*fと等しい電力を必要とする。ここで、P(2)は2レベルパルスを生成するのに必要な電力であり、Cはパルスを受ける負荷の静電容量であり、Vは「高」電圧であり、fは2レベルパルスの繰り返し周波数である。
[0025] 本出願の態様によれば、HIFU手順のパルスの生成に関連する消費電力は、数十〜数千ワットを超え得、したがって回路にかなりの量の熱を生成させる。
[0026] 本出願の態様は、消費電力および放熱を低減させるように設計されたマルチレベルパルサーに関する。
[0027] さらに、本出願の態様は、マルチレベルパルサーを駆動させるように構成されたレベルシフタ回路に関する。本明細書中で開示されたレベルシフタは、典型的なレベルシフタと比較してかなり少ない電力を消散させ得る。つまり、静的電力消費をごくわずかとし得ながら、電力はレベルが切り替えられるときのみ消散され得る。
[0028] 上述の態様及び実施形態、ならびに追加の態様および実施形態は、以下でさらに説明される。本出願はこの点に限定されるものではないので、これらの態様および/または実施形態は、個別に、全てまとめて、または2つ以上の任意の組み合わせで用いられ得る。
[0029] 図1は、本出願の非限定的な実施形態による受信した超音波信号を処理する回路を示す。回路100は、N個の超音波トランスデューサ102a…102nを含み、Nは整数である。超音波トランスデューサは、いくつかの実施形態では、受信した超音波信号を表す電気信号を生成するセンサである。超音波トランスデューサはまた、いくつかの実施形態では、超音波信号を送信し得る。超音波トランスデューサは、いくつかの実施形態では、容量性マイクロマシン超音波トランスデューサ(CMUT)であってもよい。超音波トランスデューサは、いくつかの実施形態では、圧電型マイクロマシン超音波トランスデューサ(PMUT)であってもよい。他の実施形態では、さらなる代替のタイプの超音波トランスデューサが用いられてもよい。
[0030] 回路100は、さらにN個の回路チャネル104a…104nを備える。回路チャネルは、それぞれの超音波トランスデューサ102a…102nに対応してもよい。例えば、8個の超音波トランスデューサ102a…102nおよび8個の対応する回路チャネル104a…104nが存在してもよい。いくつかの実施形態では、超音波トランスデューサ102a…102nの数は、回路チャネルの数より多くてもよい。
[0031] 本出願の態様によれば、回路チャネル104a…104nは送信回路を含んでもよい。送信回路は、それぞれのマルチレベルパルサー108a…108nに結合したレベルシフタ106a…106nを含んでもよい。マルチレベルパルサー108a…108nは、それぞれの超音波トランスデューサ102a…102nを制御して、超音波信号を発してもよい。
[0032] 回路チャネル104a…104nはまた、受信回路を含んでもよい。回路チャネル104a…104nの受信回路は、それぞれの超音波トランスデューサ102a…102nから電気信号出力を受信してもよい。示された例では、各回路チャネル104a…104nは、それぞれの受信スイッチ110a…110nおよび増幅器112a…112nを含む。受信スイッチ110a…110nは、所与の超音波トランスデューサ102a…102nからの電気信号の読み出しを有効にする/無効にするために制御されてもよい。より一般には、受信スイッチは110a…110nは、同一の機能を行うのにスイッチの代替物が採用され得るので、受信回路であってもよい。増幅器112a…112nは、トランスインピーダンスアンプ(TIA)であってもよい。
[0033] 回路100は、さらに、本明細書中で加算器または加算増幅器とも称される平均化回路114を備える。いくつかの実施形態では、平均化回路114は、バッファまたは増幅器である。平均化回路114は、増幅器112a…112nの1つ以上から出力信号を受信し得、平均化出力信号を提供し得る。平均化出力信号は、様々な増幅器112a…112nからの信号を加算または減算することによって、部分的に形成され得る。平均化回路114は、可変フィードバック抵抗を含んでもよい。可変フィードバック抵抗の値は、平均化回路がそれらから信号を受信する増幅器112a…112nの数に基づいて動的に調整され得る。平均化回路114は、オートゼロブロック116に結合されている。
[0034] オートゼロブロック116は、減衰器120および固定利得増幅器122を含む時間利得補償回路118に結合されている。時間利得補償回路118は、ADCドライバ124を介して、アナログ−デジタルコンバータ(ADC)126に結合されている。示されている例では、ADCドライバ124は、第1のADCドライバ125aおよび第2のADCドライバ125bを含む。ADC126は、平均化回路114からの信号(複数可)をデジタル化する。
[0035] 図1は超音波装置の回路の一部としていくつかの構成要素を示すが、本明細書中に記載される様々な態様は、示された厳密な構成要素または構成要素の構成に限定されるものではないことが理解されるべきである。例えば、本出願の態様は、マルチレベルパルサー108a…108nおよびレベルシフタ106a…106nに関する。
[0036] 図1の構成要素は、単一の基板上にまたは異なる基板上に配置されてもよい。例えば、示されるように、超音波トランスデューサ102a…102nは、第1の基板128a上にあってもよく、残りの示される構成要素は第2の基板128b上にあってもよい。第1のかつ/または第2の基板は、シリコン基板などの半導体基板であってもよい。代替の実施形態では、図1の構成要素は、単一の基板上にあってもよい。例えば、超音波トランスデューサ102a…102nおよび示される回路は、同一の半導体ダイ上でモノリシックに集積されてもよい。そうした集積は、超音波トランスデューサとしてCMUTを用いることによって容易になされ得る。
[0037] 実施形態によれば、図1の構成要素は、超音波プローブの一部を形成する。超音波プローブは、ハンドヘルド型であってもよい。いくつかの実施形態では、図1の構成要素は、患者が着用するように構成された超音波パッチの一部を形成する。
[0038] 図2は、本出願の態様によるマルチレベルパルサーの回路図を示す。いくつかの実施形態では、マルチレベルパルサー200は、パルスをコンデンサCに送信するように構成されてもよい。コンデンサCは、超音波トランスデューサに関連する静電容量を表してもよい。例えば、コンデンサCは、容量性マイクロマシン超音波トランスデューサ(CMUT)を表してもよい。しかしながら、マルチレベルパルサー200は、パルスを抵抗、抵抗回路網、または抵抗素子およびリアクタンス素子の任意の適切な組み合わせを示す回路網に送信するように構成されてもよい。
[0039] 図2に示す非限定的な実施形態では、マルチレベルパルサー200は、Nレベルパルスを提供するように構成される。ここで、Nは2より大きい任意の値と仮定し得る。コンデンサCへのNレベルパルサーの送信に関連する消費電力P(N)は、P(N)=C2*f/(N−1)に等しい。ここで、fはパルス状波形の繰り返し周波数である。したがって、消費電力は、典型的な2レベルパルサーと比較して、係数N−1によって低減される。
[0040] いくつかの実施形態では、Nレベルパルサー200は、2N−2個のトランジスタおよび2N−4個のダイオードを備えてもよい。しかしながら、任意の適切な数のトランジスタが用いられてもよい。2N−2個のトランジスタの中で、N−1個は、1つのタイプの導電性を示してもよく、N−1個は、反対のタイプの導電性を示してもよい。しかしながら、導電性のタイプの任意の他の適切な組み合わせが用いられてもよい。例えば、N−1個のトランジスタは、nMOSであってもよく、N−1個のトランジスタは、pMOSであってもよい。しかしながら、任意の他の適切なタイプのトランジスタが用いられてもよい。
[0041] Nレベルパルサー200は、N個の回路ブロック201、201…201を備えてもよい。N個の回路ブロックは、ノード202に接続されてもよい。コンデンサCの1つの端子もノード202に接続されてもよい。コンデンサCの第2の端子は、グラウンドに接続されてもよい。回路ブロック201は、基準電圧VDDに接続されたソースおよびノード202に接続されたドレインを有するpMOSトランジスタTを備えてもよい。基準電圧VDDは、電圧源であってもよい。トランジスタTのゲートは、信号VG1によって駆動されてもよい。
[0042] 回路ブロック201は、基準電圧VSSに接続されたソースおよびノード202に接続されたドレインを有するnMOSトランジスタT2N−2を備えてもよい。いくつかの実施形態では、基準電圧VSSは、基準電圧VDDより小さくてもよい。しかしながら、パルサー200は、この点に限定されるものではない。さらに、基準電圧VSSは、正、負またはゼロに等しくてもよい。トランジスタT2N−2のゲートは、信号VG2N−2によって駆動されてもよい。
[0043] いくつかの実施形態では、回路ブロック201は、2個のトランジスタTおよびTならびに2個のダイオードDおよびDを備えてもよい。トランジスタTおよびダイオードDは直列に接続されてもよく、トランジスタTおよびダイオードDも直列に接続されてもよい。2つの系は並列に接続されてもよい。いくつかの実施形態では、Tは、基準電圧VMID2に接続されたソースおよびDのアノードに接続されたドレインを有するpMOSトランジスタであってもよく、Tは、VMID2に接続されたソースおよびDのカソードに接続されたドレインを有するnMOSトランジスタであってもよい。いくつかの実施形態では、VMID2は、Vssより大きく、VDDより小さくてもよい。DのカソードおよびDのアノードは、ノード202に接続されてもよい。さらに、Tのゲートは、信号VG2によって駆動されてもよく、Tのゲートは、信号VG3によって駆動されてもよい。
[0044] いくつかの実施形態では、回路ブロック201は、2個のトランジスタT2i−2およびT2i−1ならびに2個のダイオードD2i−2およびD2i−1を備えてもよい。ここで、iは、3〜N−1の間の任意の値であると仮定し得る。トランジスタT2i−2およびダイオードD2i−2は直列に接続されてもよく、トランジスタT2i−1およびダイオードD2i−1も直列に接続されてもよい。2つの系は、並列に接続されてもよい。いくつかの実施形態では、T2i−2は、基準電圧VMIDiに接続されたソースおよびD2i−2のアノードに接続されたドレインを有するpMOSトランジスタであってもよく、T2i−1は、VMIDiに接続されたソースおよびD2i−1のカソードに接続されたドレインを有するnMOSトランジスタであってもよい。いくつかの実施形態では、VMIDiは、VSSより大きく、VMID2より小さくてもよい。D2i−2のカソードおよびD2i−1のアノードは、ノード202に接続されてもよい。さらに、T2i−2のゲートは、信号VG2i−2によって駆動されてもよく、T2i−1のゲートは、信号VG2i−1によって駆動されてもよい。
[0045] iの任意の値において、VDD、VSSおよびVMIDiは、約−300V〜300V間の値、約−200V〜200V間の値、または任意の適切な値もしくは値範囲を有してもよい。他の値も可能である。
[0046] 図3Aおよび図3Bは、本出願の態様によるレベルシフタ回路の2つの非限定的な実施形態を示す。いくつかの実施形態では、図3Aに示すレベルシフタ301は、パルサー200と同一のチップ上で集積されてもよい。いくつかの実施形態では、レベルシフタ301は、パルサー200のpMOSトランジスタのいずれかを駆動するために用いられ得る。例えば、レベルシフタ301は、信号VG2i−2を出力してトランジスタT2i−2のゲートを駆動するために用いられ得る。レベルシフタ301への入力電圧VIN2i−2は、2つの可能な電圧レベルVSSおよびVSS+δVを有する制御信号であってもよく、ここでδVは任意の適切な値または値範囲と仮定し得る。いくつかの実施形態では、制御信号VIN2i−2は、レベルシフタ301と同一のチップ上で集積された回路によって生成されてもよい。しかしながら、制御信号VIN2i−2はまた、別のチップ上で集積された回路によって生成されてもよい。いくつかの実施形態では、レベルシフタ301は、その後にコンデンサCが続くインバータIM1を備えてもよい。インバータIM1の電源ピンは、電圧VSSおよびVSS+δVに接続されてもよい。コンデンサCに、一連のいくつかのインバータが続いてもよい。いくつかの実施形態では、コンデンサCに、3つのインバータIM2、IM3およびIM4が続く。インバータIM2、IM3およびIM4の「−」および「+」の電源ピンは、電圧VMIDi−ΔVおよびVMIDiにそれぞれ接続されてもよい。いくつかの非限定的な実施形態では、レベルシフタ301は、ダイオードDを備えてもよい。ダイオードDのカソードは、コンデンサCの出力に接続されてもよく、アノードはVMIDi−ΔVレールに接続されてもよい。レベルシフタ301は、図3Aの非限定的な実施形態では4つのインバータを備えるが、そうでなければ任意の数のインバータが用いられてもよい。出力電圧VG2i−2は、2つの可能な電圧VMIDi−ΔVおよびVMIDiと仮定し得る。
[0047] いくつかの実施形態では、図3Bに示すレベルシフタ302は、パルサー200と同一のチップ上で集積されてもよい。いくつかの実施形態では、レベルシフタ302は、パルサー200のnMOSトランジスタのいずれかを駆動するために用いられ得る。例えば、レベルシフタ302は、信号VG2i−1を出力してトランジスタT2i−1のゲートを駆動するために用いられ得る。レベルシフタ302への入力電圧VIN2iー1は、2つの可能な電圧レベルVSSおよびVSS+δVを有する制御信号であってもよい。いくつかの実施形態では、制御信号VIN2i−1は、レベルシフタ302と同一のチップ上で集積された回路によって生成されてもよい。しかしながら、制御信号VIN2i−1は、別のチップ上で集積された回路によって生成されてもよい。いくつかの実施形態では、レベルシフタ302は、その後にコンデンサCが続くインバータIP1を備えてもよい。インバータIP1の電源ピンは、電圧VSSおよびVSS+δVに接続されてもよい。コンデンサCに、一連のいくつかのインバータが続いてもよい。いくつかの実施形態では、コンデンサCに、2つのインバータIP2およびIP3が続く。インバータIM2およびIM3の電源ピンは、電圧VMIDiおよびVMIDi+ΔVに接続されてもよい。いくつかの非限定的な実施形態では、レベルシフタ302はダイオードDPを備えてもよい。ダイオードDのカソードは、コンデンサCの出力に接続されてもよく、アノードは、VMIDiレールに接続されてもよい。レベルシフタ302は、図3Bの非限定的な実施形態では3つのインバータを備え、そうでなければ任意の適切な数のインバータが用いられてもよい。出力電圧VG2i−iは、2つの可能な電圧VMIDiおよびVMIDi+ΔVと仮定し得る。
[0048] 本出願の態様によれば、レベルシフタ301および302は、静的電力をごくわずかとし得ながら、レベルが切り替えられたときのみ電力を消散し得る。コンデンサCおよびCは、それらを通した一定の電圧降下を格納することによって、電圧レベルをシフトするために用いられ得る。例えば、静的電力消費は、100mW未満でもよく、1mW未満でもよく、1μW未満または任意の適切な値未満であってもよい。
[0049] 図4A、図4B、図4C、図4D、図4Eおよび図4Fは、本出願の態様による、4レベルパルスの形成に関連する6つの段階に対応するパルサー200の6つのスナップショットを示す。図では、アクティブなブロックのみが示されている。非限定的な例ではNは4に等しいが、そうでなければ、Nが2より大きいなどNの任意の他の適切な値が用いられてもよい。本例では、VSSは0に設定される。
[0050] 図5は、本出願の態様による生成されたマルチレベルパルス500の非限定的な例を示す。非限定的な例では、パルス500は、0、VMID3、VMID2およびVDDの4レベルを示す。さらに、図5は、トランジスタT、T、T、T、TおよびTのゲートをそれぞれ駆動するために用いられる6つの制御信号VG1、VG2、VG3、VG4、VG5およびVG6を示す。パルス生成に関連するプロセスは、6段階で駆動することができる。tとtの間で、パルス500は、図5に示されるように負のパルス504をトランジスタTにVG4を通して提供することによって、0からVMID3に増大され得る。図4Aは、tとtの間のパルサー201を示す。この期間中、トランジスタTのゲートは、VMID3−ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがダイオードDを通過するソースダイオード間電流を駆動するように、選択されてもよい。そうした電流は、TおよびDでのいかなる電圧降下も無視しながらVMID3の出力電圧が取得されるようにコンデンサCを充電してもよい。パルス504は、レベルシフタ301を通して取得されてもよい。
[0051] tとtの間で、パルス500は、図5に示すように負のパルス502をトランジスタTにVG2を通して提供することによって、VMID3からVMID2に増大されてもよい。図4Bは、tとtの間のパルサー201を示す。この期間中、トランジスタTのゲートは、VMID2−ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがダイオードDを通過するソースドレイン間電流を駆動するように、選択されてもよい。そうした電流は、TおよびDでのいかなる電圧降下も無視しながらVMID2の出力電圧が取得されるようにコンデンサCを充電してもよい。パルス502は、レベルシフタ301を通して取得されてもよい。
[0052] tとtの間で、パルス500は、図5に示すように負のパルス501をトランジスタTにVG1を通して提供することによって、VMID2からVDDに増加されてもよい。図4Cは、tとtの間のパルサー201を示す。この期間中、トランジスタTのゲートは、VDD−ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがソースドレイン間電流を駆動するように、選択されてもよい。そうした電流は、Tでのいかなる電圧降下も無視しながらVDDの出力電圧が取得されるようにコンデンサCを充電してもよい。パルス501は、レベルシフタ301を通して取得されてもよい。
[0053] tとtの間で、パルス500は、図5に示すように正のパルス503をトランジスタTにVG3を通して提供することによって、VDDからVMID2に減少されてもよい。図4Dは、tとtの間のパルサー201を示す。この期間中、トランジスタTのゲートは、VMID2+ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがドレインソース間電流を駆動するように、選択されてもよい。そうした電流は、TおよびDでのいかなる電圧降下も無視しながらVMID2の出力電圧が取得されるようにコンデンサCを放電してもよい。パルス503は、レベルシフタ302を通して取得されてもよい。
[0054] tとtの間で、パルス500は、図5に示されるように正のパルス505をトランジスタTにVG5を通して提供することによって、VMID2からVMID3に減少されてもよい。図4Eは、tとtの間のパルサー201を示す。この期間中、トランジスタTのゲートは、VMID3+ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがドレインソース間電流を駆動するように、選択されてもよい。そうした電流は、TおよびDでのいかなる電圧降下も無視しながらVMID3の出力電圧が取得されるようにコンデンサCを放電してもよい。パルス505は、レベルシフタ302を通して取得されてもよい。
[0055] tの後で、パルス500は、図5に示されるように正のパルス506をトランジスタTにVG6を通して提供することによって、VMID3から0に減少されてもよい。図4Fは、tの後のパルサー201を示す。この期間中、トランジスタTのゲートは、ΔVに等しい電圧によって駆動されてもよい。ΔVは、導電性チャネルを作成しトランジスタTがドレインソース間電流を駆動するように、選択されてもよい。そうした電流は、Tでのいかなる電圧降下も無視しながら0の出力電圧が取得されるようにコンデンサCを放電してもよい。パルス506は、レベルシフタ302を通して取得されてもよい。
[0056] 図5に関連する非限定的な例では、パルス500は単極性である。しかしながら、マルチレベルパルサー200は、この点で限定されるものではない。マルチレベルパルサー200は、代替的に、正の電圧および負の電圧を有するレベルを示す両極性パルスを送信するように構成されてもよい。本出願の別の態様によれば、マルチレベルパルサー200は、電荷が出力容量から電源に戻って移動するとき電荷再利用がデクリメントステップで発生するという点で、マルチレベル電荷再利用型波形ジェネレータと考えられ得る。本出願の別の態様によれば、マルチレベルパルサーは容量性出力を駆動するために用いられているとして記載されたが、抵抗出力を駆動させるためにも用いられてもよい。
[0057] 本明細書中で記載されたタイプのレベルシフタを用いるときの節電量はかなりのものであり得る。いくつかの実施形態では、本明細書中に記載のタイプのレベルシフタを利用することによって、静的電力消費を約ゼロに設定することによる大幅な節電を提供し得る。したがって、電力は、状態を切り替える際にのみ消散され得る。
[0058] この出願の技術のいくつかの態様および実施形態はこのようにして記載されてきたが、様々な変更、修正および改良が容易に起こるであろうことは当業者に理解される。そうした変更、修正および改良は、本出願に記載された技術の精神および範囲内に在ることが意図される。したがって、前述の実施形態は単なる例として提示されていること、ならびに添付の特許請求の範囲およびその均等物の範囲内で、具体的に記載されたこと以外に発明の実施形態が実施され得ることが理解されるであろう。
[0059] 記載されたように、いくつかの態様は、1つ以上の方法として具体化されてもよい。方法(複数可)の一部として実行される行為は、任意の適したやり方で順序付けられてもよい。したがって、行為が例示とは異なる順序で行われる実施形態が構成されてもよく、それは、いくつかの行為を、たとえそれらが具体例では逐次的な行為として示されていても同時に行うことを含み得る。
[0060] 本明細書中で定義され用いられるすべての定義は、辞書的定義、参照によって援用される文書中の定義および/または定義された用語の通常の意味を対象とすることが理解されるべきである。
[0061] 本明細書内および特許請求の範囲内で用いられる句「and/or(および/または)」は、そのように等位接合された要素の「いずれかまたは両方」、すなわちある場合には接続的に存在し、他の場合には離接的に存在する要素を意味すると理解されるべきである。
[0062] 本明細書内および特許請求の範囲内で用いられる、1つ以上の要素のリストを参照した際の「at least one(少なくとも1つ)」という句は、要素のリストにおける任意の1つ以上の要素から選択された少なくとも1つの要素を意味すると理解されるべきであるが、要素のリスト内に具体的に列挙された各要素の少なくとも1つを必ずしも含むわけではなく、要素のリストにおける要素の任意の組み合わせを排除するものではない。
[0063] 本明細書中で用いられる、数字上の文脈で用いられる用語「between(間)」は、そうでないように記載されない限り、包含的なものである。例えば、「beteen A and B(AとBの間)」は、そうでないように記載されない限り、AおよびBを含む。
[0064] 特許請求の範囲および上述の明細書内において、「comprising(備える)」、「including(含む)」、「carrying(所持する)」、「having(有する)」、「containing(含有する)」、「involving(関与する)」、「holding(保持する)」、「composed of(から構成される)」などのあらゆる移行句は、非制限的、すなわち、含むがそれに限定されないことを意味すると理解されるであろう。「consisting of(からなる)」および「consisting essentially of(本質的に〜からなる)」といった移行句のみが、それぞれ制限移行句または半制限移行句である。

Claims (25)

  1. 基板上の少なくとも1つの超音波トランスデューサと、
    前記少なくとも1つの超音波トランスデューサに接続された、前記基板上のマルチレベルパルサーであって、
    それぞれの入力電圧を受けるように構成された複数の入力端子と、
    出力電圧を提供するように構成された出力端子と、
    第1のダイオードに接続された第1の導電型を有する第1のトランジスタおよび並列接続してなる第2のダイオードに接続された第2の導電型を有する第2のトランジスタを含む、第1の入力端子と前記出力端子の間の信号経路と、を含む、マルチレベルパルサーと、
    を備える、装置。
  2. 電荷再利用をもたらすように、出力容量の充電および放電を制御するように構成されたコントローラをさらに備える、請求項1に記載の装置。
  3. 前記マルチレベルパルサーが、前記第1の入力端子と前記出力端子の間に複数の信号経路を備え、各信号経路は、第1のダイオードに接続された第1の導電型を有するトランジスタおよび並列接続してなる第2のダイオードに接続された第2の導電型を有するトランジスタを含むものである、請求項1に記載の装置。
  4. 前記出力電圧が所定の入力電圧に等しい、請求項1に記載の装置。
  5. 前記出力端子に接続されたコンデンサをさらに備える、請求項1に記載の装置。
  6. 前記出力端子に接続された抵抗をさらに備える、請求項1に記載の装置。
  7. 前記第1の導電型がpMOSであり、前記第2の導電型がnMOSである、請求項1に記載の装置。
  8. 前記第1のダイオードが、前記第1のトランジスタに接続されたアノードおよび前記出力端子に接続されたカソードを有する、請求項1に記載の装置。
  9. 前記第2のダイオードが、前記第2のトランジスタに接続されたカソードおよび前記出力端子に接続されたアノードを有する、請求項1に記載の装置。
  10. それぞれの入力電圧を受けるように構成された複数の入力端子と、
    出力電圧を提供するように構成された出力端子と、
    第1のダイオードに接続された第1の導電型を有する第1のトランジスタおよび並列接続してなる第2のダイオードに接続された第2の導電型を有する第2のトランジスタを含む、第1の入力端子と前記出力端子の間の信号経路と、
    前記出力端子に接続されたコンデンサと、
    を備える、マルチレベルパルサー。
  11. 電荷再利用をもたらすように、前記コンデンサの充電および放電を制御するように構成されたコントローラをさらに備える、請求項10に記載のマルチレベルパルサー。
  12. 前記第1の入力端子と前記出力端子の間に複数の信号経路であって、各信号経路は第1のダイオードに接続された第1の導電型を有するトランジスタおよび並列接続してなる第2のダイオードに接続された第2の導電型を有するトランジスタを含むものである複数の信号経路を備える、請求項10に記載のマルチレベルパルサー。
  13. 前記出力電圧が所定の入力電圧に等しい、請求項10に記載のマルチレベルパルサー。
  14. 前記出力端子に接続された抵抗をさらに備える、請求項10に記載のマルチレベルパルサー。
  15. 前記第1の導電型がpMOSであり、前記第2の導電型がnMOSである、請求項10に記載のマルチレベルパルサー。
  16. 前記第1のダイオードが、前記第1のトランジスタに接続されたアノードおよび前記出力端子に接続されたカソードを有する、請求項10に記載のマルチレベルパルサー。
  17. 前記第2のダイオードが、前記第2のトランジスタに接続されたカソードおよび前記出力端子に接続されたアノードを有する、請求項10に記載のマルチレベルパルサー。
  18. 基板上の少なくとも1つの超音波トランスデューサと、
    前記少なくとも1つの超音波トランスデューサに接続された前記基板上のレベルシフタであって、
    入力電圧を受けるように構成された入力端子、
    前記入力電圧からレベルシフトされた出力電圧を提供するように構成された出力端子、
    前記入力端子と前記出力端子の間に接続されたコンデンサ、および、
    能動高圧素子への入力と高圧電源の第1の電圧の間に逆バイアス構成で接続されたダイオードを含むレベルシフタと、
    を備える、装置。
  19. 前記能動高圧素子がインバータを備える、請求項18に記載の装置。
  20. 前記高圧電源が2つの電圧を有するものであり、前記第1の電圧が前記2つの電圧の1つである、請求項18に記載の装置。
  21. 前記能動高圧素子の前記入力が前記コンデンサの出力に接続されている、請求項18に記載の装置。
  22. 入力電圧を受けるように構成された入力端子と、
    前記入力電圧からレベルシフトされた出力電圧を提供するように構成された出力端子と、
    前記入力端子および前記出力端子の間に接続されたコンデンサと、
    能動高圧素子への入力と高圧電源の第1の電圧の間に逆バイアス構成で接続されたダイオードと、
    を備える、レベルシフタ。
  23. 前記能動高圧素子がインバータを備える、請求項22に記載のレベルシフタ。
  24. 前記高圧電源が2つの電圧を有するものであり、前記第1の電圧が前記2つの電圧の1つである、請求項22に記載のレベルシフタ。
  25. 前記能動高圧素子の前記入力が前記コンデンサの出力に接続されている、請求項22に記載のレベルシフタ。
JP2018527781A 2015-12-02 2016-12-01 マルチレベルパルサーならびに関連する装置および方法 Expired - Fee Related JP6563601B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US14/957,382 US9492144B1 (en) 2015-12-02 2015-12-02 Multi-level pulser and related apparatus and methods
US14/957,398 2015-12-02
US14/957,398 US9473136B1 (en) 2015-12-02 2015-12-02 Level shifter and related methods and apparatus
US14/957,382 2015-12-02
PCT/US2016/064421 WO2017096043A1 (en) 2015-12-02 2016-12-01 Multi-level pulser and related apparatus and methods

Publications (2)

Publication Number Publication Date
JP2018537185A true JP2018537185A (ja) 2018-12-20
JP6563601B2 JP6563601B2 (ja) 2019-08-21

Family

ID=58797748

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018527781A Expired - Fee Related JP6563601B2 (ja) 2015-12-02 2016-12-01 マルチレベルパルサーならびに関連する装置および方法

Country Status (8)

Country Link
EP (2) EP3454082A1 (ja)
JP (1) JP6563601B2 (ja)
KR (1) KR102121138B1 (ja)
CN (1) CN108472008B (ja)
AU (1) AU2016362319B2 (ja)
CA (1) CA3006450A1 (ja)
TW (1) TWI631360B (ja)
WO (1) WO2017096043A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180124135A (ko) * 2016-03-31 2018-11-20 버터플라이 네트워크, 인크. 초음파 디바이스의 멀티레벨 펄서를 제어하기 위한 송신 발생기, 및 관련 방법들 및 장치들
US11169248B2 (en) 2015-12-02 2021-11-09 Bfly Operations, Inc. Multi-level pulser and related apparatus and methods
US11650301B2 (en) 2016-03-31 2023-05-16 Bfly Operations, Inc. Serial interface for parameter transfer in an ultrasound device

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA3006450A1 (en) * 2015-12-02 2017-06-08 Butterfly Network, Inc. Multi-level pulser and related apparatus and methods
US10594264B2 (en) * 2018-06-28 2020-03-17 Novatek Microelectronics Corp. Dynamic amplifier and related gain boosting method

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002125969A (ja) * 2000-10-12 2002-05-08 Medison Co Ltd 超音波診断システムにおけるパルス発生回路及び電気信号発生集積回路
JP2010022761A (ja) * 2008-07-24 2010-02-04 Ge Medical Systems Global Technology Co Llc 超音波撮像装置
JP2010042146A (ja) * 2008-08-13 2010-02-25 Ge Medical Systems Global Technology Co Llc 超音波撮像装置
WO2010055427A1 (en) * 2008-11-11 2010-05-20 Koninklijke Philips Electronics, N.V. Dual pulser for an ultrasonic transmitter
JP2010193329A (ja) * 2009-02-20 2010-09-02 Hitachi Ltd 半導体集積回路装置
US20130187697A1 (en) * 2012-01-23 2013-07-25 Ben Choy Multi-level high voltage pulser integrated circuit using low voltage mosfets

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6939300B2 (en) * 2002-02-19 2005-09-06 Siemens Medical Solutions Usa, Inc. Multiple level transmitter and method of transmitting
US7314445B2 (en) * 2003-12-30 2008-01-01 General Electric Company Integrated low-voltage transmit/receive switch for ultrasound imaging system
CN100417021C (zh) * 2004-03-30 2008-09-03 友达光电股份有限公司 电压电平转换装置及连续脉冲发生器
CN101040440B (zh) * 2004-10-14 2012-06-13 夏普株式会社 电平移位器电路、驱动电路及显示装置
US20070014190A1 (en) * 2005-07-14 2007-01-18 Fehl Keith A Multi-level pulser for an ultrasound system
JP4880275B2 (ja) * 2005-10-03 2012-02-22 オリンパスメディカルシステムズ株式会社 静電容量型超音波振動子装置
JP2007111257A (ja) * 2005-10-20 2007-05-10 Toshiba Corp 超音波診断装置および超音波プローブ
JP4886447B2 (ja) * 2006-09-15 2012-02-29 ジーイー・メディカル・システムズ・グローバル・テクノロジー・カンパニー・エルエルシー 超音波振動子駆動回路および超音波診断装置
JP4946572B2 (ja) * 2007-03-30 2012-06-06 株式会社日立製作所 半導体集積回路装置
US7824335B2 (en) * 2007-04-26 2010-11-02 General Electric Company Reconfigurable array with multi-level transmitters
CN100579458C (zh) * 2007-11-28 2010-01-13 深圳市蓝韵实业有限公司 一种超声诊断仪发射模块
JP4940120B2 (ja) * 2007-12-12 2012-05-30 株式会社日立製作所 高耐圧アナログスイッチic
US8171333B2 (en) * 2009-07-15 2012-05-01 Texas Instruments Incorporated Sub-beam forming transmitter circuitry for ultrasound system
WO2011079880A1 (en) * 2009-12-30 2011-07-07 Stmicroelectronics S.R.L. Low voltage isolation switch, in particular for a transmission channel for ultrasound applications
US8193839B2 (en) * 2010-05-24 2012-06-05 Supertex, Inc. Multi-level transmitter circuit having substantially constant impedance output
KR101101585B1 (ko) * 2010-08-27 2012-01-02 삼성전기주식회사 레벨 시프트
JP2012060328A (ja) * 2010-09-07 2012-03-22 Thine Electronics Inc Tdc回路
US8539262B2 (en) * 2010-12-09 2013-09-17 Intel Corporation Apparatus, method, and system for improved power delivery performance with a dynamic voltage pulse scheme
EP2725711B1 (fr) * 2012-10-26 2020-05-20 EM Microelectronic-Marin SA Circuit électronique à unité d'atténuation d'au moins un signal d'entrée d'un amplificateur dans une boucle de commande automatique du gain
US8971097B2 (en) * 2012-12-27 2015-03-03 Intel Corporation SRAM bit-line and write assist apparatus and method for lowering dynamic power and peak current, and a dual input level-shifter
JP6279706B2 (ja) * 2013-03-15 2018-02-14 バタフライ ネットワーク,インコーポレイテッド 超音波デバイスおよび超音波システム
US9041453B2 (en) * 2013-04-04 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Pulse generation circuit and semiconductor device
US9639056B2 (en) * 2013-09-17 2017-05-02 General Electric Company Acoustical holography with multi-level square wave excitation signals
GB2520090B (en) * 2013-11-12 2016-01-27 Control Tech Ltd Multi-level converter control
CN103607130B (zh) * 2013-11-26 2016-01-13 徐州中矿大传动与自动化有限公司 基于fpga的dspace的三电平脉冲扩展的控制方法及其装置
CN104579256B (zh) * 2014-12-23 2017-05-24 昆山锐芯微电子有限公司 电平切换电路和电平切换装置
CA3006450A1 (en) * 2015-12-02 2017-06-08 Butterfly Network, Inc. Multi-level pulser and related apparatus and methods

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002125969A (ja) * 2000-10-12 2002-05-08 Medison Co Ltd 超音波診断システムにおけるパルス発生回路及び電気信号発生集積回路
JP2010022761A (ja) * 2008-07-24 2010-02-04 Ge Medical Systems Global Technology Co Llc 超音波撮像装置
JP2010042146A (ja) * 2008-08-13 2010-02-25 Ge Medical Systems Global Technology Co Llc 超音波撮像装置
WO2010055427A1 (en) * 2008-11-11 2010-05-20 Koninklijke Philips Electronics, N.V. Dual pulser for an ultrasonic transmitter
JP2010193329A (ja) * 2009-02-20 2010-09-02 Hitachi Ltd 半導体集積回路装置
US20130187697A1 (en) * 2012-01-23 2013-07-25 Ben Choy Multi-level high voltage pulser integrated circuit using low voltage mosfets

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11169248B2 (en) 2015-12-02 2021-11-09 Bfly Operations, Inc. Multi-level pulser and related apparatus and methods
KR20180124135A (ko) * 2016-03-31 2018-11-20 버터플라이 네트워크, 인크. 초음파 디바이스의 멀티레벨 펄서를 제어하기 위한 송신 발생기, 및 관련 방법들 및 장치들
KR102401693B1 (ko) 2016-03-31 2022-05-26 버터플라이 네트워크, 인크. 초음파 디바이스의 멀티레벨 펄서를 제어하기 위한 송신 발생기, 및 관련 방법들 및 장치들
US11650301B2 (en) 2016-03-31 2023-05-16 Bfly Operations, Inc. Serial interface for parameter transfer in an ultrasound device

Also Published As

Publication number Publication date
KR20180089453A (ko) 2018-08-08
CN108472008A (zh) 2018-08-31
EP3383278A1 (en) 2018-10-10
AU2016362319B2 (en) 2021-03-11
TWI631360B (zh) 2018-08-01
EP3454082A1 (en) 2019-03-13
WO2017096043A1 (en) 2017-06-08
AU2016362319A1 (en) 2018-06-14
TW201728914A (zh) 2017-08-16
EP3383278A4 (en) 2019-07-17
CA3006450A1 (en) 2017-06-08
JP6563601B2 (ja) 2019-08-21
CN108472008B (zh) 2021-07-23
KR102121138B1 (ko) 2020-06-09

Similar Documents

Publication Publication Date Title
US20220099815A1 (en) Multi-level pulser and related apparatus and methods
US9473136B1 (en) Level shifter and related methods and apparatus
JP6563601B2 (ja) マルチレベルパルサーならびに関連する装置および方法
TW201737622A (zh) 多位準雙極脈衝器
US9772645B2 (en) Transmission channel for ultrasound applications
JP2018535592A (ja) 最適化されたcmosアナログスイッチ
US8013640B1 (en) Programmable ultrasound transmit beamformer integrated circuit and method
US8648627B1 (en) Programmable ultrasound transmit beamformer integrated circuit and method
Seok et al. A wearable ultrasonic neurostimulator-Part I: A 1D CMUT phased array system for chronic implantation in small animals
US8198922B1 (en) Programmable ultrasound transmit beamformer integrated circuit and method
JP7145056B2 (ja) 超音波探触子及び超音波診断装置
JP6309093B2 (ja) 増幅回路および超音波プローブ
Ilkhechi et al. High-voltage bias-switching electronics for volumetric imaging using electrostrictive row–column arrays
US9886940B2 (en) Transmit/receive channel for ultrasound applications
US9442507B2 (en) Transmission channel for ultrasound applications
US20150333627A1 (en) High voltage switching circuit and ultrasound probe
JP2024501463A (ja) 超音波送信器
Hsia A Balanced Slew-Rate High-Voltage Integrated Bipolar Pulse Generator for Medical Ultrasonic Imaging Applications
JP2018110713A (ja) 超音波振動子の送信回路、超音波プローブ、および超音波診断装置
JP2008104629A (ja) 超音波診断装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181106

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181106

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190627

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190628

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190724

R150 Certificate of patent or registration of utility model

Ref document number: 6563601

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees